--- /srv/rebuilderd/tmp/rebuilderdjrrM0t/inputs/qemu-system-ppc_10.2.1+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdjrrM0t/out/qemu-system-ppc_10.2.1+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 07:30:07.000000 debian-binary │ -rw-r--r-- 0 0 0 1416 2026-02-13 07:30:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3387172 2026-02-13 07:30:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3386272 2026-02-13 07:30:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x262145 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8eb580 0x008eb580 0x008eb580 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8eb578 0x008eb578 0x008eb578 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8eb5ac 0x8eb5ac R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8eb5a4 0x8eb5a4 R E 0x10000 │ │ │ │ LOAD 0x8f9628 0x008f9628 0x008f9628 0x1cb00c 0x220d7c RW 0x10000 │ │ │ │ DYNAMIC 0x9ea788 0x009ea788 0x009ea788 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8eb58c 0x008eb58c 0x008eb58c 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8eb584 0x008eb584 0x008eb584 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8f9628 0x008f9628 0x008f9628 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8f9628 0x008f9628 0x008f9628 0xf69d8 0xf69d8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008cbd0 08cbd0 0ad53f 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013a110 13a110 00c27e 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00146390 146390 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 00146790 146790 1107c0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00256f50 256f50 001e38 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00258d88 258d88 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00258d94 258d94 002f44 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0025bcd8 25bcd8 4ebdfa 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00747ad4 747ad4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00747ae0 747ae0 1a3aa0 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008eb580 8eb580 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008eb588 8eb588 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008eb58c 8eb58c 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0025bcd8 25bcd8 4ebdf8 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00747ad0 747ad0 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00747ad8 747ad8 1a3aa0 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008eb578 8eb578 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008eb580 8eb580 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008eb584 8eb584 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 008f9628 8f9628 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 008f9628 8f9628 000d30 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 008fa358 8fa358 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 008fa360 8fa360 0f0428 00 WA 0 0 32 │ │ │ │ [22] .dynamic DYNAMIC 009ea788 9ea788 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009ea950 9ea950 005698 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 009f0000 9f0000 0d4634 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -987,137 +987,137 @@ │ │ │ │ 983: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 984: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 985: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 986: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 987: 00b18e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 988: 0046d0d5 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 989: 00ab5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 990: 006240f5 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 990: 006240fd 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 991: 009f5b98 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 992: 0060632d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 992: 00606335 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 993: 00b19278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 994: 00501c69 1628 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 995: 00abee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 996: 00ac4720 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 997: 00abaa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 998: 009fd0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 999: 00b17774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1000: 006ad7b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1001: 005ffbfd 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1002: 006fe671 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1000: 006ad7c1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1001: 005ffc05 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1002: 006fe679 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1003: 00508445 116 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1004: 00b183f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1005: 00b197a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1006: 00ab2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1007: 009bcb48 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1008: 00b18cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1009: 006afdc5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1009: 006afdcd 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1010: 002865f1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1011: 00b199e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1012: 00b1868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1013: 00abee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1014: 006ed49d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1015: 006c8685 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1014: 006ed4a5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1015: 006c868d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1016: 00554075 160 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1017: 00aaf1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1018: 006e6fd1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1018: 006e6fd9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1019: 00b17f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1020: 0039ab39 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1021: 006b65b5 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1021: 006b65bd 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1022: 00294771 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1023: 00ab59d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1024: 0071d895 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1024: 0071d89d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1025: 00b17e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1026: 00b19584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1027: 00ac02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1028: 00b178c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1029: 0070942d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1029: 00709435 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1030: 00abc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1031: 00ac3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1032: 006a9c3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1032: 006a9c45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1033: 009b9f5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1034: 00ac1c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1035: 00b183e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1036: 00b18b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1037: 00aae7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1038: 003d8721 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1039: 00b17a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1040: 0062a941 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1041: 005b8d61 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1040: 0062a949 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1041: 005b8d69 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1042: 00b18f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1043: 00aba394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1044: 00b1864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1045: 00aaf4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1046: 00b17e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1047: 00abb49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1048: 00a13a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1049: 0043bb1d 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1050: 00ab5500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1051: 00b18dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1052: 0069fb5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1053: 006e5241 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1052: 0069fb65 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1053: 006e5249 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1054: 00b191ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1055: 00ab21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1056: 004794e9 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1057: 00b17ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1058: 00ab5720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1059: 00440615 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1060: 006ac641 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1060: 006ac649 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1061: 00b17bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1062: 00b1977a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1063: 002ca48d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1064: 006f8231 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1064: 006f8239 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1065: 00b19734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1066: 00b18606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1067: 0050643d 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1068: 00aae160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1069: 004e5769 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1070: 003a2075 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1071: 004e3f85 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1072: 006d22f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1073: 005bef91 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1072: 006d22fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1073: 005bef99 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1074: 00a0b3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1075: 00692981 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1075: 00692989 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1076: 00ab68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1077: 0063c5cd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1077: 0063c5d5 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1078: 00ab0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1079: 004c5029 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1080: 002982c9 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1081: 00b194be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1082: 00554f95 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1083: 00af66f0 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1084: 0044d24d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1085: 006f13d9 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1085: 006f13e1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1086: 00aab170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1087: 00b1820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1088: 006ea061 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1088: 006ea069 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1089: 00aba2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1090: 004f7915 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1091: 00b19108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1092: 00b19d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1093: 00b19718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1094: 006c9fb5 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1095: 006f9065 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1094: 006c9fbd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1095: 006f906d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1096: 00a0716c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1097: 00b1885e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1098: 00691681 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1098: 00691689 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1099: 00b19610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1100: 0048a869 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1101: 003439d9 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1102: 00b1789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1103: 00ac09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1104: 00440429 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1105: 00355d89 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1106: 00ab1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1107: 00aaf2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1108: 0073fff9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1108: 00740001 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1109: 002eea5d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1110: 00626131 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1110: 00626139 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1111: 0047b6cd 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1112: 0071b735 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1112: 0071b73d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1113: 00aacff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1114: 00b18b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1115: 00b191c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1116: 00abcdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1117: 00453db1 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1118: 00b18098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1119: 00903a68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1125,139 +1125,139 @@ │ │ │ │ 1121: 002b18c9 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1122: 00b19c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1123: 00ab3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1124: 00abe9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1125: 00263961 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1126: 00a13ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1127: 00553de9 56 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1128: 006e08d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1128: 006e08d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1129: 00a0ccb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1130: 00b18c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1131: 00ab10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1132: 00ab5c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1133: 00b18bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1134: 00b1943e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1135: 00ac2df4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1136: 00b18eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1137: 009fedd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1138: 00b17fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1139: 0042d049 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1140: 00b17670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1141: 006e4489 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1141: 006e4491 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1142: 00ab0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1143: 004b6df1 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1144: 0070de45 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1145: 006d7935 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1144: 0070de4d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1145: 006d793d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1146: 00aaf4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1147: 00545ad1 148 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1148: 0033d709 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1149: 007129c5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1150: 008c5c88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1149: 007129cd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1150: 008c5c80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1151: 00ac1318 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1152: 00b185da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1153: 00b191b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1154: 00550d01 64 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1155: 00604799 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1155: 006047a1 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1156: 00b19630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1157: 00ac352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1158: 006ab2e9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1158: 006ab2f1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1159: 002ea3a5 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1160: 006e5ca5 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1161: 006a3689 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1160: 006e5cad 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1161: 006a3691 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1162: 00abd68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1163: 00ac220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1164: 0045580d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1165: 00b17cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1166: 00b1982c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1167: 005432c1 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ 1168: 004dff0d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1169: 00ab7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1170: 00b175e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1171: 00b19a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1172: 006ef3d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1172: 006ef3dd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1173: 004b7239 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1174: 0042c555 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1175: 0028a37d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1176: 00289679 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1177: 0054fce5 164 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ 1178: 004f46d1 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1179: 006d71ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1179: 006d71b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1180: 009fbbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1181: 005e847d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1181: 005e8485 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1182: 00b1776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1183: 0065c151 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1183: 0065c159 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1184: 00b196e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1185: 002e91c5 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1186: 003ef29d 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1187: 00b1834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1188: 00ac0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1189: 0031e051 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1190: 00ab005c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1191: 00ab11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1192: 004fa751 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1193: 00b176c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1194: 0069cca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1195: 005cb5fd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1196: 006f4395 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1194: 0069ccad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1195: 005cb605 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1196: 006f439d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1197: 002f7325 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1198: 0069b6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1198: 0069b6e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1199: 004b0515 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1200: 00ab53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1201: 00ac3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1202: 005e4cb9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1202: 005e4cc1 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1203: 00461925 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1204: 00b17b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1205: 0072a83d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1205: 0072a845 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1206: 00b198e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1207: 00ab2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1208: 00395ad1 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1209: 00705451 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1209: 00705459 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1210: 00ab39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1211: 00abd2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1212: 004cf991 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1213: 006d1219 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1213: 006d1221 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1214: 00aab610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1215: 006d6fdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1215: 006d6fe5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1216: 00abf130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1217: 00a03ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1218: 00b1797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1219: 00aba264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1220: 0062ad1d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1221: 005b7025 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1220: 0062ad25 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1221: 005b702d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1222: 00ab55c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1223: 002c323d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1224: 00b17bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1225: 00ac3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1226: 006715b5 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1226: 006715bd 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1227: 00ab0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1228: 00ab9498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1229: 00b18476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1230: 00b19528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1231: 006c4a39 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1231: 006c4a41 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1232: 005092b5 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1233: 0039aa91 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1234: 00aadbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1235: 002a1165 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1236: 00b17ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1237: 00ac162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1238: 00b18da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1239: 0060eb25 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1239: 0060eb2d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1240: 00abf6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1241: 00ab16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1242: 006da251 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1242: 006da259 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1243: 00b17f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1244: 00a156e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1245: 003b2d61 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1246: 009bbc08 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1247: 00b17ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1248: 00ab8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1249: 006e8d65 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1249: 006e8d6d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1250: 00aadbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1251: 00ab1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1252: 005be3a5 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1252: 005be3ad 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1253: 0033a889 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1254: 00b18284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1255: 00290759 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1256: 00aabeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1257: 00b1913c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1258: 00ab28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1259: 00a152c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ @@ -1275,257 +1275,257 @@ │ │ │ │ 1271: 00293041 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1272: 00b18d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1273: 00b18052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1274: 0040eda1 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1275: 004fa4f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1276: 00355d45 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1277: 00404085 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1278: 00609f01 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1278: 00609f09 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1279: 002c7a4d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1280: 0073e6f1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1281: 006216b1 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1282: 006bf155 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1280: 0073e6f9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1281: 006216b9 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1282: 006bf15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1283: 009bc414 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1284: 00b175a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1285: 00b1995c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1286: 004e02f5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1287: 0054e965 192 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ 1288: 00457921 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1289: 00700cd9 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1289: 00700ce1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1290: 00b17a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1291: 00ab3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1292: 004ff0e1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1293: 0071dfbd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1293: 0071dfc5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1294: 00b19646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1295: 004dc6a5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1296: 006243dd 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1296: 006243e5 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1297: 003317e5 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1298: 0029055d 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1299: 00b195b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1300: 00393f3d 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1301: 00b1a312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1302: 0054eac5 228 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1303: 006ba4b9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1303: 006ba4c1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1304: 00b17b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1305: 006d245d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1305: 006d2465 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1306: 00b1839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1307: 005b30f1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1308: 006c03c9 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1307: 005b30f9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1308: 006c03d1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1309: 004fb235 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1310: 004b51f9 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1311: 006c6e49 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1311: 006c6e51 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1312: 00474395 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1313: 00ab9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1314: 00abc1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1315: 00b18f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1316: 003d86cd 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1317: 00aba804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1318: 005912e5 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1318: 005912ed 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ 1319: 0044db59 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1320: 00ac2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1321: 00333295 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1322: 00552731 72 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1323: 00aae3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1324: 00ac4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1325: 00b18e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1326: 00471dd9 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1327: 006b3a15 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1327: 006b3a1d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1328: 00ab3048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1329: 00ac4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1330: 00aac740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1331: 00abcbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1332: 00b18596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1333: 00b19182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1334: 00608185 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1335: 006e2b19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1334: 0060818d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1335: 006e2b21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1336: 00aaf6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1337: 004534cd 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1338: 008c5ce8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1338: 008c5ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1339: 00ab37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1340: 009f9c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1341: 004cf8cd 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1342: 0048f8f9 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1343: 00b19fcc 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1344: 00409b5d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1345: 006e263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1346: 005dbf61 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1345: 006e2645 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1346: 005dbf69 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1347: 00aad4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1348: 00623335 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1348: 0062333d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ 1349: 00554f75 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1350: 00736ca1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1351: 00732d9d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1350: 00736ca9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1351: 00732da5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1352: 00b19178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1353: 00ab9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1354: 0059baf5 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1354: 0059bafd 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1355: 00b190d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1356: 00b19bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1357: 006aa185 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1357: 006aa18d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1358: 00294429 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1359: 005cf9e9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1359: 005cf9f1 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1360: 00b17fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1361: 00abe2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1362: 0031d709 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1363: 006fc761 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1363: 006fc769 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1364: 00b19d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1365: 00ab6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1366: 00b17f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1367: 00b19272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1368: 00b18496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1369: 00b1840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1370: 006e9311 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1370: 006e9319 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1371: 00b19202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1372: 0054ea25 160 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1373: 00ab29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1374: 00b198da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1375: 004cba8d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1376: 0072c169 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1376: 0072c171 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1377: 00b19c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1378: 005e32d1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1379: 00712b51 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1378: 005e32d9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1379: 00712b59 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1380: 00aab090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1381: 009f8108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1382: 00b1968e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1383: 006100f1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1383: 006100f9 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1384: 00aaf2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1385: 004fe3b9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1386: 005df16d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1386: 005df175 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1387: 0053d8b5 54 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1388: 00b19844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1389: 00b19c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1390: 0054eba9 176 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1391: 00aafca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1392: 00b1885a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1393: 00aad2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1394: 009fbac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1395: 00b184a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1396: 005e8699 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1396: 005e86a1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1397: 00ab4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1398: 00b179c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1399: 006258ed 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1400: 00743075 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1401: 006bd505 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1399: 006258f5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1400: 0074307d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1401: 006bd50d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1402: 00abeec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1403: 00aba404 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1404: 00b17a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1405: 00b17f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1406: 00734ab9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1407: 0059d2f1 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1408: 007132d9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1409: 0062a855 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1406: 00734ac1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1407: 0059d2f9 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1408: 007132e1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1409: 0062a85d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1410: 00329751 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1411: 009f06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1412: 00abcd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1413: 00aad9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1414: 006c3c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1414: 006c3c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1415: 004eedf9 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1416: 0053bc61 130 FUNC GLOBAL DEFAULT 12 helper_FCTIDUZ │ │ │ │ 1417: 00ab0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1418: 0043ba0d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1419: 00440b89 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1420: 00ab696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1421: 00b19620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1422: 00aafaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1423: 003e1b0d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1424: 006dabad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1425: 006ef6c9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1424: 006dabb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1425: 006ef6d1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1426: 00abc10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1427: 00aac7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1428: 006eda61 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1428: 006eda69 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1429: 00af6024 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1430: 00b1779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1431: 00b18760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1432: 005922d1 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1432: 005922d9 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ 1433: 004f7839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1434: 00497925 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1435: 00b19874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1436: 0042a925 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1437: 00b1866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1438: 003a3cbd 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1439: 00a17c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1440: 004fe579 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1441: 0065a83d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1442: 006bd135 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1441: 0065a845 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1442: 006bd13d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1443: 00ab8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1444: 00b181e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1445: 004fe9ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1446: 009bc0f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1447: 00b18f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1448: 00abef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1449: 00abcc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1450: 00ab5b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1451: 006dcdf1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1451: 006dcdf9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1452: 00ac3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1453: 0062a41d 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1453: 0062a425 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1454: 004419d9 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1455: 007163ad 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1455: 007163b5 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1456: 00abbb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1457: 006185dd 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1458: 006b4425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1457: 006185e5 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1458: 006b442d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1459: 00b19d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1460: 004f6511 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1461: 00b199ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1462: 00442ac9 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1463: 002866a1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1464: 005ee9fd 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1464: 005eea05 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ 1465: 00a13c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1466: 006ab981 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1466: 006ab989 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1467: 00aab030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1468: 004b5d39 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1469: 006e62ed 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1469: 006e62f5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1470: 00b18d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1471: 00b1922e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1472: 004607a9 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1473: 00b19c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1474: 009f9bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1475: 00355d05 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1476: 006a5ad5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1476: 006a5add 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1477: 002eff65 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1478: 002d5779 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1479: 00470b95 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1480: 00ab8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1481: 0053d87d 56 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1482: 00b19d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1483: 00b175d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1484: 006ae935 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1485: 006fa27d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1484: 006ae93d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1485: 006fa285 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1486: 0029312d 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1487: 00b18bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1488: 00b1795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1489: 00ab2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1490: 00b19b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1491: 0046c0d1 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1492: 00b19b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1493: 00b1973c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1494: 00699c4d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1494: 00699c55 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1495: 00b176ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1496: 00474109 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1497: 00ab7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1498: 00b1869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1499: 00ab10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1500: 00aac6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1501: 00b17d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1502: 009a88ec 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1503: 006b6379 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1503: 006b6381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1504: 00ab2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1505: 004e19d1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1506: 006d3601 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1506: 006d3609 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1507: 00b19710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1508: 00403be5 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1509: 005ff55d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1509: 005ff565 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1510: 009ea470 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1511: 00682189 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1511: 00682191 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1512: 00323fc9 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1513: 00325865 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1514: 004cf275 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1515: 00708031 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1515: 00708039 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1516: 00ab9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1517: 00ab10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1518: 006f8aad 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1518: 006f8ab5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1519: 00b18d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1520: 0070e065 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1520: 0070e06d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1521: 00ab15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1522: 00aaf06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1523: 00286541 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1524: 0053c799 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1525: 0039178d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1526: 00406ff5 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1527: 00aac2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ @@ -1543,15 +1543,15 @@ │ │ │ │ 1539: 00b197aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1540: 003a1769 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1541: 002f8b09 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1542: 002e9c85 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1543: 0028ad39 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1544: 00b1932c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1545: 00a13c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1546: 0070f125 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1546: 0070f12d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1547: 0038e6e1 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1548: 00a08f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1549: 00b19172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1550: 00b19bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1551: 00aaf3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1552: 003551ad 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1553: 00abc86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ @@ -1560,40 +1560,40 @@ │ │ │ │ 1556: 004e7ee1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1557: 00b182e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1558: 00b19a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1559: 00487f7d 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1560: 00441249 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1561: 00b186da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1562: 00b180da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1563: 00741741 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1563: 00741749 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1564: 00ac1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1565: 00b183bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1566: 005d6be1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1567: 006c3d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1566: 005d6be9 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1567: 006c3d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1568: 00ac2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1569: 004e877d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1570: 00706f81 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1571: 0073b651 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1570: 00706f89 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1571: 0073b659 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1572: 00aba8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1573: 00abf380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1574: 00ab8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1575: 006f04e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1575: 006f04ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1576: 003572e5 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1577: 00ab10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1578: 006b9e05 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1578: 006b9e0d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1579: 005511e9 46 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1580: 00b199aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1581: 00b1933a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1582: 00b18952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1583: 0062b411 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1583: 0062b419 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1584: 00ab9ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1585: 006e9bf9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1586: 005e576d 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1585: 006e9c01 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1586: 005e5775 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1587: 005510a1 88 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1588: 0071d51d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1588: 0071d525 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1589: 00b18364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1590: 004418d1 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1591: 00b191e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1592: 00b18cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1593: 00b19b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1594: 00b18a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1595: 00ab7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ @@ -1611,282 +1611,282 @@ │ │ │ │ 1607: 00b1907c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1608: 005060e1 488 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1609: 00abd004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1610: 00ab9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1611: 00b1974e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1612: 00aafa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1613: 00b18690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1614: 006f0269 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1614: 006f0271 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1615: 00b194ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1616: 009f84a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1617: 00abfa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1618: 00abbbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1619: 0033f065 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1620: 005d2b7d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1620: 005d2b85 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1621: 00abf110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1622: 00b180a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1623: 0043655d 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1624: 006ee8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1624: 006ee8dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1625: 00b17bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1626: 00406c59 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1627: 00b17a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1628: 00b17d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1629: 006e1435 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1629: 006e143d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1630: 0053ec45 264 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1631: 00abac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1632: 00736091 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1632: 00736099 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1633: 002876d1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1634: 00aaf9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1635: 00263921 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1636: 00700685 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1636: 0070068d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1637: 00b18882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1638: 009a426c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1639: 006247ad 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1639: 006247b5 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1640: 00b17fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1641: 00aab880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1642: 006c598d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1643: 005e4f09 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1642: 006c5995 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1643: 005e4f11 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1644: 00b17f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1645: 00b17fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1646: 00b18a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1647: 00aad974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1648: 00ac35c8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1649: 0041e951 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1650: 00ab7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1651: 00b1895c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1652: 00688f2d 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1652: 00688f35 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1653: 004c7f11 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1654: 00a177e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1655: 00b18c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1656: 00b17f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1657: 0069ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1657: 0069ae71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1658: 00b17970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1659: 00b17e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1660: 006d67a5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1660: 006d67ad 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1661: 00a13d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1662: 0045f845 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1663: 00b18b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1664: 00ab19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1665: 00b17906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1666: 006dadb9 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1666: 006dadc1 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1667: 00b191fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1668: 00ac25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1669: 00ab32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1670: 002ebab5 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1671: 00723cd9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1672: 006ef2fd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1671: 00723ce1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1672: 006ef305 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1673: 00b18218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1674: 0071792d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1675: 006a7215 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1676: 006d3a9d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1677: 00605a05 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1674: 00717935 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1675: 006a721d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1676: 006d3aa5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1677: 00605a0d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1678: 00407831 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1679: 00ac07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1680: 002eec25 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1681: 00b17cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1682: 00b17cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1683: 00abd67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1684: 00399515 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1685: 00289dcd 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1686: 003570f5 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1687: 002e9539 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1688: 005db9e1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1688: 005db9e9 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1689: 00b18252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1690: 00ab5b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1691: 00b1985a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1692: 00284b2d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1693: 006e0b21 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1694: 006db029 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1693: 006e0b29 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1694: 006db031 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1695: 00b18b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1696: 00aad398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1697: 00b199f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1698: 002c4869 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1699: 00aaadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1700: 00ab20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1701: 0069ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1702: 005e3799 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1701: 0069ae35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1702: 005e37a1 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1703: 00b19768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1704: 005044d1 372 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1705: 003df3b5 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1706: 00b17e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1707: 00b18192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1708: 00ab9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1709: 00674141 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1709: 00674149 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1710: 00297f7d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1711: 00903a18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1712: 0053d849 50 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1713: 00b19576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1714: 00b180ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1715: 00ac3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1716: 00ab06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1717: 0073489d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1718: 0064badd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1717: 007348a5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1718: 0064bae5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1719: 00aba734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1720: 006ec7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1720: 006ec7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1721: 0042eab1 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1722: 00b198dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1723: 00b19382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1724: 009b9a90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1725: 0061b671 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1725: 0061b679 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1726: 004b3539 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1727: 005d3571 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1728: 006fdc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1729: 006bfdb5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1727: 005d3579 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1728: 006fdc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1729: 006bfdbd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1730: 00ac2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1731: 00ab29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1732: 00abf500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1733: 00746bd9 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1733: 00746be1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1734: 0044e6bd 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1735: 00aaff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1736: 00734dd5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1737: 0069cd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1736: 00734ddd 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1737: 0069cd25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1738: 00ab8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1739: 00263991 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1740: 00abaae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1741: 00b19364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1742: 00a162bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1743: 00551ac9 322 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1744: 0042a9c5 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1745: 006c7989 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1745: 006c7991 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1746: 002826a5 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1747: 00b17be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1748: 006b64a5 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1749: 0060f231 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1748: 006b64ad 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1749: 0060f239 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1750: 003770dd 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1751: 004faeb5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1752: 00b19d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1753: 00ab2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1754: 006e4839 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1754: 006e4841 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1755: 004eb335 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1756: 00abf880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1757: 004dd5ad 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1758: 00ab7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1759: 00aadc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1760: 00b1892e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1761: 004a1699 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1762: 002f4ead 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1763: 00abcf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1764: 002cab89 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1765: 00ab56e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1766: 006ca869 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1766: 006ca871 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1767: 00ae4d7c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1768: 003e1a49 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1769: 003b3235 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1770: 0033ee6d 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1771: 00b176d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1772: 00b19d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1773: 00293311 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1774: 00ac3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1775: 00407009 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1776: 00ab8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1777: 00b19286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1778: 00ab219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1779: 00abbeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1780: 002caee9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1781: 006af56d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1781: 006af575 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1782: 00ab2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1783: 00abad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1784: 00b18df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1785: 009c3e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1786: 003a4441 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1787: 005525fd 108 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1788: 002821a1 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1789: 00b18d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1790: 00aaabe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ 1791: 00a04a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWUZ │ │ │ │ - 1792: 006fed45 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1792: 006fed4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1793: 0054fd89 208 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1794: 00ab03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1795: 00323ac5 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1796: 006bb11d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1797: 005ceb09 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1796: 006bb125 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1797: 005ceb11 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1798: 004a1d29 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1799: 00aab560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1800: 004f2319 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1801: 0053c2c1 124 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1802: 00a0c368 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1803: 00aadda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1804: 003def15 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1805: 0062b761 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1805: 0062b769 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1806: 00aabb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1807: 0033ecd1 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1808: 00b19730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1809: 004fe581 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1810: 00abaa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1811: 006eb2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1812: 006e6e89 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1813: 0060f8d5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1814: 0060c36d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1811: 006eb2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1812: 006e6e91 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1813: 0060f8dd 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1814: 0060c375 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1815: 00b197fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1816: 0029e069 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1817: 00abdad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1818: 009fb5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1819: 00ab20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1820: 00743215 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1820: 0074321d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1821: 00a02624 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1822: 00b18322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1823: 002639a1 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1824: 00b19752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1825: 00690401 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1825: 00690409 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1826: 00b19c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1827: 0045ec59 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1828: 00b18454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1829: 00ab5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1830: 00b1998a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1831: 00ab64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1832: 00a14d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1833: 008c5c10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1834: 006247f9 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1833: 008c5c08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1834: 00624801 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1835: 00ab1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1836: 00b19c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1837: 00ac18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1838: 0070e181 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1838: 0070e189 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1839: 00a02cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1840: 00aba044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1841: 00b17c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1842: 00ac1cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1843: 0028fd75 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1844: 004d7a81 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1845: 00487915 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1846: 00b1967c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1847: 00b18664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1848: 004eb3b1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1849: 00284be5 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1850: 00543821 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1851: 00b179a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1852: 00b184f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1853: 006dad05 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1854: 0071d891 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1853: 006dad0d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1854: 0071d899 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1855: 00b1814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1856: 00ac2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1857: 006a5a15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1857: 006a5a1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1858: 00aac8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1859: 00602521 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1859: 00602529 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1860: 00b1921c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1861: 00b18dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1862: 0069c255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1863: 006accf5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1862: 0069c25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1863: 006accfd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1864: 00ab0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1865: 002f2b2d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1866: 004cb119 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1867: 006d298d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1867: 006d2995 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1868: 00b19954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1869: 00aba234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1870: 00b184b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1871: 006a0325 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1871: 006a032d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1872: 00551ce9 46 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ - 1873: 00745df5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1873: 00745dfd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1874: 00ab8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1875: 00b175f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1876: 00b1948c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1877: 00b196b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1878: 009bceb0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1879: 00ab1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1880: 005510f9 78 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1881: 00734689 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1881: 00734691 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1882: 00b19a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1883: 004a889d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1884: 0047c749 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1885: 00ab0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1886: 00b18e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1887: 00b188f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1888: 00a0e048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1896,104 +1896,104 @@ │ │ │ │ 1892: 00abd1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1893: 00b19c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1894: 00b19758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1895: 00ab227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1896: 00b18288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1897: 00abd404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1898: 004de4c5 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1899: 006993dd 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1899: 006993e5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1900: 00ab1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1901: 009fb51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1902: 00ac3dbc 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1903: 004f9751 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1904: 00ab3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1905: 00abeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1906: 00b17fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1907: 00b198ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1908: 005cb641 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1909: 0060541d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1908: 005cb649 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1909: 00605425 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1910: 00b175cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1911: 0053f239 328 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1912: 00b17642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1913: 00514619 106 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1914: 00b17c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1915: 00ab6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1916: 00b18f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1917: 005d0cc5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1917: 005d0ccd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1918: 004de7b9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1919: 00b1766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1920: 00ab9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1921: 004f6a91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1922: 003c2a49 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1923: 005d4f35 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1924: 005905c5 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1925: 006adc99 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1923: 005d4f3d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1924: 005905cd 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1925: 006adca1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1926: 00ac2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1927: 00b17f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1928: 00744de5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1928: 00744ded 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1929: 00b189a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1930: 00aacde0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1931: 006df85d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1932: 006fc851 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1931: 006df865 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1932: 006fc859 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1933: 00ac1490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1934: 00abd3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1935: 00428e19 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1936: 00b18fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1937: 00341fcd 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1938: 00a1733c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1939: 00282291 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1940: 00b199c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1941: 00a05510 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1942: 0065aab5 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1942: 0065aabd 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1943: 00b18a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ 1944: 004ded41 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1945: 00abcf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1946: 00ab7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1947: 0054d2d9 236 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1948: 00b175db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1949: 00ab2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1950: 006d1455 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1950: 006d145d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1951: 00b193c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1952: 00ac43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1953: 0062a585 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1954: 0072e889 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1953: 0062a58d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1954: 0072e891 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1955: 00aba894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1956: 00b190f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1957: 00ac2a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1958: 009bcfb0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1959: 00abc90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1960: 0040e615 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1961: 00abb96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1962: 00ab7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1963: 00652f9d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1964: 0065fc39 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1963: 00652fa5 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1964: 0065fc41 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1965: 00b19068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1966: 004edb49 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1967: 004fe3c5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1968: 006a5a69 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1969: 00622481 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1968: 006a5a71 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1969: 00622489 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1970: 004b2901 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1971: 007283c5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1972: 0069de01 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1971: 007283cd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1972: 0069de09 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1973: 003241d5 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1974: 007282b5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1974: 007282bd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1975: 00ab1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1976: 00b19a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1977: 00333409 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1978: 00621589 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1978: 00621591 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1979: 00a16448 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 1980: 00b19c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1981: 00b17f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1982: 00b1804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1983: 004eb431 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1984: 004f95d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1985: 0044c975 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1986: 0048a601 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 1987: 00a019c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 1988: 005d5a61 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1988: 005d5a69 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1989: 00b19000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1990: 004df2d1 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1991: 002cb181 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 1992: 00b186f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1993: 00aab6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1994: 003a2645 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1995: 00ac0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -2008,66 +2008,66 @@ │ │ │ │ 2004: 00a01a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2005: 00abd6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2006: 00aafd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2007: 004575ed 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2008: 0032ad2d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2009: 00a0e150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2010: 009b2dd4 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2011: 005d4b1d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2011: 005d4b25 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2012: 00ac18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2013: 00b1944e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2014: 00b19414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2015: 00ab07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2016: 00294401 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2017: 004ce3ed 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2018: 006f83ed 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2019: 00623a69 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2018: 006f83f5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2019: 00623a71 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2020: 00b18b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2021: 00738a2d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2022: 006230fd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2021: 00738a35 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2022: 00623105 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2023: 00abcd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2024: 006f6fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2025: 0071dbb1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2024: 006f6fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2025: 0071dbb9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2026: 0054145d 276 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2027: 00abf960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2028: 00b199f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2029: 00a01acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2030: 006d52bd 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2030: 006d52c5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2031: 00aae080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2032: 00b17dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2033: 003a1921 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2034: 0072ccf5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2035: 0062ee6d 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2034: 0072ccfd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2035: 0062ee75 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2036: 00b19920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2037: 006f44c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2037: 006f44c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2038: 00292ce5 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2039: 00b19b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2040: 00abfb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2041: 005e3039 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2041: 005e3041 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2042: 002a4e25 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2043: 00ac4b84 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2044: 00aad854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2045: 00aaec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2046: 00b1899e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2047: 00b17ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2048: 00b18384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2049: 0062cd51 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2049: 0062cd59 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2050: 00ab5830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2051: 00b1a334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2052: 00b17e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2053: 0072fbe5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2053: 0072fbed 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2054: 00a22564 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2055: 00ab1cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2056: 00ab8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2057: 009fb498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2058: 002931b9 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2059: 006c6bd9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2060: 00731279 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2059: 006c6be1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2060: 00731281 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2061: 004c53cd 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2062: 0060eb65 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2062: 0060eb6d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2063: 004e6f71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2064: 004f9dfd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2065: 00b19c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2066: 009c3ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2067: 00b1878a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2068: 00abb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2069: 00a14660 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ @@ -2075,106 +2075,106 @@ │ │ │ │ 2071: 00b190b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2072: 00aba984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2073: 0054f6fd 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2074: 00aadd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2075: 00b175d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2076: 0039e625 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2077: 002c756d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2078: 006c33ed 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2079: 006a8a49 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2078: 006c33f5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2079: 006a8a51 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2080: 00b194d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2081: 00ab5850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2082: 006bb48d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2082: 006bb495 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2083: 002c1911 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2084: 00abaa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2085: 00b17ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2086: 00b1871e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2087: 00a01838 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2088: 00ac3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2089: 0046c5c1 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2090: 002c5ed5 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2091: 00b17cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2092: 0047466d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2093: 009bc7bc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2094: 00b17ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2095: 00a018bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ 2096: 00b17339 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2097: 006d3861 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2097: 006d3869 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2098: 00abc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2099: 00af7014 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2100: 002c1d75 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2101: 00b17e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2102: 00b17856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2103: 002ee855 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2104: 00aac178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2105: 00b1a38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2106: 00b19aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2107: 006a5ccd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2107: 006a5cd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2108: 00b185b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2109: 009bc0bc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2110: 00b1a32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2111: 005d21e5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2111: 005d21ed 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2112: 00b1770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2113: 00b19d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2114: 0069c219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2114: 0069c221 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2115: 00b184ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2116: 0071b081 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2117: 0084e6cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2116: 0071b089 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2117: 0084e6c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2118: 00b1a328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2119: 00323f81 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2120: 0053dc8d 56 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2121: 00b18f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2122: 00b17ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2123: 00ac1c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2124: 00a01940 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2125: 00697a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2126: 00701d71 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2127: 00716b5d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2128: 0073c59d 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2125: 00697a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2126: 00701d79 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2127: 00716b65 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2128: 0073c5a5 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2129: 00ab5a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2130: 0060542d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2131: 00734115 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2132: 0059ab2d 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2130: 00605435 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2131: 0073411d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2132: 0059ab35 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2133: 0028b311 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2134: 00abf9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2135: 00a04e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2136: 00ab09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2137: 0047d1c5 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2138: 009fbc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2139: 00abc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2140: 006fb851 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2140: 006fb859 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2141: 00abdd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2142: 00b178ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2143: 0071dd0d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2143: 0071dd15 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2144: 00b186d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2145: 00ab1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2146: 00ab657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2147: 004fe2bd 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2148: 006ccfb1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2149: 00623319 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2148: 006ccfb9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2149: 00623321 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2150: 00ab43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2151: 0027b0fd 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2152: 00b18506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2153: 00b184a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2154: 00aadc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2155: 00abfa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2156: 00372989 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2157: 0070ac85 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2157: 0070ac8d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2158: 00ab8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2159: 0062ab79 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2159: 0062ab81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2160: 00b190c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2161: 004e6ff1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2162: 002cb125 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2163: 005fd915 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2163: 005fd91d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2164: 002c3e01 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2165: 00624499 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2165: 006244a1 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2166: 0046a689 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2167: 00abf430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2168: 00b19c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2169: 0071f43d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2169: 0071f445 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2170: 00b18524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2171: 0045ecc5 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2172: 002b777d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2173: 00ab2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2174: 002c64f9 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2175: 00ab72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2176: 00ac0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ @@ -2182,74 +2182,74 @@ │ │ │ │ 2178: 00b1851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 2179: 00b17aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2180: 004b7c4d 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2181: 0049adb5 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2182: 004f8151 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2183: 00abdb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2184: 00ab93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2185: 00745df9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2185: 00745e01 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2186: 004f7ecd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2187: 00ac3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2188: 00286b69 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2189: 006dd41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2189: 006dd425 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2190: 0050056d 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2191: 00b18ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2192: 00b1797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2193: 0070220d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2193: 00702215 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2194: 00b1959c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2195: 00abbb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2196: 00720701 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2196: 00720709 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2197: 00a12248 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2198: 006d5739 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2199: 006cb7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2198: 006d5741 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2199: 006cb7d5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2200: 00ab6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2201: 00b177ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2202: 00b17a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2203: 00abf6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2204: 0070e239 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2204: 0070e241 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2205: 00ab9d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2206: 00604809 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2207: 00623e09 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2208: 00604149 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2206: 00604811 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2207: 00623e11 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2208: 00604151 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2209: 00b183ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2210: 006da605 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2210: 006da60d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2211: 00b19a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2212: 00aae3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2213: 00482e91 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2214: 00ab30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2215: 00b19854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2216: 00ac0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2217: 00b18310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2218: 004b5e21 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2219: 00b1841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2220: 003b43a1 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2221: 00b18e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2222: 00622c3d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2222: 00622c45 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2223: 003f9c8d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2224: 006fef45 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2224: 006fef4d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2225: 00b198f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2226: 006bff6d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2226: 006bff75 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2227: 00aba354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2228: 00717075 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2229: 006ed29d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2230: 0069cb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2231: 0073e42d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2228: 0071707d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2229: 006ed2a5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2230: 0069cb81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2231: 0073e435 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2232: 002cfde1 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2233: 00ab5ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2234: 00509505 128 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2235: 006e8a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2235: 006e8a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2236: 0032dfe1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2237: 00b19850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2238: 002f464d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2239: 00b18b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2240: 00b1815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2241: 00505b5d 18 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ 2242: 004e06c5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2243: 00b19a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2244: 006cc47d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2244: 006cc485 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2245: 00b17378 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2246: 00b19968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2247: 004f6b65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2248: 00ac3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2249: 0040f1fd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2250: 00ab2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2251: 00288051 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2258,1286 +2258,1286 @@ │ │ │ │ 2254: 00ab37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2255: 00460209 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2256: 00b18d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2257: 004cc0b5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2258: 00b181c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2259: 00ab4a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2260: 0040f2e5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2261: 005e3271 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2261: 005e3279 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2262: 00ae4fd0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2263: 00ab1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2264: 00aaeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2265: 009f0a9c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2266: 00b18c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2267: 006f8b3d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2267: 006f8b45 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2268: 004d6aed 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2269: 006de8ad 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2270: 008da784 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2269: 006de8b5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2270: 008da77c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2271: 004f5c55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2272: 002c6ec1 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2273: 00a14b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2274: 00ac2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2275: 004fe7c1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2276: 00b1880c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2277: 004404b5 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2278: 00409741 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2279: 00b1928e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2280: 00b17a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2281: 00ab7a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2282: 00619341 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2282: 00619349 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2283: 0040f271 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2284: 00b179c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2285: 00b18cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2286: 005d659d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2286: 005d65a5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2287: 00b18408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2288: 00734bb5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2289: 006ba795 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2288: 00734bbd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2289: 006ba79d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2290: 00ab62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2291: 00abee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2292: 006ec701 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2292: 006ec709 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2293: 00ab5750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2294: 00b19674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2295: 003a1a6d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2296: 00ab7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2297: 00b19a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2298: 00aaeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2299: 0059a32d 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ - 2300: 006c7b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2299: 0059a335 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2300: 006c7b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2301: 004372fd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2302: 00aaeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2303: 00ac1a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2304: 006fc089 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2304: 006fc091 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2305: 00ab3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2306: 00b17a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2307: 005e8199 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2307: 005e81a1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2308: 00ac353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2309: 00b1900e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2310: 004e7069 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2311: 00abebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2312: 00631c19 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2313: 0071d2dd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2312: 00631c21 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2313: 0071d2e5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2314: 00abb6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2315: 00b1816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2316: 00556121 312 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2317: 00b1923a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2318: 00b18bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2319: 006d5749 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2319: 006d5751 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2320: 00b17a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2321: 0071c739 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2322: 006ca625 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2323: 006d4d65 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2321: 0071c741 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2322: 006ca62d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2323: 006d4d6d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2324: 00b19c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2325: 00abf2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2326: 00abf360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2327: 00b17924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2328: 00ac21d0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2329: 00b18434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2330: 00b18942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2331: 00b19962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2332: 00ac3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2333: 00b18688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2334: 006ee85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2335: 006e4da1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2336: 006a2ef5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2337: 00715095 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2338: 006beefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2334: 006ee865 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2335: 006e4da9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2336: 006a2efd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2337: 0071509d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2338: 006bef05 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2339: 00b18bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2340: 003ce905 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2341: 00b1881e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2342: 00b19d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2343: 002c8511 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2344: 004c52c5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2345: 0041bd11 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2346: 0047d2c5 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2347: 002b51f9 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2348: 00620e59 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2348: 00620e61 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2349: 00902fdc 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2350: 00ab37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2351: 00ac0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2352: 0054c729 84 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2353: 00502445 564 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2354: 007143a1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2354: 007143a9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2355: 00b1a2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2356: 003e2671 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2357: 00ab12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2358: 002f2a9d 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2359: 00b18578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2360: 00b17a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2361: 00b18c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2362: 00619b71 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2362: 00619b79 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2363: 00aaf92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2364: 00b19c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2365: 00aaecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2366: 0028f785 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2367: 00697fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2367: 00697fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2368: 004e8e6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2369: 00703a11 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2369: 00703a19 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2370: 00b1a332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2371: 00b19d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2372: 00442b41 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2373: 00b17e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2374: 0061be21 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2374: 0061be29 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2375: 0039b38d 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2376: 00b1a304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2377: 004dd881 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2378: 00abb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2379: 00473c81 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2380: 00b19dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2381: 00ac4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2382: 00b18f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2383: 00b196f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2384: 00abbcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2385: 004f8aa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2386: 00b19686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2387: 002b48cd 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2388: 005ccf5d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2389: 00621969 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2388: 005ccf65 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2389: 00621971 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2390: 00b17e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2391: 00ac2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2392: 00489b39 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2393: 0048f959 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2394: 0073dc5d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2394: 0073dc65 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2395: 004d04a9 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2396: 00b189c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2397: 00a12458 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2398: 00ab633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2399: 00aaf9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2400: 00b193f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2401: 006c9fb1 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2401: 006c9fb9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2402: 00443d01 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2403: 0032f791 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2404: 00508fb1 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2405: 00ac32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2406: 00b19022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2407: 00aba154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2408: 0044df85 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2409: 0041b0b9 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2410: 0069e045 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2410: 0069e04d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2411: 00ab92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2412: 00abedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2413: 00ab763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2414: 00720f8d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2414: 00720f95 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2415: 00ab3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2416: 00ab67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2417: 00b188ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2418: 00b18996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2419: 00b17bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2420: 006864f5 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2421: 006ba16d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2420: 006864fd 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2421: 006ba175 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2422: 004ff041 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2423: 005e9329 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2423: 005e9331 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2424: 00b18a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2425: 00ab0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2426: 00b1893c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2427: 00aab940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2428: 00b1a2c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2429: 006cb7dd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2429: 006cb7e5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2430: 00ac11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2431: 006cd19d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2432: 006d96bd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2431: 006cd1a5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2432: 006d96c5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2433: 00b19094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2434: 005fd9b1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2434: 005fd9b9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2435: 002eec2d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2436: 00ab7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2437: 00b19940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2438: 00b182ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2439: 006aa8fd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2440: 006ccc5d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2439: 006aa905 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2440: 006ccc65 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2441: 004e2345 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2442: 003cb475 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2443: 0028e475 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2444: 0037c891 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2445: 00a010ec 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2446: 00b176ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2447: 00b17672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2448: 004f208d 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2449: 009f09ec 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2450: 007291a9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2450: 007291b1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2451: 00b197b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2452: 009f0a0c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2453: 002b3d8d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2454: 006ffed5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2454: 006ffedd 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2455: 009f0a4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2456: 00479445 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2457: 00abc12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2458: 00731341 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2458: 00731349 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2459: 00ab21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2460: 00ab8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2461: 00440445 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2462: 00ab62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2463: 006a6039 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2463: 006a6041 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2464: 00abf8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2465: 004ff93d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2466: 00ac3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2467: 0073a035 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2467: 0073a03d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2468: 004f8861 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2469: 0045fc19 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2470: 00ab4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2471: 006ec959 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2471: 006ec961 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2472: 00b17a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2473: 00b19554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2474: 0032fe81 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2475: 0060fe59 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2476: 00731521 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2475: 0060fe61 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2476: 00731529 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2477: 005084b9 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2478: 00ab3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2479: 00ab52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2480: 006499f1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2480: 006499f9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2481: 0033d3e1 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2482: 004cc9a9 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2483: 004575b1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2484: 00a16b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2485: 005c2ead 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2486: 006a9245 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2485: 005c2eb5 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2486: 006a924d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2487: 003236c9 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2488: 006cb8a9 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2488: 006cb8b1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2489: 00b175f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2490: 008c4070 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2490: 008c4068 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2491: 00b17a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2492: 00ab43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2493: 00b197b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2494: 006a1cbd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2495: 005d4831 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2494: 006a1cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2495: 005d4839 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2496: 00abbccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2497: 004f4d75 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2498: 00b18ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2499: 00b19464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2500: 0044aec1 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2501: 00ac2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2502: 00abc7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2503: 004e4371 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2504: 00b180ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2505: 009fc494 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2506: 00aad8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2507: 0053c33d 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2508: 00b198ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2509: 00ac0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2510: 006e2421 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2510: 006e2429 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2511: 0045e6a9 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2512: 00550d81 142 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2513: 00ac32dc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2514: 003e24a5 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2515: 00489d35 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2516: 00b17f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2517: 00700fb5 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2518: 006f5935 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2517: 00700fbd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2518: 006f593d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2519: 0028f0ad 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2520: 0042ba01 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2521: 0071e7c5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2521: 0071e7cd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2522: 00aad308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2523: 00ab6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2524: 006f6121 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2524: 006f6129 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2525: 00ab9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2526: 00b19800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2527: 00ab685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2528: 00aaddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2529: 00b187f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2530: 00ac0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2531: 00b18104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2532: 00ac0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2533: 004dd901 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2534: 00b18eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2535: 00b1808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2536: 006e71a1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2536: 006e71a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2537: 00b191f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2538: 0043fa8d 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2539: 006fa7a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2540: 006eba99 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2539: 006fa7ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2540: 006ebaa1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2541: 00a0058c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2542: 00b17bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2543: 00700985 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2543: 0070098d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2544: 00b18ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2545: 00b18638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2546: 006aced5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2546: 006acedd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2547: 00b192ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2548: 0061badd 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2549: 005efc35 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2548: 0061bae5 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2549: 005efc3d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2550: 00b18b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2551: 00b194c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2552: 00b19824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2553: 00619875 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2554: 005cd319 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2553: 0061987d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2554: 005cd321 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2555: 009bc07c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2556: 002964a5 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2557: 00ac45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2558: 004d62e1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2559: 00605bb9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2559: 00605bc1 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2560: 002a523d 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2561: 00b18b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2562: 009bc8ec 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2563: 0039bfd9 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2564: 006e1bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2565: 005e2e31 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2564: 006e1bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2565: 005e2e39 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2566: 00546759 260 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2567: 00ab9868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2568: 00ac09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2569: 0062ee81 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2569: 0062ee89 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2570: 003a269d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2571: 00b199a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2572: 009c3de0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2573: 00ab9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2574: 00aaec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2575: 006f968d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2576: 0071ed1d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2575: 006f9695 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2576: 0071ed25 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2577: 00ab05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2578: 00b18114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2579: 00af5de4 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2580: 009bccb0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2581: 003a2189 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2582: 00abcc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2583: 009fd178 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2584: 00b196ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2585: 00b1991a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2586: 006f02f9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2587: 0061a0c1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2586: 006f0301 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2587: 0061a0c9 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2588: 00b187be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2589: 0026181d 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2590: 00591631 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2590: 00591639 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2591: 00550785 152 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2592: 00b184ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2593: 006d61d5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2593: 006d61dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2594: 005506ed 152 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2595: 00abfd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2596: 00aaf40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2597: 0055081d 152 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2598: 00b18108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2599: 00b19434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2600: 00ab4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2601: 009c3fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2602: 0045fc05 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2603: 009bd0f8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2604: 00aaaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2605: 00b19d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2606: 006237d1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2606: 006237d9 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2607: 00b194ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2608: 00b19582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2609: 0029285d 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2610: 002c7afd 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2611: 005508b5 152 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2612: 00b1835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2613: 00287a51 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2614: 002c7d45 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2615: 002c6639 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2616: 00ac24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2617: 00ab8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2618: 00ac2a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2619: 00b1884c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2620: 0028b379 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2621: 008c5be0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2621: 008c5bd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2622: 004f7de5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2623: 00abe27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2624: 005b74d5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2625: 006e209d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2624: 005b74dd 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2625: 006e20a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2626: 00b18802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2627: 004d14d5 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2628: 00ab9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2629: 00aab620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2630: 00b18d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2631: 00b1903e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2632: 00b198ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2633: 0041be49 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2634: 00ab8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2635: 004dfbe1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2636: 00ab19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2637: 0065c771 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2637: 0065c779 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2638: 00aafc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2639: 00ac1c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2640: 00b18586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2641: 0054c7d1 86 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2642: 0054c381 182 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2643: 00337a15 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2644: 00b19442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2645: 00b1928a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2646: 003d5921 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2647: 00b18a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2648: 00b17aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2649: 00ab44e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2650: 006bb8d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2650: 006bb8e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2651: 00324f71 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2652: 00b17848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2653: 002f719d 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2654: 00b192bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2655: 004f7439 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2656: 006542c1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2657: 0070aba5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2656: 006542c9 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2657: 0070abad 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2658: 00b19d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2659: 00b194bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2660: 00aae8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2661: 0073dcc5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2661: 0073dccd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2662: 009ffbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2663: 00683ff5 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2663: 00683ffd 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2664: 00ac12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2665: 00b17b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2666: 00483a3d 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2667: 00b17abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2668: 00b18d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2669: 009affe4 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2670: 002cb2fd 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2671: 008da740 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2671: 008da738 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2672: 00b181ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2673: 005461e9 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2674: 00aaebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2675: 0044d19d 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2676: 0040e0f9 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2677: 006cfde1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2678: 00591b89 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2677: 006cfde9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2678: 00591b91 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2679: 0028b291 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2680: 005d38ad 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2680: 005d38b5 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2681: 00abf290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2682: 00ab2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2683: 006a2ca9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2683: 006a2cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2684: 00b19430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2685: 0042bdbd 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2686: 003a19f9 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2687: 00ac4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2688: 0071da1d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2688: 0071da25 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2689: 00a173c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2690: 006fe049 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2690: 006fe051 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2691: 00aacb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2692: 00682fed 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2693: 0063b219 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2692: 00682ff5 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2693: 0063b221 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2694: 003e1695 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2695: 00aac860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2696: 00ab662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2697: 006b89ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2697: 006b89f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2698: 009bc0d4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2699: 0073fe89 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2699: 0073fe91 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2700: 00abead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2701: 0073ab05 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2701: 0073ab0d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2702: 002b28e9 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2703: 00b196c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2704: 00b196c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2705: 00b18468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ 2706: 004f4a4d 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2707: 00abbdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2708: 00ab4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2709: 0073f895 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2709: 0073f89d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2710: 00ab5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2711: 005ac599 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2711: 005ac5a1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2712: 00435fc5 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2713: 00459591 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2714: 0060df95 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2714: 0060df9d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2715: 00b18a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2716: 009fda3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2717: 0037353d 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2718: 009fee58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2719: 006ed8ed 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2719: 006ed8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2720: 009bc4c4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2721: 00ab6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2722: 00b194cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2723: 007418e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2724: 006857b1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2723: 007418ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2724: 006857b9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2725: 002b3e2d 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2726: 00b19320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2727: 009bcf3c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2728: 00b1846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2729: 00ab1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2730: 00b17b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2731: 00b17d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2732: 00abeff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2733: 006db1f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2733: 006db1f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2734: 00b1873c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2735: 00ac2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2736: 00b16f48 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2737: 0031b699 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2738: 00abaa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2739: 006dec9d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2739: 006deca5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2740: 00ac0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2741: 00ab75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2742: 00b18c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2743: 00b18df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2744: 00abed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2745: 00595d59 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2745: 00595d61 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ 2746: 00ac3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2747: 00702dc1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2748: 006e537d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2747: 00702dc9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2748: 006e5385 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2749: 00b18fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2750: 00ab99e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2751: 00551219 104 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2752: 00b18b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2753: 0073d5d5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2754: 006be12d 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2753: 0073d5dd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2754: 006be135 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2755: 0043bac5 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2756: 0062ab91 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2757: 0062aff9 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2758: 006f4359 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2756: 0062ab99 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2757: 0062b001 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2758: 006f4361 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2759: 00b19616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2760: 003e7fb1 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2761: 00b1976c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2762: 006f45b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2762: 006f45b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2763: 003e00a5 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2764: 0053c4f1 94 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2765: 0041ce55 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2766: 00aaca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2767: 00ab1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2768: 00aaf3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2769: 00b18632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2770: 0071eb39 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2771: 00744f81 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2772: 006f6ce1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2773: 00735f81 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2770: 0071eb41 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2771: 00744f89 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2772: 006f6ce9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2773: 00735f89 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2774: 00482d2d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2775: 00b191b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2776: 00ab46f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2777: 0069784d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2777: 00697855 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2778: 004d8ef5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2779: 004f4b89 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2780: 00b17b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2781: 00aabfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2782: 009bc3fc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2783: 0028a0dd 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2784: 00aaae10 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2785: 00b185f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2786: 00aba034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2787: 00b18ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2788: 00ac4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2789: 00ab81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2790: 006c80ad 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2790: 006c80b5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2791: 00ac3678 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2792: 00462169 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2793: 0070505d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2793: 00705065 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2794: 00b198aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2795: 006d254d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2795: 006d2555 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2796: 0045e8c1 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2797: 00693405 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2797: 0069340d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2798: 00550f29 126 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2799: 00abfc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2800: 002f24f1 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2801: 00b18aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2802: 0062ae3d 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2803: 0072313d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2802: 0062ae45 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2803: 00723145 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2804: 00abebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2805: 009bd510 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2806: 0037c8ed 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2807: 004a5271 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2808: 00a12a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2809: 00ab1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2810: 00441275 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2811: 00ab1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2812: 005af1f9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2812: 005af201 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2813: 00aae694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2814: 00b18b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_DSTATE │ │ │ │ 2815: 00abedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2816: 004e6119 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2817: 00b18342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2818: 002c4aed 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2819: 00aaac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2820: 00ab7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2821: 00aab080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2822: 0070e49d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2823: 005cb679 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2822: 0070e4a5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2823: 005cb681 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2824: 0053ff05 206 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2825: 00b19212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2826: 00ac329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2827: 00b18e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2828: 00ab0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2829: 00ab4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2830: 00b185e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2831: 00aaca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2832: 00697c55 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2832: 00697c5d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2833: 00b176b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2834: 00b19398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2835: 00b190a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2836: 00440a35 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2837: 00ac1ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2838: 00ab4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2839: 007081dd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2839: 007081e5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2840: 00ab8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2841: 00abd5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2842: 00aaceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2843: 00abce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2844: 00b18090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2845: 0062a47d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2846: 0069b409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2845: 0062a485 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2846: 0069b411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2847: 00b17f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2848: 00b17ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2849: 0048ab15 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2850: 00b18bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2851: 002d0445 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2852: 006e4b15 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2853: 006eb3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2852: 006e4b1d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2853: 006eb3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2854: 00a12980 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2855: 00b182b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2856: 00b18efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2857: 0028b469 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2858: 00b17824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2859: 0062d0a5 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2860: 006c56f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2859: 0062d0ad 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2860: 006c56fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2861: 0053c245 124 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2862: 00abc3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2863: 007132a1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2863: 007132a9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2864: 00ab1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2865: 00b18bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2866: 00293195 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2867: 002f794d 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2868: 00abb4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2869: 004f4f79 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2870: 00aaf8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2871: 006e43c5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2871: 006e43cd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2872: 00abedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2873: 00605255 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2873: 0060525d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2874: 00ab1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2875: 00b17c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2876: 006e9a71 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2877: 0072dc31 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2876: 006e9a79 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2877: 0072dc39 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2878: 004b7231 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2879: 00b19c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2880: 00abc17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2881: 0044910d 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2882: 00aacea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2883: 008da798 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2883: 008da790 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2884: 009f8ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2885: 00a039bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDUS │ │ │ │ 2886: 00b17f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2887: 009fefe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2888: 00685869 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2888: 00685871 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2889: 002a0da5 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2890: 002c60e1 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2891: 0053c491 94 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2892: 0059af55 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2893: 005a3db9 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2892: 0059af5d 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2893: 005a3dc1 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2894: 00296f2d 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2895: 006214ad 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2895: 006214b5 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2896: 004df751 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2897: 004f6015 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2898: 004982ad 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2899: 00482af9 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2900: 00a0f800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2901: 0060cdd5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2901: 0060cddd 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2902: 00b198ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2903: 00ac1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2904: 009f8294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2905: 00ab5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2906: 004e3771 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2907: 00718a39 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2907: 00718a41 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2908: 003e1bd1 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2909: 00b19258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2910: 006d4839 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2910: 006d4841 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2911: 00b18c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2912: 00274d15 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2913: 006cce2d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2913: 006cce35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2914: 0039accd 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2915: 00b177e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2916: 005e4ce9 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2916: 005e4cf1 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2917: 00a11a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2918: 002836e1 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2919: 00b185d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2920: 00b18970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2921: 00602301 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2921: 00602309 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2922: 00ac10f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2923: 00b198cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2924: 00b17dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2925: 00605539 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2925: 00605541 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2926: 00ab03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2927: 00ab3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2928: 00ac2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2929: 006c92d9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2930: 005942c9 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2929: 006c92e1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2930: 005942d1 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2931: 003e0369 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 2932: 00379a01 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2933: 006f9a09 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2934: 0059ba7d 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2933: 006f9a11 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2934: 0059ba85 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2935: 003d9521 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2936: 00b18ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2937: 00ab2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2938: 00b19d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2939: 00b1921a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2940: 00ab93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2941: 005381b1 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2942: 00721129 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2942: 00721131 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2943: 00b19cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2944: 00b182b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2945: 00ac20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2946: 004ac589 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2947: 00b1930c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2948: 00b196de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2949: 00ab1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2950: 0061b851 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2950: 0061b859 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2951: 00b17c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2952: 00b19294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2953: 00ac2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2954: 002a9c55 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2955: 006f0a4d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2955: 006f0a55 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2956: 00b17ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2957: 00ab8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2958: 00ac4634 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2959: 00b18fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2960: 005e3b9d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2960: 005e3ba5 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2961: 00555fe9 312 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2962: 00ab4920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2963: 009c3d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2964: 00b1850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2965: 002981a1 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2966: 00b17c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2967: 00b17c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2968: 00abb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2969: 00b18280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ - 2970: 0059b0b5 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2970: 0059b0bd 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2971: 00b18620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2972: 009f6098 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2973: 00abef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2974: 00b183c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2975: 00720a49 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2975: 00720a51 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2976: 004d1ce9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2977: 006d66ad 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2977: 006d66b5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2978: 00b19530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2979: 00abc8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2980: 00ab8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2981: 00398a91 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2982: 00aaba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2983: 006f143d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2983: 006f1445 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2984: 00aac6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2985: 009f06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2986: 00aba744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2987: 00b1760c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2988: 00abb9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2989: 009fc518 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2990: 00740a19 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2990: 00740a21 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2991: 0050a1dd 48 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2992: 005b80ad 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2992: 005b80b5 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2993: 00abd454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2994: 00ab69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2995: 00ab3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2996: 006cf9c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2996: 006cf9d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2997: 00b18c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2998: 009ae0d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 2999: 0048500d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3000: 00ab58a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3001: 006fc4a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3002: 006a2115 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3003: 006818d9 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3001: 006fc4a9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3002: 006a211d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3003: 006818e1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3004: 00aac4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3005: 00437959 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3006: 006fa9dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3007: 0070e405 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3006: 006fa9e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3007: 0070e40d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3008: 00399325 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3009: 006f514d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3009: 006f5155 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3010: 00ab6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3011: 00698f69 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3012: 005cd4bd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3013: 00694f55 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3011: 00698f71 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3012: 005cd4c5 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3013: 00694f5d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3014: 00a0b15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 3015: 00ab636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3016: 00ac326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3017: 006ddca1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3017: 006ddca9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3018: 004fb65d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3019: 00aabb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3020: 00ab9888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3021: 00b18986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3022: 00ab82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3023: 006b8a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3023: 006b8a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3024: 00b17dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3025: 00b199be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3026: 00a0b0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 3027: 00ac2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3028: 00abbf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 3029: 00527ed5 96 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 3030: 006ec339 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3031: 005dbba1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3030: 006ec341 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3031: 005dbba9 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3032: 00aac750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3033: 00712dd9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3033: 00712de1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3034: 00aba124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3035: 00b186b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3036: 00b1934e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3037: 00ac41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3038: 00abd6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3039: 00a0b054 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3040: 00481051 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3041: 0071617d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3042: 0072a7fd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3041: 00716185 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3042: 0072a805 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3043: 00ab8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3044: 00aadc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3045: 00b175f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3046: 00aad1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3047: 0073ea19 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3047: 0073ea21 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3048: 00b18492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3049: 006f46a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3049: 006f46a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3050: 00b18526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3051: 005d60b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3051: 005d60c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3052: 00a0afd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3053: 00b19548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3054: 00ac1520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3055: 00ac2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3056: 002e9ed1 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3057: 00b17fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3058: 004f60c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3059: 00701fd9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3060: 0071ecc5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3059: 00701fe1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3060: 0071eccd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3061: 00b180d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3062: 00abf760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3063: 00399aed 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3064: 0060ec05 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3064: 0060ec0d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3065: 009fd1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3066: 005beeb5 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3066: 005beebd 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3067: 00ab4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3068: 00b188ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3069: 00aaafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3070: 00abcfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3071: 002649f1 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3072: 00b19996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3073: 006a1fc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3074: 007178a9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3075: 0060c979 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3073: 006a1fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3074: 007178b1 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3075: 0060c981 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3076: 00b18092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3077: 00b17eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3078: 00720385 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3078: 0072038d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3079: 00b199b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3080: 004eeaf9 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3081: 0073f925 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3081: 0073f92d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3082: 00abf0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3083: 0069451d 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3084: 005e94c5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3083: 00694525 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3084: 005e94cd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3085: 00b1a346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3086: 00b18da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3087: 005e2b19 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3087: 005e2b21 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3088: 00a08714 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3089: 00ab5990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3090: 007344a1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3090: 007344a9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3091: 004b65f5 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3092: 00b17328 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3093: 00b17e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3094: 006062e1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3094: 006062e9 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3095: 00b18fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3096: 004e8ded 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3097: 00ab8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3098: 002afe75 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3099: 004cf3ed 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3100: 00abfb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3101: 00294ec1 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3102: 00b17868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3103: 006e2589 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3103: 006e2591 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3104: 00ab1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3105: 00a10b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3106: 0054057d 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3107: 00b18dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3108: 00a16868 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3109: 0070692d 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3110: 006ab8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3109: 00706935 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3110: 006ab8c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3111: 004d6c01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3112: 00ab5b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3113: 00b17a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3114: 006daf99 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3115: 0062342d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3116: 00702731 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3114: 006dafa1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3115: 00623435 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3116: 00702739 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3117: 0051a1c1 604 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3118: 006c4eb5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3118: 006c4ebd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3119: 00292f05 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3120: 0048de59 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3121: 00ab6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3122: 00aafcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3123: 005001fd 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3124: 00b189e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3125: 00b17d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3126: 006a954d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3127: 006fa125 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3128: 00593f41 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3129: 006c7281 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3126: 006a9555 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3127: 006fa12d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3128: 00593f49 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3129: 006c7289 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3130: 009099b0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3131: 00a0ec24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3132: 00b19380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3133: 0032d49d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3134: 00ab2134 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3135: 00aae170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3136: 00681d0d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3136: 00681d15 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3137: 00b17d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3138: 006f2029 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3139: 0069b9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3140: 005d6d9d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3141: 00590869 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3142: 00624265 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3138: 006f2031 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3139: 0069b9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3140: 005d6da5 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3141: 00590871 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3142: 0062426d 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3143: 00a0ea98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3144: 009b9ee4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3145: 00ab9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3146: 00b19aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3147: 0026448d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3148: 00497ff9 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3149: 00aaf96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3150: 00abb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3151: 00440fc5 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3152: 00590d61 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3152: 00590d69 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3153: 0046186d 100 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3154: 002a614d 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3155: 00ab03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3156: 00aaf17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3157: 00b1a340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3158: 009ffb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3159: 00b17936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3160: 00b1776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3161: 0069b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3161: 0069b141 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3162: 00423e65 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3163: 00abbf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3164: 00b19a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3165: 00aac168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3166: 00b1949c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3167: 00aacdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3168: 00b19b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3169: 0062ae91 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3169: 0062ae99 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3170: 00454435 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3171: 006a2d6d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3172: 0063c0a5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3171: 006a2d75 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3172: 0063c0ad 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3173: 00aac9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3174: 00b18bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3175: 00ab4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3176: 00ac3c7c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3177: 00ab4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3178: 006f013d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3178: 006f0145 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3179: 00465095 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3180: 00b191f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3181: 00b183f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3182: 00b18730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3183: 00b19dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3184: 00a2095c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3185: 006e7e99 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3185: 006e7ea1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3186: 00ac1908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3187: 005e2dc9 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3188: 006db971 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3189: 006dd585 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3187: 005e2dd1 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3188: 006db979 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3189: 006dd58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3190: 00abe2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3191: 00ab44f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3192: 0062142d 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3192: 00621435 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3193: 00b1983e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3194: 009bc190 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3195: 00ab14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3196: 00b18d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3197: 0027fb19 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3198: 006dd931 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3198: 006dd939 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3199: 00ab09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3200: 0071a9a1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3200: 0071a9a9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3201: 00293d09 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3202: 006fc79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3202: 006fc7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3203: 009fdac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3204: 006f4269 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3204: 006f4271 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3205: 009feedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3206: 004a2e05 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3207: 00475295 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3208: 00b18c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3209: 00b19492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3210: 00699105 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3211: 005e97f9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3210: 0069910d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3211: 005e9801 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3212: 00b19572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3213: 00ac26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3214: 00b19986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3215: 00ab8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3216: 004130e1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3217: 00906fc8 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3218: 00ab744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3219: 00ab7a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3220: 0071ce39 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3220: 0071ce41 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3221: 00b17fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3222: 00ab5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3223: 006f26d9 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3223: 006f26e1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3224: 00af5df4 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3225: 00470b85 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3226: 0039c279 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3227: 00b182da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3228: 0068a981 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3228: 0068a989 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3229: 0047d1a1 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3230: 00ab13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3231: 00b19b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3232: 0044c0dd 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3233: 009a5f18 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3234: 00542e31 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3235: 0042ccfd 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3236: 006e3531 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3237: 006eb329 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3236: 006e3539 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3237: 006eb331 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3238: 002c1821 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3239: 007245e5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3239: 007245ed 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3240: 003962f5 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3241: 00b19d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3242: 004cf365 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3243: 00ab0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3244: 0042cfa9 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3245: 006cb6f1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3245: 006cb6f9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3246: 00ab7894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3247: 006a1bb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3248: 006873ad 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3247: 006a1bbd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3248: 006873b5 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3249: 003343a5 12 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ 3250: 004f9145 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3251: 00458619 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3252: 004cbb95 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3253: 00b17f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3254: 0068f9ed 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3254: 0068f9f5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3255: 0054f87d 208 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3256: 00ac44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3257: 006ac479 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3258: 006c6fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3259: 0072b629 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3260: 005e42fd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3257: 006ac481 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3258: 006c6ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3259: 0072b631 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3260: 005e4305 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3261: 004d19f1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3262: 004b4149 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3263: 0070f669 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3263: 0070f671 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3264: 00289641 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3265: 00abd324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3266: 00b1a32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3267: 00b17dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3268: 009bbd60 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3269: 00b19a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ - 3270: 005941e9 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3270: 005941f1 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3271: 00b1a362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3272: 002eaec1 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3273: 00b1a2c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3274: 00ab7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3275: 00b178ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3276: 0053d505 94 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ 3277: 004ca62d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3278: 00b19ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3279: 00b1768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3280: 00ab2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3281: 00ac0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3282: 005fe32d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3282: 005fe335 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3283: 009f0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3284: 0048a2ad 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3285: 00712fe1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3285: 00712fe9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3286: 003e2165 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3287: 00283f89 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3288: 0072f43d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3288: 0072f445 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3289: 00b17d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3290: 0073dab1 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3290: 0073dab9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3291: 00ac27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3292: 00b182f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3293: 002cb295 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3294: 00b19714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3295: 003a1ac5 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3296: 00b1789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3297: 0062c779 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3297: 0062c781 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3298: 00b19aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3299: 004fdead 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3300: 00b186e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3301: 00b18118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3302: 00b18b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3303: 00ac2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3304: 00ab80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3305: 00a0272c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3306: 00aab0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3307: 00b18e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3308: 006ff761 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3309: 00690481 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3310: 0064f6c5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3308: 006ff769 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3309: 00690489 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3310: 0064f6cd 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3311: 0040e501 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3312: 00460345 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3313: 00b175b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3314: 00621169 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3315: 006dd675 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3316: 0071d18d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3317: 006e0f79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3314: 00621171 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3315: 006dd67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3316: 0071d195 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3317: 006e0f81 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3318: 00b18d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ 3319: 00a09920 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCMPO │ │ │ │ - 3320: 006d2805 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3320: 006d280d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3321: 00b18b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3322: 00aaed14 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3323: 002e673d 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3324: 00a16e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3325: 00b17942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3326: 0071cde9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3326: 0071cdf1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3327: 00b18aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ 3328: 00a0989c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCMPU │ │ │ │ - 3329: 006156c5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3330: 006f02a5 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3329: 006156cd 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3330: 006f02ad 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3331: 00b194e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3332: 00abb4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3333: 005444f1 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3334: 00ab5a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3335: 00487cad 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3336: 00b18982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3337: 00b19b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3338: 00a16e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3339: 006f1d99 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3339: 006f1da1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3340: 004ed99d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3341: 006eea3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3342: 006ca945 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3341: 006eea45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3342: 006ca94d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3343: 004b06a1 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3344: 00b181f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3345: 00aaf80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3346: 0069b2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3346: 0069b2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3347: 002f5291 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3348: 0054c881 102 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3349: 00ab11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3350: 00aacfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3351: 0071df31 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3351: 0071df39 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3352: 00ab6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3353: 00b18928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3354: 00b18998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3355: 00720cb9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3355: 00720cc1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3356: 00455ac5 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3357: 009ff068 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3358: 003a0b15 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3359: 00aaea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3360: 005acdad 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3360: 005acdb5 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3361: 00b18da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3362: 00ac2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3363: 004551b5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3364: 004f52a9 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3365: 00ac4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3366: 00694151 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3366: 00694159 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3367: 00ab706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3368: 00b17eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3369: 009b0454 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3370: 00ab5cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3371: 009f04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3372: 004e2dc9 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3373: 00b184f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3374: 004d6e21 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3375: 006908a9 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3375: 006908b1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3376: 003defb1 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3377: 00aadbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3378: 00aae864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3379: 00b1a336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3380: 00b18540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3381: 00b19298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3382: 0070df31 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3382: 0070df39 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3383: 00450159 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3384: 00b182f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3385: 00b18068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3386: 006c4245 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3386: 006c424d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3387: 004cf2d5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3388: 00ac1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3389: 00ac08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3390: 00b18bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3391: 0039d79d 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3392: 004a1a79 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3393: 005dbf65 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3393: 005dbf6d 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3394: 00b184b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3395: 005fd2cd 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3395: 005fd2d5 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3396: 00b183c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3397: 003239e9 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3398: 004749c5 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3399: 00b178a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3400: 007297ad 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3400: 007297b5 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3401: 00ab46c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3402: 0072e435 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3403: 006f4c19 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3402: 0072e43d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3403: 006f4c21 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3404: 00b190ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3405: 004a2e8d 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3406: 00697a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3406: 00697a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3407: 00b17fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3408: 0068201d 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3408: 00682025 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3409: 00aae9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3410: 00b18f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3411: 00ab4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3412: 00ac3c68 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3413: 00b19878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3414: 00b180d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3415: 006cacf5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3416: 005bdbe9 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3415: 006cacfd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3416: 005bdbf1 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3417: 0039bf29 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3418: 006ffc2d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3418: 006ffc35 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3419: 00265335 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3420: 00abb79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3421: 004cde5d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3422: 00b17a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3423: 00b1a392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3424: 00b1904c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3425: 006f4e89 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3425: 006f4e91 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3426: 00aab9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3427: 00b17e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3428: 0037744d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3429: 00908d08 64 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3430: 00abba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3431: 00595b6d 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3432: 006df921 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3431: 00595b75 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3432: 006df929 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3433: 002653e9 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3434: 00431dfd 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3435: 002f7741 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3436: 00aad834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3437: 0046d0c5 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3438: 00594ce9 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3439: 006bc651 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3440: 005e4c85 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3441: 006a6471 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3438: 00594cf1 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3439: 006bc659 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3440: 005e4c8d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3441: 006a6479 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3442: 00b19358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3443: 009fa9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3444: 00ab9d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3445: 00aae7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3446: 00b17d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3447: 009bd7d0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3448: 0071420d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3448: 00714215 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3449: 004ad819 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3450: 00263b21 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3451: 004022f9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3452: 00b18a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3453: 0071390d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3454: 006b4255 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3453: 00713915 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3454: 006b425d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3455: 009fa5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3456: 003903c1 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3457: 004eec9d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3458: 0069ad79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3458: 0069ad81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3459: 004812a1 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3460: 00b196fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3461: 00731249 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3461: 00731251 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3462: 00b197a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3463: 0047c6ed 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3464: 00abcda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3465: 00264389 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3466: 0053e751 264 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3467: 005eb385 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3467: 005eb38d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3468: 0039b275 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3469: 0069bbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3469: 0069bbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3470: 00aac800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3471: 004f79dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3472: 005b834d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3472: 005b8355 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3473: 00a02ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3474: 00549801 1022 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3475: 005e562d 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3476: 0086f3e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3475: 005e5635 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3476: 0086f3e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3477: 00b18fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3478: 00549415 1004 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3479: 006998c1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3479: 006998c9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3480: 00b1a358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3481: 00b17d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3482: 005d55ad 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3483: 005d0771 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3484: 0086f3e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3482: 005d55b5 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3483: 005d0779 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3484: 0086f3d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3485: 00aba7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3486: 005b6ad1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3486: 005b6ad9 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3487: 00b1959a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3488: 00ab39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3489: 00abdb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3490: 00aaeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3491: 005e4ae1 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3491: 005e4ae9 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3492: 00ab4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3493: 00289511 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3494: 006ce549 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3494: 006ce551 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3495: 0045ef85 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3496: 004ea469 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3497: 00407d95 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3498: 00ab9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3499: 00b181be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3500: 00710601 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3500: 00710609 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3501: 0041ce95 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3502: 002ba709 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3503: 00b195ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3504: 00abf5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3505: 006a7641 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3505: 006a7649 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3506: 003de9c9 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3507: 00462b81 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3508: 006e4a51 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3508: 006e4a59 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3509: 004a1999 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3510: 0047dd19 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3511: 005d4c09 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3511: 005d4c11 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3512: 00b17648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3513: 00b07b84 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3514: 00b17d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3515: 006f95c1 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3516: 005f63b9 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3515: 006f95c9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3516: 005f63c1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3517: 00ab92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3518: 004f4c69 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3519: 00a05f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3520: 006ec5e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3520: 006ec5e9 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3521: 00a05b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3522: 00a2796c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3523: 00724105 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3523: 0072410d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3524: 00b1788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3525: 00b1921e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3526: 0071e6ed 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3526: 0071e6f5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3527: 00b198b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3528: 00ac0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3529: 002c8251 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3530: 00b18b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3531: 0028f721 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3532: 007252c1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3532: 007252c9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3533: 00b1812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3534: 00aae120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3535: 00b17736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3536: 00b18d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3537: 004c289d 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3538: 00b1901c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3539: 00b1960c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3545,374 +3545,374 @@ │ │ │ │ 3541: 00b17ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3542: 00b18dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3543: 00a130b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3544: 00b199f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3545: 00ac0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3546: 0044e175 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3547: 004f5dc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3548: 00649a25 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3549: 0070eca1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3548: 00649a2d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3549: 0070eca9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3550: 00a22b08 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3551: 00b192ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3552: 009bccf8 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3553: 00abdf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3554: 00b17998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3555: 00ac14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3556: 00abffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3557: 00ac0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3558: 00b17992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3559: 00712bf1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3559: 00712bf9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3560: 004dcac9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3561: 00b18fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3562: 00b18564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3563: 00ac0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3564: 00abba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3565: 00b19390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3566: 002f8629 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3567: 00549029 1004 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3568: 00aabd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3569: 00377645 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3570: 00548c4d 988 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3571: 0072a9c9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3571: 0072a9d1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3572: 00ab9a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3573: 004459f5 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3574: 006032fd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3574: 00603305 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3575: 00b17840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3576: 00672225 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3576: 0067222d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3577: 002b551d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3578: 00abd5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3579: 00aad664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3580: 00aaf36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3581: 00ab6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3582: 004ea4ed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3583: 0054d069 124 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3584: 00714e7d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3585: 006cb8b9 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3584: 00714e85 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3585: 006cb8c1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3586: 00b179ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3587: 00471e61 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3588: 005e9775 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3588: 005e977d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3589: 00aae784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3590: 00b19c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3591: 005cff55 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3591: 005cff5d 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3592: 004f4dd9 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3593: 0054e73d 176 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3594: 00b19268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3595: 004e341d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3596: 0073527d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3596: 00735285 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3597: 00292d71 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3598: 00abe26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3599: 00451119 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3600: 00b19240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3601: 006b3c6d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3601: 006b3c75 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3602: 00b17990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3603: 002f35e5 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3604: 00428421 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3605: 00b18548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3606: 006b20c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3606: 006b20cd 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3607: 003b09f9 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3608: 00726ed5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3608: 00726edd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3609: 00ab15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3610: 006d2589 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3610: 006d2591 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3611: 00471f8d 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3612: 00ac2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3613: 00a14558 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3614: 0073f2d1 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3614: 0073f2d9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3615: 00b181b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3616: 0047a49d 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3617: 00265485 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3618: 00b19880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3619: 0070ece1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3619: 0070ece9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3620: 005004d9 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3621: 00b18ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3622: 006ff1f5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3622: 006ff1fd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3623: 0048b515 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3624: 002d04c1 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3625: 00b1a2bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3626: 00b1a390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3627: 006f7301 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3627: 006f7309 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3628: 009b9f08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3629: 00a15b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3630: 00a05d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3631: 00ac2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3632: 009bbd98 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3633: 009bbc48 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3634: 00b18fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3635: 00275715 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3636: 00a05828 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3637: 006c4449 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3637: 006c4451 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3638: 00aae904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3639: 00aafe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3640: 00b1811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3641: 00683cb1 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3642: 006b2af5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3641: 00683cb9 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3642: 006b2afd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3643: 00ac3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3644: 00abc7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3645: 00906d24 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3646: 00b19148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3647: 006e1d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3647: 006e1d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3648: 00b17a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3649: 0032326d 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3650: 0053dc51 58 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3651: 0072d6e5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3651: 0072d6ed 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3652: 004e0bf5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3653: 00b190aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3654: 00ac2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3655: 00abe1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3656: 0069d1a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3656: 0069d1a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3657: 00ab3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3658: 0043747d 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3659: 00aabebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3660: 006ec7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3660: 006ec7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3661: 004e3fe9 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3662: 00b1867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3663: 004e0b99 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3664: 009bbdc4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3665: 00b1849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3666: 00ab650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3667: 00ac2b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3668: 006db7f9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3668: 006db801 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3669: 002c7965 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3670: 00aaec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3671: 00abb9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3672: 00b17b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3673: 0059c8bd 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3673: 0059c8c5 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3674: 00abad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3675: 00b19bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3676: 00600009 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3676: 00600011 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3677: 004ef439 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3678: 00ab59f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3679: 0046a1d5 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3680: 009bbe2c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3681: 00ab7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3682: 00b1a366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3683: 00b199b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3684: 00abd284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3685: 00734479 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3685: 00734481 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3686: 00aabca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3687: 00508be9 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3688: 00b1845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3689: 00497445 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3690: 0053f571 236 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3691: 00b18c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3692: 005b7fc5 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3693: 006e2a41 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3692: 005b7fcd 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3693: 006e2a49 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3694: 00b196be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3695: 00b19366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3696: 0050899d 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ 3697: 004f61b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3698: 00b19cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3699: 00abad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3700: 0073d47d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3700: 0073d485 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3701: 00aaf4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3702: 0042a159 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3703: 00b190f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3704: 00b1915e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3705: 00b1965e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3706: 00abfb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3707: 00b19d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3708: 00508a75 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3709: 00b17b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3710: 00b17ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3711: 006a8c01 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3711: 006a8c09 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3712: 005009a5 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3713: 00394a99 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3714: 00b1952a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3715: 00b17c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3716: 00ac2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3717: 00abf9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3718: 009fc59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3719: 00ac2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3720: 0054178d 268 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3721: 006fe97d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3721: 006fe985 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3722: 0043850d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3723: 006c7029 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3723: 006c7031 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3724: 00b1817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3725: 00ab1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3726: 006a0875 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3726: 006a087d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3727: 00ab1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3728: 00698411 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3728: 00698419 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3729: 00b1853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3730: 00b18018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3731: 004ea575 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3732: 0044d3b5 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3733: 00ab4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3734: 00353edd 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3735: 00ac3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3736: 00ab15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3737: 009fb180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3738: 00b195da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3739: 00b19b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3740: 00ab3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3741: 00ac1be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3742: 006d209d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3742: 006d20a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3743: 002904ad 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3744: 00b184dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3745: 00aaf72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3746: 0037bde1 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3747: 004e57cd 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3748: 00b17d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3749: 00aab0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3750: 00ab2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3751: 00aac198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3752: 00b181c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3753: 00297ca1 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3754: 00b19abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3755: 0039e07d 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3756: 00624179 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3756: 00624181 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3757: 00b19204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3758: 00abc7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3759: 005cb5ed 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3759: 005cb5f5 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3760: 00aada44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3761: 00ab5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3762: 00ab641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3763: 00b17a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3764: 00a20954 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3765: 00688491 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3765: 00688499 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3766: 0050cba9 34 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3767: 003341e9 124 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3768: 00ab8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3769: 00ab2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3770: 004d77d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3771: 00ac4644 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3772: 00b19106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3773: 00ab9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3774: 005d3d5d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3775: 0062b499 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3776: 0072dc15 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3774: 005d3d65 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3775: 0062b4a1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3776: 0072dc1d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3777: 00b18a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3778: 004b4439 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3779: 00a08504 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ 3780: 004f4bf9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3781: 0069793d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3781: 00697945 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3782: 00aafa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3783: 00abf220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3784: 004f70dd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3785: 002b6199 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3786: 0032e3ad 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3787: 006e0945 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3787: 006e094d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3788: 00357139 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3789: 00ac0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3790: 00ab1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3791: 00abf8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3792: 00289655 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3793: 00ab8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3794: 00ab52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3795: 009bce0c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3796: 00540931 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3797: 00b19688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3798: 004fbe89 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3799: 004ac3fd 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3800: 006d6979 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3800: 006d6981 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3801: 00291f39 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3802: 00b190a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3803: 00b193be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3804: 004b722d 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3805: 00b1856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3806: 00ab90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3807: 00abd5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3808: 00ab1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3809: 00aae330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3810: 00b18dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3811: 006cffed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3811: 006cfff5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3812: 00b194e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3813: 00b19888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3814: 00ab8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3815: 00abe020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3816: 009fb0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3817: 00aadb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3818: 00abb48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3819: 00abd164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3820: 009f0b6c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3821: 00b18344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3822: 009f0bec 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3823: 00ab1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3824: 009f0bfc 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3825: 00aaffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3826: 00648205 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3826: 0064820d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3827: 003f9679 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3828: 006a8761 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3828: 006a8769 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3829: 00ac2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3830: 006c2b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3831: 005e98dd 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3832: 006c3809 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3833: 005af2dd 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3830: 006c2b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3831: 005e98e5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3832: 006c3811 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3833: 005af2e5 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3834: 00482c05 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3835: 00b18954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3836: 00b17aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3837: 00aafb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3838: 00471ee5 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3839: 009f9f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3840: 0061bdc5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3840: 0061bdcd 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3841: 004b5285 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3842: 00b19340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3843: 003df7d1 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3844: 005ee9a1 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3844: 005ee9a9 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3845: 00408501 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3846: 00ab2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3847: 00593fa5 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3847: 00593fad 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3848: 00293789 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3849: 004a582d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3850: 00abb78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3851: 00686b8d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3851: 00686b95 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3852: 00b178cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3853: 00ab4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3854: 00619bb9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3854: 00619bc1 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3855: 00ac0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3856: 00aaafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3857: 00ab4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3858: 00744d95 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3858: 00744d9d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3859: 00aacb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3860: 006ab445 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3860: 006ab44d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3861: 0047aee5 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3862: 00395fc5 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3863: 0070ead1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3863: 0070ead9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3864: 00508519 188 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3865: 0047c585 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3866: 00ab9aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3867: 00b17c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3868: 00aafe88 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3869: 009ffcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3870: 004b4369 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3871: 006f18ad 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3871: 006f18b5 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3872: 004e25d9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3873: 00abf750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3874: 00472a7d 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3875: 00b177f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3876: 005085d5 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3877: 00b175e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3878: 00b19ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3879: 00377721 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3880: 009bce74 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3881: 00b18fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3882: 005cb101 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3882: 005cb109 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3883: 00ab742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3884: 00ab1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3885: 00b19696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3886: 00b181bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3887: 00b18a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3888: 00590dd9 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3888: 00590de1 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3889: 003a0f35 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3890: 00283901 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3891: 00b17a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3892: 00b18c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3893: 00abfeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3894: 00aba9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3895: 0041e761 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3896: 00539795 472 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3897: 00413159 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3898: 00b1927a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3899: 00b19608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3900: 00a0c578 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3901: 009bbce8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3902: 0071d885 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3902: 0071d88d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3903: 00abdf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3904: 00af6718 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3905: 0026379d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3906: 00b17dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3907: 0072e13d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3907: 0072e145 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3908: 00aba674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3909: 009fdb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3910: 004f1f19 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3911: 00a0c4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3912: 003559cd 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3913: 00b192fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3914: 004e90ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ @@ -3920,119 +3920,119 @@ │ │ │ │ 3916: 00a0c470 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3917: 00aadc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3918: 00b19244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3919: 002903f1 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3920: 004fcc0d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3921: 00b176be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3922: 00b19b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3923: 006fc911 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3924: 00734d1d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3923: 006fc919 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3924: 00734d25 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3925: 00ac0060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3926: 00279fc9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3927: 00b18e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 3928: 00543421 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3929: 00b18cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3930: 00a0c3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3931: 006afe4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3931: 006afe55 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3932: 00abd564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3933: 00ab9398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3934: 002dca55 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3935: 00b1874e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3936: 006a616d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3936: 006a6175 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3937: 0028b2c1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3938: 00406cc5 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3939: 0072b421 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3939: 0072b429 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3940: 00ab5b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3941: 00b1777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3942: 00b18d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3943: 00ab2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3944: 00262879 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3945: 00b19c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3946: 00ab2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3947: 006bbe75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3947: 006bbe7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3948: 00432b9d 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3949: 00372ecd 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3950: 00454029 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3951: 003576f9 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3952: 009fb078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3953: 00abdd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3954: 00481255 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3955: 0073d199 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3956: 005fa665 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3955: 0073d1a1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3956: 005fa66d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3957: 00b18da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3958: 00b19384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3959: 00285b6d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3960: 006b8f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3960: 006b8f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3961: 00b17aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3962: 00ab8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3963: 00abb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3964: 00b1796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3965: 00ab4a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3966: 00b193a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3967: 00b17a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3968: 0062094d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3969: 00732ad5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3970: 00629c55 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3968: 00620955 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3969: 00732add 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3970: 00629c5d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3971: 00b19c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3972: 004650d5 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3973: 00aad048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3974: 00ab669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3975: 00ab9368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3976: 00a0e468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3977: 00355161 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3978: 004f7a89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3979: 00ac0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3980: 00b182d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3981: 009f710c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3982: 00b18648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3983: 006f9379 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3983: 006f9381 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3984: 00b17c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3985: 00264321 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3986: 00ab9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3987: 006cb615 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3987: 006cb61d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3988: 00ac2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3989: 006efe31 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3989: 006efe39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3990: 00ac2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3991: 00298b7d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3992: 00ab50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3993: 00ac4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3994: 004e93f1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3995: 006b6211 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3995: 006b6219 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3996: 00ac12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3997: 006e2679 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3997: 006e2681 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3998: 00abbfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3999: 00505df1 224 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 4000: 00aadd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4001: 00b182e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4002: 00ab4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4003: 003240bd 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 4004: 00a083fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 4005: 006a5bb1 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4005: 006a5bb9 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4006: 00b18ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4007: 00722b09 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4007: 00722b11 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4008: 00b17fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4009: 00abfedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4010: 006d5ff1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4010: 006d5ff9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4011: 00abde70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4012: 004e916d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4013: 004a19f9 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4014: 005becd1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4014: 005becd9 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4015: 00ab9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4016: 004ec0ed 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4017: 006b6b75 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4017: 006b6b7d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4018: 00ac167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4019: 002caac5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4020: 0070cdf9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4021: 006c530d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4022: 005f07fd 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4020: 0070ce01 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4021: 006c5315 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4022: 005f0805 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4023: 00b187ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4024: 00ab762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ 4025: 00abb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4026: 00440ac9 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4027: 005cffc9 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4027: 005cffd1 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4028: 0028598d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4029: 00ac3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4030: 00b18598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4031: 00457629 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4032: 00b17601 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4033: 00b17f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4034: 0046c225 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4042,367 +4042,367 @@ │ │ │ │ 4038: 00ac0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4039: 0047b0f9 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4040: 00ab3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ 4041: 00457575 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4042: 00902874 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4043: 00b1940a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 4044: 0054281d 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 4045: 00720799 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4045: 007207a1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 4046: 00540c2d 284 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 4047: 006daed9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4047: 006daee1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 4048: 0053d565 126 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 4049: 00728785 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4049: 0072878d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4050: 0053d3e5 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ 4051: 004578e1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4052: 006e8a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4052: 006e8a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4053: 004a870d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4054: 00aac3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4055: 006e29b1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4056: 006bd715 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4055: 006e29b9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4056: 006bd71d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4057: 00b17b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4058: 00b19238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4059: 00b17de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4060: 009bc238 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4061: 00b1766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4062: 00b1903c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4063: 00b17e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4064: 00b19170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4065: 004f7901 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4066: 00457821 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4067: 00b18d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4068: 0044a1e1 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4069: 00aaf0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4070: 009f7088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4071: 0062ea4d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4072: 0073f3bd 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4071: 0062ea55 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4072: 0073f3c5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4073: 0033ebc9 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4074: 00ac27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4075: 00b17ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4076: 005aeecd 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4076: 005aeed5 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4077: 00ac18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4078: 00abb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4079: 006dd5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4079: 006dd605 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4080: 009ff0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4081: 004578a1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4082: 00505ed1 528 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4083: 00b177b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4084: 0032e01d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4085: 009bbef8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4086: 00b18ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4087: 00ab8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4088: 006a81d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4088: 006a81e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4089: 0046ce91 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4090: 00ac06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4091: 00294cf9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4092: 006c3275 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4092: 006c327d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4093: 00b19a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4094: 006d6dd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4094: 006d6dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4095: 00aacf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4096: 00b17d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4097: 0069c4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4097: 0069c4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4098: 00ac1b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4099: 00ac1cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4100: 0060cff9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4100: 0060d001 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4101: 00b192a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4102: 00b19d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4103: 00b17cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4104: 00aba324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4105: 00ac0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4106: 00b192e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4107: 004e9475 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4108: 006fdc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4108: 006fdc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4109: 00ac0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4110: 00b18936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4111: 0069dbc5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4112: 006ac235 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4111: 0069dbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4112: 006ac23d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4113: 00abbdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4114: 00698489 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4114: 00698491 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4115: 00ac2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4116: 00b18732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4117: 00abef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4118: 00b18700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4119: 00ab3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4120: 0069d705 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4120: 0069d70d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4121: 009bc52c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4122: 003e2089 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4123: 00abcbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4124: 00b198a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4125: 00b17afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 4126: 00690939 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4126: 00690941 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4127: 00b191a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4128: 00a146e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4129: 006d01f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4129: 006d0201 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4130: 00abda90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4131: 006bf191 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4132: 006d7591 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4133: 0084e43c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4131: 006bf199 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4132: 006d7599 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4133: 0084e434 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4134: 00397521 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4135: 0040eac1 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4136: 00abfc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4137: 006b88c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4137: 006b88c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4138: 00ac3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4139: 007211f1 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4139: 007211f9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4140: 004405bd 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4141: 006d1f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4141: 006d1f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4142: 00ab3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4143: 009f79d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4144: 00ab20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4145: 0046f80d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4146: 006ffd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4146: 006ffd95 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4147: 00aad784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4148: 00b19bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4149: 004e971d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4150: 00473d5d 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4151: 005be891 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4152: 0071e651 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4151: 005be899 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4152: 0071e659 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4153: 0053709d 280 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4154: 0053d5e5 126 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4155: 00ab9cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4156: 006b8131 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4156: 006b8139 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4157: 00b18842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4158: 00ab3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4159: 00444c95 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4160: 0053d445 94 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4161: 00b18e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4162: 006ec8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4162: 006ec8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4163: 00b18d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4164: 00af60b8 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4165: 00b19a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4166: 00b17d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4167: 00436ccd 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4168: 007367b1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4169: 00595de1 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4168: 007367b9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4169: 00595de9 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4170: 00ab8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4171: 00b17e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4172: 00ab5950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4173: 00b17738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4174: 002c777d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4175: 002de99d 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4176: 00505295 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4177: 00ac2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4178: 002efefd 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4179: 00ac4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4180: 009fc620 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4181: 006e1cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4182: 00718529 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4181: 006e1ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4182: 00718531 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4183: 00b1835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4184: 004fa835 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4185: 00ab89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4186: 00b18ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4187: 00505299 356 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4188: 00b1a2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4189: 00697d75 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4189: 00697d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4190: 0045ba51 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4191: 0045f335 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4192: 00ab46e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4193: 00ab2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4194: 00b192f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4195: 006eb001 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4195: 006eb009 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4196: 00aaeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4197: 00ab0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4198: 007033d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4199: 0086f3c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4198: 007033d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4199: 0086f3b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4200: 00aabf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4201: 00ab9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4202: 00ac1460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4203: 0029336d 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4204: 0072be99 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4204: 0072bea1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4205: 002b5c15 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4206: 00aadcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4207: 0072a549 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4208: 00684919 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4209: 005d52e5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4207: 0072a551 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4208: 00684921 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4209: 005d52ed 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4210: 0039b391 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4211: 006af1e5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4212: 0062fc6d 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4213: 0060d9ad 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4211: 006af1ed 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4212: 0062fc75 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4213: 0060d9b5 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4214: 00b19628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4215: 0073120d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4216: 00620fa9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4215: 00731215 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4216: 00620fb1 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4217: 00555ea9 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4218: 006e73d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4219: 00701579 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4218: 006e73e1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4219: 00701581 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4220: 002c4f61 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4221: 0071d951 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4221: 0071d959 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4222: 00ac3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4223: 0049da05 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4224: 006e8fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4224: 006e8fbd 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4225: 00abdf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4226: 006e10f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4226: 006e10f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4227: 00b1760b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4228: 00ae4d0c 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4229: 003a0c49 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4230: 00b19db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4231: 00ab4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4232: 004c2899 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4233: 00b1732c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4234: 004385a9 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4235: 0070d6f9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4235: 0070d701 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4236: 009f7004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4237: 00b193e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4238: 00b18818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4239: 00b17850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4240: 0053bd25 78 FUNC GLOBAL DEFAULT 12 helper_FCFIDS │ │ │ │ 4241: 00b17dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4242: 00ac3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4243: 0028bed1 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4244: 006cd5bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4245: 0073a0c9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4244: 006cd5c5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4245: 0073a0d1 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4246: 00554ce5 268 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4247: 0053bd75 64 FUNC GLOBAL DEFAULT 12 helper_FCFIDU │ │ │ │ 4248: 00ac27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4249: 00744f59 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4249: 00744f61 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4250: 00ab6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4251: 00544e11 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4252: 006b63b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4252: 006b63bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4253: 00ab5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4254: 00ab1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4255: 00b193e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4256: 00621211 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4256: 00621219 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4257: 00429bf5 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4258: 00435f29 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4259: 0073838d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4259: 00738395 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4260: 004e2589 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4261: 00b18d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4262: 0045f11d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4263: 00b187c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4264: 00b177c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4265: 00b18e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4266: 004fe81d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4267: 00505bb1 576 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4268: 009bc630 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4269: 00ac164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4270: 00b19900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4271: 00b19dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4272: 00629ec9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4272: 00629ed1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4273: 00ab4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4274: 006f4449 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4274: 006f4451 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4275: 00abd314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4276: 00aab000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4277: 004045f5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4278: 004e97a1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4279: 005d2201 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4279: 005d2209 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4280: 00aafd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4281: 00623245 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4281: 0062324d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4282: 00b186d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4283: 00b19124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4284: 006321dd 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4285: 006ec91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4284: 006321e5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4285: 006ec925 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4286: 00ac2b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4287: 00a09164 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ - 4288: 006de34d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4288: 006de355 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4289: 00ac1938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4290: 005554a9 102 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4291: 006b62c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4292: 006bfa0d 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4293: 0071e4fd 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4291: 006b62cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4292: 006bfa15 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4293: 0071e505 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4294: 004fe011 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4295: 00a16760 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4296: 00ab0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4297: 005447d1 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4298: 00b182fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4299: 006c8491 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4300: 00629fb1 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4299: 006c8499 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4300: 00629fb9 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4301: 0047d021 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4302: 004e30f1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4303: 003a1679 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4304: 00a110c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ - 4305: 0073f7d9 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4305: 0073f7e1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4306: 00413139 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4307: 008da724 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4307: 008da71c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4308: 00b17ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4309: 002c2c95 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4310: 00b19660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4311: 0044cd91 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4312: 0044d6c9 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4313: 00ab4620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4314: 00aab9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4315: 006845e9 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4315: 006845f1 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4316: 00ab1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4317: 00684771 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4317: 00684779 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4318: 00ab4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4319: 002df091 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4320: 00b185c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4321: 00aaf7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4322: 00b18cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4323: 00aabd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4324: 0072b035 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4324: 0072b03d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4325: 00b19d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4326: 004373fd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4327: 00b18156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4328: 00a07718 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4329: 00b177ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4330: 0072db21 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4331: 00620bf1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4332: 006eb365 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4330: 0072db29 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4331: 00620bf9 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4332: 006eb36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4333: 00aac3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4334: 0059d6f9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4334: 0059d701 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4335: 00b18142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4336: 00b190b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4337: 00b18514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4338: 00ab3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4339: 00690749 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4339: 00690751 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4340: 00b1940c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4341: 00b17a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4342: 00ac2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4343: 00465a41 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4344: 00af6208 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4345: 007087f1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4346: 006caf4d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4345: 007087f9 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4346: 006caf55 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4347: 004e3031 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4348: 004c28e5 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4349: 00ab0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4350: 005346e9 300 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4351: 00ab2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4352: 00b19dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4353: 00b186ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4354: 0068366d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4354: 00683675 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4355: 00aaf4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4356: 00650fd9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4356: 00650fe1 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4357: 009ffc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4358: 00b07b04 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4359: 00ac2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4360: 00b18746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4361: 00ab1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4362: 00a0d5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4363: 00b1901e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4364: 0054e7ed 220 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4365: 00ac3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4366: 00546fd9 380 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4367: 00b1835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4368: 0069c039 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4368: 0069c041 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4369: 00aab4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4370: 00ab06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4371: 00ab4820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4372: 00727491 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4372: 00727499 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4373: 00ab8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4374: 00aac1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4375: 006bb12d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4375: 006bb135 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4376: 00ab5ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4377: 00ab28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4378: 008da764 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4378: 008da75c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4379: 00a02288 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4380: 0069c525 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4380: 0069c52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4381: 00a07820 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4382: 00ac1d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4383: 006005e9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4383: 006005f1 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4384: 00ac22a4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4385: 005bf305 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4385: 005bf30d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4386: 00b179b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4387: 006f709d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4387: 006f70a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4388: 003a013d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4389: 00ac44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4390: 006cc5c5 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4390: 006cc5cd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4391: 00ac0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 4392: 0070ff21 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4392: 0070ff29 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4393: 0040d345 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4394: 002f0175 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4395: 006a897d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4396: 005e0541 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4397: 006fa379 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4395: 006a8985 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4396: 005e0549 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4397: 006fa381 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4398: 004f50e9 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4399: 00b1916a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4400: 0053f65d 216 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4401: 009fdbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4402: 00ab8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4403: 00ab0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4404: 00b17a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ @@ -4416,54 +4416,54 @@ │ │ │ │ 4412: 009a43d4 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4413: 00b19662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4414: 00a06380 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4415: 00ab6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4416: 00b1891c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4417: 00b188b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4418: 00abeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4419: 006fd0ed 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4419: 006fd0f5 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4420: 00abd144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4421: 00a00484 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4422: 00473e09 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4423: 006c85f9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4423: 006c8601 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4424: 00ab3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4425: 00b18c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4426: 00b175d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4427: 00abdb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4428: 00ac2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4429: 003549d5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4430: 00a05fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4431: 00b1968a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4432: 00ab63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4433: 00a05bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4434: 0033d441 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4435: 00718041 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4435: 00718049 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4436: 00b196aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4437: 006c1651 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4437: 006c1659 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4438: 00b17f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4439: 00b17760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4440: 00b19428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4441: 00b18b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4442: 006b0a09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4442: 006b0a11 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4443: 00b18508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4444: 005e4aad 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4444: 005e4ab5 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4445: 0044c7a5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4446: 00b181c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4447: 004e5dcd 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4448: 00abdd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4449: 004d6fe1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4450: 0045baed 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4451: 0054e8c9 156 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4452: 00af5df8 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4453: 00b194ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4454: 00b19baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4455: 00b18b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4456: 00ac0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4457: 00716f61 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4458: 0068a849 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4457: 00716f69 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4458: 0068a851 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4459: 00ac36f4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4460: 00b196a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4461: 00b198f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4462: 009f65c8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4463: 00b17fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4464: 00b187b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4465: 00abb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4471,140 +4471,140 @@ │ │ │ │ 4467: 004f6d91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4468: 00a02204 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4469: 002c227d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4470: 00ab640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4471: 00abc0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4472: 002913a1 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4473: 00292aed 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4474: 006e2d11 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4475: 007035a9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4474: 006e2d19 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4475: 007035b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4476: 00aaf44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4477: 00ac0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4478: 006f5271 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4479: 006c7f89 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4478: 006f5279 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4479: 006c7f91 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4480: 004cd0c5 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4481: 00b181ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4482: 0073ef61 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4482: 0073ef69 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4483: 00ab8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4484: 00b194a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4485: 00625ea5 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4485: 00625ead 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4486: 002c2d99 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4487: 004f5e81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4488: 00619cdd 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4488: 00619ce5 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4489: 00275331 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4490: 00b19cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4491: 00b18ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4492: 002c1f79 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4493: 00ab99d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4494: 0069cce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4494: 0069cce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4495: 00b1983a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4496: 00b177e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4497: 00a0f6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4498: 0033ef45 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4499: 0044c295 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4500: 00ac3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4501: 0060fce5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4501: 0060fced 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4502: 00296da1 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4503: 004f9825 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4504: 006befed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4504: 006beff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4505: 00a059b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4506: 004a8851 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4507: 00abc2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4508: 00688f59 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4508: 00688f61 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4509: 0048e3a1 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4510: 00297b91 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4511: 00496b01 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4512: 006ec1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4512: 006ec1f9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4513: 005015b1 72 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4514: 00734aed 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4514: 00734af5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4515: 00abf610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4516: 004e70f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4517: 00355d8d 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4518: 00632b5d 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4518: 00632b65 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4519: 00548475 1012 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4520: 00b19a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4521: 00602e89 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4522: 00707ab5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4521: 00602e91 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4522: 00707abd 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4523: 0054808d 998 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4524: 006e46ad 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4524: 006e46b5 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4525: 0027c2d9 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4526: 00ab3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4527: 0045ee05 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4528: 0029f9c1 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4529: 00b19976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4530: 005cb5e9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4530: 005cb5f1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4531: 009b9ff8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4532: 00abe9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4533: 004b556d 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4534: 00ab30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4535: 0062a8b1 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4535: 0062a8b9 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4536: 00a05dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4537: 00ac0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4538: 006eb455 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4539: 005975ed 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4538: 006eb45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4539: 005975f5 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4540: 00a058ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4541: 006c7a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4541: 006c7a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4542: 00abb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4543: 003338f1 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4544: 0042ef75 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4545: 005d41a5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4545: 005d41ad 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4546: 00b19cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4547: 006f7631 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4547: 006f7639 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4548: 00aabc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4549: 005d2aa1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4549: 005d2aa9 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4550: 004b5545 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4551: 004bdb6d 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4552: 005cb681 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4552: 005cb689 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4553: 00ab30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4554: 002c9cd5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4555: 0069c4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4555: 0069c4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4556: 00b19470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4557: 00abf400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4558: 00293ef1 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4559: 00554515 152 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4560: 00ab5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4561: 0069b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4562: 006f3b6d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4561: 0069b015 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4562: 006f3b75 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4563: 00b19ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4564: 00b18868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4565: 00ac2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4566: 009fc074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4567: 00275121 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4568: 0040d64d 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4569: 004f6b51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4570: 00aaf9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4571: 006b63f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4571: 006b63f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4572: 00a0037c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4573: 00ab94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4574: 002e9569 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4575: 00aace68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4576: 00a122cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4577: 009ff170 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4578: 00457861 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4579: 003df02d 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4580: 006ca489 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4580: 006ca491 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4581: 00ab18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4582: 00b182c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4583: 006820f1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4584: 0071f7b1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4583: 006820f9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4584: 0071f7b9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4585: 00a123d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4586: 004facc5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4587: 00b17c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4588: 00abd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4589: 00282951 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4590: 00aaac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4591: 0048d245 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4592: 00904d0c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4593: 00b17d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4594: 00b18220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4595: 006b6469 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4595: 006b6471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4596: 005536d9 340 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4597: 00ab655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4598: 006dabcd 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4599: 006cb4b5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4598: 006dabd5 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4599: 006cb4bd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4600: 00a10fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4601: 00a0de38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4602: 00ab0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4603: 00b193f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4604: 00ab21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4605: 0042eb05 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4606: 0047d159 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ @@ -4612,209 +4612,209 @@ │ │ │ │ 4608: 004e5ec9 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4609: 009bc6c4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4610: 00b18282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4611: 00a0ddb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4612: 00a12350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4613: 00b195dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4614: 00aaaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4615: 006c7c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4615: 006c7c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4616: 00b1971a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4617: 00abe040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4618: 0040e2f1 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4619: 00547ca5 998 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4620: 00aae874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4621: 006ca7c9 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4621: 006ca7d1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4622: 003550c5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4623: 00ab5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4624: 00540e65 284 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4625: 005478cd 982 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4626: 00b17a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4627: 004ca8b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4628: 00b176a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4629: 00718c35 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4629: 00718c3d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4630: 00aac3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4631: 0069d645 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4631: 0069d64d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4632: 00a0f044 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4633: 00ab217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4634: 00a0dd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4635: 0059b749 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4636: 006a8e61 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4635: 0059b751 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4636: 006a8e69 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4637: 00abc91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4638: 005feadd 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4638: 005feae5 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4639: 004cf125 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4640: 006ecb41 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4641: 00605fa5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4642: 0062a365 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4643: 00734085 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4644: 006a0bf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4640: 006ecb49 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4641: 00605fad 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4642: 0062a36d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4643: 0073408d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4644: 006a0c01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4645: 00544235 296 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4646: 00b18eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4647: 00262971 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4648: 007030c1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4648: 007030c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4649: 00ab9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4650: 00591d21 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4650: 00591d29 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ 4651: 00b18bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4652: 005d7581 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4653: 006b0ff5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4654: 005be831 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4652: 005d7589 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4653: 006b0ffd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4654: 005be839 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4655: 0039aae1 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4656: 00b17780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4657: 002f806d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4658: 00ac4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4659: 0062fcc5 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4660: 0058f9e5 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4659: 0062fccd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4660: 0058f9ed 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4661: 00b1778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4662: 0082d1d0 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4663: 006d8029 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4664: 006ec671 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4665: 005b6a51 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4662: 0082d1c8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4663: 006d8031 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4664: 006ec679 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4665: 005b6a59 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4666: 00ab13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4667: 006f05a5 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4667: 006f05ad 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4668: 00aae7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4669: 00b180f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4670: 0044173d 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4671: 007093b5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4671: 007093bd 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4672: 003b1e09 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4673: 00703145 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4674: 00725239 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4673: 0070314d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4674: 00725241 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4675: 00440f7d 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4676: 00b176bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4677: 00b18292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4678: 0047f5f5 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4679: 004650c1 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4680: 006d4ea1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4680: 006d4ea9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4681: 00b19a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4682: 002e63a9 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4683: 00ab8c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4684: 00b192de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4685: 003d5aa5 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4686: 00af60c4 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4687: 005429d5 244 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4688: 00abf780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4689: 00abbc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4690: 00aba9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4691: 00443465 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4692: 00aae390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4693: 00407b89 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4694: 006f8105 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4694: 006f810d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4695: 0046c15d 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4696: 00aac278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4697: 00ab7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4698: 00b192fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4699: 00b17c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4700: 00b17e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4701: 00ab35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4702: 00ac10a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4703: 0060f4a5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4704: 006e1ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4705: 006e3c79 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4703: 0060f4ad 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4704: 006e1ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4705: 006e3c81 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4706: 0026278d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4707: 00aaf89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4708: 00b17ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4709: 006980d5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4709: 006980dd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4710: 00aad864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4711: 00b17ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4712: 0064082d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4712: 00640835 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4713: 003e34f1 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4714: 00b1866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4715: 006b0569 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4715: 006b0571 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4716: 0053ffd5 324 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4717: 00b18406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4718: 00736491 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4718: 00736499 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4719: 00aae0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4720: 0062e229 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4720: 0062e231 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4721: 002c61b9 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4722: 00a0f35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4723: 00b1883a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4724: 0039dfa1 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4725: 00712aa9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4726: 005ffff9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4725: 00712ab1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4726: 00600001 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4727: 00ab4a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4728: 00ab2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4729: 00460749 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4730: 00b19222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4731: 00abd254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4732: 00ab5680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4733: 00727d79 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4733: 00727d81 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4734: 00b1896a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4735: 00b19084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4736: 0070ee71 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4736: 0070ee79 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4737: 002c9925 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4738: 00b188d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4739: 00274bd9 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4740: 00b1807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4741: 00b079a8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4742: 004fe9bd 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4743: 00b17d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4744: 0062a961 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4745: 00682221 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4746: 00697b35 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4744: 0062a969 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4745: 00682229 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4746: 00697b3d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4747: 00444cd1 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4748: 004f49f9 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4749: 00aba104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4750: 00b195b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4751: 0045c079 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4752: 00b18490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4753: 00b1950a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4754: 00407dbd 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4755: 004ce011 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4756: 006bef39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4757: 005900a9 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4758: 0070efdd 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4756: 006bef41 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4757: 005900b1 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4758: 0070efe5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4759: 00ab6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4760: 00aae854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4761: 00b17dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ - 4762: 006224f5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4762: 006224fd 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4763: 00ab2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4764: 00b18d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4765: 006c7425 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4766: 006d0e05 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4765: 006c742d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4766: 006d0e0d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4767: 00a22900 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4768: 003a2bfd 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4769: 0062a0e5 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4770: 00605351 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4769: 0062a0ed 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4770: 00605359 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4771: 00b17bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4772: 00a0d364 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4773: 00396955 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4774: 00b17c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4775: 00a0dcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4776: 002f7d65 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4777: 00a0f908 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4778: 002a5e49 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4779: 005e58b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4779: 005e58c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4780: 00541075 244 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4781: 00295299 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4782: 006c11d1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4782: 006c11d9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4783: 00b1864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4784: 00b179b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4785: 00604be1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4785: 00604be9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4786: 003b30f9 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4787: 003cb70d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4788: 00b178b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4789: 0047cef5 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4790: 00a0dc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4791: 00ab4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4792: 006c7731 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4792: 006c7739 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4793: 00ab1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4794: 00b186e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4795: 00aab640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4796: 005efbad 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4796: 005efbb5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4797: 00546cd9 148 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4798: 00aba864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4799: 00ab9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4800: 006c75c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4800: 006c75d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4801: 0045a121 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4802: 00b18cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4803: 00650741 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4803: 00650749 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4804: 004e1c81 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4805: 0054bb2d 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4806: 0054b76d 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ - 4807: 005b8dd1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4807: 005b8dd9 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4808: 00b19306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4809: 006e9dc1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4809: 006e9dc9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4810: 00ab675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4811: 00a0dba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ 4812: 0044c81d 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4813: 00b18398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4814: 00abc0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4815: 00b17674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4816: 00b18488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ @@ -4828,933 +4828,933 @@ │ │ │ │ 4824: 00b18000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4825: 00530e3d 140 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4826: 00497bdd 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4827: 00397711 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4828: 00ab95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4829: 00b1853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4830: 004979e5 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4831: 005cfab5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4831: 005cfabd 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4832: 00abed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4833: 0072c82d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4833: 0072c835 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4834: 004e0635 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4835: 006e21c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4835: 006e21d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4836: 00ab9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4837: 00b17c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4838: 00ab0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4839: 00aad7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4840: 003d57a1 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4841: 00b18706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4842: 00397621 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4843: 009fff5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4844: 006ec995 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4845: 00732a11 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4846: 005a3cdd 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4844: 006ec99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4845: 00732a19 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4846: 005a3ce5 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4847: 00aac620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4848: 00b19738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4849: 00ab1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4850: 005d5c21 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4851: 0069c86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4850: 005d5c29 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4851: 0069c875 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4852: 004676d1 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4853: 00731c59 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4853: 00731c61 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4854: 009bcc48 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4855: 00b19d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4856: 00b17c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4857: 006498f1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4857: 006498f9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4858: 004b61f9 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4859: 00b1986a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4860: 00b191f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4861: 0028bf81 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4862: 00903a90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4863: 006a7fc5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4863: 006a7fcd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4864: 00abe030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4865: 00b19d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4866: 00ab0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4867: 00ab8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4868: 009f7be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4869: 00ab8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4870: 00b19742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4871: 00b194dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4872: 00608431 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4873: 006e6229 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4872: 00608439 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4873: 006e6231 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4874: 004f5d15 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4875: 0069fab9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4875: 0069fac1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4876: 00b1a30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4877: 00353aed 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4878: 003540f9 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4879: 00ac1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4880: 0041e8d1 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4881: 00b17560 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4882: 005dedd9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4883: 008da738 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4882: 005dede1 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4883: 008da730 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4884: 0045f859 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4885: 00b19932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4886: 00ab3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4887: 00ab75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 4888: 002a6de1 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4889: 006b84a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4889: 006b84a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4890: 00b19a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4891: 00b199b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4892: 005dbe49 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4892: 005dbe51 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4893: 00abae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4894: 004f9c45 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4895: 0071687d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4895: 00716885 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4896: 00b17a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4897: 00ac0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4898: 006fdae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4899: 006eb2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4898: 006fdaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4899: 006eb2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4900: 0054b3ad 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4901: 009ff698 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4902: 005e28fd 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4902: 005e2905 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4903: 00ab3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4904: 0054afed 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4905: 00abc92c 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4906: 00abddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4907: 008c5d48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4907: 008c5d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4908: 00ab88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4909: 00abeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4910: 00ab638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4911: 00b19488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4912: 006e6071 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4912: 006e6079 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4913: 00323a61 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4914: 00292489 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4915: 00b18972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4916: 0072e1a9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4916: 0072e1b1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4917: 00b192c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4918: 00b175f7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4919: 009bcf28 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4920: 00b182f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4921: 00ac0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4922: 00b17a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4923: 00aac308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4924: 00b18224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4925: 00b1975a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4926: 009bcc98 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4927: 006ab055 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4927: 006ab05d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4928: 00a0a478 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4929: 005d32d1 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4929: 005d32d9 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4930: 00b1782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4931: 00ab8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4932: 00b18116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4933: 006c8e69 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4933: 006c8e71 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4934: 00ab9ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4935: 00ab1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4936: 002cb195 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4937: 00aba644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4938: 0082d9b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4939: 005c1015 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4940: 006ceff5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4938: 0082d9a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4939: 005c101d 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4940: 006ceffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4941: 0044d379 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4942: 0069be59 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4942: 0069be61 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4943: 00b1790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4944: 005be4c5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4944: 005be4cd 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4945: 00508d91 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4946: 00b17a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4947: 00262bf1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4948: 00aaf85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4949: 005ee655 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4949: 005ee65d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4950: 00abd69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4951: 00376f45 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4952: 006e32c1 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4952: 006e32c9 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4953: 00abae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4954: 00ab4670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4955: 00b18fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4956: 00b17654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4957: 005ca3c9 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4957: 005ca3d1 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4958: 00b17bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4959: 005bee79 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4959: 005bee81 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4960: 0044015d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4961: 00b1893a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4962: 00a0fa10 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4963: 0062abb1 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4963: 0062abb9 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4964: 00aae744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4965: 00b17607 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4966: 005bef59 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4967: 006bd8ad 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4966: 005bef61 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4967: 006bd8b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4968: 00aad704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4969: 006f3db1 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4969: 006f3db9 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4970: 003e8d8d 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4971: 00b1801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4972: 00ac1400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4973: 00b18974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4974: 002c67c5 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4975: 00ab1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4976: 00aae984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4977: 00aad8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4978: 0069c0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4979: 0062fa71 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4978: 0069c0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4979: 0062fa79 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4980: 00b18704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4981: 009fb414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4982: 00590111 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4982: 00590119 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4983: 00b17c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4984: 0069b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4985: 008da7a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4986: 006c0275 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4984: 0069b501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4985: 008da798 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4986: 006c027d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4987: 00b1827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4988: 00b18366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4989: 00aaeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4990: 004595d1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4991: 004d62e5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4992: 004fafbd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 4993: 0071b0f5 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4994: 006a0a51 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4993: 0071b0fd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4994: 006a0a59 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4995: 00b17f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4996: 00b19a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4997: 00b19a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4998: 00b19c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4999: 00a0905c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 5000: 009bc698 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5001: 00a08798 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 5002: 00b17814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5003: 00a08ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 5004: 0069aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5004: 0069aead 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5005: 00293c2d 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5006: 005e4f05 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5007: 006fdb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5006: 005e4f0d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5007: 006fdba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5008: 00291005 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5009: 0027c469 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5010: 002f7251 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 5011: 00698db1 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5012: 0073e775 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5011: 00698db9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5012: 0073e77d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5013: 003e22f9 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5014: 0062fc49 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5014: 0062fc51 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5015: 0050bbf9 92 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 5016: 002a47c1 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5017: 00b19d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5018: 002998b5 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5019: 00ac37f0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5020: 00454011 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5021: 00aad5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5022: 0040cd35 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5023: 00ab750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5024: 006e4775 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5024: 006e477d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5025: 00293a41 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5026: 0069d2ed 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5026: 0069d2f5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5027: 00ab5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5028: 00abb91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5029: 0045bf21 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5030: 00abb4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5031: 00ab3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5032: 00b17b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5033: 00b192c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5034: 00aacd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5035: 00b18710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5036: 00b194ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5037: 00b195d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5038: 00ab8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5039: 00aadc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5040: 006ca9a9 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5040: 006ca9b1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5041: 00b19034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5042: 00b1839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5043: 006cae89 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5043: 006cae91 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5044: 00ab012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5045: 008e6e90 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5046: 00719c19 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5045: 008e6e88 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5046: 00719c21 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5047: 0028b3a9 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5048: 00abf710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5049: 006a08fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5049: 006a0905 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5050: 00aadd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5051: 00b176c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5052: 002e9449 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5053: 006a3721 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5053: 006a3729 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5054: 00abdc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 5055: 00a08e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 5056: 006e5e61 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5056: 006e5e69 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5057: 004cb005 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5058: 00aac1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5059: 00727e01 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5059: 00727e09 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5060: 00ab9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5061: 00329869 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5062: 00727e79 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5062: 00727e81 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5063: 00aae754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5064: 0041c491 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5065: 006d5175 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5065: 006d517d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5066: 00424219 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5067: 00b19374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5068: 006c785d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5068: 006c7865 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5069: 00ab48f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5070: 00b1a388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5071: 00279f95 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5072: 00ab6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5073: 00ab7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 5074: 0029738d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5075: 0070f671 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5075: 0070f679 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5076: 00aba6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5077: 00ab5c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5078: 00621cc5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5078: 00621ccd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5079: 00a04304 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 5080: 00b1a278 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 5081: 00ac13a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 5082: 006d9a81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5082: 006d9a89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5083: 00abb43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5084: 00290815 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5085: 005cfd5d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5086: 006aa121 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5085: 005cfd65 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5086: 006aa129 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5087: 00404d7d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5088: 0071d075 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5089: 00693599 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5088: 0071d07d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5089: 006935a1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5090: 00ab81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5091: 0060d119 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5091: 0060d121 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5092: 00af5964 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5093: 00ab701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5094: 00b180a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5095: 00aacb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5096: 00aaf7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5097: 00abd1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5098: 00449969 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5099: 00b18206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5100: 006ff3c9 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5100: 006ff3d1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5101: 00b17e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5102: 009b9f98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5103: 007207c5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5103: 007207cd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5104: 00b18dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5105: 00ab89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5106: 00ababe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5107: 004cd175 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5108: 00abd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5109: 0054d1fd 220 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ 5110: 00b1980a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5111: 006ff6b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5111: 006ff6c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5112: 00ab14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5113: 00abfb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5114: 00397431 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5115: 009f0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5116: 00ab0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5117: 00a07610 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5118: 006ba859 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5118: 006ba861 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5119: 00b19cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5120: 00b17768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5121: 005947c5 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5121: 005947cd 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5122: 00ac0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5123: 0039ad49 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5124: 00b18446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5125: 0045eec1 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5126: 00b17b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5127: 00ab4980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5128: 00a0758c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5129: 0062e349 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5130: 00716ff5 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5129: 0062e351 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5130: 00716ffd 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5131: 00ab9a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5132: 00b1931e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5133: 00b18a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5134: 002eda99 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5135: 00abfbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5136: 00b18956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5137: 00ab90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5138: 00ab9cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5139: 00b181dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5140: 00b19a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5141: 00b1981e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5142: 006c77e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5143: 005922ed 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5142: 006c77ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5143: 005922f5 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5144: 00abc41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5145: 00b187aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5146: 00ab63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5147: 004e01c9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5148: 0029fdd9 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5149: 002c2b31 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5150: 002885a1 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5151: 00b17750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5152: 003797ed 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5153: 00ac3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5154: 004cd0cd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5155: 006d4c55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5155: 006d4c5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5156: 00a07508 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5157: 006c89d1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5158: 0069c0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5157: 006c89d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5158: 0069c0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5159: 002c747d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5160: 006859f1 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5160: 006859f9 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5161: 00b178a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5162: 00b19394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5163: 00aabbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5164: 00b1918e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5165: 0062d411 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5165: 0062d419 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5166: 00a09cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5167: 00ac1988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5168: 00ab2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5169: 00ab224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5170: 00b17f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5171: 00733b71 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5172: 005ce4c9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5171: 00733b79 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5172: 005ce4d1 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5173: 00b1962a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5174: 006a01f1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5174: 006a01f9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5175: 00b1861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5176: 00b18a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5177: 00aad634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5178: 00ab4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5179: 00b182bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5180: 00a082f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5181: 00b19bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5182: 0072af1d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5182: 0072af25 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5183: 00ab30e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5184: 00b17fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5185: 0028c9e1 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5186: 00b195f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5187: 00ab4930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5188: 006c4599 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5188: 006c45a1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5189: 00ab30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5190: 0035dc91 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5191: 002e63fd 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5192: 004487a9 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5193: 00b19c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5194: 006ed1dd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5194: 006ed1e5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5195: 00ab7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5196: 009b9f8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5197: 00a0a1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5198: 009fe48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5199: 00604979 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5200: 00621565 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5199: 00604981 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5200: 0062156d 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5201: 004ce279 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5202: 0044aedd 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5203: 00288f4d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5204: 00ab3038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5205: 00abf5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5206: 005448e5 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5207: 00aaf14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5208: 00b188c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5209: 003572a1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5210: 0050361d 3168 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5211: 006a7189 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5212: 007418a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5211: 006a7191 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5212: 007418b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5213: 00b19c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5214: 00ab6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5215: 00b17c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5216: 0054dde9 54 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5217: 00b18d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5218: 00b19d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5219: 0069b625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5219: 0069b62d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5220: 00ab9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5221: 00a0a790 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5222: 00b17edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5223: 00abf160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5224: 0070cc0d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5225: 005bd799 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5226: 006bed1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5224: 0070cc15 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5225: 005bd7a1 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5226: 006bed25 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5227: 002ca939 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5228: 0028e355 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5229: 00b18554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5230: 005519a1 136 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5231: 00b188fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5232: 0069c615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5232: 0069c61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5233: 00ab5d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5234: 007324d9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5234: 007324e1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5235: 00288ad5 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5236: 00b1844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5237: 00ac0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5238: 00b185f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5239: 006ce879 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5239: 006ce881 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5240: 004d76c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5241: 00722395 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5242: 0069a3ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5243: 007165a5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5244: 0069dae9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5245: 006c7be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5246: 0064e3e9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5241: 0072239d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5242: 0069a3b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5243: 007165ad 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5244: 0069daf1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5245: 006c7be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5246: 0064e3f1 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5247: 00b191d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5248: 00a05594 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5249: 00535075 192 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5250: 0041b4d9 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5251: 0042fed5 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5252: 00b17cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5253: 004d1889 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5254: 00b19b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5255: 00abf590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5256: 00aaf8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5257: 009b9ef0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5258: 00477949 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5259: 00ab00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5260: 0069dd25 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5260: 0069dd2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5261: 00b18be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5262: 00ab624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5263: 00731621 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5264: 0071b021 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5263: 00731629 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5264: 0071b029 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5265: 002f50d5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5266: 009bd460 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5267: 00b194e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5268: 00abdd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5269: 00b17c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5270: 0060f0c5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5270: 0060f0cd 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5271: 00ab1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5272: 00b17f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5273: 006d9c8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5273: 006d9c95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5274: 00abdcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5275: 00ac28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5276: 00abed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5277: 00ab9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5278: 00a0881c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5279: 002bb8e1 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5280: 00621491 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5280: 00621499 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5281: 00ab5b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5282: 0059834d 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5282: 00598355 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5283: 00ac07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5284: 00abe990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5285: 00591695 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5286: 005916c9 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5285: 0059169d 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5286: 005916d1 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5287: 002750b9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5288: 00aafcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5289: 00354325 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5290: 0059a23d 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5291: 006b7991 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5290: 0059a245 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5291: 006b7999 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5292: 004812b1 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5293: 00aafdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5294: 00ab8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5295: 004d1819 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5296: 006d5239 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5296: 006d5241 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5297: 00b17904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5298: 0044cadd 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5299: 004e7ff9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5300: 006ec00d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5300: 006ec015 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5301: 004b4749 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5302: 0040257d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5303: 00ab4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5304: 0073d205 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5304: 0073d20d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5305: 004cb585 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5306: 00abf300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5307: 00263781 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5308: 006ded5d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5308: 006ded65 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5309: 00446fb9 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5310: 00abbc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5311: 00b175c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5312: 00537719 180 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5313: 006c4ea5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5313: 006c4ead 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5314: 004e88a1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5315: 00608529 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5315: 00608531 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5316: 004fe8b5 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5317: 002980cd 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5318: 00aba9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5319: 0061a2a1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5319: 0061a2a9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5320: 00abe0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5321: 00263de9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5322: 0054125d 244 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5323: 00b184f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5324: 00552361 46 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ - 5325: 0069b1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5325: 0069b1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5326: 00b18c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5327: 00abd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5328: 006e58d5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5328: 006e58dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5329: 00b18ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5330: 00b194da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5331: 005523f9 116 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5332: 00b179b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5333: 00b17cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5334: 00aaf42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5335: 00527ded 72 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5336: 00552391 46 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5337: 00355961 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5338: 00453f95 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5339: 00ab9ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5340: 005982a5 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5340: 005982ad 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5341: 009b9f74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5342: 00b19520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5343: 004fb0a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5344: 007092a9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5344: 007092b1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5345: 00ac3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5346: 00b19980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5347: 00b18076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5348: 00b184c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5349: 00404a69 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5350: 005fd229 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5350: 005fd231 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5351: 00abdc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5352: 006a438d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5352: 006a4395 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5353: 00ab74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5354: 004a1201 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5355: 00aabe50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5356: 00ac2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5357: 006f565d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5357: 006f5665 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5358: 00427475 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5359: 002ebb21 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5360: 00ab65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5361: 006a3875 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5361: 006a387d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5362: 00ab21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5363: 005523c1 56 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5364: 00712cf1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5364: 00712cf9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5365: 00b18244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5366: 00476e41 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5367: 004f67a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5368: 0086f414 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5368: 0086f40c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5369: 00ab7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5370: 006f8bfd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5371: 006a72f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5370: 006f8c05 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5371: 006a7301 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5372: 00ab52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5373: 007293e1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5373: 007293e9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5374: 002dcf9d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5375: 0086f40c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5376: 00718441 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5375: 0086f404 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5376: 00718449 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5377: 00ac2af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5378: 00ab71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5379: 00abb7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5380: 006a040d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5381: 0086f404 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5380: 006a0415 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5381: 0086f3fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5382: 00b1963a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5383: 002cb309 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5384: 005e9009 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5384: 005e9011 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5385: 00b188c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5386: 002891cd 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5387: 00b19876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5388: 0065fb79 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5388: 0065fb81 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5389: 00496c9d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5390: 004b4675 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5391: 00ab3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5392: 00aadbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5393: 00509a6d 74 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5394: 00b177bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5395: 00ab7d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5396: 006c3e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5397: 006ff2b5 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5398: 006fd341 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5396: 006c3e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5397: 006ff2bd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5398: 006fd349 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5399: 00b194b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5400: 002b26d9 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5401: 005e2f1d 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5401: 005e2f25 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5402: 00abd364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5403: 00aabf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5404: 002f2a95 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5405: 00aaaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5406: 00b1978c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5407: 003a2d4d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5408: 0028c011 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5409: 006cabc5 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5409: 006cabcd 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5410: 00b19934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5411: 00655d7d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5411: 00655d85 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5412: 00546d6d 74 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ 5413: 004f1edd 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5414: 009f0cbc 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5415: 006e3b39 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5415: 006e3b41 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5416: 009f0d2c 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5417: 00a040f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5418: 00b175ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5419: 009f0dbc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5420: 00ab9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5421: 005eb769 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5421: 005eb771 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5422: 00ab5570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5423: 005fb6e1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5423: 005fb6e9 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5424: 00b18c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5425: 005557bd 10 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5426: 00b196c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5427: 00ab0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5428: 00b19778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5429: 0069ba21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5430: 006d18cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5429: 0069ba29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5430: 006d18d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5431: 00aad6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5432: 00ac14c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5433: 00abfbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5434: 00454021 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5435: 00b190e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5436: 002cab15 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5437: 00b175a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5438: 00abf260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5439: 00437265 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5440: 00602311 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5440: 00602319 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5441: 00b1854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5442: 00740845 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5442: 0074084d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5443: 00540119 188 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5444: 005950cd 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5444: 005950d5 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ 5445: 0044dc59 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5446: 00ab8ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5447: 00ac3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5448: 00544c85 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5449: 00ab0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5450: 004f636d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5451: 003729a1 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 5452: 00659bb1 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5452: 00659bb9 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5453: 00ab691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5454: 00ac1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5455: 004ce971 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5456: 007367dd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5456: 007367e5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5457: 00ab04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5458: 00732e4d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5458: 00732e55 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5459: 00b196dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5460: 004ead29 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5461: 00ab46b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5462: 00a2290c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5463: 006e4cf1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5464: 0059c02d 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5465: 006881f5 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5466: 005d6e49 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5463: 006e4cf9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5464: 0059c035 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5465: 006881fd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5466: 005d6e51 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5467: 00ac42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5468: 00264535 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5469: 0069c77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5469: 0069c785 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5470: 00508b5d 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5471: 0065c44d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5471: 0065c455 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5472: 00ac221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5473: 00ab4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5474: 006cc675 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5475: 0062e741 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5474: 006cc67d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5475: 0062e749 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5476: 00b1971e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5477: 00b1961e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5478: 00a27958 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5479: 005af155 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5479: 005af15d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5480: 00af5e14 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5481: 00b194fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5482: 00b17b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5483: 00aae7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5484: 00aaf2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5485: 00aab4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5486: 00ab5eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5487: 00abd334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5488: 006acd91 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5488: 006acd99 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5489: 00ab5e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5490: 00454ee9 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5491: 00b177dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5492: 00b17900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5493: 00b1829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5494: 0071d7b5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5495: 0059988d 1640 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5494: 0071d7bd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5495: 00599895 1640 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5496: 00b18be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5497: 005cd481 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5498: 006f75a1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5499: 00595c11 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5497: 005cd489 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5498: 006f75a9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5499: 00595c19 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5500: 00ab7984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5501: 00ab7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5502: 0054c951 70 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5503: 00700191 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5503: 00700199 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5504: 00b19b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5505: 0072c4fd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5505: 0072c505 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5506: 009fa520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5507: 00ab7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5508: 004e4029 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5509: 00ab9828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5510: 006a7949 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5510: 006a7951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5511: 00ab6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5512: 00ac1ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5513: 0060ed6d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5514: 0072dca5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5513: 0060ed75 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5514: 0072dcad 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5515: 00ab58c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5516: 004e8d6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5517: 00b183de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5518: 00ab5790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5519: 00b1802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5520: 00b18b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5521: 00ab9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5522: 00467cb5 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5523: 00292c59 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5524: 004bd565 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5525: 00ac3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5526: 0047cf19 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5527: 006eb3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5528: 006c7245 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5527: 006eb3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5528: 006c724d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5529: 00b182d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5530: 00b18792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5531: 00b18f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5532: 00736305 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5532: 0073630d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5533: 00aae460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5534: 00b18b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5535: 002c2019 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5536: 00716b91 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5536: 00716b99 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5537: 00b181e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5538: 006e342d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5538: 006e3435 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5539: 00ab7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5540: 009bcc1c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5541: 00b183f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5542: 005ea0a9 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5543: 0060687d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5542: 005ea0b1 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5543: 00606885 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5544: 00b17fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5545: 00b19070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5546: 00aabb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5547: 00ac1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5548: 00473c91 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5549: 00b19890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5550: 004fcbb5 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5551: 00b18f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5552: 0069ca11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5552: 0069ca19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5553: 00ab708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5554: 003a2c91 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5555: 004eada5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5556: 00473899 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5557: 00b19e44 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5558: 00b17a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5559: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5560: 005e58cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5560: 005e58d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5561: 00b19c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5562: 00aae310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5563: 006c4d3d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5563: 006c4d45 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5564: 00b19a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5565: 00aab110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5566: 009fb9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5567: 0073d1b1 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5567: 0073d1b9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5568: 004fa9f9 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5569: 00b19478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5570: 006260b5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5570: 006260bd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5571: 00b1908e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5572: 007432bd 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5572: 007432c5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5573: 00b17846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5574: 00688e71 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5575: 0070e545 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5574: 00688e79 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5575: 0070e54d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5576: 00b18f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5577: 00403bd1 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5578: 00ab00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5579: 0062acfd 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5579: 0062ad05 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5580: 004a0f7d 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5581: 00ac3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5582: 009f2f48 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5583: 00abdac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5584: 00aae3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5585: 0072fb39 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5586: 0073832d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5585: 0072fb41 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5586: 00738335 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5587: 00b18c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5588: 00b18ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5589: 00b19d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5590: 006b0175 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5590: 006b017d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5591: 00ab3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5592: 00aac188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5593: 00aabb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5594: 005f6c1d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5594: 005f6c25 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5595: 009a4404 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5596: 00297b35 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5597: 00692e59 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5597: 00692e61 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5598: 00b17d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5599: 00b18504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5600: 00b18a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5601: 009fa49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5602: 00b17e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5603: 00b1a30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5604: 0031e409 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5605: 006f7019 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5605: 006f7021 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5606: 002820cd 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5607: 00aab530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5608: 0073b3c5 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5608: 0073b3cd 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5609: 00b18ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5610: 004edb45 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5611: 00b17df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5612: 0053ca5d 106 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5613: 00ab9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5614: 00ab69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5615: 00abea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5616: 00abb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5617: 006f405d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5618: 006b700d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5617: 006f4065 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5618: 006b7015 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5619: 0040deb5 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5620: 004b4a25 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5621: 00b19ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5622: 00abde10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5623: 003904f1 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5624: 006daab1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5624: 006daab9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5625: 004a5a25 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5626: 006ffe51 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5626: 006ffe59 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5627: 009f941c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5628: 00a164cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5629: 00abd594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5630: 00b19008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5631: 00ab5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5632: 002e92e5 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5633: 006a8321 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5633: 006a8329 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5634: 00ab5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5635: 00b1a326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5636: 00539475 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5637: 003377fd 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5638: 00ab4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5639: 00b18c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5640: 00b18388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5641: 002b17f5 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5642: 00b17e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5643: 0073505d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5643: 00735065 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5644: 00b197e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5645: 00b19588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5646: 00b19af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5647: 006ca955 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5648: 006e5d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5647: 006ca95d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5648: 006e5da5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5649: 00556271 228 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5650: 0042c3f9 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5651: 0046cf29 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5652: 00aad248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5653: 006ba02d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5653: 006ba035 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5654: 00357051 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5655: 006fcf6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5655: 006fcf75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5656: 00ab4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5657: 00b1941e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5658: 00ab3118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5659: 00b18512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5660: 00b18cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5661: 006e3129 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5661: 006e3131 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5662: 00ab8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5663: 00b191c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5664: 009fb93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5665: 007179c1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5665: 007179c9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5666: 00b18e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5667: 008da75c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5667: 008da754 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5668: 00b18752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5669: 00aaf78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5670: 00aacd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5671: 0060c0fd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5671: 0060c105 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5672: 00abe0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5673: 005db025 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5673: 005db02d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5674: 00b1976a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5675: 002834c9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5676: 006b907d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5676: 006b9085 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5677: 0039b935 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5678: 00ab17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5679: 00b194d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5680: 00b178b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5681: 00550999 330 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5682: 00abbbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5683: 00b18eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5684: 006eef9d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5684: 006eefa5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5685: 00ac0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5686: 00b18ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5687: 00b19766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5688: 00aae1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5689: 00341eb1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5690: 006da9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5691: 005d45ed 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5690: 006da9f9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5691: 005d45f5 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5692: 00ab78f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5693: 00a0d2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5694: 0026554d 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5695: 00b18204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5696: 00aba994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5697: 003e83b1 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5698: 004fa76d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5699: 00ac2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5700: 004eae25 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5701: 0040e8a9 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5702: 006f1765 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5702: 006f176d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5703: 004e2cdd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5704: 00ac0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5705: 005454e5 144 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5706: 005d622d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5706: 005d6235 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5707: 00a165d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5708: 006cbd9d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5708: 006cbda5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5709: 00b182c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5710: 006e8e05 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5711: 006eb58d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5712: 0073d0d1 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5710: 006e8e0d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5711: 006eb595 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5712: 0073d0d9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5713: 00ab1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5714: 0046c08d 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5715: 00aaf59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5716: 0073c73d 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5717: 00623681 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5716: 0073c745 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5717: 00623689 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5718: 004b5cc9 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5719: 00a08588 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5720: 006d2b69 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5720: 006d2b71 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5721: 004feb11 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5722: 005ee4b9 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5722: 005ee4c1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5723: 00b19570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5724: 00b192d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5725: 00b19a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5726: 00b181d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5727: 00b18db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5728: 00b17abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5729: 0042c355 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5730: 0059b689 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5730: 0059b691 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5731: 00550b65 296 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5732: 00b18b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ 5733: 00aba6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 5734: 0071065d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5735: 006ae0fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5734: 00710665 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5735: 006ae105 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5736: 004b7a19 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5737: 00a10568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ - 5738: 006cc7e5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5738: 006cc7ed 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5739: 009fa418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5740: 00718a35 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5741: 0073f9a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5740: 00718a3d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5741: 0073f9b1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5742: 00b1923c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5743: 00602f19 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5744: 006e4311 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5743: 00602f21 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5744: 006e4319 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5745: 004a3289 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5746: 005913ad 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5746: 005913b5 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5747: 00ab673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5748: 006c58bd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5749: 005be781 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5748: 006c58c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5749: 005be789 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5750: 004e0fb1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5751: 00b1945a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5752: 00abcf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5753: 00aaf2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5754: 00b19b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5755: 00b177fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5756: 0053d381 100 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ @@ -5768,290 +5768,290 @@ │ │ │ │ 5764: 00ac0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5765: 0047afdd 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5766: 00aafa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5767: 004c532d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5768: 00b19b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5769: 009f65d8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5770: 00b19b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5771: 005cb4a9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5771: 005cb4b1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5772: 00482ee1 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5773: 00489f01 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5774: 004e115d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5775: 00ab27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5776: 00b19aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5777: 00b18d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5778: 005d2889 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5778: 005d2891 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5779: 00a147ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ 5780: 004e1331 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5781: 0028c035 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5782: 00ab228c 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5783: 0039b545 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5784: 006fb095 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5784: 006fb09d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5785: 004a3331 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5786: 0062d415 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5786: 0062d41d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5787: 00b18e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5788: 00454245 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5789: 00b18ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5790: 006fa5e9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5790: 006fa5f1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5791: 00aba8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5792: 0029740d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5793: 0054c9e1 68 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5794: 002f85ad 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5795: 0029bec9 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5796: 0065c665 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5796: 0065c66d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5797: 0048ebc9 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5798: 00b18950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5799: 00b18778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5800: 006e95fd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5800: 006e9605 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5801: 009fc6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5802: 006efaf1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5802: 006efaf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5803: 00ab56c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5804: 009fb8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5805: 006ba475 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5806: 005fe54d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5805: 006ba47d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5806: 005fe555 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5807: 00a08b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5808: 00b1919e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5809: 00b18918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5810: 00ac0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5811: 00ac21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5812: 004a58b9 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5813: 0062d315 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5814: 00712f6d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5813: 0062d31d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5814: 00712f75 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5815: 00b1914c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5816: 00299715 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5817: 00ab7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5818: 00b07a00 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5819: 00abc53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5820: 00abe0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5821: 00aac158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5822: 005d33e9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5822: 005d33f1 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5823: 00b17603 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5824: 006fb645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5825: 0071e561 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5824: 006fb64d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5825: 0071e569 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5826: 002c5e19 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5827: 005fabb9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5827: 005fabc1 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5828: 0029213d 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5829: 006dabbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5829: 006dabc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5830: 00ac26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5831: 00b18326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5832: 005349b1 12 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5833: 00b188bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5834: 00b19830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5835: 00b175c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5836: 004316d1 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5837: 005b3bb1 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5837: 005b3bb9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5838: 004e783d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5839: 002ea365 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5840: 00ac0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5841: 00b17880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5842: 00ac0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5843: 00aaea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5844: 00b18d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5845: 00736ea5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5846: 00717fc5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5847: 0071e0fd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5845: 00736ead 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5846: 00717fcd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5847: 0071e105 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5848: 00b17644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5849: 00aaf50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5850: 006af2fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5850: 006af305 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5851: 00b19606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5852: 00abc52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5853: 0053d31d 100 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5854: 00740219 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5855: 00620be9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5854: 00740221 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5855: 00620bf1 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5856: 0053d2e1 60 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5857: 00a02c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5858: 006fdbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5858: 006fdbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5859: 00b185bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5860: 00abf840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5861: 00ab3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5862: 002df5dd 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5863: 00b19334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5864: 004e5d35 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5865: 00a11f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5866: 0070eb29 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5866: 0070eb31 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5867: 00a10040 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5868: 00b174d4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5869: 00a04d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5870: 00a10148 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5871: 00b187da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5872: 009ba22c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5873: 0065fa79 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5874: 005be851 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5875: 00662cd9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5873: 0065fa81 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5874: 005be859 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5875: 00662ce1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5876: 00b18c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 5877: 004b6165 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5878: 0054f385 160 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5879: 00b187d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5880: 004b07dd 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5881: 00b177e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5882: 0041c861 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5883: 00b18786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5884: 00297cb1 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5885: 006c4d4d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5885: 006c4d55 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5886: 004f99bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5887: 003e3311 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5888: 00b19476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5889: 00373665 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5890: 00ab6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5891: 006929f5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5891: 006929fd 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5892: 009bbf3c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5893: 00b1a2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5894: 00b18ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5895: 00321ab5 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5896: 00354e35 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5897: 00ab29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5898: 00b17702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5899: 00404575 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5900: 004e60fd 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5901: 00b17325 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5902: 0047c329 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5903: 00aae0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5904: 0070cd95 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5904: 0070cd9d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5905: 00ab68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5906: 005c0ad1 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5906: 005c0ad9 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5907: 00277ab9 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5908: 00b19618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5909: 004afd7d 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5910: 008d1a54 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5910: 008d1a4c 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5911: 00b19d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5912: 00b19b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5913: 00b179e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5914: 004ff0e9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5915: 006c10a9 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5915: 006c10b1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5916: 002ba595 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5917: 00b199f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5918: 0061b5ed 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5918: 0061b5f5 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5919: 00b19ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5920: 00551351 116 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5921: 0039bdb5 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5922: 002c7e3d 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5923: 00b18a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 5924: 00ac1090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5925: 003e14d1 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5926: 004f4351 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5927: 0062a21d 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5928: 00688945 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 5929: 0069b841 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5930: 00623859 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5927: 0062a225 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5928: 0068894d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5929: 0069b849 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5930: 00623861 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5931: 00b18c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 5932: 00619c35 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5932: 00619c3d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5933: 00b18ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5934: 00ab7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5935: 00b18cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5936: 00ae4d78 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5937: 00ab1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5938: 0070e201 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5938: 0070e209 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5939: 00abeb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5940: 00b19b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5941: 00a0a70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5942: 00337f15 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5943: 00aba204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5944: 00ab96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5945: 00b1958c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5946: 00a17864 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5947: 0045fb69 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5948: 00b18d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5949: 008c5bf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5949: 008c5bf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5950: 00b178c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5951: 003539b9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5952: 00abdc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5953: 00b17c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5954: 004e27ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5955: 00b18f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 5956: 005d6fd9 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5956: 005d6fe1 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5957: 00b17bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5958: 00abc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5959: 004f4a65 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5960: 00b19760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5961: 00a100c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5962: 00aaf95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5963: 00ab3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5964: 002627b5 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5965: 00ac2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5966: 0062e6fd 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5966: 0062e705 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5967: 00a101cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5968: 00b175d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5969: 0042c601 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5970: 00ac0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5971: 009ffdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5972: 0047c5f1 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5973: 006b9ec5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5973: 006b9ecd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5974: 00abdd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5975: 0042a1d9 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5976: 00728f25 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5976: 00728f2d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5977: 00b1925e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5978: 00ab3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5979: 00a0c704 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5980: 009fd304 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5981: 0028848d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5982: 00b1955e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5983: 00aafc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5984: 006ee321 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5984: 006ee329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5985: 004e1f05 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5986: 00b19af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5987: 00b184bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5988: 00ab07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5989: 00abd244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5990: 00abdee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5991: 004ae179 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5992: 00ab9448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5993: 006ff0a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5993: 006ff0b1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5994: 00af6700 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5995: 00b19a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5996: 00ac32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5997: 005cd2f9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5997: 005cd301 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5998: 00476b81 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5999: 006c2c1d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5999: 006c2c25 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6000: 003cb6f1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6001: 00b18c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6002: 006dd8cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6002: 006dd8d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6003: 00b197e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6004: 003a0025 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6005: 00b17be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6006: 0069b661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6006: 0069b669 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6007: 0049b495 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 6008: 00a0860c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 6009: 0072b611 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6009: 0072b619 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6010: 004c6e41 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6011: 00b19ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6012: 00b19d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6013: 004f9765 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6014: 0048af9d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6015: 006bb209 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6015: 006bb211 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6016: 00ab2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6017: 004c2a45 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6018: 009b86d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6019: 00730fc9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6019: 00730fd1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6020: 00b17d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6021: 00ac208c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6022: 004fe815 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6023: 00abdf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6024: 009fdc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6025: 00ab4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6026: 0072bebd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6026: 0072bec5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6027: 00aba2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6028: 005d654d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6028: 005d6555 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6029: 00b199fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 6030: 0069dc59 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6030: 0069dc61 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6031: 00aafb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6032: 009b92a8 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6033: 00b18302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6034: 005cc075 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6034: 005cc07d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6035: 00a0947c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 6036: 00ab1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6037: 00b17b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6038: 005cfa59 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6039: 005d9e21 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6038: 005cfa61 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6039: 005d9e29 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6040: 00b1950e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6041: 00b1786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6042: 006ecccd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6042: 006eccd5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6043: 00b18500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6044: 0028bdd1 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6045: 0072dac5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6046: 006986f1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6045: 0072dacd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6046: 006986f9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6047: 00289965 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6048: 00550009 228 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 6049: 00264b31 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6050: 00b19ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6051: 00b19d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6052: 00b19740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6053: 004e1011 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ @@ -6059,144 +6059,144 @@ │ │ │ │ 6055: 00aae300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6056: 00b18f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6057: 004401f9 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6058: 00abd5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6059: 00b19402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6060: 00ac15a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 6061: 00b1943a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6062: 00745f49 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6062: 00745f51 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6063: 00aab8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6064: 00af5d10 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6065: 00429009 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6066: 00b17826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6067: 00ab5d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6068: 0064b1c9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6068: 0064b1d1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6069: 00b177a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6070: 006b5835 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6070: 006b583d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6071: 00ac3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6072: 004e11a1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6073: 00b18866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6074: 00640ed5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6074: 00640edd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6075: 0032de99 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6076: 004e1395 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6077: 00b18f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6078: 00b18132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6079: 004cbea1 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6080: 00aabae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6081: 00b191ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6082: 00aaf84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6083: 00b18530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6084: 004f8f95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6085: 00ab9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6086: 006d1f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6087: 0069bf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6086: 006d1f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6087: 0069bf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6088: 00ac2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6089: 00b194d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6090: 00693e29 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6090: 00693e31 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6091: 00b18f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6092: 006cd461 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6093: 006b633d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6092: 006cd469 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6093: 006b6345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6094: 00b181b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6095: 00b199c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6096: 006fcce5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6096: 006fcced 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6097: 00b1a324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6098: 004e761d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6099: 004e727d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6100: 00b1a39c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6101: 00aba094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6102: 00ac11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6103: 00ab71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6104: 0054435d 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 6105: 00b185d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6106: 006fc671 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6107: 006bf425 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6108: 006546e9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6106: 006fc679 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6107: 006bf42d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6108: 006546f1 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6109: 00ab652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6110: 004e57a9 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6111: 00b19ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6112: 00b19814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6113: 00ab5bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6114: 00aba774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6115: 00ac39a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6116: 006a9611 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6116: 006a9619 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6117: 00b175b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6118: 00b19aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6119: 009fe828 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6120: 006d2749 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6120: 006d2751 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6121: 004a3301 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6122: 00b17db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6123: 0069d405 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6123: 0069d40d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6124: 00ab9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6125: 00b17626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6126: 00b188e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6127: 002b49c9 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6128: 00b177fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6129: 004b5169 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6130: 00aaf11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6131: 00546db9 118 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 6132: 003d58a1 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6133: 00ab2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6134: 008da778 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6135: 0073d1b9 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6134: 008da770 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6135: 0073d1c1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6136: 00ac1d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6137: 00abd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6138: 00a0f674 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 6139: 004b2925 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6140: 005500ed 212 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 6141: 009bbf4c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6142: 004b7225 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6143: 00399119 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6144: 00458461 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6145: 006ba395 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6145: 006ba39d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6146: 00a09608 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 6147: 00b185be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6148: 006f94a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6148: 006f94ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6149: 00b18fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6150: 00aac960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6151: 00ac1bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6152: 002f8475 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6153: 00623db9 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6153: 00623dc1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6154: 0054fe59 228 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6155: 0054f425 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6156: 00aba334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6157: 0042c48d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6158: 004978b1 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6159: 00aad654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6160: 00b183be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6161: 004fe3d5 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6162: 005e5509 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6162: 005e5511 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6163: 002645f1 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6164: 00b18fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6165: 0047c8d1 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6166: 00abf7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6167: 00b1827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6168: 00b19b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6169: 00734555 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6170: 0060ee7d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6169: 0073455d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6170: 0060ee85 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6171: 004403c5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6172: 006acce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6173: 0060619d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6172: 006acced 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6173: 006061a5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6174: 00ab6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6175: 00b18148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6176: 005eea61 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6177: 006d7e35 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6176: 005eea69 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6177: 006d7e3d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6178: 00aae240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6179: 003a0fad 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6180: 00aba944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6181: 0046d02d 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6182: 005e3cbd 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6183: 005f64b1 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6182: 005e3cc5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6183: 005f64b9 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6184: 004f8165 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6185: 004b4fc9 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6186: 00747ae0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6186: 00747ad8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6187: 00b17534 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6188: 0069775d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6188: 00697765 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6189: 00b18064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6190: 00b17c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6191: 0071c851 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6191: 0071c859 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6192: 00b17f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6193: 00b1906a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6194: 009ff1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6195: 00b19fd8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6196: 004a3109 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6197: 00b17b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6198: 0040e3ed 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ @@ -6205,15 +6205,15 @@ │ │ │ │ 6201: 00abe1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6202: 00287571 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6203: 00ab9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6204: 009060ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6205: 00abf930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6206: 00a0efc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6207: 00b181ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6208: 005fc58d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6208: 005fc595 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6209: 00b17bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6210: 00aaf79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6211: 00265175 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6212: 00ab79a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6213: 009f8084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6214: 00ab1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6215: 00b19444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ @@ -6226,15 +6226,15 @@ │ │ │ │ 6222: 00aaf33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6223: 00aba0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6224: 004d0305 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6225: 003e171d 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6226: 004b6f9d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6227: 002f5511 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6228: 00552549 64 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6229: 006afba9 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6229: 006afbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6230: 00ab93b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6231: 002c5309 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6232: 00abd394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6233: 00aad2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6234: 002c5361 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6235: 00aabd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6236: 002c53c1 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6243,23 +6243,23 @@ │ │ │ │ 6239: 004464ed 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6240: 00b1769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6241: 00b18232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6242: 002c5525 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6243: 002c55ad 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6244: 00b17e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6245: 00b18962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6246: 007149d9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6246: 007149e1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6247: 00b19818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6248: 0060dd1d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6248: 0060dd25 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6249: 0033ea2d 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6250: 003a3979 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6251: 0046e195 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6252: 00ac3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6253: 00ac08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6254: 0069f355 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6254: 0069f35d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6255: 00b18e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6256: 00b179a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6257: 00ab3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6258: 00ab06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6259: 00a225c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6260: 00498245 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6261: 0054ff3d 204 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ @@ -6267,46 +6267,46 @@ │ │ │ │ 6263: 00b17338 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6264: 00ac2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6265: 00ab3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6266: 00aade08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6267: 002d583d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6268: 00aaf13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6269: 0028af91 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6270: 0073ef9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6270: 0073efa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6271: 00ab4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6272: 00ac1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6273: 0071ea09 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6274: 006e424d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6273: 0071ea11 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6274: 006e4255 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6275: 00ab05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6276: 006c6ce1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6276: 006c6ce9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6277: 005458b5 84 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6278: 00abef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6279: 00abc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6280: 00702cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6281: 005f04e5 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6282: 0069f741 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6280: 00702cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6281: 005f04ed 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6282: 0069f749 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6283: 00ab8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6284: 00b1a39f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6285: 004c2969 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6286: 00ab8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6287: 00691601 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6287: 00691609 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6288: 00b19624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6289: 006aba5d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6289: 006aba65 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6290: 00ab17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6291: 00b18bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6292: 00329799 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6293: 006a8b25 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6293: 006a8b2d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6294: 00ab79d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6295: 0054c5d9 74 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6296: 0033a8b9 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6297: 00ab5c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6298: 00ab7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6299: 00ab4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6300: 00abc3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6301: 006c6ee9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6301: 006c6ef1 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6302: 00b185ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6303: 00ab629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6304: 009fc728 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6305: 00abee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6306: 00b18964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6307: 00553e2d 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6308: 005356dd 300 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6321,15 +6321,15 @@ │ │ │ │ 6317: 00b17fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6318: 00ab5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6319: 002c7789 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6320: 00b19cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6321: 00b17776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6322: 00b1800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6323: 00ab0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6324: 006bc265 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6324: 006bc26d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6325: 00b18568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6326: 009fbcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6327: 00aae420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6328: 00b17dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6329: 00b1801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6330: 009f9b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6331: 00abf0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -6340,959 +6340,959 @@ │ │ │ │ 6336: 00ac16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6337: 00496975 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6338: 0044d101 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6339: 00abfb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6340: 0053b93d 110 FUNC GLOBAL DEFAULT 12 helper_FCTIW │ │ │ │ 6341: 004b6f09 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6342: 00ac37c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6343: 006887b5 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6344: 006c776d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6345: 006c5bad 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6346: 0072c72d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6343: 006887bd 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6344: 006c7775 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6345: 006c5bb5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6346: 0072c735 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6347: 00aba024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6348: 00ab697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6349: 00436e25 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6350: 0070cd55 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6350: 0070cd5d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6351: 0046d3d5 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6352: 0050049d 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6353: 00b17adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6354: 006e245d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6354: 006e2465 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6355: 00b184fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6356: 00b1951e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6357: 00ab8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6358: 00ac0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6359: 006232a9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6359: 006232b1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6360: 004594d1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6361: 00ac1d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6362: 0060cb79 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6362: 0060cb81 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6363: 00aad058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6364: 00399af9 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6365: 004969a9 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6366: 006a437d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6367: 005dbc2d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6366: 006a4385 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6367: 005dbc35 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6368: 00ac0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6369: 0060b8a1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6369: 0060b8a9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6370: 00b1a2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6371: 00ab2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6372: 005bc469 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6372: 005bc471 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6373: 00398899 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6374: 002a0cfd 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6375: 00b18d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6376: 00aba3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6377: 00b190ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6378: 00ab6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6379: 005dbed5 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6379: 005dbedd 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6380: 00abbe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6381: 0047bb25 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6382: 004b5e95 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6383: 004e0ee1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6384: 00ac0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6385: 00b197b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6386: 00ac0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6387: 004e2595 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6388: 00ab1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6389: 00b17dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6390: 00733bc5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6390: 00733bcd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6391: 00b17b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6392: 006e1ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6392: 006e1f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6393: 00ab97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6394: 005ffa29 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6394: 005ffa31 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6395: 00abf5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6396: 00b17c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6397: 00aaf38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6398: 00abdc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6399: 005aa1ed 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6399: 005aa1f5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6400: 002bbdc9 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6401: 00b18560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6402: 00a22608 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6403: 004a1b39 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6404: 002cad75 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6405: 00aab4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6406: 00aac318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6407: 00abf660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6408: 00b1888e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6409: 00b1941a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6410: 0029953d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6411: 00aaaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6412: 00aaff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6413: 00b18de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6414: 006bb731 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6414: 006bb739 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6415: 00b18d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6416: 0028be29 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6417: 00b19350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6418: 006f82e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6419: 0073c691 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6418: 006f82ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6419: 0073c699 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6420: 00a07ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6421: 003df419 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6422: 00b18784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6423: 006d3955 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6423: 006d395d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6424: 002c50f9 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6425: 00ab5870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6426: 00ac2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6427: 0047d255 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6428: 006f1e1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6429: 007189b1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6428: 006f1e25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6429: 007189b9 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6430: 00ab3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6431: 00b17e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6432: 00297ea9 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6433: 00a0f884 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6434: 00717385 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6434: 0071738d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6435: 00545651 220 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6436: 00ab80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6437: 00b1767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6438: 00436099 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6439: 00b186c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6440: 005ee649 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6440: 005ee651 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6441: 00abdbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6442: 00abc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6443: 00aabb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6444: 00abb77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6445: 00b17ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6446: 00aaf7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6447: 00b17dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6448: 00b19074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6449: 006e160d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6449: 006e1615 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6450: 009ba500 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6451: 00b18be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6452: 006e1c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6452: 006e1c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6453: 002c2f4d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6454: 00b183d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6455: 005dbcd5 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6455: 005dbcdd 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6456: 004ff955 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6457: 0070b485 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6457: 0070b48d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6458: 00abb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6459: 0061a90d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6459: 0061a915 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6460: 00abb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6461: 0029fc1d 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6462: 004c7e89 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6463: 005e873d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6463: 005e8745 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6464: 002ccfc1 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6465: 00538769 164 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6466: 009ffd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6467: 00b199ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6468: 009bc4b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6469: 0042a2bd 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6470: 009fd388 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6471: 00731ffd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6471: 00732005 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6472: 00a178e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6473: 0047c41d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6474: 00b18e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6475: 00b185fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6476: 0063b155 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6476: 0063b15d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6477: 009ea668 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6478: 00ab8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6479: 006fcdcd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6479: 006fcdd5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6480: 002c2435 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6481: 005d40b9 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6482: 0069e369 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6483: 0060eecd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6484: 006a1f6d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6485: 005af529 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6486: 005cac1d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6481: 005d40c1 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6482: 0069e371 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6483: 0060eed5 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6484: 006a1f75 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6485: 005af531 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6486: 005cac25 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6487: 004b5ab1 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6488: 008da788 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6488: 008da780 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6489: 00b177ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6490: 00450bcd 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6491: 004ac4d9 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6492: 00423f85 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6493: 006b407d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6494: 00621b19 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6493: 006b4085 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6494: 00621b21 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6495: 00331bcd 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6496: 00b18a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6497: 00ab2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6498: 009fdcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6499: 00ab5880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6500: 00ac3c78 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6501: 00b1862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6502: 00abbb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6503: 006f31d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6503: 006f31d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6504: 00291ea5 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6505: 004dc955 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6506: 00686089 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6506: 00686091 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6507: 00b17334 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6508: 00abae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6509: 004ea615 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6510: 00ab767c 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ 6511: 004fbe6d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6512: 006abd15 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6512: 006abd1d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6513: 0054ca69 74 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6514: 00ac1510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6515: 005daf99 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6515: 005dafa1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6516: 00ab1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6517: 00b193e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ - 6518: 006c14c5 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6519: 0073fd4d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6518: 006c14cd 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6519: 0073fd55 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6520: 00a0ee34 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ 6521: 00453d4d 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6522: 00b18886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6523: 006dd7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6523: 006dd7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6524: 00aabe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6525: 00ab7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6526: 00440e25 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6527: 009bcae8 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6528: 004fa155 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6529: 00b17c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6530: 00ab9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6531: 00b19886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6532: 00a0bbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6533: 00ab1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6534: 00a08924 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6535: 00ab4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6536: 00a16c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6537: 005fc68d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6537: 005fc695 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6538: 00293459 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6539: 0040e47d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6540: 00b17896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6541: 004b6c49 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6542: 0045e4c9 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6543: 0044c7b9 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6544: 0068f6dd 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6544: 0068f6e5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6545: 00abf640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6546: 004e0f51 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6547: 00ac44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6548: 00b18b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6549: 00aafde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6550: 0045ff15 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6551: 00ab1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6552: 00b19ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6553: 00284281 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6554: 00b17e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6555: 006c319d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6555: 006c31a5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6556: 00b17b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6557: 0028e90d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6558: 00abf020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6559: 009bbde0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6560: 00ab6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6561: 00abd584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6562: 00647535 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6562: 0064753d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6563: 0047e845 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6564: 00aabc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6565: 002f78e9 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6566: 00aad0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6567: 004e1119 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6568: 00b18e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6569: 009fabd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6570: 004e12cd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6571: 00abdb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6572: 006afc95 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6572: 006afc9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6573: 00b199e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6574: 00aae6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6575: 006ba8dd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6575: 006ba8e5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6576: 0039addd 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6577: 00b1951a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6578: 0062f989 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6578: 0062f991 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6579: 00aad604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6580: 00605401 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6580: 00605409 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6581: 004bd1a1 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6582: 00ab7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6583: 002f8af9 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6584: 006fde2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6584: 006fde35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6585: 00b17744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6586: 00aacbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6587: 003d92b5 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6588: 00b178ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6589: 00b18286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6590: 005dbd39 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6590: 005dbd41 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6591: 00b19206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6592: 00509ab9 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6593: 00a11d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ 6594: 00454fd5 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6595: 00b180e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6596: 00abe100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6597: 00abff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6598: 002c507d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6599: 006aaa8d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6599: 006aaa95 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6600: 00b1994c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6601: 006a3dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6601: 006a3dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6602: 00a02498 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6603: 00b18cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6604: 00abcd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6605: 00b19406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6606: 00b18b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6607: 00aafc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6608: 007191d1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6608: 007191d9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6609: 00aab1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6610: 00b1a2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6611: 00aacc74 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6612: 006db385 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6612: 006db38d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6613: 00aacda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6614: 00b18582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6615: 006bae89 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6616: 007143f5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6615: 006bae91 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6616: 007143fd 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6617: 00b18b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6618: 00aabd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6619: 004703b9 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6620: 009bcdf4 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6621: 00b196a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6622: 006f5da9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6622: 006f5db1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6623: 00ab704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6624: 00296a19 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6625: 00aab010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6626: 003e0ac1 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6627: 002f8699 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6628: 00ab9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6629: 00b19750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6630: 00a07cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6631: 006e0c91 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6631: 006e0c99 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6632: 00ac27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6633: 004a8331 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6634: 004b5835 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6635: 002ee5a5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6636: 00b19b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6637: 00abecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6638: 006eb1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6638: 006eb205 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6639: 00b19634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6640: 00ab8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6641: 00365a21 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6642: 00b18dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6643: 00ab1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6644: 00aba134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6645: 0068854d 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6645: 00688555 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6646: 00b18826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6647: 002ca1d1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6648: 004715f1 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6649: 004caa35 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6650: 006b642d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6651: 006f35e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6650: 006b6435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6651: 006f35f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6652: 00aba384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6653: 00681001 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6653: 00681009 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6654: 004fbc61 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6655: 0043f945 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6656: 0060ef29 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6656: 0060ef31 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6657: 0028e7cd 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6658: 0069b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6658: 0069b105 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6659: 00a0ba20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6660: 00729fd5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6660: 00729fdd 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6661: 00aacc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6662: 00274fd1 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6663: 002ba345 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6664: 00687b69 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6664: 00687b71 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6665: 00b18f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6666: 00b18102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6667: 004cd379 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6668: 00ab30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6669: 00abeee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6670: 00b19bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6671: 00b17c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6672: 00b1969e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6673: 00ab4890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ 6674: 00b18af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6675: 00a0b99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6676: 005e2d71 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6676: 005e2d79 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6677: 00442905 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6678: 00a0b918 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6679: 00b19cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6680: 0072f415 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6680: 0072f41d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6681: 00324055 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6682: 009ff278 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6683: 00ac207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6684: 00ac0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6685: 00b187b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6686: 0042c2b5 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6687: 00ac3028 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6688: 00728af9 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6688: 00728b01 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6689: 00ab8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6690: 0029969d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6691: 0035e455 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 6692: 006e25c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6692: 006e25cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6693: 00a0b894 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6694: 00b17fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6695: 004a1aad 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6696: 0086f3c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6696: 0086f3c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6697: 00abc01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6698: 00aaf57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6699: 00b1807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6700: 006fce95 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6700: 006fce9d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6701: 00ac2b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6702: 00b18466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6703: 00b186ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6704: 00a0c1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6705: 00b18a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 6706: 00ab55b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6707: 006dbcd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6707: 006dbce1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6708: 00b17f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6709: 00b18a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6710: 004619a1 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6711: 002f4a11 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6712: 0043016d 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6713: 00459511 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6714: 00377425 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6715: 00ac21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6716: 00b1930e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6717: 007239f1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6717: 007239f9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6718: 0049809d 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6719: 002f50a1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6720: 00ab5dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6721: 00abfc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6722: 006c2e75 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6722: 006c2e7d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6723: 00b17efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6724: 00b18bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6725: 0070109d 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6726: 00629a7d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6727: 00693385 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6728: 0071b985 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6729: 00714359 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6725: 007010a5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6726: 00629a85 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6727: 0069338d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6728: 0071b98d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6729: 00714361 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6730: 00ab2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6731: 00aab180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6732: 0054cd4d 80 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6733: 00b1815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6734: 00b19596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6735: 00aabb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6736: 00b178e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6737: 006ca4d5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6737: 006ca4dd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6738: 00b17d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6739: 00b18f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6740: 00553645 146 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6741: 00736469 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6742: 006218c9 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6741: 00736471 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6742: 006218d1 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6743: 00500471 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6744: 00b1786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6745: 00a142c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6746: 00ab5a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6747: 00ac30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6748: 00274ee9 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6749: 00a0fa94 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6750: 00b17f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6751: 00b18baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6752: 006fdf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6752: 006fdf25 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6753: 009bcf70 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6754: 00298fb9 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6755: 00aabd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6756: 007003a5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6756: 007003ad 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6757: 00432a85 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6758: 00abe2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6759: 00ac1d88 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6760: 00ac202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6761: 00b19e28 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6762: 00b18374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6763: 00540489 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6764: 00534d25 68 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6765: 00a093f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6766: 0049a679 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6767: 00aaf46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6768: 00b17968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6769: 00ac36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6770: 005e9ff5 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6770: 005e9ffd 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6771: 002dff79 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6772: 007216a9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6772: 007216b1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6773: 00abce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6774: 004cb489 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6775: 00732a05 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6775: 00732a0d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6776: 002e8af9 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6777: 00abe950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6778: 00b180d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6779: 00abf9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6780: 00a00718 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6781: 00af5e00 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6782: 005dd6a9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6783: 005ee04d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6782: 005dd6b1 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6783: 005ee055 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6784: 00b1998e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6785: 00ac3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6786: 00ab6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6787: 00b18bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6788: 00b189d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6789: 00ac16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6790: 00b19160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6791: 00aba574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ 6792: 00ab7924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6793: 006f1bd9 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6793: 006f1be1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6794: 00b187e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6795: 00b17ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6796: 004cdc75 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6797: 0054daad 210 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6798: 00ab5a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6799: 00737f99 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6799: 00737fa1 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6800: 00b182c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6801: 00ab2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6802: 00291ee1 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6803: 0027c6a1 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6804: 00b18cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6805: 00b1a368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6806: 004e7261 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6807: 002928e5 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6808: 0073c961 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6808: 0073c969 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6809: 00b196d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6810: 00b17f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6811: 004cd7bd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6812: 00b19668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6813: 0072db95 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6813: 0072db9d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6814: 00b1838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6815: 0070e6ed 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6815: 0070e6f5 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6816: 00ab7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6817: 006be205 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6817: 006be20d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6818: 0048ef89 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6819: 0054ccfd 80 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6820: 005371b5 292 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6821: 00aac428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6822: 00ab27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6823: 00477795 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6824: 00b1815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6825: 00282d65 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6826: 004c4d15 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6827: 00b188a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6828: 00b19c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6829: 0069dd35 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6829: 0069dd3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6830: 009b99f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6831: 00b18050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6832: 00b17820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6833: 00a0d154 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6834: 00b18314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6835: 00432a99 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6836: 005379a5 148 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6837: 00a08690 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6838: 00718a21 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6838: 00718a29 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6839: 00b17982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6840: 006d34ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6841: 006b2ec5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6840: 006d34b5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6841: 006b2ecd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6842: 00aba934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 6843: 004f92f5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6844: 002c77e1 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6845: 00b1966a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6846: 005377cd 236 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6847: 0069103d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6847: 00691045 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6848: 00b17710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6849: 006c2961 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6849: 006c2969 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6850: 00b19c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6851: 004b4201 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6852: 00aab6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6853: 009051e8 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6854: 00ab8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6855: 00a09584 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6856: 00b1760e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6857: 004040e9 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6858: 00b19a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6859: 00aac118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6860: 00b19410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6861: 006abe21 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6861: 006abe29 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6862: 00ac0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6863: 00abb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6864: 00470ba5 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6865: 00ab4390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6866: 00b19600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6867: 00596e45 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6867: 00596e4d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6868: 0026402d 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6869: 0069b5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6870: 00620d11 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6869: 0069b5f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6870: 00620d19 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6871: 002a9cd1 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6872: 0072ce0d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6872: 0072ce15 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6873: 0050019d 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6874: 0069c3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6874: 0069c401 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6875: 00aad754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6876: 006ddb39 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6876: 006ddb41 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6877: 004e6d71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6878: 00a0251c 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6879: 004e71f5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6880: 006e23e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6880: 006e23ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6881: 00ab73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6882: 00ac2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6883: 00aad6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6884: 009f9290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6885: 006c7fed 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6885: 006c7ff5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6886: 00474951 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6887: 006c07e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6887: 006c07e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6888: 00469981 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6889: 006dae29 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6890: 00738b71 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6891: 006057ad 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6892: 0062da45 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6889: 006dae31 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6890: 00738b79 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6891: 006057b5 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6892: 0062da4d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6893: 00b1909c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6894: 00aad9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6895: 00b18274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6896: 004cdd89 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6897: 009faff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6898: 00b18cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6899: 00ab9988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6900: 00ab5e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6901: 0045f4d5 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6902: 009f8a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6903: 0060001d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6903: 00600025 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6904: 0044ca71 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6905: 003adc41 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6906: 00aaad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6907: 0045f741 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6908: 006072b9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6908: 006072c1 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6909: 00ab65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6910: 005fea55 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6910: 005fea5d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6911: 003e1e29 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6912: 0037af5d 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6913: 009af390 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6914: 00b18c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6915: 00b18c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 6916: 004a01c9 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6917: 006abfe1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6917: 006abfe9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6918: 00b18d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6919: 00b19c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6920: 00b19644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6921: 00aac730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6922: 003448f5 752 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6923: 00ab5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6924: 00a00b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6925: 00b191dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6926: 0060f091 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6926: 0060f099 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6927: 00abfd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6928: 00b1989a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6929: 00b18402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6930: 002a9e19 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6931: 00abcf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6932: 00372cdd 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6933: 00aaced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6934: 00b18920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6935: 00438439 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6936: 00abc14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6937: 00af59d0 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6938: 00b193fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6939: 005e880d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6939: 005e8815 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6940: 00aba904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6941: 006cb229 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6941: 006cb231 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6942: 00b192ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6943: 0073d1bd 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6943: 0073d1c5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6944: 0046c321 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6945: 003e0d29 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6946: 0071dd8d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6947: 006a5d21 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6946: 0071dd95 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6947: 006a5d29 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6948: 00b1803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6949: 00b175ff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6950: 0043f4dd 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6951: 0073d659 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6951: 0073d661 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6952: 004c4dd9 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6953: 00622475 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6953: 0062247d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6954: 00b1a2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6955: 00b19898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6956: 006ebca9 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6957: 005d2239 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6956: 006ebcb1 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6957: 005d2241 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6958: 00b17d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6959: 00ab57d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6960: 00af7190 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6961: 00b179f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6962: 003a2755 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6963: 004e6df1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6964: 00b17f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6965: 00b18b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6966: 0054599d 148 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6967: 00b18b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6968: 00432aa9 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6969: 004cf5fd 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6970: 00ab81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6971: 00ac3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6972: 006a049d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6972: 006a04a5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6973: 009bbdb0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6974: 003e2779 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6975: 00b17ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6976: 00b19982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6977: 00abc51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6978: 004fafa1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 6979: 002936c5 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6980: 009f0e0c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6981: 00b17ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6982: 009f0e6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6983: 00ac21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6984: 00472771 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6985: 009f0e8c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6986: 00b18486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6987: 005e28e9 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6987: 005e28f1 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6988: 00406fc5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6989: 00b18e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6990: 00abf4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6991: 0065c145 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6991: 0065c14d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6992: 00aae1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6993: 0045400d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6994: 006ae7b9 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6994: 006ae7c1 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6995: 00ab1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6996: 00659531 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6996: 00659539 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6997: 00b19b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6998: 00463e1d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6999: 00ab51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7000: 00b19318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7001: 00ac1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7002: 00abc69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7003: 00543eb5 220 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 7004: 0053d685 16 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 7005: 00ab4910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7006: 00442cc9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7007: 005cea5d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7007: 005cea65 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7008: 00abbd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7009: 00aabda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7010: 00ac3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7011: 00b192ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7012: 00b1766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7013: 00ac3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7014: 0053936d 264 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 7015: 00b1936a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7016: 00a03cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 7017: 0069a775 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7017: 0069a77d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7018: 00aacbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7019: 002ca95d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7020: 0034c899 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7021: 00ab8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7022: 00372ec1 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7023: 004e7171 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7024: 00722ba5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7024: 00722bad 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7025: 00b096a8 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7026: 00b193ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7027: 0073c949 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7027: 0073c951 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7028: 00b19400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7029: 00b1961c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7030: 00455c1d 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7031: 003b2765 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7032: 0073d1b5 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7032: 0073d1bd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7033: 00abd234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7034: 00b178f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 7035: 005555f9 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 7036: 00ab9a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7037: 00ab756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 7038: 00ab2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7039: 007148d1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7039: 007148d9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7040: 00aba684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7041: 00b176f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7042: 00555bd1 32 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 7043: 00abe21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7044: 00534d69 42 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 7045: 00b1821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7046: 004d74a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7047: 00699581 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7047: 00699589 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7048: 004f8d0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7049: 00431fed 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7050: 00b17836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7051: 00b19540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7052: 00b1925a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7053: 00620f59 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7053: 00620f61 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7054: 004fd345 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7055: 009ffab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7056: 00b19a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7057: 002cce71 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7058: 0070d6f5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7059: 006af691 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7058: 0070d6fd 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7059: 006af699 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7060: 00555bf1 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 7061: 0031dbfd 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7062: 0047c6c9 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7063: 00b1813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7064: 00abbb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7065: 00b19c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7066: 00a157e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 7067: 00ab9928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7068: 006fc295 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7068: 006fc29d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7069: 00395bd1 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7070: 006b8add 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7070: 006b8ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7071: 00b17d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7072: 0061a569 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7072: 0061a571 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7073: 00ab8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7074: 00ab1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7075: 00b1881a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7076: 00a00928 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7077: 0029293d 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7078: 004fb219 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7079: 00b18d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7080: 00ab5cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7081: 00b18eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7082: 004e99ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7083: 00b18154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7084: 0039b01d 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7085: 006c749d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7085: 006c74a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7086: 00aaff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7087: 0062358d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7087: 00623595 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7088: 00aad418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7089: 00ab3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7090: 004f4a35 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7091: 006bfe75 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7091: 006bfe7d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7092: 00291099 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7093: 006b7651 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7093: 006b7659 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7094: 00b1780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7095: 00aafce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7096: 00b176b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7097: 00ab665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7098: 00abbd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7099: 00b189be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7100: 00b1793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7101: 005d4459 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7101: 005d4461 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7102: 00b17864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7103: 009bbc30 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7104: 00b17714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7105: 00abcc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 7106: 00a10ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 7107: 006a63ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7107: 006a63b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7108: 002c0be9 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7109: 00a062fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 7110: 004e6e65 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7111: 005fea79 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7111: 005fea81 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7112: 00ac1a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7113: 00ab47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7114: 00463c79 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7115: 00ab7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ 7116: 004cf7a5 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7117: 00ab0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7118: 00b18ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7119: 005d4e6d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7119: 005d4e75 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7120: 00b179b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7121: 00b18e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7122: 00732795 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7122: 0073279d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7123: 002efef5 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7124: 004bd295 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7125: 006db77d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7125: 006db785 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7126: 002b2465 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7127: 009ffe54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7128: 00629af5 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7129: 007215e5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7128: 00629afd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7129: 007215ed 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7130: 004b71b9 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7131: 00b19522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7132: 00ac13b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 7133: 00ab1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7134: 006c79c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7134: 006c79cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7135: 00b19676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7136: 004afe91 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7137: 00abf8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7138: 006a23f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7138: 006a23fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7139: 00abc0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7140: 00b1895a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7141: 0028cdc5 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7142: 0071d735 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7142: 0071d73d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7143: 00b180ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7144: 002efad1 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7145: 00294925 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7146: 006bba41 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7146: 006bba49 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7147: 00aaf32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7148: 009f773c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7149: 0035d799 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7150: 007147c5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7150: 007147cd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7151: 00ab0908 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7152: 007409e5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7152: 007409ed 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7153: 00aaf24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7154: 00aab480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7155: 00a07e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 7156: 00b17fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7157: 0045013d 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7158: 00687d11 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7158: 00687d19 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7159: 004cbe61 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7160: 00712a9d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7160: 00712aa5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7161: 00ab7a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 7162: 00af6f50 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7163: 00aadb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7164: 003a3cc9 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7165: 0028b331 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7166: 00abfc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7167: 006bd0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7167: 006bd0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7168: 0028f421 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7169: 00688901 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7169: 00688909 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7170: 00b17c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7171: 002a9c95 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7172: 00ac3400 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7173: 005fd785 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7173: 005fd78d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 7174: 00a17f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 7175: 00718001 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7175: 00718009 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7176: 004e8eed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7177: 005cbcc9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7177: 005cbcd1 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7178: 004f8ab5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7179: 009fd40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7180: 006bb051 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7181: 005e9399 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7180: 006bb059 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7181: 005e93a1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7182: 00aae140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7183: 009bc888 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7184: 004bd649 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7185: 006a3381 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7185: 006a3389 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7186: 00365901 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7187: 00b196a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7188: 004e9a2d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7189: 00689c6d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7189: 00689c75 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7190: 00b19904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7191: 00405e35 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7192: 00b19abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7193: 002c4e81 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7194: 003a3e6d 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7195: 0069bde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7195: 0069bde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7196: 00aaf43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7197: 005916fd 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7197: 00591705 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7198: 00ab9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7199: 004023ad 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7200: 00abbacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7201: 00698501 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7202: 0069dedd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7201: 00698509 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7202: 0069dee5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7203: 00ac14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7204: 00b1854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7205: 004df549 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7206: 00b18230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7207: 0049a241 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7208: 006dd891 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7208: 006dd899 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7209: 00ab8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7210: 00aba244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7211: 0028e8a1 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7212: 00729d49 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7213: 008c3cd8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7214: 0069cdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7212: 00729d51 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7213: 008c3cd0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7214: 0069cdd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7215: 00b188a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7216: 00b17c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7217: 00b19b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7218: 00aacd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7219: 00ac2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7220: 00a0edb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7221: 005d4ff1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7221: 005d4ff9 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7222: 00b17dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7223: 00aaec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7224: 002c91bd 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7225: 00b184fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7226: 005d2b6d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7226: 005d2b75 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7227: 0028aee1 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7228: 00a0b2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7229: 006ea511 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7229: 006ea519 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7230: 003236cd 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7231: 00aac850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7232: 00b19b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7233: 009f76b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7234: 00459871 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7235: 00b18c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7236: 00abc8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7237: 0071e63d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7238: 006e9419 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7237: 0071e645 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7238: 006e9421 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7239: 0033edcd 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7240: 00b179f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7241: 00aae884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7242: 00b18bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7243: 00b196b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7244: 002837f5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7245: 002d33ad 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7246: 00b179f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7247: 00b193c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7248: 00ac3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7249: 00b192b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7250: 0042d329 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7251: 005d2749 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7251: 005d2751 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7252: 003e8d2d 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7253: 00323039 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7254: 006ab105 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7254: 006ab10d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7255: 00aaeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7256: 006ee445 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7257: 006ff5a5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7256: 006ee44d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7257: 006ff5ad 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7258: 00b18042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7259: 006c599d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7259: 006c59a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7260: 0040ce79 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7261: 00abbbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7262: 00b18a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7263: 005efd65 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7264: 006ee911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7263: 005efd6d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7264: 006ee919 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7265: 002a16c5 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7266: 0062b899 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7266: 0062b8a1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7267: 00aaf1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7268: 00b19722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7269: 00704aa1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7269: 00704aa9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7270: 00b197ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7271: 00abe970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7272: 00aba794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7273: 004e8f6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7274: 00b18a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7275: 00b19776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7276: 00ab8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7277: 00b1850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7278: 00415085 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7279: 004f6445 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7280: 00621699 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7280: 006216a1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7281: 00abe8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7282: 00aad468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7283: 006a4255 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7284: 006ad35d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7283: 006a425d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7284: 006ad365 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7285: 00347e05 136 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7286: 00b175df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7287: 00662d45 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7287: 00662d4d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7288: 00b18e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7289: 00ac3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7290: 00b18a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ 7291: 004d02f5 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7292: 00abd054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7293: 00ab28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7294: 00ac0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7300,124 +7300,124 @@ │ │ │ │ 7296: 00aaf1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7297: 00abff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7298: 00291ead 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7299: 00530dc9 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7300: 0028b4c9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7301: 00aac9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7302: 009f7df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7303: 0061c57d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7303: 0061c585 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7304: 00ab02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7305: 00903b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7306: 005555b9 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7307: 00685939 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7307: 00685941 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7308: 00b18464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7309: 00621c05 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7309: 00621c0d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7310: 00abb4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7311: 00b19d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7312: 00b178f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7313: 0054f58d 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7314: 00712bb5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7314: 00712bbd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7315: 00b19ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7316: 0069bb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7316: 0069bb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7317: 00476d95 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7318: 00aac6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7319: 00ac1c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7320: 006b9fe9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7321: 0065fbb9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7322: 006edbbd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7320: 006b9ff1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7321: 0065fbc1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7322: 006edbc5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7323: 00ab1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7324: 00abd70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7325: 0048b725 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7326: 00a0a160 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7327: 00b17af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7328: 00b17c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7329: 005ee139 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7329: 005ee141 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7330: 00b19332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7331: 00626125 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7332: 0063b15d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7333: 0059cde9 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7331: 0062612d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7332: 0063b165 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7333: 0059cdf1 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7334: 002c6c6d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7335: 0048e8f9 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7336: 0044de11 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7337: 00b17f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7338: 00ab8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7339: 0048eff5 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7340: 00b1782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7341: 002e9ce1 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7342: 00502679 38 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7343: 005543c1 146 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7344: 005e2931 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7344: 005e2939 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7345: 004499ad 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7346: 004f744d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7347: 006c64f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7347: 006c64fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7348: 004b44a1 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7349: 007145a5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7349: 007145ad 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7350: 004321bd 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7351: 00b18c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7352: 0031c4ed 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7353: 00708959 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7353: 00708961 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7354: 00b19448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7355: 00ab2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7356: 00aab500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7357: 00354e75 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7358: 00b17c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7359: 006e0999 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7359: 006e09a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7360: 00541571 268 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7361: 00606ffd 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7361: 00607005 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7362: 00b18744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7363: 004b51bd 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7364: 00b188de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7365: 0040e80d 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7366: 00aab5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7367: 006fdd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7368: 0059b5c5 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7369: 005d3b3d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7367: 006fdd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7368: 0059b5cd 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7369: 005d3b45 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7370: 00ab6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7371: 00542565 220 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7372: 00b179f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7373: 00b1837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7374: 00aad028 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7375: 003d5821 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7376: 003a2a8d 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7377: 0028c179 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7378: 00b1997a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7379: 002ea51d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7380: 006c7461 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7380: 006c7469 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7381: 00ac43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7382: 00b197bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7383: 0068f859 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7384: 005f63f9 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7385: 006e22b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7383: 0068f861 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7384: 005f6401 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7385: 006e22c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7386: 00ac0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7387: 006950dd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7387: 006950e5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7388: 00ac0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7389: 00ac18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7390: 006ab339 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7391: 00680f61 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7390: 006ab341 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7391: 00680f69 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7392: 00442add 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7393: 009f7634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7394: 00623631 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7395: 006e9899 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7394: 00623639 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7395: 006e98a1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7396: 00b17aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7397: 00704289 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7397: 00704291 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7398: 00abc7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7399: 00b184a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7400: 00ab3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7401: 00b17c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7402: 00b1732d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7403: 00ab43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7404: 0045fbdd 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7405: 002ba681 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7406: 0061b7d5 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7407: 007468f5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7406: 0061b7dd 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7407: 007468fd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7408: 00b19be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7409: 00b17ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7410: 00a124dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7411: 002945ad 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7412: 00591ac9 192 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7412: 00591ad1 192 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7413: 003a3d1d 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7414: 003b0879 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7415: 002b5369 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7416: 00abf6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7417: 0047cfd9 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7418: 0049d221 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7419: 002e9e3d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7425,149 +7425,149 @@ │ │ │ │ 7421: 005343b9 316 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7422: 004fd2cd 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7423: 0054ee69 152 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7424: 004410c1 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7425: 00b17b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7426: 00ab53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7427: 00abdcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7428: 006cc541 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7429: 0062ca75 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7428: 006cc549 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7429: 0062ca7d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7430: 00ab28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7431: 00297ef5 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7432: 00b19622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7433: 00b18682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7434: 00b19640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7435: 006c09e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7435: 006c09e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7436: 002e935d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7437: 006d4bd1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7438: 007356a9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7437: 006d4bd9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7438: 007356b1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7439: 00abc1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7440: 00b1851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7441: 00903ab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7442: 00b1886c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7443: 004e6581 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7444: 006baf75 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7444: 006baf7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7445: 0037716d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7446: 0060c6b1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7446: 0060c6b9 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7447: 009bbbd0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7448: 00b19dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7449: 005ceb6d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7449: 005ceb75 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7450: 00437605 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7451: 00622bc5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7451: 00622bcd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7452: 00ab2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7453: 00ab2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7454: 00aab850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7455: 0054083d 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7456: 00b189e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7457: 00abb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7458: 006ed16d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7458: 006ed175 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7459: 002cc509 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7460: 006bee0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7461: 0059c401 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7460: 006bee15 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7461: 0059c409 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7462: 00402051 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7463: 003e1989 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7464: 00b19420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7465: 00ab32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7466: 005d3a09 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7466: 005d3a11 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7467: 00b1a2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7468: 006e2499 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7468: 006e24a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7469: 00abdf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7470: 00b18122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7471: 003acb35 116 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7472: 00ab0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7473: 004ee6fd 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7474: 00684a99 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7474: 00684aa1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7475: 002ef971 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7476: 0044dadd 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7477: 00ab4a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7478: 00b17bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7479: 0042ca49 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7480: 00720f85 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7480: 00720f8d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7481: 00ab1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7482: 00ab69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7483: 00b17ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7484: 00ab2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7485: 00ab2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7486: 00a028b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7487: 002640c9 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7488: 00a04388 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7489: 005d6049 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7489: 005d6051 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7490: 00abbc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7491: 004d7399 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7492: 004f8c35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7493: 00690301 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7494: 00713a99 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7493: 00690309 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7494: 00713aa1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7495: 00365571 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7496: 00650f09 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7497: 006ef235 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7496: 00650f11 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7497: 006ef23d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7498: 00abaaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7499: 006b8d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7499: 006b8d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7500: 00b184a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7501: 00470b69 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7502: 00a02ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7503: 00604611 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7504: 006b6301 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7505: 005bee21 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7503: 00604619 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7504: 006b6309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7505: 005bee29 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7506: 004315b5 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7507: 00aad7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7508: 00ab7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7509: 0039b85d 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7510: 00b192ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7511: 00ac10e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7512: 00b1910c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7513: 00b18fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7514: 00aaf16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7515: 00b19524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7516: 00442105 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7517: 0062ac85 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7518: 00718389 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7519: 0069be95 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7517: 0062ac8d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7518: 00718391 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7519: 0069be9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7520: 004408cd 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7521: 00aae210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7522: 00508cad 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7523: 00ab5700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7524: 00ab4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7525: 00b17c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7526: 00b19246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7527: 00abb95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7528: 00ac2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7529: 00ab9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7530: 006a7105 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7530: 006a710d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7531: 002e3c81 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7532: 005d5d89 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7532: 005d5d91 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7533: 00b19d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7534: 004e65f9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7535: 004a1c55 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7536: 004cc235 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7537: 004131e5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7538: 00abd2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7539: 0069cd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7539: 0069cd61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7540: 00ab8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7541: 005bd775 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7541: 005bd77d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7542: 004b4c05 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7543: 00b17e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7544: 003b21d1 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7545: 002f372d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7546: 00a08480 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7547: 0064c3f5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7547: 0064c3fd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7548: 00b18c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7549: 00b1874c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7550: 00b17e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7551: 002ea179 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7552: 004e08bd 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7553: 00482bcd 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7554: 00ab2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7555: 003a1a0d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7556: 00a10250 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7557: 0045b889 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7558: 00431e51 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7559: 0042ace9 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7560: 00ac2968 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7561: 00b18eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7562: 0070e691 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7562: 0070e699 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7563: 00441ef9 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7564: 00a10358 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7565: 00abcd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7566: 004515ad 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7567: 004fa2a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7568: 00abb63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7569: 00ab4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ @@ -7585,16 +7585,16 @@ │ │ │ │ 7581: 00b1932a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7582: 00b18dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7583: 002f0021 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7584: 002642a1 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7585: 00ab3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7586: 00abc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7587: 0028b2d1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7588: 006c9119 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7589: 006cce81 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7588: 006c9121 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7589: 006cce89 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7590: 00aacdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7591: 0050544d 6 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7592: 00abddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7593: 004afe09 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7594: 0054c10d 84 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7595: 00b18a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7596: 00b175b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7606,539 +7606,539 @@ │ │ │ │ 7602: 00281d25 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7603: 00ac12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7604: 00ab0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7605: 00ab9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7606: 0046c1d1 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7607: 00ab6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7608: 002ba399 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7609: 005ca3d5 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7610: 006ee1c5 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7609: 005ca3dd 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7610: 006ee1cd 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7611: 00abdb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7612: 006ec779 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7613: 006cb2ed 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7612: 006ec781 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7613: 006cb2f5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7614: 00b17a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7615: 002eb275 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7616: 00b17f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7617: 0053ba89 108 FUNC GLOBAL DEFAULT 12 helper_FCTIWUZ │ │ │ │ 7618: 00b19c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7619: 00b17cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7620: 00650db1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7620: 00650db9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7621: 005098b1 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7622: 00ab9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7623: 00460705 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7624: 006a9035 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7625: 005ce3dd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7624: 006a903d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7625: 005ce3e5 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7626: 002cabf1 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7627: 00545d19 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7628: 009f6efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7629: 006a80d9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7630: 0073dd49 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7631: 006f0cd5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7629: 006a80e1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7630: 0073dd51 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7631: 006f0cdd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7632: 005544e9 44 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7633: 00ab015c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7634: 004b62a9 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7635: 00ab5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7636: 0042fc25 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7637: 00b181fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7638: 00b18626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7639: 005b9e1d 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7639: 005b9e25 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7640: 00b181d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7641: 002c4dd1 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7642: 00296a95 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7643: 006eeb69 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7643: 006eeb71 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7644: 00b17c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7645: 006bf065 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7645: 006bf06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7646: 00a102d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7647: 00b1784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7648: 00628025 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7648: 0062802d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7649: 00b19542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7650: 0049acc1 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7651: 00a103dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7652: 00ab8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7653: 007016d9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7653: 007016e1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7654: 00b175c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7655: 00432bb9 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7656: 00b18ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7657: 00ab64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7658: 005d61d9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7658: 005d61e1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7659: 0033eed9 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7660: 0048b139 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7661: 0072d99d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7661: 0072d9a5 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7662: 00abd354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7663: 009fd490 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7664: 00444005 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7665: 00ab89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7666: 0028b439 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7667: 00aaebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7668: 0044dd65 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7669: 005cb621 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7670: 005cbca1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7669: 005cb629 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7670: 005cbca9 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7671: 003df0ed 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7672: 00aadb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7673: 00b1818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7674: 00b186e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7675: 00b19744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7676: 006c8a55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7676: 006c8a5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7677: 00aacba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7678: 006085b1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7679: 00698cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7678: 006085b9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7679: 00698cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7680: 0042ee95 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7681: 00b17bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7682: 00aadc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7683: 00a148f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7684: 00abf060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7685: 00a0e0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7686: 007105bd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7686: 007105c5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7687: 00ab8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7688: 00aaddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7689: 00ab27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7690: 004d6ae9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7691: 0028b919 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7692: 00b19d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7693: 00b19526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7694: 0039906d 172 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7695: 00b189e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7696: 00b19d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7697: 004e6675 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7698: 0041b079 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7699: 004d0671 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7700: 002ea67d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7701: 006f6c51 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7701: 006f6c59 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7702: 00a0b4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7703: 00ab6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7704: 0055579d 10 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ 7705: 004050ad 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7706: 006f82a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7706: 006f82b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7707: 00ac25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7708: 00aabdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7709: 00aabaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7710: 004fc321 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7711: 00b1854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7712: 00b196a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7713: 0072a985 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7713: 0072a98d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7714: 00b1828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7715: 00b19232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7716: 00b18e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7717: 00b19336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7718: 0043fd99 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7719: 005cb541 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7720: 00714271 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7721: 0073f771 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7722: 00716071 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7719: 005cb549 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7720: 00714279 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7721: 0073f779 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7722: 00716079 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7723: 00abdd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7724: 002947fd 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7725: 005d22ed 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7725: 005d22f5 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7726: 00b18304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7727: 0039afd5 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7728: 00abd4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7729: 004f9ec9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7730: 00abbc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7731: 00aba3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7732: 0028b2b1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7733: 0042ecf9 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7734: 00ab3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7735: 005db285 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7735: 005db28d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7736: 009f6e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7737: 0059f8e9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7737: 0059f8f1 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7738: 009b9a40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7739: 005e37c9 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7739: 005e37d1 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7740: 0044d00d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7741: 00b18200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7742: 00a14348 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7743: 002f5379 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7744: 0060fadd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7744: 0060fae5 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7745: 00a08bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7746: 004738c1 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7747: 00a090e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7748: 00b18b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7749: 00ab0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7750: 002b652d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7751: 00ac4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7752: 00b1a39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7753: 005fea45 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7753: 005fea4d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7754: 00b1a3a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7755: 006233f1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7755: 006233f9 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7756: 00abcd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7757: 00b198c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7758: 00a02f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7759: 0062ed0d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7760: 0071e6dd 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7759: 0062ed15 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7760: 0071e6e5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7761: 00ac1c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7762: 006bae99 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7763: 0073e119 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7762: 006baea1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7763: 0073e121 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7764: 002c3cad 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7765: 0070824d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7766: 006cc749 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7765: 00708255 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7766: 006cc751 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7767: 00b17952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7768: 005d049d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7769: 00632255 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7770: 0059b35d 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7768: 005d04a5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7769: 0063225d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7770: 0059b365 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7771: 00496bdd 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7772: 00b19870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7773: 00ab734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7774: 00b18ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7775: 00aacc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7776: 00b1a2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7777: 00ab4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7778: 00287439 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7779: 004133c9 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7780: 00abf070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7781: 006f431d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7782: 006dd6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7781: 006f4325 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7782: 006dd6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7783: 00291d15 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7784: 004ccd1d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7785: 00b17680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7786: 00b17611 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7787: 00b18af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7788: 00aaaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7789: 009bcfe4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7790: 0062a465 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7790: 0062a46d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7791: 004e750d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7792: 006fba5d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7792: 006fba65 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7793: 00ac42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7794: 0055289d 196 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7795: 00b19564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7796: 00aadb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7797: 005e3175 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7797: 005e317d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7798: 00aafe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7799: 007380c5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7799: 007380cd 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7800: 003d96f5 88 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7801: 0068f739 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7801: 0068f741 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7802: 002874c1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7803: 00aaabc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7804: 00ac1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7805: 00b17d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7806: 00ac0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7807: 00ac2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7808: 00b191bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7809: 0054c58d 74 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7810: 00337afd 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7811: 0028e6f5 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7812: 00b191ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7813: 0064c1e1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7813: 0064c1e9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7814: 00aaeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7815: 00b18356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7816: 00463b35 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7817: 004511f1 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7818: 004e78c1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7819: 00502791 2044 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7820: 00abd044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7821: 00b18e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7822: 0042d3b9 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7823: 00aaccd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7824: 00712bbd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7824: 00712bc5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7825: 004fadcd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7826: 00ab9358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7827: 0065fab9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7827: 0065fac1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7828: 0054e4d1 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7829: 002c791d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7830: 00745e1d 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7830: 00745e25 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7831: 00aaac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7832: 00b181a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7833: 00540b09 292 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7834: 00aad188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7835: 00ab58d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7836: 00ab97f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7837: 009ba650 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7838: 0054e551 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7839: 00712b5d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7839: 00712b65 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7840: 00b18f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7841: 004b55c5 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7842: 00b18b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7843: 006b88fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7843: 006b8905 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7844: 00ab9d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7845: 00ab1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7846: 006afed1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7846: 006afed9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7847: 0046d549 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7848: 003da5e5 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7849: 00b189dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7850: 00b1976e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7851: 006eeb6d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7852: 006e5fad 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7851: 006eeb75 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7852: 006e5fb5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7853: 00b18390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7854: 00692cd5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7854: 00692cdd 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7855: 00b1988c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7856: 00b19a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7857: 005e54b1 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7857: 005e54b9 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7858: 00b19704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7859: 0054e5bd 42 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7860: 00b19c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7861: 005acd09 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7861: 005acd11 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7862: 00b18eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7863: 00b18e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7864: 00aaebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7865: 006a9719 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7865: 006a9721 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7866: 00290bd9 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7867: 006c7515 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7867: 006c751d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7868: 0049f879 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7869: 0028c299 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7870: 009f6df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7871: 00b18f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7872: 00abf280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7873: 00b17ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7874: 00ac09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7875: 003a0a05 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7876: 00b18f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7877: 00b19254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7878: 00b18cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7879: 006bdbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7879: 006bdbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7880: 00508b7d 108 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7881: 0069ee3d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7882: 0060fa2d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7881: 0069ee45 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7882: 0060fa35 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7883: 009f95a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7884: 00b175f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7885: 00b175ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7886: 003df551 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7887: 00700541 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7887: 00700549 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7888: 009f9944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7889: 00676d91 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7889: 00676d99 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7890: 00ab1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7891: 00ab0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7892: 007133c1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7893: 0070f925 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7892: 007133c9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7893: 0070f92d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7894: 00497025 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7895: 00b19d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7896: 00ab5d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7897: 00b195ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7898: 00b17ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7899: 00b19224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7900: 00ab6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7901: 006be319 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7902: 005fdc29 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7901: 006be321 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7902: 005fdc31 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7903: 00ab9a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7904: 006c2775 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7904: 006c277d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7905: 00b17fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7906: 00b18f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ - 7907: 0059b651 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7907: 0059b659 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7908: 0048da31 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7909: 006f16cd 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7909: 006f16d5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7910: 00274e7d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7911: 00ac2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7912: 005efcc1 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7912: 005efcc9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7913: 0054e625 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7914: 00b18054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7915: 00710609 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7915: 00710611 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7916: 00abeb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7917: 00aaae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7918: 00a1124c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7919: 00abadc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7920: 009bc01c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7921: 0054e6a5 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7922: 005e9965 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7923: 0071f799 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7922: 005e996d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7923: 0071f7a1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7924: 0028ad45 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7925: 004d0659 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7926: 00ab679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7927: 0028c059 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7928: 006a26c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7928: 006a26cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7929: 00aba854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7930: 003b21d9 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7931: 00abda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7932: 00b18b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7933: 00ac171c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7934: 005ce6f5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7934: 005ce6fd 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7935: 003a3945 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7936: 00b17c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7937: 00b17cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7938: 00a0d25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7939: 008c5df0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7939: 008c5de8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7940: 00b18b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7941: 00283229 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7942: 006e3381 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7943: 0070db29 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7944: 0073df4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7942: 006e3389 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7943: 0070db31 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7944: 0073df55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7945: 00b1934a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7946: 004f66dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7947: 0054e711 42 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7948: 00abbc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7949: 00538f51 280 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7950: 006bde4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7950: 006bde55 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7951: 00a10da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ 7952: 00b19dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7953: 0072a701 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7953: 0072a709 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7954: 00443cd5 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7955: 00b1775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7956: 00b17a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7957: 005915d5 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7957: 005915dd 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7958: 00ab8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7959: 00282e55 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7960: 0053896d 188 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7961: 00ac25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7962: 00b19044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7963: 004fc8f5 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7964: 005901b9 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7965: 006d3531 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7964: 005901c1 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7965: 006d3539 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7966: 00ac20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7967: 006b26a9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7968: 0071f80d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7969: 0073fb61 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7967: 006b26b1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7968: 0071f815 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7969: 0073fb69 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7970: 00b17c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7971: 004606a9 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7972: 006e8075 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7972: 006e807d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7973: 009bc614 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7974: 00347df9 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7975: 00b194b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7976: 00ac3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7977: 003e1641 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7978: 0053bce5 64 FUNC GLOBAL DEFAULT 12 helper_FCFID │ │ │ │ 7979: 00b184d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7980: 005ffe7d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7980: 005ffe85 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7981: 00b19180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7982: 00ac0080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 7983: 0072d635 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7983: 0072d63d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7984: 00ab39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7985: 00605e45 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7985: 00605e4d 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7986: 00abd3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7987: 007005c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7987: 007005c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7988: 00ab1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7989: 005015f9 72 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ 7990: 00b19ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7991: 002c1b95 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7992: 0069c561 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7992: 0069c569 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7993: 00ab7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7994: 00659e75 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7995: 006b3265 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7994: 00659e7d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7995: 006b326d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7996: 00aac378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7997: 006f4cd9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7998: 00731141 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7997: 006f4ce1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7998: 00731149 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7999: 00ac0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8000: 00b1901a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8001: 00b18aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 8002: 00a08c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 8003: 00b1828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8004: 00b1769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8005: 00656bb1 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8005: 00656bb9 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8006: 0047c519 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8007: 00b18930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8008: 00abbf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8009: 00b1978a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8010: 00a0a580 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 8011: 00af6edc 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8012: 00294c2d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8013: 00b185b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8014: 00aad724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8015: 0048f999 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8016: 00396929 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8017: 00b17c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8018: 006ec82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8018: 006ec835 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8019: 004e5c69 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8020: 0028b6f1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8021: 007131c9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8021: 007131d1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8022: 00aae180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8023: 004dd5b1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 8024: 00a11564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 8025: 008da790 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8025: 008da788 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8026: 00aaf62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8027: 002c24c1 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8028: 00b18372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8029: 00abbe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8030: 00ac2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8031: 00365939 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8032: 00abea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8033: 0028b309 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8034: 00689c81 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8034: 00689c89 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8035: 00a114e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 8036: 0048d7d5 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8037: 00b184a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8038: 004bd435 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8039: 005909f9 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 8039: 00590a01 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ 8040: 0049772d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8041: 00b18c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8042: 00ab71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 8043: 0054d0e5 128 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 8044: 006efcc1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8044: 006efcc9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8045: 00b1990c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8046: 00af5df0 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8047: 006a1311 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8047: 006a1319 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8048: 004771ed 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8049: 0039ead1 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8050: 00b17852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8051: 00b175ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8052: 00b18dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8053: 004d6999 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8054: 00b18f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8055: 00aaf71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8056: 00685a9d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8057: 005908e9 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 8058: 006a1a1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8056: 00685aa5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8057: 005908f1 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 8058: 006a1a25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8059: 004ff945 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8060: 00ac2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8061: 00a0feb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 8062: 00440461 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8063: 00a1145c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 8064: 004fe479 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8065: 00404e19 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8066: 00aaddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8067: 004b385d 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8068: 00aacb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8069: 00b191a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8070: 004fb30d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8071: 00b1932e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8072: 00b195e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8073: 0071dea5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8073: 0071dead 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8074: 00aac650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8075: 0046dbc1 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8076: 004e42cd 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8077: 00ab1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8078: 00b19250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8079: 00712aa1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8079: 00712aa9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8080: 00b1a2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8081: 00aadd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8082: 00ac2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8083: 005e99c9 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8083: 005e99d1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8084: 00ab5610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8085: 005cc059 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8085: 005cc061 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8086: 009fd9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8087: 00323929 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8088: 0048a6c1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8089: 0040d7d1 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8090: 0043f535 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8091: 00af5968 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8092: 00ab695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8093: 002a9be5 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8094: 00282fb9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8095: 006dd6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8096: 006f4755 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8097: 006bb8e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8095: 006dd6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8096: 006f475d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8097: 006bb8f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8098: 00aac980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8099: 0070d849 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8099: 0070d851 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8100: 00b19a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 8101: 00b18630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8102: 0048d389 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8103: 006e8ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8103: 006e8acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8104: 0028e86d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8105: 00ae4fc8 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8106: 00ab2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8107: 00b19b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8108: 00b19c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8109: 009a8f80 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8110: 00b19d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8111: 00aba1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8112: 006bef75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8112: 006bef7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8113: 00ab20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8114: 00ab5ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8115: 00a09e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 8116: 0050545d 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 8117: 00630fdd 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8117: 00630fe5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8118: 00b18c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8119: 005c1865 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8119: 005c186d 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8120: 004fe599 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8121: 0048a949 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8122: 0061934d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8122: 00619355 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8123: 00aae100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8124: 006f6461 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8124: 006f6469 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8125: 00ac1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 8126: 00b18186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8127: 00292e25 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8128: 00abbe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 8129: 00ab7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 8130: 006d35b5 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 8131: 00590971 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 8130: 006d35bd 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8131: 00590979 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 8132: 00b19b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8133: 005deab1 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8133: 005deab9 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8134: 004b33cd 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8135: 00b18a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 8136: 00b189b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8137: 00ac4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8138: 00ab9a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8139: 00ab9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8140: 0055625d 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_pit │ │ │ │ @@ -8147,241 +8147,241 @@ │ │ │ │ 8143: 003cb6e5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8144: 004e6769 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8145: 00b19990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8146: 00b18fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8147: 00b17df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8148: 00403b25 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8149: 00b181aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8150: 00732a99 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8150: 00732aa1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8151: 00b181fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8152: 00aab750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8153: 0061007d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8153: 00610085 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8154: 00294a69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8155: 00b175a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8156: 00294aa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8157: 00ab221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8158: 00629e79 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8158: 00629e81 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8159: 00ac2278 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8160: 00b179c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8161: 007338c9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8161: 007338d1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8162: 00b18002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8163: 00621a89 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8163: 00621a91 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8164: 004410e9 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8165: 0048e3e9 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8166: 00abf3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8167: 00aae260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8168: 006f44fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8169: 005cd521 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8170: 00700b2d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8168: 006f4505 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8169: 005cd529 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8170: 00700b35 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8171: 00440c15 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8172: 00b17da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8173: 00648bf1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8174: 006b5dc5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8175: 00615731 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8173: 00648bf9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8174: 006b5dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8175: 00615739 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8176: 004154cd 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8177: 0069b96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8177: 0069b975 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8178: 00b18ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8179: 0086d12c 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8179: 0086d124 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8180: 004f9209 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8181: 00723a71 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8181: 00723a79 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8182: 00b19546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8183: 00b17802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8184: 005af4f9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8184: 005af501 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8185: 00ab2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8186: 00b198a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8187: 00ab1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8188: 00625cdd 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8189: 00647d45 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8188: 00625ce5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8189: 00647d4d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8190: 00456495 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8191: 002b5289 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8192: 00b176d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8193: 00506461 264 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 8194: 00b19b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8195: 00abbb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8196: 0070003d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8196: 00700045 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8197: 009fb390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8198: 005030e1 1340 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 8199: 00ab9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8200: 00716251 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8201: 0072c1ad 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8200: 00716259 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8201: 0072c1b5 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8202: 002f8b05 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8203: 00690ad9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8203: 00690ae1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8204: 00b18d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8205: 0041cf15 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8206: 00ac1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8207: 009bcd6c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8208: 0028b2a1 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8209: 002c5969 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8210: 00b17964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8211: 00b1a306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8212: 005cb635 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8212: 005cb63d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8213: 00ab33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8214: 00b19bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8215: 00625cd5 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8215: 00625cdd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8216: 0044e401 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8217: 00ab9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8218: 00ab1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8219: 002dff2d 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8220: 00b178c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8221: 00b189d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8222: 006f7245 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8222: 006f724d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8223: 00b179da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8224: 00556401 2 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8225: 00b17706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8226: 002c7425 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8227: 00b18d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8228: 00ab671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8229: 00ab5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8230: 00abf740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8231: 00b19086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8232: 00abbbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8233: 005cbe45 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8233: 005cbe4d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8234: 00ac3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8235: 00b195ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8236: 00b17f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8237: 007017b5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8238: 005cfd19 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8237: 007017bd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8238: 005cfd21 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8239: 004e67f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8240: 00b17f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8241: 006062d1 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8241: 006062d9 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8242: 004ccf35 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8243: 00539bd9 368 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8244: 00ab8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8245: 00276cf9 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8246: 00b180d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8247: 00b191e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8248: 00423a81 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8249: 006f3ab1 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8249: 006f3ab9 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8250: 00b18cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8251: 006d6401 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8251: 006d6409 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8252: 00b187f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8253: 006fdfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8253: 006fdfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8254: 00ab4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8255: 00b19b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8256: 004f5ad5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8257: 002ea3dd 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8258: 00b1999a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8259: 005b41bd 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8259: 005b41c5 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8260: 00ab4870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8261: 00693ead 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8261: 00693eb5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8262: 004fe805 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8263: 00ac2a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8264: 004e8081 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8265: 00b1822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8266: 00b17cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8267: 00ac3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8268: 00abaac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8269: 00264661 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8270: 005fc601 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8270: 005fc609 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8271: 009bc338 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8272: 00555eb5 308 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8273: 00abcc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8274: 003a2771 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8275: 00b186ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8276: 00b1870a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8277: 00abe25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8278: 00ab4560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8279: 00b18196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8280: 00b18c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8281: 004e8929 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8282: 00ab7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8283: 00b181ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8284: 0084e95c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8285: 006e517d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8286: 00651849 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8287: 006beca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8284: 0084e954 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8285: 006e5185 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8286: 00651851 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8287: 006becad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8288: 00ab1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8289: 002902d5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8290: 004f9451 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8291: 009fb30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8292: 00713835 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8292: 0071383d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8293: 00478711 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8294: 00685b4d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8294: 00685b55 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8295: 00ac0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8296: 00b199fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8297: 0032a441 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8298: 00b194a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8299: 00b190a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8300: 006d594d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8300: 006d5955 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8301: 00ac1bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8302: 006e1e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8302: 006e1e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8303: 00b18c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8304: 006504c9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8304: 006504d1 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8305: 00aae2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8306: 00ab7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8307: 00ab03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8308: 00b18748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8309: 00a00694 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8310: 00b1913a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8311: 00b19ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8312: 004f44a5 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8313: 00b1865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8314: 006b6a2d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8314: 006b6a35 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8315: 00b18228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8316: 00712fcd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8316: 00712fd5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8317: 00ab3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8318: 00ac1070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8319: 006ba9a1 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8319: 006ba9a9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8320: 00ac44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8321: 00ab75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8322: 00abf0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8323: 00b1855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8324: 00736f69 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8324: 00736f71 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8325: 00abc2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8326: 00b17ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8327: 0035dc85 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8328: 006c30b1 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8328: 006c30b9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8329: 004582c5 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8330: 00b17bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8331: 00b1906c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8332: 00903ae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8333: 00591691 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8333: 00591699 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8334: 00abf040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8335: 007026ad 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8336: 00729931 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8335: 007026b5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8336: 00729939 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8337: 00abb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8338: 00b18a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8339: 00ab2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8340: 00ab2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8341: 0047fcc1 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8342: 006c4359 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8342: 006c4361 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8343: 004fc821 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8344: 00abea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8345: 0060f8c5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8345: 0060f8cd 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8346: 0044c889 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8347: 00540d49 284 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8348: 00ac0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8349: 005907dd 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8349: 005907e5 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8350: 002c4029 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8351: 003776a1 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8352: 004f5a19 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8353: 0047f525 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8354: 00aae844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8355: 006ad8c1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8355: 006ad8c9 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8356: 00397709 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8357: 00291421 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8358: 00b196f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8359: 00298245 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8360: 006c4bad 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8360: 006c4bb5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8361: 00b17962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8362: 00aac870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8363: 00b192e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8364: 00ab45d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8365: 00aac2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8366: 00b1858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8367: 0084e584 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8367: 0084e57c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8368: 00b19816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8369: 0049b351 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8370: 00ab2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8371: 00ac2ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8372: 00b19bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8373: 00ac00c0 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8374: 006f57b5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8374: 006f57bd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8375: 004e6879 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8376: 006498fd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8376: 00649905 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8377: 00ab2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8378: 004cf00d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8379: 00480b75 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8380: 00555b8d 66 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8381: 00ac169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8382: 002f359d 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8383: 00b17bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ @@ -8390,34 +8390,34 @@ │ │ │ │ 8386: 009af288 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8387: 00262a29 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8388: 00ab95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8389: 00469a35 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8390: 00b1785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8391: 0028b319 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8392: 004bd339 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8393: 005d4901 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8393: 005d4909 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8394: 00ab746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8395: 00ab29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8396: 00b18dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8397: 00a06170 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8398: 00b18634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8399: 00ab50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8400: 006260a5 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8400: 006260ad 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8401: 00b18e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8402: 0049767d 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8403: 00294b69 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8404: 00b19458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8405: 00b187c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8406: 00abb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8407: 00aab020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8408: 00ab1f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8409: 005d78d9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8409: 005d78e1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8410: 00b18daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8411: 006f0f31 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8412: 006bacd1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8411: 006f0f39 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8412: 006bacd9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8413: 00abecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8414: 0053c985 106 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8415: 00b19798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8416: 004d7179 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8417: 00b17722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8418: 00470471 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8419: 00aabf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ @@ -8426,139 +8426,139 @@ │ │ │ │ 8422: 00ab9478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8423: 00b188ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8424: 00b17604 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8425: 00431695 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8426: 00a089a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8427: 00a08fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8428: 00b18106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8429: 0086f3d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8430: 005e5391 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8429: 0086f3c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8430: 005e5399 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8431: 00b19b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8432: 00abf7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8433: 00274ccd 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8434: 005e9685 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8434: 005e968d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8435: 00b17be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8436: 00ab12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8437: 00b18e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8438: 00b18012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8439: 004427a5 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8440: 00b17c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8441: 004701d5 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8442: 00b18eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8443: 00b189ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8444: 004e3151 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8445: 00b17d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8446: 0069343d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8446: 00693445 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8447: 00b19416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8448: 006fc6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8448: 006fc6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8449: 00b1982e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8450: 009fd280 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8451: 00683e4d 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8451: 00683e55 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8452: 00b175b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8453: 003a0f3d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8454: 00708d85 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8454: 00708d8d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8455: 004301e1 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8456: 002b9ef5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8457: 00459209 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8458: 00ab7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8459: 00a02d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8460: 00b17938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8461: 006f4f71 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8461: 006f4f79 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8462: 00b181e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8463: 00651db5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8464: 0061bd85 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8463: 00651dbd 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8464: 0061bd8d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8465: 004234d5 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8466: 00aad8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8467: 00b17b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8468: 002f35e1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8469: 00354081 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8470: 00b180de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8471: 00441ead 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8472: 0044e115 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8473: 00aad478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8474: 00324a01 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8475: 00690469 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8476: 00604331 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8477: 0070cb35 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8475: 00690471 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8476: 00604339 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8477: 0070cb3d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8478: 00b19ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8479: 00abb74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8480: 0053d9a9 94 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8481: 00b1782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8482: 00b191e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8483: 009ba560 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8484: 006fe505 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8484: 006fe50d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8485: 00265329 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8486: 00ab7974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8487: 00b187ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8488: 00b197d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8489: 004e3091 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8490: 00aacc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8491: 006987ad 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8491: 006987b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8492: 002c3021 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8493: 0028a8d1 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8494: 00aadce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8495: 00b18a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8496: 00505211 132 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8497: 004406c9 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8498: 00460831 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8499: 00b17e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8500: 005ef671 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8500: 005ef679 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8501: 00ac0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8502: 00ab16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8503: 006b9005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8503: 006b900d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8504: 00ab1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8505: 005cae59 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8506: 006b7271 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8505: 005cae61 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8506: 006b7279 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8507: 00abdcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8508: 00abf3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8509: 00ab8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8510: 006c3f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8511: 00614785 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8510: 006c3f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8511: 0061478d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8512: 004a46bd 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8513: 00b0ef20 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8514: 00b18fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8515: 006b003d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8516: 0062ab81 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8515: 006b0045 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8516: 0062ab89 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8517: 00b19be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8518: 00aac820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8519: 00b180c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8520: 00b1825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8521: 002b4999 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8522: 00b195fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8523: 00aac930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8524: 002870b1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8525: 006e9d3d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8526: 005904e5 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8527: 00631b71 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8525: 006e9d45 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8526: 005904ed 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8527: 00631b79 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8528: 00ac0070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8529: 00b19698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8530: 00540f81 244 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8531: 009f8e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8532: 00ac45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8533: 00b19468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8534: 002e8a7d 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8535: 005a3b8d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8535: 005a3b95 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8536: 00b19754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8537: 006a3a41 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8537: 006a3a49 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8538: 00b18ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8539: 00469739 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8540: 006a2ba5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8540: 006a2bad 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8541: 00b181da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8542: 00b17d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8543: 00abb4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8544: 005e4b89 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8544: 005e4b91 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8545: 00b180ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8546: 00590555 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8546: 0059055d 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8547: 00b19908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8548: 00297d09 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8549: 00ab6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8550: 002f8225 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8551: 00ab8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8552: 0074195d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8553: 0073ca0d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8552: 00741965 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8553: 0073ca15 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8554: 002e99cd 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8555: 00b187fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8556: 00486761 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8557: 00ab3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8558: 00b178d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8559: 00ab19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8560: 00b19c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ @@ -8566,252 +8566,252 @@ │ │ │ │ 8562: 00aafa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8563: 009f8630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8564: 00b1825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8565: 00abdfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8566: 00b19288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8567: 00aaf10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8568: 009b9fbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8569: 00708e7d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8569: 00708e85 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8570: 009f0e9c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8571: 006c31ad 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8571: 006c31b5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8572: 00b17912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8573: 009f0ebc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8574: 0031dbe5 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8575: 009f0efc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8576: 003a186d 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8577: 0059b00d 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8577: 0059b015 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ 8578: 00b18b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8579: 00685f11 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8579: 00685f19 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8580: 00ac3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8581: 00719dcd 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8582: 00591d7d 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8583: 006bbca5 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8581: 00719dd5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8582: 00591d85 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8583: 006bbcad 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8584: 00aaad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8585: 00b176e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8586: 0032d871 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8587: 00aba754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8588: 0070de41 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8588: 0070de49 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8589: 004d1c55 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8590: 00abf530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8591: 002e921d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8592: 00285779 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8593: 006bd2c1 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8593: 006bd2c9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8594: 00555601 76 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8595: 00b17a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8596: 00ac3238 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8597: 0060d709 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8597: 0060d711 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8598: 004cb825 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8599: 00b1a35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8600: 0053db35 16 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8601: 003a2b35 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8602: 0060ee85 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8602: 0060ee8d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8603: 0053d945 100 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8604: 00a11b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8605: 0073c975 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8605: 0073c97d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8606: 00a0b474 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8607: 00544bb9 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8608: 00ab6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8609: 0069ab99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8609: 0069aba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8610: 00b17ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8611: 0047c465 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8612: 00a13664 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ 8613: 00ab8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8614: 005e54a9 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8614: 005e54b1 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8615: 00abaa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8616: 00ab9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8617: 003a1ced 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8618: 0069b8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8618: 0069b8fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8619: 003333c1 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8620: 00abc44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8621: 00b197ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8622: 00b19cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8623: 0073c8c9 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8623: 0073c8d1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8624: 00b18b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8625: 00734ee9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8625: 00734ef1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8626: 00ab1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8627: 00702abd 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8627: 00702ac5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8628: 00b18910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8629: 00b19992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8630: 00ab2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8631: 00ac224c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8632: 00ab97d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8633: 00b17bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8634: 004e8b11 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8635: 00287161 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8636: 006c7551 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8637: 006b90f5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8636: 006c7559 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8637: 006b90fd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8638: 004b6bb5 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8639: 0070ce45 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8639: 0070ce4d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8640: 00293b6d 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8641: 0070dd69 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8642: 0060d74d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8641: 0070dd71 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8642: 0060d755 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8643: 00b19df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8644: 00b177f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8645: 00b182ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8646: 00b1800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8647: 00ab13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8648: 00289a41 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8649: 002f8e2d 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8650: 00b1918c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8651: 002974f9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8652: 00b19462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8653: 006e2ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8653: 006e2ff9 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8654: 002c4c71 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8655: 00aab900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8656: 00af6260 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8657: 00abba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8658: 006f5ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8658: 006f5ead 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8659: 0032a64d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8660: 00b18306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8661: 0053f381 220 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8662: 00ac19d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8663: 006bf299 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8664: 00687079 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8663: 006bf2a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8664: 00687081 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8665: 00443f15 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8666: 00b18c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8667: 004df5dd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8668: 005b1845 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8668: 005b184d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8669: 00329e61 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8670: 0072bf85 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8670: 0072bf8d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8671: 004404cd 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8672: 002b33ad 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8673: 0034c8f9 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8674: 0072075d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8675: 006dd7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8676: 00698585 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8674: 00720765 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8675: 006dd7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8676: 0069858d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8677: 00abd6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8678: 006a8d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8678: 006a8da5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8679: 00ac2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8680: 009bd10c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8681: 00a04280 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ 8682: 004d6d99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8683: 00ab0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8684: 00ac1b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8685: 0059b96d 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8685: 0059b975 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8686: 00aba0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8687: 00abfa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8688: 004ca541 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8689: 00ab5cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8690: 00671e7d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8690: 00671e85 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8691: 00b18b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8692: 00ab0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8693: 00693d61 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8693: 00693d69 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8694: 00b176c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8695: 00a0e4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8696: 00ab2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8697: 00377641 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8698: 009fd61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8699: 006f4485 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8699: 006f448d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8700: 00323875 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8701: 00b199ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8702: 004bda09 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8703: 00b184ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8704: 00aabffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8705: 002ef2dd 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8706: 00b17c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8707: 002d2ae9 70 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8708: 00b19166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8709: 0053bdb5 78 FUNC GLOBAL DEFAULT 12 helper_FCFIDUS │ │ │ │ 8710: 00b196e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8711: 00b18c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8712: 00ab5970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8713: 00440c69 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8714: 00708f6d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8715: 006d5c41 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8714: 00708f75 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8715: 006d5c49 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8716: 002976c9 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8717: 003b0915 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8718: 007032f9 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8718: 00703301 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8719: 00ab4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8720: 00603635 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8720: 0060363d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8721: 00b18896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8722: 0037be2d 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8723: 00ac3358 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8724: 00a09fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8725: 0069e551 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8725: 0069e559 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8726: 009bd834 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8727: 0054c671 92 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8728: 00b187a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8729: 00ac37b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8730: 00abce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8731: 00a08a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8732: 009fb834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8733: 002cadc9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8734: 004fc0a5 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8735: 0062f381 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8735: 0062f389 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8736: 00b18acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8737: 009fcee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8738: 0059d071 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8738: 0059d079 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8739: 00b19544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8740: 006ddb49 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8740: 006ddb51 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8741: 004fcf59 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8742: 00b17734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8743: 006ebd91 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8743: 006ebd99 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8744: 00b18c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8745: 00ab2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8746: 002f23dd 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8747: 00ab7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8748: 0086fe38 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8748: 0086fe30 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8749: 004cec35 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8750: 00ab0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8751: 002c6415 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8752: 00b1962c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8753: 00740541 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8754: 006e7c61 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8753: 00740549 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8754: 006e7c69 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8755: 00475d95 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8756: 00b17c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8757: 00ab6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8758: 009fba44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8759: 008da760 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8759: 008da758 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8760: 00ab66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8761: 00b1a34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8762: 00ab4660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8763: 00b19bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8764: 00b18450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8765: 00b175ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8766: 00b17e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8767: 00ac3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8768: 006d9e99 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8769: 005be74d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8768: 006d9ea1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8769: 005be755 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8770: 00aaca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8771: 00ab1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8772: 004153e9 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8773: 006bd481 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8773: 006bd489 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8774: 00abf2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8775: 0060ebad 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8775: 0060ebb5 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8776: 00abea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8777: 00b17db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8778: 0071e5b9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8778: 0071e5c1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8779: 00aafc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8780: 006d6271 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8781: 006b28e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8782: 006cd735 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8780: 006d6279 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8781: 006b28f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8782: 006cd73d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8783: 00ab5660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8784: 00aae8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8785: 00abf370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8786: 00b17fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8787: 00ab8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8788: 00741921 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8788: 00741929 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8789: 0028720d 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8790: 004f8621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8791: 00744c4d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8791: 00744c55 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8792: 00b1830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8793: 002dfe39 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8794: 00ab9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8795: 00b18ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8796: 006180ed 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8796: 006180f5 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8797: 004d1eed 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8798: 00553e25 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8799: 00b194f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8800: 00b18dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8801: 00486a09 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8802: 00603615 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8802: 0060361d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8803: 00b1791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8804: 00b178ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8805: 004e2249 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8806: 006c7cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8806: 006c7cd9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8807: 00aba884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8808: 00abc19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8809: 00b18174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8810: 00aab8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8811: 00a0bec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8812: 00b199a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8813: 00b18978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -8824,760 +8824,760 @@ │ │ │ │ 8820: 0047d0c1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8821: 00abb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8822: 00b19ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8823: 00299eed 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8824: 00b18ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8825: 00ac0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8826: 00a0ca1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8827: 0060e219 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8827: 0060e221 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8828: 00b179ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8829: 00aba654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ 8830: 00a16550 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8831: 005f6325 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8831: 005f632d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8832: 00ab3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8833: 004e28ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8834: 00aaba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8835: 00b19944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8836: 00b17cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8837: 00b197a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8838: 00abe2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8839: 00a11144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8840: 00649011 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8841: 00605d05 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8842: 006c4895 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8840: 00649019 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8841: 00605d0d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8842: 006c489d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8843: 004cd4e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 8844: 006bd931 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8844: 006bd939 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8845: 00b1796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8846: 00a13244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8847: 006f9469 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8848: 00736a31 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8847: 006f9471 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8848: 00736a39 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8849: 004a1af1 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8850: 0054685d 224 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8851: 006c9af9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8852: 006f48f9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8851: 006c9b01 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8852: 006f4901 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8853: 00ab225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8854: 00a15a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8855: 00abe9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8856: 007297a5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8856: 007297ad 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8857: 0053d8ed 88 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8858: 00ac3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8859: 00b1a38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8860: 00b18422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8861: 00b185dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8862: 006f2af5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8862: 006f2afd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8863: 00b17ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8864: 005c171d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8864: 005c1725 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8865: 00a0d1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8866: 00b194b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8867: 004e2571 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8868: 0054693d 260 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8869: 00abd474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8870: 00b18712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8871: 0032c0cd 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8872: 00ac362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8873: 00546a41 260 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8874: 004a17cd 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8875: 002948a1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8876: 004a117d 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8877: 00aafe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8878: 00aab770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8879: 008da768 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8879: 008da760 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8880: 00ab7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8881: 00ab2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8882: 00ac10c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8883: 00b19bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8884: 0053df29 66 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8885: 00b186e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8886: 005421cd 54 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8887: 00546b45 260 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8888: 00b18194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8889: 00ab1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8890: 0047ae0d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8891: 00abace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8892: 00454e51 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8893: 005ee03d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8893: 005ee045 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8894: 00aae2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 8895: 006f3111 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 8895: 006f3119 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 8896: 00b17d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8897: 00541bc1 156 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8898: 00aad984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8899: 00ab47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 8900: 0028d0ad 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8901: 002ba511 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8902: 00b19330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8903: 004e1f79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8904: 009bc140 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8905: 00b19c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8906: 0060cfb5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8906: 0060cfbd 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8907: 00ab3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8908: 00b17d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8909: 006d2151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8910: 006ef58d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8909: 006d2159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8910: 006ef595 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8911: 00298e15 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8912: 00a16130 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8913: 006a8c6d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8913: 006a8c75 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8914: 00293ab5 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8915: 006c3f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8916: 006e8629 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8917: 006fddf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8915: 006c3f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8916: 006e8631 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8917: 006fddf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8918: 00ac1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8919: 00ab0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8920: 002e9541 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8921: 00abf200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8922: 0073dfa1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8922: 0073dfa9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8923: 002af365 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8924: 0053e365 220 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8925: 00ab765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ 8926: 00abaec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8927: 0039903d 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8928: 002a6cdd 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8929: 006f8141 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8929: 006f8149 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8930: 00295135 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8931: 004ccd65 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8932: 00ab74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8933: 0073c465 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8933: 0073c46d 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8934: 00a02e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8935: 00727b71 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8935: 00727b79 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8936: 004eaf2d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8937: 0073ce21 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8937: 0073ce29 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8938: 00449711 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8939: 0061b971 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 8940: 006f3059 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 8939: 0061b979 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8940: 006f3061 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 8941: 00b19ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8942: 00aba2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8943: 00281f19 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8944: 00443ff1 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 8945: 0033d4b9 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8946: 00289f7d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8947: 004e007d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8948: 00b19ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8949: 004b6e55 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8950: 004fc351 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8951: 00b18e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8952: 009fa730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8953: 00abf050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8954: 006209c5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8954: 006209cd 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8955: 00aaf03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8956: 0061be1d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8956: 0061be25 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8957: 00b19a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8958: 00b19a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8959: 00aab920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8960: 00b18264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8961: 003446a9 588 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8962: 00aac640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8963: 00ac0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 8964: 00ab7a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8965: 00550689 32 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8966: 006f871d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8967: 006cbc61 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8968: 006b624d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8966: 006f8725 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8967: 006cbc69 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8968: 006b6255 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8969: 00abfe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8970: 00b17662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8971: 003a01ad 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8972: 0061b92d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8972: 0061b935 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8973: 005504d9 164 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8974: 00abcc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8975: 00ab07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8976: 009fa310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8977: 006b75cd 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8977: 006b75d5 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8978: 00ab2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8979: 0053dee5 68 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8980: 00ab1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 8981: 0069e215 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 8981: 0069e21d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 8982: 00ab0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8983: 00b17c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8984: 002e8f71 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8985: 00b18f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8986: 005e9cd5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8986: 005e9cdd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8987: 004d0669 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8988: 00709001 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8989: 0070e7b5 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8988: 00709009 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8989: 0070e7bd 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8990: 00b18bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8991: 0039ad65 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8992: 004d1ea1 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8993: 006e3805 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8993: 006e380d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8994: 003a3195 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8995: 008da72c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8996: 0072d869 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8995: 008da724 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8996: 0072d871 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8997: 00aacbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8998: 002761f9 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8999: 00a03ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 9000: 00b18032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9001: 00b18138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9002: 00aabdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9003: 002855f1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9004: 00285f01 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9005: 009bc758 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9006: 005a3c0d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9006: 005a3c15 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9007: 00b18e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9008: 006cede9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9009: 006eeec5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9008: 006cedf1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9009: 006eeecd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9010: 00b19612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9011: 00ac2ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9012: 00ab90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9013: 00b18b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 9014: 009f4dd4 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9015: 00aafdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9016: 00ab7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 9017: 0042fff9 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9018: 00440169 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9019: 006ca121 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9019: 006ca129 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9020: 00b1804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9021: 005f6a95 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9021: 005f6a9d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9022: 00527ecd 6 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 9023: 00b18026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9024: 004f76c1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9025: 00701c19 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9025: 00701c21 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9026: 004eafa9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9027: 006f49b5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9027: 006f49bd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9028: 00903734 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9029: 002c3f49 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9030: 004f7fad 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9031: 0070deb5 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9031: 0070debd 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9032: 00489ded 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9033: 00ab9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9034: 0071f819 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9034: 0071f821 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9035: 00b18502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9036: 00abcca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9037: 00393185 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9038: 00b18822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9039: 00b184ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9040: 00b1927c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9041: 00472a65 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9042: 002c4efd 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9043: 00402141 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9044: 004e2d6d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9045: 00aae090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9046: 006f747d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9046: 006f7485 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9047: 0028a555 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9048: 002e62ad 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 9049: 004a8481 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9050: 005cb619 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9050: 005cb621 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9051: 00b182e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9052: 00b17cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9053: 00b197d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9054: 00621bb5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9054: 00621bbd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9055: 009fa6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9056: 00aadd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9057: 00ac3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9058: 005ca415 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9058: 005ca41d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9059: 00b19a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 9060: 00ab46a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9061: 005e9521 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9061: 005e9529 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9062: 00431a55 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9063: 002c80ed 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9064: 00ab9968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9065: 00b178ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9066: 00ab0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9067: 00b1760a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9068: 00abc37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9069: 0042f9b9 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9070: 00a213b0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9071: 00b17eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9072: 006eac25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9072: 006eac2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9073: 002f5175 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9074: 00ab89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9075: 00ac0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9076: 00ac3c74 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9077: 005cbec9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9078: 006dff41 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9077: 005cbed1 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9078: 006dff49 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9079: 005095d9 132 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 9080: 002c21bd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9081: 009fa28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9082: 00aaf8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9083: 00b1935a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9084: 004d0661 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9085: 00a13d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 9086: 0039ddb5 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9087: 00ab7fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 9088: 007019f9 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9088: 00701a01 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9089: 00abcd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9090: 009b9f68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9091: 00508221 96 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 9092: 00ab78c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ 9093: 0044cd3d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9094: 00b1896e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9095: 00abf320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9096: 00b18944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9097: 002c3211 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9098: 006d7acd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9099: 005ca381 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9100: 005d5999 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9098: 006d7ad5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9099: 005ca389 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9100: 005d59a1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9101: 009bc220 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9102: 007022d1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9102: 007022d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9103: 00324015 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9104: 006da5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9105: 00712d2d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9104: 006da5d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9105: 00712d35 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9106: 00b19922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9107: 004e4059 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9108: 00b198b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9109: 00b19312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9110: 006e5959 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9110: 006e5961 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9111: 00294861 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9112: 0065a559 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9112: 0065a561 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9113: 00b18516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ 9114: 00530bfd 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 9115: 006215d9 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9115: 006215e1 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9116: 00274db9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9117: 00297379 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9118: 003a2721 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9119: 00b19894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9120: 0039966d 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9121: 00541169 244 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 9122: 006dfc69 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9122: 006dfc71 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9123: 00b17be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9124: 004e243d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9125: 006a7cc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9126: 00688db1 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9125: 006a7cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9126: 00688db9 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9127: 00ac34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9128: 006d2205 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9128: 006d220d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9129: 0045599d 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9130: 002eb4e9 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9131: 00b18940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9132: 00aba6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9133: 0074316d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9133: 00743175 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9134: 004eacad 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9135: 00b196e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9136: 00aafb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9137: 00ab9d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9138: 00aad378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9139: 00b18212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9140: 00b19a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 9141: 00abe8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9142: 00b189b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9143: 00ab5760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9144: 005d0549 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9144: 005d0551 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9145: 00ab220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9146: 00429af5 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9147: 0031e581 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9148: 00292e71 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9149: 00b18494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9150: 00543951 216 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 9151: 00b18860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9152: 00a0df40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 9153: 003932c1 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9154: 00b193dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9155: 00ab4a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9156: 00b17b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9157: 00b17e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9158: 0072c25d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9158: 0072c265 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9159: 00b17578 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9160: 0033360d 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9161: 00ab2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9162: 005be841 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9162: 005be849 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9163: 005428f9 220 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 9164: 0031d8c1 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9165: 005b1759 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9165: 005b1761 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9166: 00b19006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9167: 00b19146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9168: 00aba664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9169: 0042d3f1 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9170: 006d4db9 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9171: 006eed69 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9170: 006d4dc1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9171: 006eed71 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9172: 009a9188 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9173: 006c7a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9174: 006bf119 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9173: 006c7a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9174: 006bf121 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9175: 004e2ef1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9176: 00b17ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9177: 005bc47d 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9178: 006842e5 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9177: 005bc485 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9178: 006842ed 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9179: 00b17c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9180: 00b17c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9181: 00b17958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9182: 00ac09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9183: 0048a1ed 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9184: 00abc1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9185: 005e848d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9186: 0071e679 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9185: 005e8495 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9186: 0071e681 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9187: 00abdf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9188: 00729b79 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9189: 006e2331 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9188: 00729b81 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9189: 006e2339 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9190: 00ab1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9191: 00730979 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9191: 00730981 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9192: 00ab54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9193: 00ac37a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9194: 004eb029 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9195: 00b18de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9196: 005d22a1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9196: 005d22a9 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9197: 0048de2d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9198: 00a14768 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 9199: 006bceed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9200: 00649225 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9199: 006bcef5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9200: 0064922d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9201: 00b18672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9202: 00293379 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9203: 00740229 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9203: 00740231 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9204: 00a12560 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 9205: 00b187dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9206: 00b19716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9207: 00a04598 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIM │ │ │ │ 9208: 00af60b0 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9209: 00abf2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9210: 00a0440c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIN │ │ │ │ - 9211: 006c0b61 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9211: 006c0b69 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9212: 00ab3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9213: 00ab6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9214: 004e6091 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9215: 006b4b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9215: 006b4b6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9216: 00b18e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ 9217: 00a04514 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIP │ │ │ │ - 9218: 00671ca5 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9218: 00671cad 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9219: 00aaf75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9220: 00b18a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 9221: 00aaf88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9222: 006af389 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9222: 006af391 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9223: 00297389 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9224: 0086f3b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9224: 0086f3ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9225: 0028aab5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9226: 0073de01 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9226: 0073de09 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9227: 0038f075 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 9228: 00537671 168 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 9229: 006fe175 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9230: 0073e1fd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9229: 006fe17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9230: 0073e205 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9231: 00341fd9 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9232: 005d3719 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9232: 005d3721 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9233: 003a0c51 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9234: 006a5b25 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9234: 006a5b2d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9235: 00b179b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9236: 002aedb9 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9237: 0062ae71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9237: 0062ae79 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9238: 0053c9f1 106 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 9239: 006c767d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9239: 006c7685 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9240: 009fa628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9241: 00329251 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9242: 00341eb9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ 9243: 00a04490 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIZ │ │ │ │ - 9244: 006978c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9244: 006978cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9245: 00b18b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ 9246: 004490dd 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9247: 00aaeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9248: 009bcf98 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9249: 005d7501 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9249: 005d7509 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9250: 00b190dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9251: 002cc4fd 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9252: 00ab9a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9253: 006f9f41 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9253: 006f9f49 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9254: 00376411 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9255: 00aacf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9256: 00b19440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9257: 009fa208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9258: 003e0dd9 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9259: 0053dea5 62 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9260: 00aac338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9261: 0062b979 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9262: 0060f021 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9261: 0062b981 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9262: 0060f029 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9263: 00aabad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9264: 00b178da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9265: 004f2099 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9266: 0041e541 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9267: 00ab4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9268: 00abfa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9269: 005dd56d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9269: 005dd575 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9270: 004a2d31 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9271: 00b1897e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9272: 004b617d 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9273: 00ac3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9274: 00b19c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9275: 006e54b9 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9276: 006a757d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9277: 007080bd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9278: 006c400d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9275: 006e54c1 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9276: 006a7585 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9277: 007080c5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9278: 006c4015 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9279: 00ab37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9280: 00ab1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9281: 00622309 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9282: 00683329 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9283: 00690211 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9281: 00622311 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9282: 00683331 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9283: 00690219 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9284: 00b18c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9285: 00abd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9286: 00ac2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9287: 006defa9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9287: 006defb1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9288: 00b1a2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9289: 007363e1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9289: 007363e9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9290: 00b18862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9291: 00b17d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9292: 004b5bd9 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9293: 00b17d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9294: 0071e5e1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9295: 00745e15 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9296: 00710055 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9294: 0071e5e9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9295: 00745e1d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9296: 0071005d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9297: 004b0165 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9298: 00731169 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9298: 00731171 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9299: 004fed75 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9300: 006fe589 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9300: 006fe591 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9301: 00337e89 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9302: 00aacfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9303: 00b19360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9304: 00aafd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9305: 002f4d9d 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9306: 00b18fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9307: 00b1799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9308: 00733cc5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9308: 00733ccd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9309: 00265551 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9310: 00b18484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9311: 00b1861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9312: 00b196b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9313: 00ac2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9314: 004fa44d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9315: 006c0ded 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9316: 00604a61 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9315: 006c0df5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9316: 00604a69 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9317: 003933fd 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9318: 00a13e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9319: 004a0081 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9320: 006c6c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9321: 006fda31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9320: 006c6c65 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9321: 006fda39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9322: 00ac30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9323: 009bd038 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9324: 00aad388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9325: 00ac43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9326: 00ab32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9327: 00a0f77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9328: 00b19dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9329: 00b19966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9330: 00ab3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9331: 006d22b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9331: 006d22c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9332: 00b193ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9333: 005d6f75 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9333: 005d6f7d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9334: 004cd1c9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9335: 00ab75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9336: 00b1a2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9337: 00b198d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9338: 006a0cbd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9338: 006a0cc5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9339: 00b19832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9340: 004cd451 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9341: 009fd514 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9342: 0072b625 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9342: 0072b62d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9343: 00b18db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9344: 0045bb79 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9345: 004e72fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9346: 00ab80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9347: 006c3f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9348: 006c4955 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9347: 006c3f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9348: 006c495d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9349: 00b1823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9350: 00a0d784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9351: 008da720 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9351: 008da718 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9352: 004535a1 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9353: 00b18668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9354: 00b19152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9355: 0029471d 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9356: 009c3db8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9357: 0042b961 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9358: 00ab9ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9359: 00a0d700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9360: 00b190c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9361: 0037c555 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9362: 0073f619 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9362: 0073f621 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9363: 00ab57e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9364: 00b17fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9365: 004a33dd 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9366: 009bcce4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9367: 00ab49f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9368: 00ab7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9369: 004e609d 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9370: 00b19cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9371: 0051bbe5 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9372: 00b19dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9373: 004b7ac5 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9374: 006a19d1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9374: 006a19d9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9375: 004cd121 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9376: 00b19d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9377: 0084e2ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9377: 0084e2e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9378: 00ab6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9379: 00a001f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9380: 007324f1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9381: 005eb561 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9380: 007324f9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9381: 005eb569 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9382: 00aab820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9383: 004615cd 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9384: 00a0d67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9385: 00ab0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9386: 005d64ed 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9387: 0060f8cd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9386: 005d64f5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9387: 0060f8d5 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9388: 00abfa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9389: 00a0eca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9390: 00aaff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9391: 00b19078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9392: 005d4a4d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9392: 005d4a55 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9393: 00b1a3a4 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9394: 00a0eb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9395: 004a852d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9396: 006aef1d 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9396: 006aef25 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9397: 0028590d 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9398: 00b1979e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9399: 005965b9 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9400: 006a6905 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9399: 005965c1 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9400: 006a690d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9401: 00ac0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9402: 006b1749 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9402: 006b1751 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9403: 00b17ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9404: 00a0f254 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9405: 00ab1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9406: 006ab759 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9407: 0061b641 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9406: 006ab761 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9407: 0061b649 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9408: 004fe755 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9409: 00ac07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9410: 00aacd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9411: 00333ec5 372 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9412: 00b19a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9413: 00b18fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9414: 0073c861 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9414: 0073c869 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9415: 00abfb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9416: 00b187ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9417: 00b19d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9418: 0069489d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9419: 0058fe39 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9418: 006948a5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9419: 0058fe41 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9420: 00b17b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9421: 006ae399 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9421: 006ae3a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9422: 004fa385 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9423: 00b1a37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9424: 0053f45d 276 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9425: 00b18750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9426: 006cbf09 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9426: 006cbf11 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9427: 00b17dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9428: 005ceb19 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9428: 005ceb21 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9429: 004e696d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9430: 00ab5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9431: 00b19140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9432: 004e24b9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9433: 00294cb5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9434: 00ab19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9435: 00a172b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ - 9436: 0073ff61 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9436: 0073ff69 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9437: 00b1843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9438: 0039bbf1 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9439: 00b18b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9440: 00ab0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9441: 00aad2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9442: 0071886d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9442: 00718875 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9443: 00b1a31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9444: 005becc5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9444: 005beccd 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9445: 00a17234 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9446: 0069a1dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9446: 0069a1e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9447: 00b18764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9448: 004b295d 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9449: 00b1911a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9450: 00ab9e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9451: 00abd0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9452: 004b3a0d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9453: 00abc1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9454: 00b195ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9455: 00aabe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9456: 0073e62d 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9456: 0073e635 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9457: 00b17cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9458: 00b1761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9459: 00b18246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9460: 00b185fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9461: 005e05d5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9461: 005e05dd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9462: 00aacf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9463: 00b176a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9464: 00b18270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9465: 003729d5 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9466: 00b185f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9467: 00700edd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9467: 00700ee5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9468: 00a163c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ 9469: 004d18bd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9470: 0039dd39 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9471: 00ab21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9472: 0045f815 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9473: 00b175bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9474: 00b18298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9475: 004cd9b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9476: 00a151b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9477: 00ab7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9478: 00ab16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9479: 0069331d 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9479: 00693325 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9480: 00ac1928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9481: 0048486d 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9482: 002c50ed 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9483: 005cd095 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9484: 005d75c1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9483: 005cd09d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9484: 005d75c9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9485: 00357259 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9486: 00aade38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9487: 00b18a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9488: 00b18afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9489: 002dfe81 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9490: 00b17f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9491: 00ab04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9492: 00a0ed2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9493: 0049d259 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9494: 00b17cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9495: 006ae9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9496: 0086fe30 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9495: 006ae9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9496: 0086fe28 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9497: 00a0eba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9498: 00291171 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9499: 00aaf09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9500: 00b17c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9501: 0045a2a1 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9502: 006a13d5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9502: 006a13dd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9503: 00abea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9504: 00b18dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9505: 004d1851 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9506: 00ab8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9507: 00a0016c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9508: 004e69e5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9509: 007223f1 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9509: 007223f9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9510: 00b18afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9511: 00aafcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9512: 00ab4610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9513: 00abae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9514: 00ac3c80 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9515: 00ab1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9516: 002d2d99 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9517: 00b186be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9518: 00b1a394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9519: 00aada64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9520: 00ac0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9521: 0069d261 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9521: 0069d269 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9522: 0039e709 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9523: 00ab732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9524: 00aacdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9525: 00b17ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9526: 00ab013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9527: 00aba074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9528: 004b28d1 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9529: 00aaf8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9530: 00b180b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9531: 005cb5f9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9531: 005cb601 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9532: 004fb711 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9533: 00702979 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9533: 00702981 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9534: 004eb2b9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9535: 00284851 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9536: 0054223d 54 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9537: 00a12a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9538: 0070ed41 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9538: 0070ed49 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9539: 00ab2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9540: 0027f9d1 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9541: 00aae4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9542: 00ac0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9543: 006a9895 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9543: 006a989d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9544: 00aae6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9545: 00735355 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9545: 0073535d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9546: 00b19bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9547: 00341fa1 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9548: 00abf9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9549: 00541df9 168 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9550: 00355991 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9551: 0058fcfd 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9551: 0058fd05 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9552: 00abc2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9553: 00b17e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9554: 0028bf79 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9555: 006245c9 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9555: 006245d1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9556: 00abb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9557: 0073cde5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9557: 0073cded 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9558: 00b18cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9559: 00b19bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9560: 00469bb5 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9561: 002a5d35 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9562: 00b1849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9563: 003764a9 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9564: 00b19a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9565: 00ab626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9566: 00b18f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9567: 00b18b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9568: 002f3ced 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9569: 004a3425 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9570: 0059615d 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9571: 006d4aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9572: 00593ead 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9570: 00596165 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9571: 006d4aa9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9572: 00593eb5 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9573: 00a0d910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9574: 00a1523c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9575: 00ab1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9576: 00b1814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9577: 00b18e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9578: 00ab6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9579: 00b1996c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -9594,20 +9594,20 @@ │ │ │ │ 9590: 00ab0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9591: 00b185ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9592: 00b1a36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9593: 00b1774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9594: 00abba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9595: 003e2395 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9596: 00abf560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9597: 0064f109 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9598: 00608715 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9597: 0064f111 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9598: 0060871d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9599: 00535039 60 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9600: 00731035 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9600: 0073103d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9601: 004c4c05 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9602: 006ad131 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9602: 006ad139 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9603: 00b1872e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9604: 0027f7e1 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9605: 00abc4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9606: 002b25fd 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9607: 0044058d 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9608: 004fc2b9 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9609: 00b193e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9618,40 +9618,40 @@ │ │ │ │ 9614: 00ac18f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9615: 009bce3c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9616: 00ab2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9617: 00a17f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9618: 00b17a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9619: 00ac38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9620: 00454065 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9621: 005e515d 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9622: 005cb62d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9621: 005e5165 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9622: 005cb635 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9623: 00ac0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9624: 00441b05 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9625: 00284909 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9626: 006e50d1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9627: 005e9409 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9626: 006e50d9 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9627: 005e9411 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9628: 00b1987e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9629: 009f96b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9630: 006f42a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9630: 006f42ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9631: 00b18318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9632: 00b19d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9633: 006556ad 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9634: 006a476d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9633: 006556b5 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9634: 006a4775 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9635: 004ca959 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9636: 002e1b5d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9637: 00ac328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9638: 00b180cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9639: 006f4629 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9639: 006f4631 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9640: 00b18a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9641: 00b19cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9642: 006f01b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9642: 006f01bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9643: 00ab6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9644: 0070dac1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9644: 0070dac9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9645: 00b17a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9646: 006ff665 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9646: 006ff66d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9647: 00ab45b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9648: 002a4781 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9649: 00b178b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9650: 00b17ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9651: 00b17a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9652: 005372d9 280 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9653: 009f9314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9660,109 +9660,109 @@ │ │ │ │ 9656: 009bd6c0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9657: 00b17f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9658: 00abf030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9659: 004e6a61 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9660: 00b19550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9661: 00b192a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ 9662: 00ab7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9663: 0073d829 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9663: 0073d831 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9664: 00b195a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9665: 004f233d 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9666: 00ab5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9667: 006fff59 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9668: 0073fa81 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9667: 006fff61 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9668: 0073fa89 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9669: 00a11fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9670: 00b1792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9671: 00b193bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9672: 004b47ad 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9673: 0053e441 300 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9674: 00623359 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9674: 00623361 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9675: 00abee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9676: 004fb4a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9677: 00632c51 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9677: 00632c59 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9678: 00b19344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9679: 005557c9 58 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9680: 00443e9d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9681: 00544079 236 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9682: 002c5e71 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9683: 00b1942e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9684: 00341d05 420 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9685: 00aad734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9686: 005b3029 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9686: 005b3031 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9687: 00aab990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9688: 00ab2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9689: 005cb675 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9689: 005cb67d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9690: 004e9c31 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9691: 009b9f2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9692: 0040e9e5 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9693: 006e5545 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9694: 006cdd8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9693: 006e554d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9694: 006cdd95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9695: 00b18a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9696: 00aaea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9697: 005d2c4d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9697: 005d2c55 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9698: 00a0461c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSP │ │ │ │ 9699: 00aacfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9700: 00ab3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9701: 00334265 156 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9702: 00abfcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9703: 005d3cf5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9704: 005c1805 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9703: 005d3cfd 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9704: 005c180d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9705: 00aae7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9706: 004caa81 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9707: 005d3c59 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9707: 005d3c61 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9708: 00b182d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9709: 00b17804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9710: 00b18110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9711: 0046fe89 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9712: 002a9e7d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9713: 00ab3108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9714: 00aba614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9715: 006f81f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9716: 006e02b1 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9715: 006f81fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9716: 006e02b9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9717: 00b18f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9718: 00b175fd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 9719: 0073cb3d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9719: 0073cb45 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9720: 004f9465 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9721: 005ff8a1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9721: 005ff8a9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9722: 00abf0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9723: 007292c9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9723: 007292d1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9724: 00abbe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9725: 006fd281 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9726: 00594161 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9727: 0069c129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9728: 00703ee5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9725: 006fd289 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9726: 00594169 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9727: 0069c131 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9728: 00703eed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9729: 00ac01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9730: 00ac2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9731: 0045b8dd 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9732: 00ab730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9733: 00731615 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9733: 0073161d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9734: 00b182b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9735: 00b18f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9736: 00b17e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9737: 006f1045 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9737: 006f104d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9738: 003e3715 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9739: 00b198ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9740: 0028bc55 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9741: 003b3d6d 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9742: 0069f0d5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9742: 0069f0dd 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9743: 00a0be40 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9744: 006df7b1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9745: 007351f1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9744: 006df7b9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9745: 007351f9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9746: 00b18694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9747: 0050a011 198 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9748: 004b7241 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9749: 00b1798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9750: 00714185 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9750: 0071418d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9751: 00aaae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9752: 00b19910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9753: 0059ad19 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9753: 0059ad21 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9754: 00ac0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9755: 002d3491 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9756: 00446231 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9757: 00626ad5 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9757: 00626add 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9758: 00b17cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9759: 00abc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9760: 00ab2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9761: 00aac8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9762: 00b18528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9763: 004dff75 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9764: 00b17d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9773,152 +9773,152 @@ │ │ │ │ 9769: 00b179d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9770: 00ab3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9771: 00500051 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9772: 0054c625 74 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9773: 009b9c20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9774: 00ab1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9775: 00b1a2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9776: 006dc9d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9776: 006dc9d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9777: 00ab8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9778: 004862c5 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9779: 0082d5f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9779: 0082d5e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9780: 00aae9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9781: 006cd941 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9781: 006cd949 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9782: 004cdc05 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9783: 0047fba9 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9784: 0054c1f5 88 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9785: 00b17da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9786: 00293e69 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9787: 004e04e5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9788: 00b185d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9789: 00545e15 224 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9790: 003a0039 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9791: 00735ffd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9791: 00736005 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9792: 00aac268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9793: 00542ac9 244 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9794: 004e7591 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9795: 00b18f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9796: 00b17a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9797: 006d32c9 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9798: 006c3db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9797: 006d32d1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9798: 006c3dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9799: 00b17d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9800: 0086f3ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9800: 0086f3e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9801: 00b18238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9802: 00545ef5 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9803: 0037aa11 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9804: 00abc75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9805: 009fd598 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9806: 002e3d65 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9807: 00545ff1 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9808: 00b17f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9809: 0054f94d 196 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9810: 00abc16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9811: 00460de9 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9812: 00b18128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9813: 00b177ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9814: 0041e801 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9815: 00736761 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9815: 00736769 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9816: 005460ed 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ 9817: 0032c919 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9818: 0069af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9818: 0069af61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9819: 00b1987a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9820: 00b19376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9821: 00b18166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9822: 0029024d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9823: 004b5c11 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9824: 00b19aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9825: 005bd765 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9825: 005bd76d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9826: 00b19c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9827: 00ab4690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9828: 006fe085 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9828: 006fe08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9829: 00555429 42 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9830: 006f4539 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9830: 006f4541 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9831: 00ab7a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9832: 003b34b9 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9833: 00a029c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9834: 00534e21 480 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9835: 002f52f1 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9836: 00b17a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9837: 004fec0d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9838: 005f6569 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9838: 005f6571 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9839: 0042d0e1 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9840: 00b18604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9841: 00b19a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9842: 004fff89 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9843: 005bd131 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9843: 005bd139 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9844: 00abd154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9845: 00aab9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9846: 006efee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9846: 006efeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9847: 00abba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9848: 004ce0c9 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9849: 0054fa11 244 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ 9850: 00aba7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9851: 006f7b2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9851: 006f7b35 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9852: 00b18e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9853: 0072c9d5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9853: 0072c9dd 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9854: 00ac4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9855: 00b18f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9856: 006bd725 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9856: 006bd72d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9857: 00b187f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9858: 00b18e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9859: 0065a48d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9860: 00744d01 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9861: 007014b5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9859: 0065a495 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9860: 00744d09 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9861: 007014bd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9862: 00287fa1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9863: 002ba2c9 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9864: 00b17c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9865: 00a22a10 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9866: 00b195e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9867: 004f822d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9868: 00b175ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9869: 00b18d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9870: 00abfab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9871: 00b17d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9872: 0054fb05 154 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ 9873: 00454fa1 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9874: 00b1897c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9875: 005bdb39 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9875: 005bdb41 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9876: 00b18898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9877: 00b17cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9878: 00ab9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9879: 00b18d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9880: 004e5a9d 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9881: 002c0b39 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9882: 00b189b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9883: 0040eddd 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9884: 00693e1d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9884: 00693e25 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9885: 00497d59 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9886: 0071f7d1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9886: 0071f7d9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9887: 002929e1 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9888: 00ac3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9889: 00648e85 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9889: 00648e8d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9890: 00b175b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9891: 00abc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9892: 00aafabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9893: 0072b94d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9893: 0072b955 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9894: 00ab7a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9895: 00b17ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9896: 009097a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9897: 00b19310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9898: 00740151 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9899: 006723b5 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9898: 00740159 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9899: 006723bd 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9900: 0040eec1 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9901: 006ecd51 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9901: 006ecd59 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9902: 00461531 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9903: 00b18136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9904: 00aad5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9905: 004082c1 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9906: 00abc40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9907: 006dcfd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9908: 005fdbd1 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9907: 006dcfe1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9908: 005fdbd9 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9909: 0053c1cd 118 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9910: 00ac0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 9911: 0039b7c5 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9912: 00ab6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9913: 006f5f69 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9913: 006f5f71 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9914: 0040ee49 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9915: 00aad6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9916: 009f7b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9917: 004b3f71 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9918: 004ea161 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9919: 004edae1 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9920: 00ab1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9926,215 +9926,215 @@ │ │ │ │ 9922: 00abd374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9923: 0047c4d1 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9924: 003cb6dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9925: 0044d845 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9926: 0046cd31 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9927: 004cbb21 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9928: 00b198b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9929: 00625ead 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9929: 00625eb5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9930: 00b17b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9931: 00553c95 340 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9932: 00b191d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9933: 00abba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9934: 00b1944a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9935: 00714141 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9935: 00714149 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9936: 002c79e1 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9937: 00b18ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9938: 00b18efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9939: 00403ae5 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9940: 00b17732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9941: 00b17700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9942: 0073c8c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9942: 0073c8cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9943: 002643fd 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9944: 00330db5 74 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ 9945: 0044d855 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9946: 002a47a5 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9947: 005bf2d5 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9948: 006fcdbd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9947: 005bf2dd 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9948: 006fcdc5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9949: 0037789d 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9950: 00b1794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9951: 004dffdd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9952: 00a0a2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9953: 00abeed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9954: 004b6d69 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9955: 00ac33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9956: 005b54f9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9956: 005b5501 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9957: 00aabc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9958: 00ab8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9959: 00b19bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 9960: 0071a129 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9961: 00621001 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9960: 0071a131 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9961: 00621009 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9962: 00ac4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9963: 00275915 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9964: 0070da35 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9964: 0070da3d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9965: 00ac3c34 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9966: 00ab6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9967: 00ab47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 9968: 00b1a344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9969: 00394379 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9970: 006f9795 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9970: 006f979d 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9971: 002754b1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9972: 009c3e08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9973: 00abc88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9974: 00b19d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9975: 00716b95 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9975: 00716b9d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9976: 00290921 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9977: 004cd21d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9978: 00395b3d 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 9979: 004e0421 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9980: 0071d245 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9981: 006a4f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9980: 0071d24d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9981: 006a4f55 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9982: 00b1a2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9983: 006209d5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9983: 006209dd 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9984: 00427729 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9985: 00b079b0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9986: 00ac03a8 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9987: 0072a9c1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9987: 0072a9c9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9988: 00ab5a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9989: 00b19b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9990: 00a224b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9991: 00a06bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9992: 00b19c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9993: 00ab4970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9994: 0053f735 212 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9995: 00abc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9996: 003a4679 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9997: 00508db5 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ 9998: 00424251 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9999: 009f7ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10000: 006a5f31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10000: 006a5f39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10001: 0045f6ed 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10002: 00ac4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10003: 00ab73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 10004: 004fa8e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10005: 00b175bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10006: 005fd259 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10007: 006ad3b1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10006: 005fd261 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10007: 006ad3b9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10008: 00b185c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10009: 00b19a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10010: 00b19648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10011: 004dd1f1 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10012: 006046e5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10012: 006046ed 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10013: 002d5735 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10014: 00b17e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10015: 0071236d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10016: 006fe0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10015: 00712375 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10016: 006fe0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10017: 00b1a1f0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10018: 009bc320 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10019: 00725421 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10019: 00725429 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10020: 0027c7d9 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10021: 00aabf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10022: 006f5bad 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10022: 006f5bb5 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10023: 009f794c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10024: 006ffa05 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10024: 006ffa0d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10025: 00b17600 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10026: 00a15d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ 10027: 004f2461 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10028: 00723151 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10028: 00723159 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10029: 00ab3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 10030: 005e5f15 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10030: 005e5f1d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10031: 009f0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10032: 00b17caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10033: 00abaca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10034: 00b19a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10035: 005b3b59 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10036: 0069d8d5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10035: 005b3b61 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10036: 0069d8dd 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10037: 00275129 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10038: 006da67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10038: 006da685 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10039: 00aabfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10040: 004f7d05 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10041: 00729f19 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10041: 00729f21 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10042: 00a01cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 10043: 00298075 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10044: 0042c631 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10045: 00ab9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10046: 006d5d49 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10046: 006d5d51 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10047: 00b188ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10048: 005ce17d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10048: 005ce185 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10049: 00ac2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10050: 00ab8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10051: 00abe170 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10052: 00b19d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10053: 00ab0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10054: 002971f5 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10055: 00a01d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 10056: 003a0f59 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10057: 009bcdd4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10058: 005cea35 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10058: 005cea3d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10059: 00b18164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10060: 00b18258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10061: 00b17e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10062: 00482df9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10063: 006ee141 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10063: 006ee149 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10064: 00b18f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10065: 0039aaf1 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10066: 00b189ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10067: 00629e69 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10067: 00629e71 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 10068: 0033a991 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 10069: 0070160d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10069: 00701615 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10070: 003ae5b9 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 10071: 00a01de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 10072: 00aad328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10073: 00b19ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10074: 00ab9978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10075: 006bd589 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10075: 006bd591 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10076: 00aaf8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10077: 00b19324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10078: 004cf2a5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10079: 006a5b15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10080: 005b8b45 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10081: 005fe479 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10079: 006a5b1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10080: 005b8b4d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10081: 005fe481 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10082: 00b19454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10083: 0069f011 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10083: 0069f019 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10084: 00b18f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10085: 00463b71 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10086: 00b185e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10087: 00ab5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10088: 0037992d 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10089: 006e9141 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10089: 006e9149 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10090: 00b193ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10091: 0054d99d 272 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 10092: 00551ddd 288 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 10093: 00ac3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10094: 00b19378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10095: 003f9b21 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10096: 006952bd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10096: 006952c5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10097: 004ec931 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10098: 004e5cd1 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10099: 00b18202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10100: 00a0fb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 10101: 00377191 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10102: 005083f9 76 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 10103: 006cf7bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10103: 006cf7c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10104: 00abd344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10105: 00b17640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10106: 003b3f71 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10107: 00687871 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10107: 00687879 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10108: 00393551 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10109: 006df2f9 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10109: 006df301 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10110: 009f78c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10111: 00b17eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10112: 00b178fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 10113: 00554df1 312 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 10114: 0062a6ed 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10115: 00718385 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10114: 0062a6f5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10115: 0071838d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10116: 00b182f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10117: 004f61a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10118: 004e8a89 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10119: 004d18f1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10120: 007150e5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10121: 006c5731 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10120: 007150ed 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10121: 006c5739 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10122: 00b1902c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10123: 0062aa79 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10123: 0062aa81 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10124: 004fe4d9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10125: 008e8390 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10125: 008e8388 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10126: 00b19018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10127: 002dcd7d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 10128: 00a01b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 10129: 007115ad 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10129: 007115b5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10130: 00ac1c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10131: 00b18266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10132: 0054f64d 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 10133: 003ec245 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10134: 00b18c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10135: 00aba164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10136: 00ab31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -10144,446 +10144,446 @@ │ │ │ │ 10140: 002c50e1 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10141: 00a01bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 10142: 00b191e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10143: 009f7a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10144: 00ab03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10145: 0049535d 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10146: 002942b9 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10147: 006bc471 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10147: 006bc479 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 10148: 00542641 252 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 10149: 006c840d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10150: 005e9519 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10151: 0069deed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10149: 006c8415 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10150: 005e9521 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10151: 0069def5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10152: 00ab9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10153: 005cb3c5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10153: 005cb3cd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10154: 0039c15d 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10155: 00ac4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10156: 006c9b61 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10156: 006c9b69 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10157: 00ab2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10158: 00b1a322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10159: 0060ba8d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10159: 0060ba95 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10160: 0037299d 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10161: 00b198bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10162: 00700715 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10162: 0070071d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10163: 00b18414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10164: 0039455d 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10165: 00b1836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10166: 00aac790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10167: 00b1955a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10168: 0049b3b1 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10169: 00693429 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10169: 00693431 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10170: 004f7a9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10171: 00454215 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10172: 00b18cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10173: 00ab2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10174: 009f8210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10175: 00b17b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10176: 0054ce61 86 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 10177: 00440525 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10178: 00ab4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10179: 00a01c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 10180: 00ab678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10181: 00aacf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10182: 006c94c9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10182: 006c94d1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10183: 003e01b5 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10184: 00ab33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10185: 00b176fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10186: 00abc07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10187: 00ab9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10188: 00abd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10189: 00703bf5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10189: 00703bfd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10190: 00ab8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10191: 00aabd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10192: 00b1742c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10193: 00603369 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10193: 00603371 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10194: 00ac2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10195: 00ab1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10196: 00ab59a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10197: 005557a9 6 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 10198: 009f0f3c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10199: 009f0f5c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10200: 00b18b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 10201: 009f0fcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10202: 00b17f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10203: 00b17a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10204: 004a2b69 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10205: 00650531 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10206: 0069b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10207: 006c135d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10205: 00650539 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10206: 0069b0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10207: 006c1365 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10208: 00b196d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10209: 0070082d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10209: 00700835 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10210: 00b189e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10211: 00604e41 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10211: 00604e49 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10212: 00b17bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10213: 00a030f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 10214: 0045151d 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10215: 00b19da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10216: 00463ced 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10217: 00b18cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10218: 006e0005 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10218: 006e000d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10219: 00b17f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10220: 00b17c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10221: 00b1891a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 10222: 0059018d 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 10222: 00590195 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 10223: 00ab1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10224: 00706de9 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10225: 006d62d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10224: 00706df1 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10225: 006d62e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10226: 00b1893e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10227: 00ac09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10228: 00262855 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10229: 006b994d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10229: 006b9955 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10230: 00ab8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10231: 004f6869 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10232: 006616f1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10232: 006616f9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10233: 004ca9e5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10234: 00294e3d 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10235: 0039b781 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10236: 00b18b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10237: 00621811 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10237: 00621819 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10238: 002928f5 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10239: 00aab5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10240: 004f7295 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10241: 0073d2e1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10241: 0073d2e9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10242: 00b191b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10243: 005557b1 10 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 10244: 00b175c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10245: 002937cd 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10246: 00625925 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10246: 0062592d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10247: 00b18fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10248: 009bc128 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10249: 004e44f5 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10250: 00b18926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10251: 00b17828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10252: 00ab57c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10253: 00608801 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10253: 00608809 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10254: 00b1869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10255: 00a03b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 10256: 00b178c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10257: 00ab62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10258: 00aacc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10259: 0069ce85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10259: 0069ce8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10260: 00ab14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10261: 00abfa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10262: 005517c5 30 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 10263: 00737855 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10263: 0073785d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10264: 00ab8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10265: 00b197ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10266: 00b1838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10267: 00af60c8 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10268: 00b1767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10269: 00af60a4 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10270: 005517e5 30 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 10271: 009f7844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10272: 006ed2e5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10272: 006ed2ed 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10273: 00b180aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10274: 009fe174 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10275: 004d1b71 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10276: 00b19cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10277: 007016e9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10277: 007016f1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10278: 00b17a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10279: 00aab890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10280: 00b18a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 10281: 009c3f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10282: 006c6895 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10282: 006c689d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10283: 003a2685 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10284: 00abf670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10285: 004a3631 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10286: 00b185b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10287: 004e0959 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10288: 0071f78d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10288: 0071f795 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10289: 004dfb89 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10290: 00648e71 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10290: 00648e79 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10291: 004cc74d 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10292: 00741615 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10292: 0074161d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10293: 00354259 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10294: 00551805 26 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ 10295: 004f71bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10296: 00b1881c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10297: 006ae591 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10297: 006ae599 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10298: 0053cc45 232 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10299: 002a0e31 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10300: 00709135 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10300: 0070913d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10301: 00aae8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10302: 002b3335 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10303: 00444de5 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10304: 004e6029 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10305: 00b18d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10306: 0070d641 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10306: 0070d649 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10307: 004c49a1 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10308: 00b197da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10309: 00599241 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10309: 00599249 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ 10310: 00444e2d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10311: 00ac3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10312: 006c6fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10313: 008c76cc 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10312: 006c6fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10313: 008c76c4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10314: 00ac3794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10315: 005fc7b9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10315: 005fc7c1 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10316: 00b1979a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10317: 005fcc7d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10317: 005fcc85 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10318: 0040ad59 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10319: 009fe8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10320: 00ac1060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10321: 00b192a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10322: 005bf3cd 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10322: 005bf3d5 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10323: 00b1924a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10324: 00ac1430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10325: 00b175de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10326: 00b1774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10327: 00b18e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10328: 0069acc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10328: 0069accd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10329: 00b181d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10330: 00b1a2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10331: 004ea84d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10332: 00a088a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10333: 00aba1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10334: 006c56b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10335: 006af095 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10336: 008da758 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10334: 006c56c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10335: 006af09d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10336: 008da750 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10337: 00b195c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10338: 00aace88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10339: 0069ba5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10339: 0069ba65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10340: 00b1783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10341: 006f098d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10341: 006f0995 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10342: 004cb081 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10343: 009a3480 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10344: 004f7519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10345: 00ab56a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10346: 00ab80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10347: 00b18a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10348: 006c72bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10348: 006c72c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10349: 002f4331 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10350: 0060fe61 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10350: 0060fe69 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10351: 0035ddf9 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10352: 005bc865 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10353: 00718d31 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10352: 005bc86d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10353: 00718d39 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10354: 00abf570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10355: 00ab4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10356: 004e0359 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10357: 00ab65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10358: 00b181d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10359: 00ab1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10360: 006ea8d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10360: 006ea8d9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10361: 009bcefc 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10362: 006e53d1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10362: 006e53d9 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10363: 005558cd 38 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10364: 006fdf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10365: 00715a79 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10364: 006fdf61 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10365: 00715a81 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10366: 00aba1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10367: 00ab13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10368: 00a0bfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10369: 006bb80d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10370: 006c8fb9 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10371: 0062a069 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10369: 006bb815 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10370: 006c8fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10371: 0062a071 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10372: 00b183e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10373: 007083a9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10374: 006a1765 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10373: 007083b1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10374: 006a176d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10375: 00ab9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10376: 009f6d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10377: 00aad068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10378: 00b197b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10379: 008d1b3c 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10379: 008d1b34 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10380: 00b189ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10381: 00b19c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10382: 00a11984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10383: 004de1e1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10384: 00a11900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10385: 00aab740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10386: 003dd57d 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10387: 00a1187c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10388: 00594f25 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10388: 00594f2d 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10389: 00ab3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10390: 004cf249 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10391: 009bc060 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10392: 00ac1a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10393: 006b47c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10394: 006afa05 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10393: 006b47cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10394: 006afa0d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10395: 00abe28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10396: 00b18946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10397: 00b19d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10398: 00a11da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10399: 003d9841 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10400: 003e1591 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10401: 00a117f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10402: 00b19c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10403: 0073d3e9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10403: 0073d3f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10404: 004e5ded 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10405: 00ab5560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10406: 00aabf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10407: 00712e55 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10408: 00683b01 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10407: 00712e5d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10408: 00683b09 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10409: 002c6cc1 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10410: 00b178ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10411: 0060b815 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10411: 0060b81d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10412: 00b18828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10413: 0070edad 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10413: 0070edb5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10414: 004c5705 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10415: 0086f3f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10415: 0086f3e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10416: 00abbd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10417: 00ab4630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10418: 00295341 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10419: 00b19598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10420: 006a2db1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10420: 006a2db9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10421: 00abc4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10422: 0041e7f9 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10423: 0039a229 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10424: 0047653d 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10425: 00ab2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10426: 00a1355c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10427: 00abdcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10428: 00b18f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10429: 00623439 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10429: 00623441 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10430: 0042c1f1 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10431: 003b202d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10432: 003778c5 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10433: 00296ba9 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10434: 00a038b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10435: 00abf140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10436: 00b19756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10437: 005e39c9 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10437: 005e39d1 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10438: 00b192ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10439: 006c9869 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10439: 006c9871 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10440: 003b4101 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10441: 00ab2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10442: 006f817d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10442: 006f8185 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10443: 004d1255 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10444: 006b02f1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10444: 006b02f9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10445: 00a10460 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10446: 00ab4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10447: 004f7771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10448: 0062cd19 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10448: 0062cd21 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10449: 004d78e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10450: 003992e5 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10451: 004f43e5 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10452: 00554115 12 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10453: 00b17e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10454: 004e6061 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10455: 00ab7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10456: 005ba92d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10457: 0070f85d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10456: 005ba935 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10457: 0070f865 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10458: 00a03074 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10459: 00660619 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10459: 00660621 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10460: 00ab03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10461: 0069c435 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10461: 0069c43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10462: 00282a35 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10463: 009bc3d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10464: 00b17afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10465: 00285229 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10466: 00abf250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10467: 00b19560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10468: 0069ebb5 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10468: 0069ebbd 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10469: 00b18812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10470: 0060fc11 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10470: 0060fc19 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10471: 00b194d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10472: 00b191ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10473: 006c5db5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10474: 00698e89 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10473: 006c5dbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10474: 00698e91 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10475: 00b1798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10476: 00b18482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10477: 00ab8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10478: 00b17cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10479: 00b19d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10480: 00b196d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10481: 00ab6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10482: 005474ed 992 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10483: 00ab33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10484: 006ff005 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10485: 00626119 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10484: 006ff00d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10485: 00626121 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10486: 00355b71 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10487: 00abe920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10488: 00b189ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10489: 00aab8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10490: 004ce341 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10491: 004f7c1d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10492: 006001f1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10492: 006001f9 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10493: 00b1829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10494: 00727b0d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10494: 00727b15 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10495: 00b175c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10496: 002985b9 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10497: 00b1762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10498: 00b17da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10499: 006df6ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10499: 006df6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10500: 00ab07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10501: 00b196ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10502: 00b17574 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10503: 00b1820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10504: 004f4fe1 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10505: 00ab635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10506: 006bdbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10506: 006bdbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10507: 009bd00c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10508: 00459451 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10509: 00b187ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10510: 00656bfd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10510: 00656c05 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10511: 00b1889c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10512: 00abde60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10513: 00b19024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10514: 009bd0b8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10515: 00704e7d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10515: 00704e85 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10516: 00b19a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10517: 002dd1d1 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10518: 00aae734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10519: 00ab692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10520: 006a5fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10521: 006bcae1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10520: 006a5fbd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10521: 006bcae9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10522: 00ab8f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10523: 00b17f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10524: 00aab490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10525: 00b1909e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10526: 00b193a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10527: 00509f39 216 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10528: 00ab63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10529: 00b1912c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10530: 00ac2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10531: 006995e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10531: 006995ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10532: 004296b1 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10533: 0028e74d 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10534: 00b19720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10535: 00497add 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10536: 004f6431 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10537: 00ac1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10538: 00626049 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10538: 00626051 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10539: 00abc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10540: 00ab4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10541: 00b1800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10542: 0045a09d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10543: 0048d209 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10544: 00ab9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10545: 00b18cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10546: 004e5ee9 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10547: 00aabfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10548: 0069a00d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10549: 006a90c1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10548: 0069a015 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10549: 006a90c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10550: 00b17e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10551: 00710135 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10552: 0069d0a1 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10551: 0071013d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10552: 0069d0a9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10553: 0050dee5 12 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10554: 00b18ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10555: 002b9a3d 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10556: 005403a1 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10557: 0071863d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10557: 00718645 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10558: 004c57b1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10559: 00ab8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10560: 00ab5690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10561: 0047b1d5 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10562: 0044072d 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10563: 004c5a61 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10564: 0033787d 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10565: 00b1773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10566: 003378e5 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10567: 006f7121 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10567: 006f7129 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10568: 00ab1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10569: 0033796d 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10570: 004e2001 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10571: 00298d65 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10572: 00b193de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10573: 006fdd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10573: 006fdd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10574: 004404ed 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10575: 008e8490 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10576: 006bb2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10575: 008e8488 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10576: 006bb2dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10577: 0048b339 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10578: 006216bd 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10578: 006216c5 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10579: 009bcec4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10580: 00ac39b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10581: 00b194fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10582: 00b19fc0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10583: 00abc68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10584: 002ea61d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10585: 00ab80e4 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10597,544 +10597,544 @@ │ │ │ │ 10593: 004c5395 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10594: 009ff71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10595: 00296d6d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10596: 0049721d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10597: 00b17d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10598: 00441cd9 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10599: 00b17b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10600: 006eea79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10601: 006213bd 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10600: 006eea81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10601: 006213c5 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10602: 00aad078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10603: 00abd434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10604: 008c8018 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10604: 008c8010 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10605: 00ab2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10606: 00abc1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10607: 00287c81 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10608: 00b1a010 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10609: 0070edb9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10609: 0070edc1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10610: 00a13874 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10611: 00376f49 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10612: 005cb655 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10613: 006c7191 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10612: 005cb65d 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10613: 006c7199 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10614: 00b196b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10615: 006abba1 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10615: 006abba9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10616: 00ac13f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10617: 00282b59 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10618: 00abd294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10619: 00b18014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10620: 00aad458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10621: 006d1ad9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10621: 006d1ae1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10622: 00ac07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10623: 00707a69 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10624: 006d55f1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10623: 00707a71 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10624: 006d55f9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10625: 00ab757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10626: 00688281 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10627: 005e3c4d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10626: 00688289 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10627: 005e3c55 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10628: 00b18c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 10629: 008e6f90 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10629: 008e6f88 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10630: 004a880d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10631: 00b17b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10632: 004766e1 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10633: 00af60d8 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10634: 00436091 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10635: 00b178e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10636: 002ca9fd 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10637: 00ab2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10638: 00ac1450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10639: 006a9dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10639: 006a9ddd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10640: 00af5854 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10641: 00abbe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10642: 00b17628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10643: 00ab6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10644: 0042c979 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10645: 002c4ee5 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10646: 005472e9 252 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10647: 005385f5 180 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10648: 0065c2bd 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10648: 0065c2c5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10649: 004b49a9 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10650: 00ab7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10651: 0031e5b1 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10652: 009f0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10653: 0072e5e9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10653: 0072e5f1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10654: 00abb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10655: 00b180be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10656: 00b179bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10657: 006afb51 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10657: 006afb59 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10658: 00ac363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10659: 0053880d 176 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10660: 00b17866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10661: 00554931 146 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10662: 004e79c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10663: 00a09c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10664: 00abefc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10665: 00697e95 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10665: 00697e9d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10666: 00b177b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10667: 009bd76c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10668: 006e3eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10668: 006e3ebd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10669: 00b1784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10670: 00ac2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10671: 004b392d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10672: 00b17898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10673: 00ab7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10674: 00ab7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10675: 00abccc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10676: 009b9f38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10677: 00b17f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10678: 00b19342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10679: 004e66f5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10680: 004e8259 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10681: 00abec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10682: 0048dd6d 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10683: 0068f8e1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10683: 0068f8e9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10684: 00ab748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10685: 006bdf39 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10685: 006bdf41 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10686: 005062c9 10 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10687: 00b19c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10688: 005062d5 108 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10689: 00407ca1 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10690: 00506341 250 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10691: 006de40d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10691: 006de415 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10692: 009f4e18 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10693: 00a04bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10694: 00a06cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10695: 00ab8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10696: 00469c75 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10697: 004e5f95 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10698: 00abfa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10699: 00424041 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10700: 005b8775 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10700: 005b877d 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10701: 00ab7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10702: 00b17d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10703: 006d5b05 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10703: 006d5b0d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10704: 00abd6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10705: 002ed889 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10706: 005d08d1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10707: 00702c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10706: 005d08d9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10707: 00702c35 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10708: 00b18dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10709: 00b18f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10710: 009f920c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10711: 00abcdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10712: 00aab4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10713: 006a32fd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10713: 006a3305 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10714: 00aba624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10715: 00403b6d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10716: 00ab6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10717: 00aab700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10718: 0053de75 24 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10719: 00b19a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10720: 0040dba5 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10721: 00aaad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10722: 00680e25 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10723: 00716449 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10722: 00680e2d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10723: 00716451 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10724: 004fe591 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10725: 006b77d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10726: 006ca859 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10727: 006dd855 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10728: 0060fdc5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10725: 006b77d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10726: 006ca861 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10727: 006dd85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10728: 0060fdcd 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10729: 0033e345 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10730: 00554869 200 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10731: 00aacaa0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10732: 0042d4dd 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10733: 009f89cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10734: 00a0ef3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10735: 0047166d 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10736: 00aac9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10737: 00b18d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10738: 00abf1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10739: 0053f809 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10740: 00b198f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10741: 00ab38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10742: 0063b1a1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10742: 0063b1a9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10743: 00aaecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10744: 00323455 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10745: 00537acd 300 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10746: 00aad238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10747: 0047a971 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10748: 00b1996e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10749: 006eb419 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10749: 006eb421 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10750: 00b19052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10751: 00537d25 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ 10752: 00b18bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 10753: 00688839 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10754: 005d4efd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10755: 005fae0d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10753: 00688841 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10754: 005d4f05 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10755: 005fae15 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10756: 00abab24 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10757: 00b196e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10758: 00ab8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10759: 00443e61 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10760: 008da76c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10760: 008da764 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10761: 009fe1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10762: 004f98d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10763: 00ab9998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10764: 00abd604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10765: 00ab18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10766: 002f2aa9 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10767: 004b59a5 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10768: 006e08e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10768: 006e08e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10769: 00b18522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10770: 006ff7dd 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10770: 006ff7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10771: 002995ad 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10772: 006bdc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10773: 0069ce0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10774: 00605e01 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10772: 006bdc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10773: 0069ce15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10774: 00605e09 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10775: 00ac3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10776: 00396bc1 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10777: 0072c751 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10777: 0072c759 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10778: 00b190c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10779: 0069de11 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10779: 0069de19 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10780: 0054dce9 26 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10781: 009ba690 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10782: 00aab510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10783: 0070e06d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10783: 0070e075 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10784: 00abfc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10785: 00a0a370 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10786: 00711a45 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10786: 00711a4d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10787: 00abb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10788: 00ab92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10789: 00b190ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10790: 006ae181 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10790: 006ae189 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10791: 00ab8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10792: 00b19122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10793: 00a27c48 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10794: 00ab5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10795: 004e0111 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10796: 005bd365 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10796: 005bd36d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10797: 004a3969 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10798: 0044d365 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10799: 006054dd 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10799: 006054e5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10800: 009fe930 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10801: 002b3fb1 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10802: 00b1830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10803: 002c3d1d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10804: 0045e68d 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10805: 006bbdbd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10806: 0069b5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10805: 006bbdc5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10806: 0069b5b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10807: 00ab5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10808: 004e00e1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10809: 0054f17d 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10810: 00703899 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10810: 007038a1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10811: 00ab2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10812: 00680b49 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10812: 00680b51 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10813: 0049a001 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10814: 00b19a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10815: 004514a9 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10816: 00b18b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10817: 0047c615 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10818: 00ac25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10819: 00693559 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10819: 00693561 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10820: 0041d22d 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10821: 00b194de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10822: 00abf630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10823: 00a1334c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10824: 00b179c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10825: 002b9b4d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10826: 0053809d 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10827: 0073debd 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10828: 005af3cd 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10829: 00715a11 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10827: 0073dec5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10828: 005af3d5 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10829: 00715a19 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10830: 00ab3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10831: 005becd9 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10831: 005bece1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10832: 002913d9 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10833: 00b175ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10834: 006acc45 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10834: 006acc4d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10835: 0032c6e9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10836: 004c5f59 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10837: 00abda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10838: 002c4b55 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10839: 009bbc88 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10840: 00b19a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ 10841: 00423f45 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10842: 007012d5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10842: 007012dd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10843: 00a225e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10844: 005bfbcd 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10844: 005bfbd5 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10845: 00b181fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10846: 004fc285 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10847: 00b19bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10848: 006bf52d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10848: 006bf535 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10849: 00ab71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10850: 00b18f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10851: 0061b7e9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10851: 0061b7f1 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10852: 00b18608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10853: 00ab8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10854: 006c7605 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10854: 006c760d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10855: 00b195c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10856: 006d83e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10857: 005d532d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10856: 006d83f1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10857: 005d5335 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10858: 00b199ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10859: 0044c9f5 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10860: 00ab2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10861: 00b1972e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10862: 00372ec9 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10863: 009f752c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10864: 0028ae31 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10865: 0041cead 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10866: 00ab57a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10867: 00b1790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10868: 0062fb9d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10869: 005bdac1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10870: 00714e45 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10868: 0062fba5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10869: 005bdac9 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10870: 00714e4d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10871: 002efcbd 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10872: 00b18b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10873: 00b17ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10874: 00463e21 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10875: 00abfcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10876: 00b19912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10877: 00ac0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10878: 00ab38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10879: 0071ec45 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10879: 0071ec4d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10880: 00ac0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10881: 006c8875 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10881: 006c887d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10882: 00b183ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10883: 00aae030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10884: 005fd71d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10884: 005fd725 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10885: 002e3db9 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10886: 007182b1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10886: 007182b9 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10887: 004e5c15 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10888: 00445d85 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10889: 00aaadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10890: 00489b71 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10891: 005e86e9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10891: 005e86f1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10892: 00355d85 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10893: 00b17870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10894: 00b17ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10895: 00abec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10896: 0053e859 220 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10897: 0054273d 224 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10898: 005be771 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10898: 005be779 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10899: 00b17a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10900: 002f8269 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10901: 005422ad 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10902: 00aad824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10903: 003969e1 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10904: 00b18bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10905: 005e7c0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10905: 005e7c15 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10906: 00ab08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10907: 0070efad 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10908: 006bb579 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10907: 0070efb5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10908: 006bb581 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10909: 004f9691 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10910: 00b18a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10911: 0074168d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10911: 00741695 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10912: 00b18616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10913: 0047c3d5 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10914: 00423f65 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10915: 00ac325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10916: 00b185c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10917: 0047c5a9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10918: 00abc70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10919: 00b1875c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10920: 00b190c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10921: 00b175e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 10922: 006f1319 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10922: 006f1321 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10923: 002eec35 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10924: 006b2ccd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10924: 006b2cd5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10925: 004f86f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10926: 00b17a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10927: 005c246d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10927: 005c2475 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10928: 003bcaa1 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10929: 00a0d88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10930: 00b1888c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10931: 00aab570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10932: 0043fe0d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10933: 00b187e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10934: 006c7c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10935: 005bd7f1 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10934: 006c7c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10935: 005bd7f9 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10936: 00abf210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10937: 00a02b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10938: 00abd544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10939: 002c1675 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10940: 005e92f1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10941: 00701399 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10940: 005e92f9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10941: 007013a1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10942: 00ab5b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10943: 004f6911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10944: 00b18af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10945: 00b19120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10946: 00b19822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10947: 00abeb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10948: 00b1937c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10949: 00b1791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10950: 00a0a814 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10951: 0073f47d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10951: 0073f485 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10952: 00b178c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10953: 006b4995 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10953: 006b499d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10954: 00b19ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10955: 00a0d808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10956: 00abfcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10957: 007284fd 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10957: 00728505 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10958: 002c1ead 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10959: 00728341 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10960: 0069e779 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10959: 00728349 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10960: 0069e781 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10961: 005549c5 156 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10962: 006c7821 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10962: 006c7829 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10963: 009f74a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10964: 00aabf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10965: 002eda69 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10966: 00b18684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10967: 00b18176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10968: 0073d295 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10968: 0073d29d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10969: 00a0c998 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10970: 00b17ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10971: 004cd2a1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10972: 006afc2d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10972: 006afc35 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10973: 00b195ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10974: 00abc31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10975: 00aba254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10976: 008da730 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10977: 0072af15 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10976: 008da728 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10977: 0072af1d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10978: 00b176ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10979: 00ac3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 10980: 0029fcdd 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10981: 00b1813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10982: 00aafe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10983: 00603545 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10983: 0060354d 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10984: 00abf520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10985: 00aaaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10986: 006c954d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10986: 006c9555 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10987: 00351825 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10988: 00ab2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10989: 006c002d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10989: 006c0035 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10990: 0044d059 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10991: 00b195a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10992: 0072a27d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10992: 0072a285 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10993: 00b18d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10994: 006e3fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10994: 006e3fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10995: 00b18bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10996: 005e8369 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10996: 005e8371 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10997: 00b17cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10998: 005e2d7d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10999: 006f783d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10998: 005e2d85 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10999: 006f7845 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11000: 00b18a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 11001: 00b181f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11002: 003949d5 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11003: 00ab1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11004: 009b9fec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11005: 0044d835 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11006: 00b1937a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11007: 009b9ba8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11008: 0039a7c1 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11009: 00ac0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11010: 007008f9 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11010: 00700901 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11011: 00b18058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11012: 005de9ed 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11012: 005de9f5 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11013: 00b1945e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11014: 00ab5d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11015: 00ab6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11016: 0054cc55 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 11017: 00ac339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11018: 002cb299 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11019: 0060805d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11019: 00608065 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11020: 002e93cd 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11021: 00263a95 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11022: 006bd3fd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11022: 006bd405 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11023: 00b174d8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11024: 00ab42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11025: 00b18bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11026: 006af4ad 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11026: 006af4b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11027: 0054cc8d 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 11028: 00461671 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11029: 00abd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11030: 00ac3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11031: 00365dc1 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11032: 006f084d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11033: 00694f85 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 11034: 005b183d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11035: 00744bcd 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11032: 006f0855 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11033: 00694f8d 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11034: 005b1845 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11035: 00744bd5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11036: 00aabba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11037: 00b17e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11038: 0044047d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11039: 006bfc21 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11039: 006bfc29 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11040: 00b17564 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11041: 00733d09 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11041: 00733d11 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11042: 00b17ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11043: 00b17886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11044: 002f9579 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11045: 005388bd 176 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 11046: 00622a99 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11046: 00622aa1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11047: 003d5145 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11048: 00abf550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11049: 0054ccc5 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 11050: 004fd311 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11051: 00b185aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11052: 00b19c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11053: 00aacbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11054: 006d4ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11054: 006d4ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11055: 00ab8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11056: 00ab2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11057: 00b1807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11058: 00b1805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11059: 007330c9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11059: 007330d1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11060: 0048f929 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11061: 002c2725 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11062: 004a2879 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11063: 00abdce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11064: 00391785 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11065: 00b18ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11066: 009039c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11067: 00ab51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11068: 009f691c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11069: 00ab2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11070: 006ecc49 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11070: 006ecc51 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11071: 0029938d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11072: 002b45b1 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 11073: 00543a29 256 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 11074: 005e5505 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 11075: 005d5b39 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11074: 005e550d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11075: 005d5b41 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11076: 00aafb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11077: 00701155 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11077: 0070115d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11078: 004fbf9d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11079: 004a0359 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11080: 006af159 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11080: 006af161 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11081: 002ba7ad 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11082: 00abdc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11083: 00b18692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11084: 00b18cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11085: 00ac2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11086: 009ff7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11087: 0065c349 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11088: 005bda6d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11087: 0065c351 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11088: 005bda75 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11089: 00ac3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11090: 004cb4d5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11091: 006047a1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11091: 006047a9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11092: 0045c9f5 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11093: 00b183a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11094: 00621985 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11095: 005cb645 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11094: 0062198d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11095: 005cb64d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11096: 00abece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11097: 00262889 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11098: 0071cf7d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11099: 0072d7f1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11098: 0071cf85 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11099: 0072d7f9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11100: 00a0b708 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 11101: 009f7424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11102: 00ab5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11103: 00b1a356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11104: 00b17b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11105: 00abc11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11106: 003ae1a5 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 11107: 002b3f31 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11108: 0053d665 16 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 11109: 0032ca61 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11110: 005c2d85 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11110: 005c2d8d 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11111: 00aaf55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11112: 0064e1f5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11112: 0064e1fd 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11113: 00ab1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11114: 00b197d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11115: 00b18354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11116: 00abcf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11117: 005f6c11 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11117: 005f6c19 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11118: 004cd671 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11119: 00b17884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11120: 0069883d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11120: 00698845 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11121: 00ab98a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11122: 002efb29 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11123: 00ab4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11124: 00abc20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11125: 00406c6d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11126: 005d04c9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11126: 005d04d1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11127: 00546e31 88 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 11128: 00b17ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11129: 00691179 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11129: 00691181 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11130: 004d7c19 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11131: 00ab5e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11132: 00555c19 32 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 11133: 00b19712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11134: 00b1886a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11135: 004812bd 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 11136: 00aafc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ @@ -11149,77 +11149,77 @@ │ │ │ │ 11145: 00b1948a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11146: 00b18b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 11147: 00b18b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11148: 0028c5f1 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11149: 009f98c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11150: 009b9b58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11151: 00b17f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11152: 006595f1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11152: 006595f9 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11153: 00ae4d64 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11154: 009b9b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11155: 00b19aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11156: 00ab8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11157: 00ab2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11158: 0062d3ed 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11158: 0062d3f5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11159: 00b18592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11160: 00b18f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11161: 00abf900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11162: 00527e6d 44 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 11163: 00395d31 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11164: 00aba214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11165: 006fe409 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11165: 006fe411 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11166: 00aabc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11167: 00b17742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11168: 00a0e1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 11169: 00b1957e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11170: 00659b19 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11170: 00659b21 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11171: 00aac840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11172: 0043ba39 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11173: 00b19d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11174: 0048e4f9 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 11175: 0053ed4d 284 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 11176: 005b1841 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11176: 005b1849 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11177: 004b2499 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11178: 00b18c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11179: 00b19b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11180: 00b186e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11181: 00abba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11182: 006c16d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11183: 006acae5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11182: 006c16dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11183: 006acaed 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11184: 00b19b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 11185: 00541351 268 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 11186: 0069bad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11186: 0069badd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11187: 00b1935c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11188: 00ab3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11189: 002bb801 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11190: 0070d6b1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11190: 0070d6b9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11191: 00ac3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11192: 00ab5d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11193: 00b175fe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11194: 005b7a1d 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11195: 0074177d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11196: 006c7dd9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11194: 005b7a25 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11195: 00741785 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11196: 006c7de1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11197: 00b19228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11198: 00abf620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11199: 0041bebd 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11200: 00b18158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11201: 00abbd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11202: 006e2cad 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11203: 006a4c09 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11202: 006e2cb5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11203: 006a4c11 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11204: 002a5f39 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11205: 00aac348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11206: 00395e11 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11207: 007027cd 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11207: 007027d5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11208: 002976d1 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11209: 002cb305 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11210: 00aaccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11211: 00b17aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11212: 00355b6d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11213: 00440945 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11214: 0060eea5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11214: 0060eead 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11215: 0053dac5 94 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 11216: 00aae0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11217: 00b18e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11218: 00aac478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11219: 00ab5ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11220: 00abe910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11221: 00b188c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11230,102 +11230,102 @@ │ │ │ │ 11226: 00abded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11227: 002b633d 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11228: 004a1791 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11229: 004ce7f9 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11230: 00555805 200 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 11231: 00aada24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11232: 00b1899a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11233: 005d365d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11233: 005d3665 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11234: 00b19302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11235: 0032dc65 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11236: 0061066d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11236: 00610675 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11237: 004f7005 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11238: 00ab2114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11239: 004f8c21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11240: 005014b1 212 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11241: 00aaafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11242: 00ab70ac 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11243: 004a1919 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11244: 006b8f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11245: 005908a9 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 11246: 0069c7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11244: 006b8f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11245: 005908b1 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 11246: 0069c7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11247: 00b1954e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11248: 006c9095 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11248: 006c909d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11249: 00b18cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11250: 006ea1e1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11250: 006ea1e9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11251: 004b53c1 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11252: 003e2115 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11253: 00abc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11254: 00700435 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11254: 0070043d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11255: 00543f91 232 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 11256: 00b18558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11257: 00ab8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11258: 0045f609 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11259: 00b19b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11260: 006b72f5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11260: 006b72fd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11261: 00b17b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11262: 00a179f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 11263: 00b1995e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11264: 009bc470 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11265: 00b198ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11266: 00ab56b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11267: 00a08168 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 11268: 003763c1 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11269: 007145ad 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11269: 007145b5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11270: 004e6191 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11271: 00aae0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11272: 006ec099 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11272: 006ec0a1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11273: 002628d9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11274: 00730aa5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11274: 00730aad 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11275: 00b176d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11276: 00540755 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 11277: 00b17f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11278: 00ab5ec0 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11279: 00aab140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11280: 0062150d 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11281: 0070f88d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11280: 00621515 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11281: 0070f895 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11282: 00b19d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11283: 006bd691 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11284: 006befb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11283: 006bd699 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11284: 006befb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11285: 00294399 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11286: 006ebaed 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11286: 006ebaf5 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11287: 00ab48d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11288: 00b185c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11289: 00b18eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11290: 005d287d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11291: 0061aa75 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11290: 005d2885 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11291: 0061aa7d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11292: 00ab733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11293: 003957cd 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11294: 00ab35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11295: 00abf2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11296: 00b18a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11297: 00abcfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11298: 00903c30 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11299: 00ab3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11300: 00ab55a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11301: 00b19be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11302: 00ab0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11303: 00a22530 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11304: 006f45ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11304: 006f45f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11305: 00ab676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11306: 00abc7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11307: 004b5f9d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11308: 00480b89 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11309: 00b18ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11310: 0069110d 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11310: 00691115 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11311: 003a3069 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11312: 0073d561 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11312: 0073d569 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11313: 0053da61 100 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 11314: 00b17974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11315: 00aad994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11316: 003ae555 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 11317: 00ab1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11318: 00b195c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11319: 00aaf3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11320: 006a8fe9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11320: 006a8ff1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11321: 00ab1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11322: 002c1a85 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11323: 00ab5600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11324: 00b17636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11325: 0047cf61 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11326: 004e77b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11327: 00ac2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11333,195 +11333,195 @@ │ │ │ │ 11329: 0028f6a5 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11330: 00b1852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 11331: 00b19794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11332: 00465069 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11333: 0028b2b9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11334: 004b3d2d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11335: 009039a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11336: 0073542d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11336: 00735435 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11337: 00b192a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11338: 00aad368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11339: 00506d9d 208 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11340: 0070ec1d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11340: 0070ec25 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11341: 0045689d 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11342: 00b18ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11343: 0042d385 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11344: 00b17ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11345: 00b1912a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11346: 005af4d5 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11346: 005af4dd 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11347: 00b19096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11348: 00a0d0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11349: 002c5ac9 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11350: 00291fc9 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11351: 0062ae89 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11351: 0062ae91 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11352: 00ac2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11353: 0054572d 156 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11354: 00b180dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11355: 004a1a01 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11356: 006bf215 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11356: 006bf21d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11357: 00b175a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11358: 00aadd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11359: 00718721 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11359: 00718729 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11360: 00aafd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11361: 00b17928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11362: 006a2ae1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11362: 006a2ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11363: 00b19b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11364: 004223d5 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11365: 004e6209 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11366: 00b1a2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11367: 00abd3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11368: 00a02bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11369: 00aaf00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11370: 0072c8b9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11370: 0072c8c1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11371: 004677f5 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11372: 004f6da5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11373: 00455405 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11374: 00b18b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11375: 0047cead 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11376: 0031e495 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11377: 005ce491 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11377: 005ce499 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11378: 003e3585 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11379: 005f4579 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11379: 005f4581 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11380: 00ab001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11381: 00b188a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11382: 00ab1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11383: 00ac0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11384: 009bbd84 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11385: 00ac1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11386: 003e06f1 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11387: 005e9b95 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11387: 005e9b9d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11388: 00b17790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11389: 006a0d4d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11389: 006a0d55 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11390: 00aaf83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11391: 00ab67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11392: 005ce5dd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11392: 005ce5e5 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11393: 00b17bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11394: 00abed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11395: 004f8921 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11396: 00b1773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11397: 0065520d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11398: 00737f89 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11397: 00655215 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11398: 00737f91 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11399: 00b19c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11400: 006a9d01 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11400: 006a9d09 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11401: 00aab460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11402: 002f5061 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11403: 002c1411 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11404: 00aad874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11405: 0062ca15 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11405: 0062ca1d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11406: 00b17d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11407: 005e8791 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11407: 005e8799 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11408: 00b178e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11409: 00b19c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11410: 00ab9378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11411: 00ab5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11412: 00ab9948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11413: 005cb375 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11413: 005cb37d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11414: 00b17d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11415: 00b1990a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11416: 00ab3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11417: 0048b5bd 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11418: 004ec241 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11419: 009f0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11420: 004ec29d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11421: 00b17646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11422: 002efe65 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11423: 00460ea9 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11424: 00b18004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11425: 0037a9e9 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11426: 006c2ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11426: 006c2bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11427: 00b18aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11428: 006c8521 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11428: 006c8529 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11429: 00b192b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11430: 00476c8d 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11431: 00b17da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11432: 00aaf5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11433: 00ac37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11434: 006ad83d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11434: 006ad845 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11435: 00ab4960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11436: 00b1849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11437: 002b0571 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11438: 00b19a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11439: 00b17bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11440: 00b18f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11441: 00698b05 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11442: 008c5d30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11441: 00698b0d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11442: 008c5d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11443: 00a061f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11444: 00b19424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11445: 00b19de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11446: 005e2c79 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11446: 005e2c81 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11447: 004587b5 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11448: 00610945 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11448: 0061094d 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11449: 00b17af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11450: 0065481d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11450: 00654825 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11451: 00aae200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11452: 00aba6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11453: 005e4f21 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11454: 006d24d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11455: 0060d7d5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11453: 005e4f29 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11454: 006d24dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11455: 0060d7dd 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11456: 00b18552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11457: 0069c651 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11458: 006c25a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11457: 0069c659 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11458: 006c25ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11459: 0028e9d1 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11460: 0072d9e9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11461: 006eae31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11460: 0072d9f1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11461: 006eae39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11462: 0047c6a5 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11463: 006a0535 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11463: 006a053d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11464: 0028a02d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11465: 003234ad 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11466: 008c4078 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11466: 008c4070 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11467: 003d974d 244 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11468: 005d4685 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11468: 005d468d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11469: 00aacd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11470: 003b08cd 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11471: 0048ea01 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11472: 00aba084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11473: 005de9cd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11474: 006dfa75 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11473: 005de9d5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11474: 006dfa7d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11475: 00ac336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11476: 00b175a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11477: 0069c68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11478: 006c597d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11477: 0069c695 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11478: 006c5985 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11479: 00ab1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11480: 00ac34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11481: 006053b1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11481: 006053b9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11482: 00ac3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11483: 00b175c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11484: 00aad924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11485: 00497cad 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11486: 0047a389 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11487: 00698a45 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11488: 00721519 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11489: 005ae609 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11490: 006a3905 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11487: 00698a4d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11488: 00721521 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11489: 005ae611 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11490: 006a390d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11491: 00abb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11492: 00ab4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11493: 005382c5 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11494: 00ac1948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11495: 002eff01 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11496: 00b18d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11497: 00ab7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11498: 00734e39 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11498: 00734e41 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11499: 009c3e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11500: 002a9c01 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11501: 002aed81 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11502: 00b17e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11503: 00a0af4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11504: 0060c479 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11504: 0060c481 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11505: 0035df79 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11506: 00720619 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11506: 00720621 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11507: 00b18cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11508: 0028fcc5 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11509: 006c5839 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11509: 006c5841 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11510: 00ac2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11511: 00aafb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11512: 0046d231 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11513: 00b190e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11514: 0072af25 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11514: 0072af2d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11515: 00abb70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11516: 0071a119 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11516: 0071a121 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11517: 0049cd61 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11518: 009fe27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11519: 00b192f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11520: 00b1a3a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11521: 00ac08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11522: 004fef25 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11523: 00450ffd 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ @@ -11534,136 +11534,136 @@ │ │ │ │ 11530: 00b198a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11531: 002835d5 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11532: 00aafa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11533: 00b1a316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11534: 00a0f98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11535: 00b18424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11536: 00b187e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11537: 006dd729 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11537: 006dd731 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11538: 004050f9 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11539: 00604b75 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11540: 006b8b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11539: 00604b7d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11540: 006b8b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11541: 009fbd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11542: 004dfd35 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11543: 00b19b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11544: 00b18b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11545: 0032596d 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11546: 009bc718 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11547: 0070ec61 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11548: 0062ad71 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11547: 0070ec69 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11548: 0062ad79 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11549: 004ed75d 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11550: 00406779 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11551: 00b17ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11552: 009fe9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11553: 0028a615 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11554: 00b19fd0 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11555: 00b19ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11556: 00651699 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11556: 006516a1 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11557: 004f4e15 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11558: 005aa265 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11559: 00700499 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11558: 005aa26d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11559: 007004a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11560: 004538dd 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11561: 006108d1 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11561: 006108d9 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11562: 0053da09 88 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11563: 00b17aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11564: 00ab12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11565: 00ab49c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11566: 00b1937e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11567: 005d2b75 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11567: 005d2b7d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11568: 0040ef35 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11569: 00459551 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11570: 0039f8d9 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11571: 009bc3e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11572: 00b1821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11573: 004cff19 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11574: 005d5ff1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11574: 005d5ff9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11575: 00aab6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11576: 00341fdd 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11577: 009ad39c 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11578: 00b1938c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11579: 00b18d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11580: 0053df75 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11581: 00ab4570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11582: 0040f035 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11583: 00458fd9 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11584: 0074027d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11584: 00740285 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11585: 00aaf69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11586: 00b18a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11587: 00ac33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11588: 00ac1a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11589: 005b17c9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11589: 005b17d1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11590: 00b1964e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11591: 00b198fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11592: 00b17cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11593: 00b196b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11594: 0047cfb5 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11595: 00b18a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11596: 0040efa9 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11597: 0045f4f5 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11598: 0029897d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11599: 004f1fcd 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11600: 00ac33ac 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11601: 00a17a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ 11602: 004f6ce5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11603: 0072d90d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11603: 0072d915 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11604: 00aaf97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11605: 00b1922a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11606: 00b1a370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11607: 0073bb3d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11607: 0073bb45 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11608: 00ab682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11609: 0044c045 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11610: 007207f1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11611: 006886e1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11610: 007207f9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11611: 006886e9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11612: 0053e935 300 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11613: 00b192f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11614: 004fd4c5 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11615: 00ac25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11616: 005cb65d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11617: 006db4d5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11616: 005cb665 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11617: 006db4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11618: 00ab8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11619: 00737621 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11619: 00737629 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11620: 00b17eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11621: 00590fc1 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11621: 00590fc9 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11622: 00b1794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11623: 00aae6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11624: 0054c541 74 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11625: 009bc20c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11626: 0045ff29 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11627: 00abbafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11628: 00b191d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11629: 006ca36d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11629: 006ca375 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11630: 00abbf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11631: 00b19764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11632: 00ac3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11633: 006bb041 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11633: 006bb049 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11634: 00b18968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11635: 00ab6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11636: 00ac1b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11637: 00730dbd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11637: 00730dc5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11638: 00ab1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11639: 006c2be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11639: 006c2be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11640: 00554fc1 148 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11641: 006b7715 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11641: 006b771d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11642: 009f11b8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11643: 0046d92d 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11644: 00b18c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11645: 00b175fb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11646: 006fdea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11646: 006fdead 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11647: 00aae804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11648: 002922c5 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11649: 004e8b99 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11650: 004a2369 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11651: 00ab1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11652: 00aadff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11653: 0053649d 296 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11654: 00b198ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11655: 00aae4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11656: 0044115d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11657: 004ec9c5 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11658: 005d3999 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11658: 005d39a1 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11659: 00555eb1 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11660: 00554a61 156 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11661: 00b199da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11662: 0054c24d 42 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11663: 00ab4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11664: 00aad348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11665: 00324181 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11673,387 +11673,387 @@ │ │ │ │ 11669: 00aad8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11670: 0053df71 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11671: 00aacf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11672: 002872b9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11673: 00ac24d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11674: 004f6f25 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11675: 00aae3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11676: 0073e0c5 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11676: 0073e0cd 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11677: 00abb45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11678: 00b17920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11679: 0084e0f4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11679: 0084e0ec 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11680: 00ab1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11681: 0028ab7d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11682: 004e0b41 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11683: 00b18aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11684: 00aaabf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11685: 00aad208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11686: 00ab82c8 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11687: 005d0abd 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11687: 005d0ac5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11688: 00b1874a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11689: 007288fd 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11690: 005956c1 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11689: 00728905 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11690: 005956c9 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11691: 00ab6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11692: 0053e56d 252 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11693: 00b1907e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11694: 0028e4d1 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11695: 009bd084 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11696: 00ab5af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11697: 00b197fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11698: 00abc84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11699: 0086f418 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11699: 0086f410 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11700: 00b19a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11701: 003a27a1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11702: 004d1df9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11703: 006ec73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11703: 006ec745 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11704: 00b19388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11705: 0086f410 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11706: 006e56b1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11705: 0086f408 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11706: 006e56b9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11707: 004cfffd 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11708: 00ab5b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11709: 0049cdb1 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11710: 0046133d 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11711: 00427d95 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11712: 00b178d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11713: 006216a5 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11713: 006216ad 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11714: 00b19480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11715: 00abb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11716: 00b18d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11717: 0059c819 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11717: 0059c821 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11718: 00ab44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11719: 004a17b1 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11720: 00b17330 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11721: 006a7d8d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11721: 006a7d95 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11722: 00504691 212 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11723: 002ec031 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11724: 00ac43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11725: 00b19264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11726: 00b190ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11727: 005e9475 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11727: 005e947d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11728: 0044d469 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11729: 00708769 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11730: 0073b911 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11729: 00708771 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11730: 0073b919 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11731: 00abe160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11732: 00ab18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11733: 0060cb0d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11734: 006c8fc9 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11733: 0060cb15 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11734: 006c8fd1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11735: 00b189a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11736: 00b18352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11737: 00aaf54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11738: 00627f39 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11738: 00627f41 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11739: 00b1889e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11740: 00b17b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11741: 00abcef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11742: 00b17f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11743: 00546e89 192 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11744: 006a41a5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11744: 006a41ad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11745: 00a09374 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11746: 00292ba5 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11747: 0062a5d9 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11747: 0062a5e1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11748: 00b17a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11749: 00b18a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ 11750: 004ec635 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11751: 00b1779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11752: 00abbe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11753: 0026444d 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11754: 0063bc15 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11754: 0063bc1d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11755: 00b19a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11756: 00505485 150 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11757: 00aaf25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11758: 00ac34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11759: 006a359d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11759: 006a35a5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11760: 00abecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11761: 00ab5a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11762: 00aae2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11763: 006c71cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11764: 006aa551 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11763: 006c71d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11764: 006aa559 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11765: 0054f0e5 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11766: 00b16f81 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11767: 00555511 56 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11768: 00b18ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11769: 00ac02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11770: 005c30ed 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11770: 005c30f5 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11771: 00b195ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 11772: 0073d435 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11772: 0073d43d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11773: 0051a0d9 232 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11774: 00abea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11775: 00aba9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11776: 00b1836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11777: 009ff380 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11778: 0037a421 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11779: 006b3ea1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11779: 006b3ea9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11780: 009e2248 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11781: 006a25f5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11781: 006a25fd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11782: 00b18bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11783: 00b189f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11784: 009f100c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11785: 009f106c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11786: 009f107c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11787: 004ec471 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11788: 004fd45d 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11789: 005e4efd 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11789: 005e4f05 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11790: 00ab3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11791: 00b180f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11792: 00b18f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11793: 00abf1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11794: 00abf4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11795: 00ab4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11796: 0046d41d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11797: 00b17e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11798: 00ab6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11799: 009ff824 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11800: 0073f51d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11801: 0073d195 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11802: 0069b571 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11803: 005bd789 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11804: 00705245 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11805: 006a5011 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11800: 0073f525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11801: 0073d19d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11802: 0069b579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11803: 005bd791 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11804: 0070524d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11805: 006a5019 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11806: 00aad9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11807: 00a0cc2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11808: 00b18bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11809: 00621835 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11809: 0062183d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11810: 0053db55 16 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11811: 00b17b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11812: 006a6639 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11813: 00671de9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11814: 006c4b1d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11812: 006a6641 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11813: 00671df1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11814: 006c4b25 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11815: 00aad7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11816: 00ab1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11817: 0072c251 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11817: 0072c259 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11818: 00287379 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11819: 00aad258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11820: 00b17e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11821: 002930c5 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11822: 0039642d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11823: 00b198d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11824: 009b006c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11825: 002f2aa1 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11826: 00b177be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11827: 00b1953c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11828: 00b17688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11829: 00546f49 144 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11830: 00aae400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11831: 00a16f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11832: 007119e5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11832: 007119ed 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11833: 00ac0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11834: 00b19ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11835: 00aac720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11836: 0039188d 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 11837: 00b17cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11838: 0073c52d 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11838: 0073c535 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11839: 00b18e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11840: 00745dfd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11840: 00745e05 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11841: 00abda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11842: 009f9398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11843: 00aaf51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11844: 00abc55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11845: 00a16fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11846: 009bbf68 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11847: 00a09500 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11848: 006db529 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11849: 00688301 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11848: 006db531 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11849: 00688309 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11850: 00aafd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11851: 00b17eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11852: 0082cc70 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11853: 005e95bd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11854: 00590ed1 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11852: 0082cc68 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11853: 005e95c5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11854: 00590ed9 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11855: 004532a5 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 11856: 00b1950c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11857: 008da78c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11858: 006bf31d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11857: 008da784 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11858: 006bf325 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11859: 00b17eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11860: 00ac4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11861: 005db049 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11861: 005db051 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11862: 00b17806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11863: 00aba5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11864: 002f8df1 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11865: 006db161 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11865: 006db169 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11866: 003997a5 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11867: 004ee735 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11868: 00ac31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11869: 006c3cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11869: 006c3ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11870: 0047f53d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11871: 00ab2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11872: 005cf0dd 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11872: 005cf0e5 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11873: 00b187ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11874: 00b191ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11875: 005083ad 76 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11876: 006e2511 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11876: 006e2519 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11877: 004767b5 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11878: 00b0ef18 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11879: 0053ee69 364 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11880: 00b1780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11881: 004e25a1 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11882: 00b194f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11883: 0042750d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11884: 00a14978 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11885: 00b193c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11886: 00b19918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11887: 00542059 130 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11888: 00ac11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11889: 0060d845 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11889: 0060d84d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11890: 00b185ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11891: 00ab09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11892: 00b18ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11893: 006b8c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11893: 006b8c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11894: 00abb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11895: 00b1843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11896: 00ac3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11897: 004dfaf9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11898: 00623709 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11898: 00623711 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11899: 00ac2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11900: 00a0e570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11901: 00264581 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 11902: 00376e15 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11903: 0053df6d 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11904: 006b6d4d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11904: 006b6d55 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11905: 004d1d51 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11906: 00b1755d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11907: 005558f5 664 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11908: 0053f925 236 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11909: 0073f629 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11909: 0073f631 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11910: 00aae010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11911: 00ac342c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11912: 00ab645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11913: 00b1871c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11914: 00703721 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11914: 00703729 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11915: 00b1857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11916: 009b9fa4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11917: 00ab5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11918: 00ab681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11919: 004a1969 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11920: 009052cc 64 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11921: 0071d4d1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11921: 0071d4d9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11922: 0032dfc1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11923: 00550ea1 136 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11924: 006bec69 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11924: 006bec71 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11925: 00b17c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11926: 00abb90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11927: 00b1994e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11928: 006da7a1 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11928: 006da7a9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11929: 004c51f5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11930: 00b186a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11931: 004c7dd9 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11932: 00b17e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11933: 00abf870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11934: 00b18152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11935: 004727dd 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11936: 00b18f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11937: 00353905 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11938: 0069bc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11938: 0069bc09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11939: 00550ae5 128 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11940: 0050551d 40 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11941: 004699d1 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11942: 00ab9a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11943: 006850b5 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11943: 006850bd 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11944: 00b1770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11945: 004fedfd 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11946: 00ab1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11947: 00461da1 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11948: 00b1931a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11949: 00aba9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11950: 004674e5 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11951: 00b197c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11952: 00ab3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11953: 00ab2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11954: 0045b919 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11955: 00b17606 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11956: 00683189 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11956: 00683191 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11957: 00b19104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11958: 00b18624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11959: 003770d5 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11960: 00b19144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11961: 00abd094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11962: 00ac1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11963: 0071db59 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11963: 0071db61 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11964: 00b19098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11965: 009fe300 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11966: 00720f5d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11966: 00720f65 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11967: 002c9c91 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11968: 00286eb9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11969: 00ac3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11970: 00b19262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11971: 00b196cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11972: 00b175ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11973: 00b17872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11974: 002f7fb5 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11975: 003991e9 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11976: 00ab6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11977: 004514d1 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 11978: 00b19214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11979: 00a0e258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11980: 006e0089 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11981: 0071d57d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11980: 006e0091 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11981: 0071d585 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11982: 0054f2d5 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11983: 00a120bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11984: 006c21ed 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11984: 006c21f5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11985: 00b17e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11986: 00415169 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11987: 00b17818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11988: 00a09f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11989: 00b1826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11990: 004d19bd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11991: 006fca81 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11991: 006fca89 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11992: 00ababf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11993: 004e0815 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11994: 0042bd25 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11995: 0029035d 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11996: 00aae6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11997: 005cb61d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11998: 006c0c25 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11997: 005cb625 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11998: 006c0c2d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11999: 00b17acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12000: 005be541 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12000: 005be549 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12001: 004b56e1 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12002: 00abde80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12003: 00550c8d 114 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 12004: 00ab9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12005: 009fbde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12006: 0054ec59 224 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 12007: 00ab9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12008: 004e0c99 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12009: 0047ae85 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12010: 0061bc69 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12011: 006bdc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12010: 0061bc71 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12011: 006bdc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12012: 00ab0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12013: 00290c59 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12014: 00623a01 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12014: 00623a09 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12015: 00b19ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12016: 00abfa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12017: 006eb491 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12017: 006eb499 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12018: 00b19282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12019: 009fea38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12020: 0029fe5d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12021: 006f87dd 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12021: 006f87e5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12022: 00abac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12023: 00a13a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 12024: 00ab3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12025: 00ac2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12026: 004e0c3d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12027: 00476d81 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12028: 006ae735 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12028: 006ae73d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12029: 00b18ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12030: 00ab4a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12031: 002e9e69 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12032: 00476b71 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12033: 00b186f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12034: 00b18ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12035: 00ab5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12036: 00ab5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12037: 00aaffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12038: 00b18c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12039: 00aacc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12040: 00b18670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12041: 00b191c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12042: 0047d135 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12043: 006e2771 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12044: 00720b1d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12043: 006e2779 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12044: 00720b25 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12045: 00b18ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 12046: 00a10eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 12047: 00b1a36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12048: 006b8cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12048: 006b8d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12049: 00ac0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12050: 002a9bf1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12051: 004d1bd9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12052: 00ab2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12053: 00b19882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12054: 00333935 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12055: 00abed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12061,123 +12061,123 @@ │ │ │ │ 12057: 002b8e15 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12058: 00aad954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12059: 004b4ed9 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12060: 00b1904e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12061: 00b1a310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12062: 00398a15 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12063: 00b18034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12064: 005d7b21 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12064: 005d7b29 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12065: 00ac0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12066: 00abb9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12067: 0073e4b1 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12067: 0073e4b9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12068: 00423fe5 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12069: 006025c1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12069: 006025c9 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12070: 00286f61 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12071: 0047a7dd 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12072: 005d778d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12072: 005d7795 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12073: 00545a31 80 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 12074: 00b17684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12075: 00454035 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12076: 002c19d1 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12077: 0072c049 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12078: 0069b355 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12077: 0072c051 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12078: 0069b35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12079: 00ab0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12080: 00aaca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12081: 00ab2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12082: 0028e7fd 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12083: 00abcde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12084: 006dfcf9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12084: 006dfd01 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12085: 00ab1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12086: 00ab58f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12087: 00ab6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12088: 004c525d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12089: 00abcea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12090: 007181f9 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12090: 00718201 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12091: 00b19056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12092: 00274b71 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12093: 00b17652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12094: 00aae490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12095: 00b190b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12096: 00ab1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12097: 004c61fd 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12098: 0054ed39 156 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 12099: 00355bb1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12100: 009bc0a8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12101: 00ac38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12102: 00b1961a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12103: 0072a9c5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12103: 0072a9cd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12104: 00ac1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12105: 00ab33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12106: 0035e889 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12107: 00b175e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12108: 0029976d 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12109: 006c5f85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12109: 006c5f8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12110: 00b18768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12111: 00b17fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12112: 00b18ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 12113: 00496921 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12114: 006c3a15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12115: 00710245 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12114: 006c3a1d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12115: 0071024d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12116: 003d5531 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12117: 00b19200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 12118: 0058ff7d 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 12118: 0058ff85 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 12119: 00aad684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12120: 006c3df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12120: 006c3df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12121: 00b17a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12122: 0069d815 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12123: 005d4a09 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12122: 0069d81d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12123: 005d4a11 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12124: 00aafacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12125: 0042d479 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12126: 00ab1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12127: 0071f1bd 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12128: 0062141d 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12127: 0071f1c5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12128: 00621425 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 12129: 004cc039 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12130: 00b186ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12131: 00b17c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12132: 00b19060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12133: 0072e94d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12133: 0072e955 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12134: 00903c78 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12135: 00ab9e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12136: 004cf5d1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12137: 003cb701 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12138: 00abf4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 12139: 006d1ced 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ - 12140: 00590ce9 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 12139: 006d1cf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12140: 00590cf1 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 12141: 00b178de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12142: 00ab9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12143: 005b3321 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12143: 005b3329 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12144: 00b18850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12145: 00ac38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12146: 00aac670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12147: 00ab5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12148: 006baf65 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12148: 006baf6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12149: 0028b2c9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12150: 004c442d 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12151: 006e87c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12152: 006a9181 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12153: 006bed95 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12151: 006e87c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12152: 006a9189 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12153: 006bed9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12154: 00b18722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12155: 006eeb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12155: 006eeb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 12156: 004833a1 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12157: 00abc08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12158: 00b1839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12159: 00b17876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12160: 00a10b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 12161: 00ac13c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 12162: 002cb2b5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12163: 005512e9 104 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 12164: 006a883d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12164: 006a8845 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12165: 00337e15 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12166: 00ab4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12167: 00abb98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12168: 00b18aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 12169: 00b19c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12170: 00ab1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12171: 003a2169 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12172: 005d233d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12172: 005d2345 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12173: 00b194c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12174: 0044d3f1 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12175: 002c2e7d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12176: 00aad814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12177: 00456b0d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12178: 002d57ed 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12179: 00b184ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -12187,201 +12187,201 @@ │ │ │ │ 12183: 00486a0d 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12184: 00a00a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12185: 002e9fd1 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12186: 00abdbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12187: 00b17dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12188: 00287009 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12189: 0028c6f9 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12190: 00697799 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12191: 006e3611 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12190: 006977a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12191: 006e3619 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12192: 00ac2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12193: 0054dead 140 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 12194: 00ab4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12195: 00b182aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12196: 0073cab1 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12196: 0073cab9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12197: 009e4160 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12198: 00688739 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12198: 00688741 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12199: 00b199de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12200: 006acf99 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12200: 006acfa1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12201: 0047b735 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12202: 0064809d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12202: 006480a5 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12203: 00284109 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12204: 00551029 120 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 12205: 0054df8d 84 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 12206: 00ab5e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12207: 00abeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 12208: 00a06a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 12209: 00555ead 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 12210: 0071e549 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12210: 0071e551 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12211: 00b189a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12212: 0070d801 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12213: 006e4e65 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12212: 0070d809 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12213: 006e4e6d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12214: 004a559d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12215: 00b193d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12216: 00b19978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12217: 00b18382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12218: 0041c92d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12219: 005e28d1 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12220: 00708521 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12221: 0069c381 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12222: 00605385 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12219: 005e28d9 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12220: 00708529 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12221: 0069c389 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12222: 0060538d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12223: 004f9edd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12224: 0054e001 32 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 12225: 00aae250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12226: 0044d339 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12227: 004d1ec5 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12228: 006e6f4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12228: 006e6f55 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12229: 004fa2bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12230: 00b1885c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12231: 00ab7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 12232: 00b1732a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12233: 00aae040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12234: 00a0a058 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 12235: 009ff404 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12236: 00b192c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12237: 00abfe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12238: 00b190f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12239: 00ac3984 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12240: 00b191ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12241: 006e3cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12241: 006e3cfd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12242: 00b1840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12243: 004974fd 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12244: 0069e965 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12245: 005e587d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12246: 006223ed 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12244: 0069e96d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12245: 005e5885 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12246: 006223f5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12247: 00285169 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12248: 0032dee9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12249: 0072da41 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12249: 0072da49 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12250: 00b19af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12251: 00b193e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12252: 00b185a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12253: 003a1929 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12254: 006f2db5 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12254: 006f2dbd 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12255: 00b189ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12256: 006022c9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12257: 006a7a91 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12256: 006022d1 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12257: 006a7a99 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12258: 00abd444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12259: 00ac1d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12260: 00aba974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ 12261: 00552779 128 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 12262: 005d3a39 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12263: 00716e95 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12262: 005d3a41 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12263: 00716e9d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12264: 00ab2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12265: 002c5255 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12266: 004dfc65 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12267: 00b175e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12268: 00443ff9 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12269: 00b189aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12270: 00b1968c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12271: 009ff8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12272: 00551281 104 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ 12273: 004d0afd 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12274: 00b176dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12275: 00685d99 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12275: 00685da1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12276: 00b1948e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12277: 00abc25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12278: 002cd021 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12279: 00b1a34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12280: 00626059 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12280: 00626061 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12281: 00abfde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12282: 00ab47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12283: 004cf6d9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12284: 00b176f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12285: 004cc8a9 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12286: 0026378d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12287: 00341ee1 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12288: 00481c8d 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12289: 004e34cd 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12290: 00402b19 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12291: 00ab2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12292: 006f4575 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12293: 0060fbb5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12292: 006f457d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12293: 0060fbbd 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12294: 00b17716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12295: 00ac0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12296: 00b1981a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12297: 00437ff5 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12298: 003b1e8d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12299: 00b1785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12300: 0073748d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12301: 0062611d 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12300: 00737495 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12301: 00626125 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12302: 0033e9e1 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12303: 00abbbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12304: 0059014d 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 12304: 00590155 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 12305: 00abfca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12306: 00b19774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12307: 00ab9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12308: 00ab4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12309: 002c4909 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12310: 003b1ce9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12311: 004e022d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12312: 00b1890a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12313: 00323ac9 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12314: 0071de09 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12314: 0071de11 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12315: 00b19ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12316: 00b198f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12317: 00550fa9 126 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 12318: 0073af11 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12318: 0073af19 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12319: 00285469 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12320: 00b19e04 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12321: 00b18824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12322: 00ac3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12323: 009bc34c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12324: 00275805 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12325: 0062aaf5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12325: 0062aafd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12326: 00ac0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12327: 00b19b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12328: 00abc8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12329: 00b175b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12330: 005e943d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12331: 0069b445 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12330: 005e9445 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12331: 0069b44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12332: 00b19b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12333: 00ab8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12334: 009bd80c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12335: 00a00820 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12336: 004d7751 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12337: 006b6c09 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12337: 006b6c11 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12338: 00ab74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12339: 0061bd31 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12339: 0061bd39 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12340: 00b199c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12341: 005555f5 2 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 12342: 0028b2f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12343: 002e19b1 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12344: 005547f9 78 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 12345: 0047d17d 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12346: 00a09aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 12347: 0053a80d 216 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 12348: 00ab4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12349: 005e8d85 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12349: 005e8d8d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12350: 00ac0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12351: 00abeba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12352: 00a174c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 12353: 00b18dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12354: 006be8c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12354: 006be8cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12355: 00288ac9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12356: 00b19dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12357: 00404201 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12358: 003ce68d 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12359: 0039acf1 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12360: 006ad499 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12360: 006ad4a1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12361: 0048eed9 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12362: 006dd921 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12362: 006dd929 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12363: 00ab0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 12364: 00a125e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 12365: 006cfbd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12366: 006c4049 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12365: 006cfbdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12366: 006c4051 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12367: 004677d1 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12368: 00ac2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12369: 00351429 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12370: 0072e105 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12370: 0072e10d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12371: 00ab78e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 12372: 00b180fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12373: 00b1858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12374: 00a048b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIDU │ │ │ │ 12375: 00b1792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12376: 00735725 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12376: 0073572d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12377: 00ac0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12378: 00ab5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12379: 00aadfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12380: 00b1756c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12381: 00ac1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12382: 00265045 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12383: 00ab5930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -12389,18 +12389,18 @@ │ │ │ │ 12385: 00abf0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12386: 00abd4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12387: 00b18428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12388: 00ab4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12389: 00b17bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12390: 00ac06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12391: 00b18db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12392: 00699745 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12393: 00717ac1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12392: 0069974d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12393: 00717ac9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12394: 00abee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12395: 005cb625 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12395: 005cb62d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12396: 00b1830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12397: 00b175cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12398: 0054de21 140 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12399: 00ab7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12400: 00ab18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12401: 00ab2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12402: 00a14138 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ @@ -12408,165 +12408,165 @@ │ │ │ │ 12404: 00aacee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12405: 0054df39 84 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12406: 00b185a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12407: 0053e669 232 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12408: 00b18fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12409: 00291291 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12410: 00407ee9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12411: 0072faa5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12412: 006bece1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12411: 0072faad 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12412: 006bece9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12413: 00ab51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12414: 00ab6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12415: 00b19afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12416: 00b17e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12417: 00ab56f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12418: 0035e87d 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12419: 00b19d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12420: 00b1912e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12421: 00b19fc4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12422: 004d8f29 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12423: 00621069 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12424: 00596b9d 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12423: 00621071 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12424: 00596ba5 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12425: 00b187d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12426: 0069cc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12427: 006a5775 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12426: 0069cc35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12427: 006a577d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12428: 00b19370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12429: 0054dfe1 32 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12430: 00b18834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12431: 00605295 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12431: 0060529d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12432: 00ab1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12433: 006499bd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12433: 006499c5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12434: 00ac3620 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12435: 00a0d46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12436: 005e86a9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12436: 005e86b1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12437: 00ab7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12438: 00abda70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12439: 004d13b9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12440: 00b18bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12441: 00b1781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12442: 004cd829 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12443: 003dd649 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12444: 00b19438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12445: 0059b3ed 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12445: 0059b3f5 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12446: 00b17d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12447: 003920fd 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12448: 00b19c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12449: 00ac2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12450: 0037768d 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12451: 00b18c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12452: 00b18e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12453: 006a11e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12453: 006a11ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12454: 00b1965a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12455: 005fff19 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12456: 007241b9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12455: 005fff21 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12456: 007241c1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12457: 00b19b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12458: 0041e879 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12459: 00b17c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12460: 002b3239 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12461: 00a11b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12462: 00ab05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12463: 00b18d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12464: 0072bef1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12464: 0072bef9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12465: 004f5dd5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12466: 00b1933c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12467: 006f8cf9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12467: 006f8d01 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12468: 00a09a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12469: 005cf2e5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12469: 005cf2ed 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12470: 00ab35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12471: 00ab7ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12472: 00b1789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12473: 00737075 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12473: 0073707d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12474: 00b1894a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12475: 00b182e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12476: 0045e7a9 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12477: 006885a9 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12477: 006885b1 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12478: 00b18f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12479: 0072e575 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12479: 0072e57d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12480: 00abac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12481: 006b3435 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12481: 006b343d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12482: 00278e5d 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12483: 00abc4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12484: 00aab870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12485: 00b19c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12486: 00b19942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12487: 00ab5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12488: 006cd069 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12489: 0072fe55 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12488: 006cd071 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12489: 0072fe5d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12490: 00aaba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12491: 005f652d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12491: 005f6535 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12492: 00abdec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12493: 00b18436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12494: 00b18f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12495: 002965f9 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12496: 006b0cf9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12497: 00726ef5 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12496: 006b0d01 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12497: 00726efd 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12498: 004ca515 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12499: 0045538d 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12500: 00709211 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12500: 00709219 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12501: 00b19a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12502: 0069bc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12503: 00594455 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12504: 0069cac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12505: 00591d29 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12502: 0069bc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12503: 0059445d 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12504: 0069cacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12505: 00591d31 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12506: 0029130d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12507: 00aad358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12508: 00506459 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12509: 0039ff05 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12510: 00b17634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12511: 006f67fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12511: 006f6805 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12512: 00aaf53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12513: 004ff535 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12514: 006d5dcd 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12514: 006d5dd5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12515: 00b17a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12516: 00ab14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12517: 00abd1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12518: 0071a809 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12518: 0071a811 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12519: 005420dd 238 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12520: 005ac971 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12520: 005ac979 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12521: 00b1a34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12522: 005dade9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12522: 005dadf1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12523: 00b19924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12524: 00b186ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12525: 004579a1 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12526: 006f37f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12526: 006f37fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12527: 003dfc19 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12528: 00a0c914 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12529: 0072b3f1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12529: 0072b3f9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12530: 00ab50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12531: 006b9d45 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12531: 006b9d4d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12532: 00b19802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12533: 00a22500 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12534: 00ac223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12535: 006c3fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12535: 006c3fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12536: 0028b2e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12537: 0070d9d1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12537: 0070d9d9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12538: 00a0c2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12539: 00546305 256 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12540: 00b19030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12541: 00b17954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12542: 00b18082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12543: 003770b5 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12544: 00b1855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12545: 00a05930 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12546: 005bed39 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12546: 005bed41 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12547: 009bd09c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12548: 00ac0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12549: 004dd431 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12550: 00ab3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ 12551: 004846b5 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12552: 006f125d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12552: 006f1265 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12553: 00546405 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12554: 00b1946a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12555: 003df61d 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12556: 00546521 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12557: 0072dc41 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12558: 006f1d15 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12557: 0072dc49 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12558: 006f1d1d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12559: 004a1981 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12560: 00aaff9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12561: 0068977d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12561: 00689785 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12562: 00ab2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12563: 003baaf5 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12564: 00aab7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12565: 00b18708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12566: 00b175aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12567: 004ec625 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12568: 00aaea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12581,627 +12581,627 @@ │ │ │ │ 12577: 00ab0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12578: 00b19be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12579: 00555739 86 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12580: 00b188cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12581: 00ab95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12582: 00b1820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12583: 00b195f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12584: 0084e2f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12584: 0084e2ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12585: 00af5e18 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12586: 009bc430 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12587: 00b18faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12588: 00b19d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12589: 004e7945 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12590: 00ab4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12591: 00b18f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12592: 00b17bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12593: 005eb6f9 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12594: 007090a1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12593: 005eb701 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12594: 007090a9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12595: 00ab1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12596: 004b4f01 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12597: 00a14240 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12598: 006f12b1 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12598: 006f12b9 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12599: 0041c70d 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12600: 004e6af1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12601: 006a9aa9 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12602: 0071e225 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12601: 006a9ab1 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12602: 0071e22d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12603: 00ab2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12604: 00b1847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12605: 003553b5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12606: 004e81cd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12607: 00a10c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12608: 00b17c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12609: 006f9301 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12609: 006f9309 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12610: 00a12140 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12611: 00b18470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12612: 00b17882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12613: 006b6791 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12613: 006b6799 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12614: 00ac2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12615: 00ac1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12616: 0072e16d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12616: 0072e175 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12617: 009bce20 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12618: 00ab5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12619: 0045a1ed 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12620: 004f8b75 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12621: 0059156d 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12622: 00590f49 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12621: 00591575 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12622: 00590f51 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12623: 003258e1 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12624: 00ac2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12625: 00ab644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12626: 00404831 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12627: 00734a85 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12627: 00734a8d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12628: 00b1a384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12629: 0053fa11 228 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12630: 00ab62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12631: 00b18296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12632: 006fe319 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12632: 006fe321 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12633: 009f0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12634: 0062e411 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12634: 0062e419 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12635: 00324c7d 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12636: 00ab11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12637: 00722589 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12637: 00722591 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12638: 004e5e35 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12639: 003e3c5d 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12640: 00b18abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12641: 00b1a352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12642: 006cb141 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12643: 0084def8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12642: 006cb149 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12643: 0084def0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12644: 00b19a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12645: 00720bed 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12645: 00720bf5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12646: 00ac0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12647: 009bbd38 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12648: 00b194aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12649: 00a06dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12650: 00b182de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12651: 00a0adc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12652: 00aabab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12653: 009bd7b4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12654: 007079a1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12654: 007079a9 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12655: 00ab668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12656: 005d50bd 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12656: 005d50c5 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12657: 00ab5c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12658: 006b6671 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12658: 006b6679 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12659: 00b18e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12660: 00b194f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12661: 006cb985 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12662: 005e980d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12663: 0061a849 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12661: 006cb98d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12662: 005e9815 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12663: 0061a851 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12664: 00a0ad3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ 12665: 004cbff1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12666: 008d1c3c 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12666: 008d1c34 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12667: 0049ab39 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12668: 00720f99 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12668: 00720fa1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12669: 0028b2f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12670: 004e0d11 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12671: 009fc410 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12672: 00ac4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12673: 00ac222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12674: 00b182fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12675: 00b1a0d0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12676: 006e9039 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12676: 006e9041 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12677: 00ab0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12678: 002b00b9 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12679: 00b19116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12680: 00b176ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12681: 00ab5ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12682: 0069b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12682: 0069b53d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12683: 00b19114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12684: 00b17af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12685: 006fdb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12685: 006fdb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12686: 00440129 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12687: 00ab1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12688: 00aacbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12689: 006fdcc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12690: 0073fa2d 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12689: 006fdccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12690: 0073fa35 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12691: 00b19b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12692: 006ee105 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12692: 006ee10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12693: 0053df79 220 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12694: 00b19032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12695: 00b186f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12696: 0060e409 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12697: 006f2d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12698: 007162b9 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12696: 0060e411 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12697: 006f2d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12698: 007162c1 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12699: 00b198e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12700: 00ac3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12701: 00b19678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12702: 00a0ae44 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12703: 00623eb9 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12703: 00623ec1 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12704: 00abfbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12705: 00b18b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12706: 0059d535 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12706: 0059d53d 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12707: 00ab8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12708: 004f5d01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12709: 004d1b09 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12710: 00abf7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12711: 00a224d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12712: 00ac06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12713: 006eff99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12713: 006effa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12714: 00ac0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12715: 009fbe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12716: 00b18990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12717: 00b18c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12718: 007171fd 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12718: 00717205 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12719: 00497971 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12720: 004558d5 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12721: 00ac166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12722: 006fc9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12722: 006fca05 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12723: 00ac3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12724: 0069ab5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12725: 006596d9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12724: 0069ab65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12725: 006596e1 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12726: 00ab8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12727: 00482cc9 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12728: 00ab9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12729: 00622501 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12729: 00622509 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12730: 00abaab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12731: 00ab0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12732: 009fa940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12733: 0028a18d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12734: 00b19da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12735: 00aad904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12736: 0071c91d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12736: 0071c925 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12737: 00aabc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12738: 0053996d 268 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ 12739: 004ee76d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12740: 004ec391 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12741: 00284049 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12742: 008fa414 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12743: 006ff89d 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12743: 006ff8a5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12744: 00b187b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12745: 00b19c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12746: 005eb67d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12746: 005eb685 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12747: 00ab693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12748: 00ab33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12749: 00b186a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12750: 006b90b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12750: 006b90c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12751: 00495c79 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12752: 00ab38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12753: 00ab6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12754: 0028bb41 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12755: 00abc00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12756: 00b1870e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12757: 005ccf79 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12757: 005ccf81 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12758: 0047c639 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12759: 006f440d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12759: 006f4415 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12760: 00b17ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12761: 0053c0dd 118 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12762: 00ab7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12763: 00ac34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12764: 00b18f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12765: 0061953d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12765: 00619545 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12766: 0046e221 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12767: 0047203d 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12768: 00263c31 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12769: 00b199ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12770: 007020f1 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12770: 007020f9 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12771: 00ac31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12772: 00ac1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12773: 006dbee5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12774: 005c1ae1 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12773: 006dbeed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12774: 005c1ae9 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12775: 00b19362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12776: 00a08cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12777: 00b1911e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12778: 004a3389 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12779: 00b18e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12780: 00742991 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12780: 00742999 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12781: 00476d8d 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12782: 0073eded 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12782: 0073edf5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12783: 00b19290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12784: 00ab8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12785: 00b18780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12786: 006b6cc9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12787: 006049e5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12786: 006b6cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12787: 006049ed 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12788: 00b17dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12789: 006d0611 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12789: 006d0619 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12790: 004e5da9 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12791: 004fc9a9 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12792: 00591731 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12792: 00591739 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12793: 00b17a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12794: 00abc54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12795: 00625ff5 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12795: 00625ffd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12796: 00b17aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12797: 006e89d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12797: 006e89dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12798: 00ab007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12799: 0073fc39 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12799: 0073fc41 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12800: 00b196ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12801: 00b18738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12802: 004d0495 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12803: 005ff559 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12803: 005ff561 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12804: 0050096d 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12805: 00539069 360 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ 12806: 003dace9 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 12807: 00736fe1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12807: 00736fe9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12808: 004dca71 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12809: 006c72f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12810: 006e3db9 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12811: 006e8c09 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12809: 006c7301 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12810: 006e3dc1 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12811: 006e8c11 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12812: 009fa8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12813: 00b19d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12814: 00b19a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12815: 00a06e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ 12816: 00ab88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12817: 00aaf65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12818: 006e236d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12818: 006e2375 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12819: 004f7c09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12820: 002cb2a1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12821: 00b18ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12822: 004e91ed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12823: 00732b59 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12823: 00732b61 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12824: 003975cd 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12825: 00b19436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12826: 00ac2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12827: 00aab150 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12828: 00b19cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12829: 00a0b684 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12830: 00b189fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12831: 006a7041 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12831: 006a7049 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12832: 00b19d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12833: 006b8e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12833: 006b8e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12834: 002f4de1 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12835: 002c7655 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12836: 006a97d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12837: 0059b75d 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12836: 006a97d9 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12837: 0059b765 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12838: 00b1a36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12839: 0028908d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12840: 004ec3ed 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12841: 006eaab5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12841: 006eaabd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12842: 00ac2a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12843: 00b19826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12844: 00ac35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12845: 00aac00c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12846: 0069af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12846: 0069af9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12847: 00b17b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 12848: 005b84e1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 12848: 005b84e9 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 12849: 00aaad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12850: 00b19bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12851: 00b19a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12852: 00aaf0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12853: 006c73e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12853: 006c73f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12854: 00ab9488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12855: 00b1810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12856: 00b18622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12857: 007341a5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12858: 0071e141 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12857: 007341ad 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12858: 0071e149 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12859: 00aba584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12860: 00508175 76 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12861: 00ab2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12862: 00ab99a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12863: 00b18240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12864: 0028c3c1 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12865: 00b19dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12866: 0047d279 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12867: 00b1964a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12868: 004b345d 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12869: 00b17b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12870: 005beeb1 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12870: 005beeb9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12871: 00b181ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12872: 006bd60d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12872: 006bd615 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12873: 002efeb1 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12874: 00ac1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12875: 004e68f5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12876: 00b19ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12877: 002c9c4d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12878: 00701ca9 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12878: 00701cb1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12879: 002c4fc5 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12880: 00ab2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12881: 00b17de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12882: 00b18984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12883: 00b18a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12884: 006fd5dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12885: 006fdc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12886: 0073d32d 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12884: 006fd5e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12885: 006fdc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12886: 0073d335 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12887: 00b1951c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12888: 00b19780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12889: 005ca339 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12889: 005ca341 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12890: 00abf0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12891: 002a0db5 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12892: 00a0bc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12893: 00aadc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12894: 00ac43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12895: 00b1947a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12896: 004e0545 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12897: 0071504d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12897: 00715055 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12898: 00a0692c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12899: 0039568d 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12900: 004e94f9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12901: 002878e1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12902: 006901c1 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12903: 006d5a21 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12904: 006fc815 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12902: 006901c9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12903: 006d5a29 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12904: 006fc81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12905: 00ab00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12906: 005f694d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12906: 005f6955 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12907: 00b19614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12908: 00aba764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12909: 005e3331 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12909: 005e3339 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12910: 00ab9208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12911: 009bbc68 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12912: 00ab5580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12913: 002f7e19 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12914: 00b19110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12915: 00b18a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12916: 003548cd 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12917: 0069b1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12917: 0069b1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12918: 0044de4d 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12919: 00aadc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12920: 00b1824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12921: 00556259 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12922: 00509ac1 10 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12923: 00b07b88 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12924: 00b18b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12925: 0065faf9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12925: 0065fb01 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12926: 00aad8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12927: 00b18fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12928: 00b19190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12929: 0072ced1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12929: 0072ced9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12930: 00437b39 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12931: 00b1975c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12932: 006c6add 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12932: 006c6ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12933: 0046d0a5 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12934: 00b17f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12935: 006f9cf5 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12936: 006b5a11 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12935: 006f9cfd 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12936: 006b5a19 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12937: 00b17d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12938: 009ffa34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12939: 006b937d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12939: 006b9385 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12940: 002c6d91 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12941: 004e5ea5 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12942: 004a1135 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12943: 00b17d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12944: 00b17f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12945: 006c158d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12945: 006c1595 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12946: 003e1ca1 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12947: 0043bb81 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12948: 00b18924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12949: 00b1890e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12950: 0028966d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12951: 006e9681 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12951: 006e9689 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12952: 0040d391 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12953: 009ff488 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12954: 004fc191 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12955: 00abeb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12956: 006c4509 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12956: 006c4511 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12957: 004f79c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12958: 00aad964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12959: 00543dd9 220 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12960: 009fa838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12961: 00aab970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12962: 00b19b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12963: 00abeda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12964: 00aabac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12965: 00b18c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12966: 005ce5d1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12966: 005ce5d9 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12967: 00aba9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12968: 0049d711 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12969: 005cb615 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12969: 005cb61d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12970: 00a12668 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12971: 00b1895e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12972: 00aaece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12973: 003b426d 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12974: 007057f1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12975: 0073ee71 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12974: 007057f9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12975: 0073ee79 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12976: 0037a0a1 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12977: 004b5239 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12978: 00376401 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12979: 00b1941c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12980: 004dfd71 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12981: 0073c6fd 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12981: 0073c705 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12982: 004b557d 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12983: 00ab48e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12984: 00734c9d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12985: 005dace5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12986: 0071dba9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12987: 005e9d21 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12984: 00734ca5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12985: 005daced 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12986: 0071dbb1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12987: 005e9d29 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12988: 00aacce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12989: 00292dad 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12990: 0086f3cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12990: 0086f3c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12991: 0052b9e9 1288 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12992: 00733e41 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12992: 00733e49 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12993: 00408d09 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12994: 006b6ab5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12994: 006b6abd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12995: 00aaf90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12996: 0044288d 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12997: 009bc2dc 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12998: 007216ad 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12998: 007216b5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12999: 00535809 192 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 13000: 0047d58d 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13001: 00ab45c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13002: 00b18c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13003: 00b185ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13004: 006d1fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13004: 006d1fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13005: 00294d3d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13006: 0070e705 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13006: 0070e70d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13007: 00467585 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13008: 00341f79 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13009: 00a072f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 13010: 0042d135 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13011: 0062e1f5 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13011: 0062e1fd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13012: 009b9fe0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13013: 0047a5ed 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13014: 00b19316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13015: 00b19df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13016: 00b1822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13017: 00a0aec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 13018: 00abdd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13019: 0050038d 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13020: 009bcfd0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13021: 00a07274 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 13022: 00b1a382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13023: 0062a531 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13023: 0062a539 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13024: 00479bad 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13025: 002ea4a5 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13026: 00ab759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 13027: 00b18680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13028: 0073ad91 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13029: 007015fd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13028: 0073ad99 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13029: 00701605 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13030: 004f41ad 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13031: 006c6ed9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13031: 006c6ee1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13032: 00a00508 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13033: 00275131 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 13034: 00732efd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13034: 00732f05 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13035: 00b185ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13036: 00b17ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13037: 00ab12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13038: 00ab63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13039: 00ac0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13040: 00ab2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13041: 00b19caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13042: 00b19466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13043: 006cc909 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13043: 006cc911 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13044: 00b187d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13045: 00b1a30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13046: 00a071f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 13047: 00abbefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13048: 006927c1 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13048: 006927c9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13049: 00476ad1 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13050: 006837e1 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13050: 006837e9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13051: 00ac161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13052: 006cc1e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13052: 006cc1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13053: 009bbd74 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13054: 006e3a59 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13054: 006e3a61 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13055: 00ac3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13056: 006f9711 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13057: 005d3f5d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13056: 006f9719 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13057: 005d3f65 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13058: 00b1808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13059: 00aabeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13060: 003a1455 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13061: 006eb275 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13062: 00735659 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13061: 006eb27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13062: 00735661 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13063: 004e9825 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13064: 009f7190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13065: 00281ff9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13066: 00b18a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 13067: 00b188d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13068: 005fac35 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13068: 005fac3d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13069: 002b65c5 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13070: 00b18144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13071: 00276541 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 13072: 00a145dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 13073: 006db699 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13074: 00621b1d 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13075: 0068858d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13073: 006db6a1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13074: 00621b25 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13075: 00688595 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13076: 00404459 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13077: 00abf690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13078: 002c6d1d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13079: 0035dc11 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13080: 00b19aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13081: 006e2f51 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13081: 006e2f59 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13082: 004a5709 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13083: 00abfdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13084: 0054d779 340 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 13085: 00a0a4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 13086: 00ab5650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13087: 006eeaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13087: 006eeaf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13088: 00ab686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13089: 00aabbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 13090: 00621119 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13090: 00621121 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13091: 00450c1d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13092: 00a15c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 13093: 00b187bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13094: 0039604d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13095: 004e6379 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13096: 00b19788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13097: 00ab688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 13098: 00591c19 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 13098: 00591c21 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 13099: 00ab50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13100: 00b19632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13101: 00a11774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 13102: 0045ab39 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13103: 006f93b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13103: 006f93bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13104: 00ab5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13105: 00a115e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 13106: 004e906d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13107: 00b1956e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13108: 004729f1 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13109: 009b9fd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13110: 00a116f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 13111: 00b18410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13112: 002a1581 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13113: 00a07484 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ 13114: 002b5c29 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13115: 0070de01 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13116: 006fbc45 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13117: 006cbe3d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13115: 0070de09 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13116: 006fbc4d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13117: 006cbe45 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13118: 00ab1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13119: 006b4d35 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13120: 005e9c65 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13119: 006b4d3d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13120: 005e9c6d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13121: 00ab1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13122: 00a07400 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 13123: 003cb6ed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13124: 005beda1 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13124: 005beda9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13125: 00b179a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13126: 00b186f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13127: 0071a8d1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13127: 0071a8d9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13128: 00aae450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13129: 006e3f79 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13130: 005e3ebd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13129: 006e3f81 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13130: 005e3ec5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13131: 009bd3e8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13132: 0071c89d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13132: 0071c8a5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13133: 00b1942a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13134: 00a06590 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 13135: 00a1166c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 13136: 0060eb91 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13136: 0060eb99 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13137: 0045ef9d 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13138: 005e02f9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13139: 005e394d 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13138: 005e0301 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13139: 005e3955 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13140: 002cb2bd 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13141: 004b3fe1 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13142: 0069da99 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13142: 0069daa1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13143: 004e80fd 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13144: 00291f7d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 13145: 00a0737c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 13146: 006d48fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13146: 006d4905 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13147: 00ab690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13148: 00abb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13149: 0028b339 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13150: 00328add 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13151: 00ab1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13152: 009fb7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13153: 006f4665 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13153: 006f466d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 13154: 00ab737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 13155: 006f3e41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13155: 006f3e49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13156: 00b17ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13157: 00b183d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13158: 007237d1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13158: 007237d9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13159: 00293981 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13160: 004e89a5 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13161: 002f7f11 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13162: 002eae69 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13163: 00698315 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13163: 0069831d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13164: 002efbc1 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13165: 00432abd 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13166: 005a986d 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13166: 005a9875 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13167: 009f77c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13168: 00ac2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13169: 00a00ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13170: 00b175d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13171: 00b19cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13172: 00ab89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13173: 002ee199 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13174: 0069383d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13174: 00693845 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13175: 00b197c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13176: 0044c5d1 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13177: 005d73fd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13177: 005d7405 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13178: 00aab4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13179: 00443461 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13180: 00aba594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13181: 002eb849 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13182: 0028e6a5 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13183: 005cd3e1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13183: 005cd3e9 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13184: 00aae704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13185: 009f6f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13186: 00a00400 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13187: 0047d1e9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13188: 00b1787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13189: 00b1777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13190: 009fc0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13191: 004024b1 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13192: 00ab8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13193: 006bc059 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13193: 006bc061 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13194: 00b18a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13195: 006fe2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13196: 00621d8d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13195: 006fe2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13196: 00621d95 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13197: 004e6401 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13198: 009fbee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13199: 00a03ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 13200: 00b17e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13201: 00aba5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13202: 00b19a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13203: 00ab1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13211,63 +13211,63 @@ │ │ │ │ 13207: 00ab1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13208: 00aabe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13209: 003d9a65 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13210: 00aabefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13211: 00377651 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13212: 00ab43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13213: 00b18900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13214: 007389e9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13214: 007389f1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13215: 00ab5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13216: 00b19b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13217: 00b177c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13218: 002cd089 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13219: 0044d501 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13220: 006d5e5d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13220: 006d5e65 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13221: 00ab5bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13222: 00ab5620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13223: 00496d35 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13224: 00b1946e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13225: 0037b18d 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13226: 004b60c9 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13227: 008c5c58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13227: 008c5c50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13228: 0028a6d5 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13229: 009bc378 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13230: 0042d0a9 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13231: 0028e5b1 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13232: 00b17a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13233: 00ab90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13234: 004b32e9 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13235: 00aaeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13236: 00b18d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13237: 006bdaf1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13237: 006bdaf9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13238: 00aabb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13239: 00b18458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 13240: 00b19702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13241: 00abccf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13242: 00ab1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13243: 00b1760d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13244: 00b1a342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13245: 00ab66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13246: 006bb9b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13246: 006bb9bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13247: 00b17c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13248: 0053c841 106 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 13249: 00ac09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13250: 00aab5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13251: 009fb72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13252: 00707f75 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13252: 00707f7d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13253: 00b1897a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13254: 00b1935e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13255: 00b19dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13256: 00aaf94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13257: 0045fb4d 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13258: 00ab50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13259: 0074494d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13259: 00744955 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13260: 00ab5940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13261: 00b18ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13262: 006fe0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13262: 006fe105 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13263: 00ab50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13264: 00abac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13265: 00abce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13266: 00b17c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13267: 00ab702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13268: 00ab16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13269: 00b19c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13276,404 +13276,404 @@ │ │ │ │ 13272: 00ac2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13273: 00469649 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13274: 004ba7ed 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13275: 0050427d 228 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 13276: 00283b05 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13277: 0038fa89 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13278: 004b0341 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13279: 007324ed 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13279: 007324f5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13280: 00262b31 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13281: 00a017b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 13282: 00a04724 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWU │ │ │ │ 13283: 00abfdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13284: 00b1806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13285: 00b186ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13286: 00ac14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 13287: 009f75b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13288: 00ac3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13289: 006c7209 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13289: 006c7211 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13290: 00ab5e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ 13291: 00a049b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWZ │ │ │ │ - 13292: 0068f6d1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13292: 0068f6d9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13293: 00abbcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13294: 00b19dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13295: 00289bfd 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13296: 00698285 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13296: 0069828d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13297: 00b189f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13298: 00458955 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13299: 00ab39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 13300: 00b18cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13301: 00b17ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13302: 0070e039 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13302: 0070e041 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13303: 00ab0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13304: 00ab4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13305: 00b18170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13306: 00ab6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13307: 00b1905e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13308: 00ac45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13309: 00395061 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 13310: 00b18d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13311: 0060b7d1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13311: 0060b7d9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13312: 00ac36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13313: 002ec06d 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13314: 0029438d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 13315: 00a0650c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 13316: 00730d4d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13316: 00730d55 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13317: 00ab3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 13318: 0039e2f9 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13319: 00aae110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13320: 0043636d 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13321: 00427681 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13322: 004f6f11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13323: 002ea055 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13324: 00aab790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13325: 004e9cb5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13326: 0072e11d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13326: 0072e125 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13327: 00b1812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13328: 006be425 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13328: 006be42d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13329: 00a008a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13330: 006d3211 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13330: 006d3219 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13331: 00a141bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 13332: 006e2de1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13333: 006cd261 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13332: 006e2de9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13333: 006cd269 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13334: 00ab3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13335: 006b70cd 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13335: 006b70d5 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13336: 003a1ce5 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13337: 002edea9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13338: 006b96e9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13339: 0069bcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13338: 006b96f1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13339: 0069bcbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13340: 00aba5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13341: 0071eaa9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13341: 0071eab1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13342: 00ab3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13343: 00b19c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13344: 0039b319 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13345: 00b1793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13346: 006f6f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13346: 006f6f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13347: 004c5c91 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13348: 0070e3b9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13348: 0070e3c1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13349: 00a0acb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 13350: 004462a9 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13351: 004e6489 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13352: 00aacfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13353: 00a09dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 13354: 00abbebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13355: 00a16340 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 13356: 00aab1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13357: 00702d75 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13357: 00702d7d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13358: 0054c4ed 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 13359: 00b17770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13360: 00b191a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13361: 004e9691 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13362: 006a9e99 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13362: 006a9ea1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13363: 002f76a9 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13364: 009fab50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13365: 00ab8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13366: 00abb73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13367: 00a169f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 13368: 00b1860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13369: 006c7ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13370: 006e5be1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13371: 0060d6ad 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13369: 006c7abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13370: 006e5be9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13371: 0060d6b5 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13372: 00b196f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13373: 003b2d25 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13374: 009f60bc 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13375: 00aacb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13376: 0069c6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13376: 0069c6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13377: 0048ed1d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13378: 00abfc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13379: 005449c5 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 13380: 00b180ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13381: 00abf580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13382: 006a61f1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13382: 006a61f9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13383: 004a1dd9 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13384: 00ab3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 13385: 0072c0e9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13385: 0072c0f1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13386: 00ab17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13387: 009fb6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13388: 0044293d 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13389: 00abf080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13390: 006c071d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13390: 006c0725 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13391: 00ac4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13392: 00a027b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 13393: 00ab7944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13394: 00b19322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13395: 00abb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13396: 003bc8a1 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13397: 00aab060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13398: 00b18e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13399: 00b178f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13400: 006051e5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13400: 006051ed 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13401: 002920b9 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13402: 006a76cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13402: 006a76d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13403: 00b17f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13404: 00b17c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13405: 00b17996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13406: 004f921d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13407: 00543cf9 224 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13408: 004e9f41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13409: 003a5685 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13410: 0070ac0d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13410: 0070ac15 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13411: 0054dd75 114 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13412: 00295305 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13413: 00a09b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13414: 006ec869 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13414: 006ec871 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13415: 00b19fbc 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13416: 00607221 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13416: 00607229 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13417: 00ac1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13418: 00a0c890 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13419: 0053e055 300 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13420: 006d2061 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13420: 006d2069 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13421: 002cb2f5 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13422: 004fe5d9 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13423: 00ac0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13424: 00ab5ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13425: 00b19b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13426: 006e1fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13426: 006e1ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13427: 004f4845 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13428: 003df2e5 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13429: 0039eb29 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13430: 00b18f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13431: 0042d005 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ 13432: 00ab7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13433: 0069f4f1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13434: 006ec8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13433: 0069f4f9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13434: 006ec8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13435: 003949d1 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13436: 00299671 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13437: 00428ded 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13438: 00b199a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13439: 00abf650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13440: 00397849 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13441: 003776f1 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13442: 002c8841 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13443: 00b17e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13444: 00480291 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13445: 00687215 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13446: 006e2025 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13445: 0068721d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13446: 006e202d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13447: 004b0609 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13448: 00619e99 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13448: 00619ea1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13449: 00ab3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13450: 009ff50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13451: 002b4019 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13452: 009faacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13453: 004fa689 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13454: 004f6c11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13455: 004a8559 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13456: 006a74c5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13457: 00684169 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13458: 006e9811 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13456: 006a74cd 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13457: 00684171 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13458: 006e9819 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13459: 003a1955 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13460: 00abec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13461: 00b1832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13462: 00abd554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13463: 00aba0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13464: 004741e9 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13465: 006b92a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13466: 006fec31 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13465: 006b92ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13466: 006fec39 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13467: 00ab7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13468: 006e8b01 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13468: 006e8b09 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13469: 00ab1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13470: 00b18c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13471: 00ac0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13472: 008d33f4 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13472: 008d33ec 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ 13473: 00b19dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13474: 006a2e91 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13474: 006a2e99 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13475: 00b18676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13476: 00aafe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13477: 006324dd 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13477: 006324e5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13478: 00263495 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13479: 0028bd79 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13480: 002e9c11 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13481: 006a07b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13481: 006a07b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13482: 00abae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13483: 00b189ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13484: 00323f8d 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13485: 00b19252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13486: 00b184be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13487: 004e05a5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13488: 005d6ab9 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13488: 005d6ac1 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13489: 00b18a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13490: 00b18b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13491: 00b198be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13492: 00708441 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13492: 00708449 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13493: 00ab13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13494: 00b180c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13495: 00b1a372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13496: 00b1863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13497: 007237ed 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13497: 007237f5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13498: 00ac2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13499: 00b1984a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13500: 00a0a3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13501: 006c1a91 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13502: 006d5ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13503: 0060d895 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13501: 006c1a99 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13502: 006d5aed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13503: 0060d89d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13504: 00b18e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13505: 00431e85 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13506: 0069b751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13506: 0069b759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13507: 009b96a4 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13508: 00abee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13509: 006f7d65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13510: 005d09bd 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13509: 006f7d6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13510: 005d09c5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13511: 00ac2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13512: 00543c25 212 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13513: 00b19d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13514: 0028b299 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13515: 00ab2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13516: 00544165 208 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13517: 00602e0d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13517: 00602e15 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13518: 009bbe08 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13519: 00b187f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13520: 009bbc1c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13521: 005d2d19 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13521: 005d2d21 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13522: 00aafd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13523: 00ac3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13524: 00b19508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13525: 00554455 148 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13526: 00aabd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13527: 005e9045 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13528: 005ed771 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13527: 005e904d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13528: 005ed779 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13529: 00abdfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13530: 0062fc95 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13531: 0070eda1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13530: 0062fc9d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13531: 0070eda9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13532: 00ac3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13533: 00a158f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ 13534: 00b1992a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13535: 006f90f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13535: 006f90fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13536: 00b17f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13537: 00555791 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13538: 00aadde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13539: 00ac1b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13540: 00b19df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13541: 002f7e69 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13542: 00718d5d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13542: 00718d65 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13543: 00455229 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13544: 00590161 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13544: 00590169 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13545: 00b19a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13546: 00ac170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13547: 00b188dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13548: 009b9f50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13549: 004d62dd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13550: 00338d29 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13551: 00ac3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13552: 0060ef8d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13552: 0060ef95 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13553: 00b19ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13554: 00508f09 168 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13555: 00b17b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13556: 00459ae5 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13557: 00ac0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13558: 00b19926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13559: 004ea201 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13560: 007405c5 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13561: 007211bd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13562: 0070e4f1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13560: 007405cd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13561: 007211c5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13562: 0070e4f9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13563: 00b1920a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13564: 00b18f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13565: 0065528d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13565: 00655295 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13566: 00abbcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13567: 00b18386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13568: 005ce9d1 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13568: 005ce9d9 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13569: 00b193b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13570: 0072af65 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13571: 0073cfdd 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13572: 006a6721 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13573: 00708a3d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13574: 0062ae79 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13570: 0072af6d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13571: 0073cfe5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13572: 006a6729 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13573: 00708a45 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13574: 0062ae81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13575: 00b193ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13576: 00abcc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13577: 009fe384 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13578: 00aab9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13579: 00ab647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13580: 00293139 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13581: 00b1762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13582: 00b177c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13583: 006a1aad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13583: 006a1ab5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13584: 00455d09 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 13585: 00554769 142 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13586: 0073eddd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13586: 0073ede5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13587: 00497f41 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13588: 00292ffd 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13589: 006c3ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13589: 006c3ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13590: 00ab4650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13591: 00b18336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13592: 00698b15 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13592: 00698b1d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13593: 00a04cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13594: 00ac2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13595: 006d56cd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13595: 006d56d5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13596: 00ab8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13597: 0054c439 178 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13598: 0061bd49 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13598: 0061bd51 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13599: 009bbbe0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13600: 00b1882c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13601: 009faa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13602: 006ed34d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13603: 006c3ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13602: 006ed355 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13603: 006c3ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13604: 00b18be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13605: 0047b23d 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13606: 007018a1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13606: 007018a9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13607: 00440831 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13608: 00aae9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13609: 0084e438 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13609: 0084e430 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13610: 00aadd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13611: 00aad198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13612: 00aad268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13613: 0053ea61 252 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13614: 005e8561 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13614: 005e8569 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13615: 00ab5bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13616: 005b6a8d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13616: 005b6a95 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13617: 00542389 252 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13618: 0029326d 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13619: 00abc23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13620: 004e7a49 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13621: 00abbd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13622: 009feabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13623: 0054c279 262 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13624: 00b18452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13625: 00b19ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13626: 006d30cd 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13626: 006d30d5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13627: 00ab2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13628: 00ab78a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13629: 00ab1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13630: 004dfe59 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13631: 0060525d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13632: 006b9f09 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13631: 00605265 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13632: 006b9f11 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13633: 002cb301 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13634: 00461171 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13635: 00b17788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13636: 00338af9 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13637: 00b18880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13638: 00b17d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13639: 00b17a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13640: 004e82d5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13641: 0070d675 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13641: 0070d67d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13642: 00b19236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13643: 0039aa85 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13644: 00a0b36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13645: 00a07064 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13646: 006a02d1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13646: 006a02d9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13647: 00a06ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13648: 00aafdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13649: 00653d3d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13649: 00653d45 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13650: 0045f305 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13651: 00b18010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13652: 00a06fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13653: 006609fd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13653: 00660a05 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13654: 00b17e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13655: 00ab4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13656: 00ab1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13657: 00ab0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13658: 00b18362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13659: 00b1a3a4 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13660: 006e9ef9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13661: 00708b1d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13660: 006e9f01 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13661: 00708b25 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13662: 00ab9848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13663: 00abc06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13664: 00abbc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13665: 009f9188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13666: 006f6589 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13666: 006f6591 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13667: 00ab5810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13668: 0069371d 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13668: 00693725 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13669: 00ac4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13670: 00abbecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13671: 00a138f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13672: 00aaf5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13673: 00aaeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13674: 004a2189 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13675: 00b18332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ @@ -13682,115 +13682,115 @@ │ │ │ │ 13678: 00ac2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13679: 004ca4a5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13680: 009fc17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13681: 003a1a89 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13682: 00b1920e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13683: 009f8948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13684: 00aac488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13685: 005fe1f1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13685: 005fe1f9 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13686: 00aac2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13687: 00727b31 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13687: 00727b39 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13688: 00b189e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13689: 00abefb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13690: 00b17fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13691: 00ab6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13692: 00623691 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13692: 00623699 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13693: 00ab1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13694: 003a3ba5 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13695: 00b17f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13696: 00ab5db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13697: 00abc49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13698: 00aace58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13699: 0070ea21 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13700: 006979f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13699: 0070ea29 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13700: 006979f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13701: 00405205 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13702: 00aab650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13703: 00b187fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13704: 00b184e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13705: 00a0c050 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13706: 0072a5d9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13706: 0072a5e1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13707: 002ea455 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13708: 0072081d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13709: 006b03b9 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13708: 00720825 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13709: 006b03c1 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13710: 002eb381 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13711: 00aab520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13712: 00ac3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13713: 006d1049 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13714: 00698bdd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13713: 006d1051 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13714: 00698be5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13715: 00b19974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13716: 00b19658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13717: 00b17772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13718: 00ab1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13719: 00b19c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13720: 0062176d 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13720: 00621775 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13721: 00b193aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13722: 005db891 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13723: 0072cde9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13724: 0062e85d 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13722: 005db899 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13723: 0072cdf1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13724: 0062e865 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13725: 00a132c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13726: 004ff701 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13727: 00ab96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13728: 00379ac1 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13729: 003ef191 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13730: 00b18e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13731: 0048ccfd 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13732: 009bd474 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13733: 0062a759 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13733: 0062a761 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13734: 00b18358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13735: 00b1a31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13736: 00ab6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13737: 00ac0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13738: 0069c7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13738: 0069c7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13739: 00504645 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13740: 00b1891e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13741: 006045b1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13741: 006045b9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13742: 00abb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13743: 00aad008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13744: 007466c5 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13745: 0073ebb9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13746: 008c5d60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13744: 007466cd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13745: 0073ebc1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13746: 008c5d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13747: 00b1a3a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13748: 007238bd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13748: 007238c5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13749: 00ab9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13750: 00abce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13751: 00b17f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13752: 00abf680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13753: 00ac2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13754: 00b18ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13755: 006efea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13755: 006efeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13756: 004378c5 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13757: 00b1809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13758: 005db249 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13758: 005db251 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13759: 003a2ad1 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13760: 0049aa89 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13761: 003236d1 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13762: 005cfcfd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13762: 005cfd05 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13763: 0042ce61 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13764: 00b19cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13765: 00b18ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13766: 00596a4d 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13767: 006c7ecd 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13766: 00596a55 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13767: 006c7ed5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13768: 00aad288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13769: 00b175ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13770: 009bcdb8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13771: 00aadfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13772: 00b185ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13773: 00ab4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13774: 00b19960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13775: 004e22f1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13776: 00b188b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13777: 003997b9 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13778: 00b192b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13779: 00b1796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13780: 00ac3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13781: 00508dd9 112 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13782: 006d5375 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13782: 006d537d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13783: 00b17b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13784: 007294d9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13785: 006cf5b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13784: 007294e1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13785: 006cf5b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13786: 00ac0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13787: 00aae050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13788: 00aaba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13789: 00b18892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13790: 00b18b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13791: 00ab74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13792: 005520e5 156 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ @@ -13798,258 +13798,258 @@ │ │ │ │ 13794: 00b181a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13795: 00ac1ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13796: 00b1876a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13797: 003a2d75 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13798: 004d7641 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13799: 00b18902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13800: 00ab0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13801: 00708bfd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13801: 00708c05 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13802: 00b19fd5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13803: 005545ad 442 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13804: 0061a16d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13804: 0061a175 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13805: 004fe83d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13806: 00b188c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13807: 00aab0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13808: 00ab8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13809: 0033b14d 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13810: 00497709 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13811: 00abc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13812: 00b19518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13813: 00b19174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13814: 00744609 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13814: 00744611 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13815: 00291edd 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13816: 0065f979 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13816: 0065f981 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13817: 00aadfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13818: 0042394d 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13819: 00b17878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13820: 0053d725 62 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13821: 005d7d6d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13821: 005d7d75 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13822: 00a1103c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13823: 00ab4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13824: 00abd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13825: 0072766d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13825: 00727675 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13826: 00abd034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13827: 0048e049 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13828: 00b189f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13829: 00aad9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13830: 0073ec3d 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13831: 0070e1a9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13830: 0073ec45 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13831: 0070e1b1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13832: 004f7785 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13833: 005391d1 200 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13834: 00ab4860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13835: 0037c0c1 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13836: 00b17fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13837: 00474081 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13838: 00b17b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13839: 00b18a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13840: 00b1826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13841: 00b19672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13842: 006f81b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13842: 006f81c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13843: 00b1922c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13844: 00ab4840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 13845: 00abfc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13846: 00b17df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13847: 00ab5900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13848: 005910a5 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13848: 005910ad 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13849: 00b19256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13850: 0060d051 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13850: 0060d059 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13851: 00b189d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13852: 00b17e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13853: 005cfe05 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13853: 005cfe0d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13854: 00b184aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13855: 00ab3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13856: 00b1907a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13857: 004a1f21 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13858: 006f1c2d 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13858: 006f1c35 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13859: 00456239 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13860: 005d6945 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13860: 005d694d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13861: 009fffe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13862: 009ea498 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13863: 0062a3b9 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13864: 0069eaa1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13863: 0062a3c1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13864: 0069eaa9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13865: 00b175e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13866: 00ab3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13867: 00abfba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13868: 00b18462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13869: 00b19654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13870: 00ac16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13871: 004a378d 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13872: 00605175 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13873: 006dd549 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13874: 0074186d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13872: 0060517d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13873: 006dd551 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13874: 00741875 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13875: 00b19538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13876: 00ab7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13877: 00ab658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13878: 007403f1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 13879: 006f53ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13880: 006a2789 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13878: 007403f9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13879: 006f53f5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13880: 006a2791 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13881: 00533605 684 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13882: 009ff92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13883: 005e33b9 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13883: 005e33c1 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13884: 00ab36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13885: 00ab91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13886: 0053efd5 316 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13887: 00aacfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13888: 004e4559 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 13889: 00ab9438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13890: 006b8f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13891: 005e31e9 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13892: 006d8b79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 13893: 006f2ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 13890: 006b8f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13891: 005e31f1 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13892: 006d8b81 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13893: 006f2ef1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 13894: 00aac9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13895: 00b1985c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13896: 00623205 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13896: 0062320d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13897: 00904d3c 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13898: 006b73b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13898: 006b73b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13899: 00b17792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13900: 005d498d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13900: 005d4995 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13901: 004d62fd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13902: 00ac1590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13903: 005cb5f1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13903: 005cb5f9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13904: 00b19396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13905: 0059a9f5 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13906: 005df411 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13905: 0059a9fd 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13906: 005df419 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13907: 00b18e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13908: 00621e4d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13909: 00707c31 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13908: 00621e55 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13909: 00707c39 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13910: 00552181 124 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13911: 00732cd5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13911: 00732cdd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 13912: 00487fa1 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13913: 00ab06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13914: 0071d7bd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13914: 0071d7c5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13915: 005521fd 38 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13916: 00b18f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 13917: 004a1ed9 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13918: 00b182ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13919: 002643c9 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13920: 002f55b1 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13921: 00338ad5 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13922: 00b198c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13923: 0047a461 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13924: 008da748 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13924: 008da740 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13925: 00b17bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13926: 00473b75 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13927: 00537a39 148 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13928: 00ab707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 13929: 0039a2e9 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13930: 006a250d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13931: 0060db85 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13930: 006a2515 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13931: 0060db8d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13932: 0047c221 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13933: 00ab99c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13934: 0070e635 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13934: 0070e63d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13935: 00b17eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13936: 00b17910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13937: 00b17aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13938: 005fa8d1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13938: 005fa8d9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13939: 00457e25 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13940: 00b17d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13941: 006f1555 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13941: 006f155d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13942: 00ab3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13943: 00b18c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13944: 00ab44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13945: 00552225 26 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ 13946: 004d79f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13947: 00abf980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13948: 00ac1b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13949: 006e4c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13949: 006e4c35 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13950: 00ab1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13951: 00610145 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13951: 0061014d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13952: 00ab1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13953: 00ab8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13954: 00a22b58 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13955: 00b19b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13956: 00b1775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13957: 006ee265 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13957: 006ee26d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13958: 0040cf05 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 13959: 00ac3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13960: 00ab1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13961: 004e7bd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13962: 006f5331 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13962: 006f5339 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13963: 00aacc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13964: 006f951d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13965: 006ef9b5 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13966: 005bd4b1 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13967: 00649299 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13964: 006f9525 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13965: 006ef9bd 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13966: 005bd4b9 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13967: 006492a1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13968: 00365ff1 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13969: 00b18180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13970: 00716e25 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13970: 00716e2d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13971: 00aaae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13972: 00688091 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13972: 00688099 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13973: 00292811 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13974: 005e3919 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13975: 006d8f1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13974: 005e3921 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13975: 006d8f25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13976: 00abce84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13977: 005bd7bd 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13977: 005bd7c5 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13978: 00b1a32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13979: 006034b9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13979: 006034c1 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13980: 004e8471 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13981: 006a73bd 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13982: 006234f9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13981: 006a73c5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13982: 00623501 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13983: 00ab694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13984: 004b7069 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13985: 0062073d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13985: 00620745 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13986: 00ab88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13987: 00ab6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13988: 00b19872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13989: 00b1902e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13990: 00ab91f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13991: 00ab1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13992: 00440919 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13993: 002ee519 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13994: 00ac351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13995: 005b3391 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13996: 006a3edd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13995: 005b3399 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13996: 006a3ee5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13997: 009f8ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13998: 00abddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13999: 00b17638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14000: 0028b805 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14001: 00abe070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14002: 0046d0b5 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14003: 006ab389 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14003: 006ab391 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 14004: 009f6b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14005: 00b192be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14006: 00460381 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14007: 00a13454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ 14008: 00ac38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14009: 006c5af1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14009: 006c5af9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14010: 00abffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14011: 00a09710 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 14012: 00324275 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14013: 00b192f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14014: 00ac3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14015: 005e2a15 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14015: 005e2a1d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14016: 00aadd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14017: 00b1972a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14018: 00ab15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14019: 00b180a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14020: 00ac19f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14021: 009f87bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14022: 005b3409 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14022: 005b3411 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14023: 009c3e30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14024: 00b19ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14025: 00b18d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14026: 0055564d 76 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 14027: 0045f00d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14028: 0073ce1d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14028: 0073ce25 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14029: 00abf4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14030: 00b19ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14031: 00aaf3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14032: 00ab4640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14033: 00328c51 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14034: 00abbbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14035: 00ac4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14036: 00b19b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14037: 00730bed 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14038: 00746495 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14037: 00730bf5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14038: 0074649d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14039: 00a0cba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 14040: 00aad018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14041: 002915e9 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14042: 00b19040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14043: 00abad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14044: 006fc7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14044: 006fc7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14045: 00b1733b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 14046: 00b181f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14047: 00ab7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ 14048: 004e21f5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14049: 00297121 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14050: 00abce74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14051: 00ab7904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ @@ -14066,22 +14066,22 @@ │ │ │ │ 14062: 00b194f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14063: 00aad1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14064: 00b1a2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14065: 00ab8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 14066: 00ac2ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14067: 00ab9eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14068: 00abaad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14069: 00715161 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14069: 00715169 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14070: 00ab9d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14071: 00ab8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14072: 00b191a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14073: 00b176ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14074: 006f1b49 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14074: 006f1b51 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14075: 00b18bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14076: 007224e9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14076: 007224f1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14077: 002bbd85 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14078: 00b19cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14079: 00a047a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTID │ │ │ │ 14080: 00b17eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14081: 00ac1c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14082: 00b1a314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14083: 00ab88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -14095,329 +14095,329 @@ │ │ │ │ 14091: 00abf810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14092: 0047cd21 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14093: 00aad674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14094: 009feb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14095: 00ab0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14096: 00ab17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14097: 00b1a380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14098: 007245b1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14098: 007245b9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14099: 00b18858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14100: 00b178e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14101: 00457c25 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14102: 0028f68d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14103: 00b17796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14104: 00ac0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14105: 004a014d 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14106: 00a046a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIW │ │ │ │ 14107: 0047b09d 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14108: 0059150d 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 14109: 006721f5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14108: 00591515 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 14109: 006721fd 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14110: 00b1787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14111: 00abda60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14112: 00aab470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14113: 00abbb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14114: 006bed59 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14114: 006bed61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14115: 00ac2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14116: 00283a01 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14117: 006aff39 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14117: 006aff41 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14118: 00a10f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ - 14119: 0073fe99 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14119: 0073fea1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14120: 0042fc69 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14121: 00b19472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14122: 002853a9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14123: 00b1761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14124: 00b17f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14125: 00b18d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14126: 007329b1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14126: 007329b9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14127: 003b22b1 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14128: 00abe22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14129: 009bbd18 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14130: 002c563d 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14131: 00b17932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14132: 00b18dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14133: 00b183d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14134: 00ab3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14135: 006f3831 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14136: 0073d4c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14137: 006879e9 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14138: 005fd221 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14135: 006f3839 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14136: 0073d4d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14137: 006879f1 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14138: 005fd229 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14139: 00b17efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14140: 00b19188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14141: 00ab2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14142: 00722759 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14142: 00722761 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14143: 00286c19 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14144: 00615aad 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14144: 00615ab5 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14145: 00b19cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14146: 00ab9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14147: 004b02e1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14148: 00aaf08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14149: 00abd2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14150: 005d0a41 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14150: 005d0a49 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14151: 00ac32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14152: 00abc67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14153: 00727ee1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14153: 00727ee9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14154: 00b193a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14155: 00b191aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14156: 00b19808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14157: 00b194a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14158: 00b18fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14159: 004c5bbd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14160: 00b19950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14161: 00ab755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 14162: 0038ea25 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14163: 006eb94d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14163: 006eb955 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14164: 00b17f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14165: 005ace39 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14165: 005ace41 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14166: 003944b5 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14167: 00ab88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14168: 00264515 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14169: 00b193ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14170: 00442825 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14171: 00b18eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14172: 0072cc09 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14172: 0072cc11 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14173: 00ab740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 14174: 009bc85c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14175: 006feee1 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14175: 006feee9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14176: 0045ff25 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14177: 0048ecbd 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14178: 00732bf9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14178: 00732c01 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14179: 00ac3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14180: 009b1744 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14181: 007214c5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14181: 007214cd 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14182: 00aaea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14183: 004b7235 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14184: 0065c069 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14184: 0065c071 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14185: 00b19300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14186: 00ac2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14187: 004ca509 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14188: 005515bd 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 14189: 002922e1 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14190: 00b19b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14191: 00abccb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14192: 004fe855 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14193: 004fa141 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14194: 00ac4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14195: 00b19aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14196: 006e2601 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 14197: 0059c0d5 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 14196: 006e2609 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14197: 0059c0dd 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 14198: 0053d185 64 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 14199: 004e5e59 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14200: 00b19cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14201: 006fa715 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 14202: 00591059 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 14201: 006fa71d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14202: 00591061 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 14203: 00ab1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14204: 00ab95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14205: 00554afd 122 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 14206: 009b9efc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14207: 0041e48d 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14208: 006228a9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14208: 006228b1 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14209: 004c5291 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14210: 00aae480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14211: 00b1768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14212: 006b9a71 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14212: 006b9a79 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14213: 00b19762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14214: 00b1996a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14215: 00b18460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 14216: 00b19cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 14217: 005378b9 236 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 14218: 006c194d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14218: 006c1955 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14219: 00b19ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14220: 00b1a268 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14221: 006a1c39 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14221: 006a1c41 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14222: 00b198c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14223: 006be049 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14223: 006be051 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14224: 00ab04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14225: 00710399 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14225: 007103a1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14226: 00b18656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14227: 0046c4dd 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14228: 004e7d69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14229: 00abfc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14230: 00abdd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14231: 002644f5 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14232: 0047a0ad 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14233: 00556261 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 14234: 00b19158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14235: 00b1984c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14236: 00ac2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14237: 0073fb71 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14237: 0073fb79 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14238: 00ab5b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14239: 00ac1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14240: 004dca35 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14241: 0069ad01 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14241: 0069ad09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14242: 00b17dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14243: 00b180d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14244: 00b18d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14245: 003970c1 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14246: 00aadba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14247: 002a4ed1 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14248: 00b18870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14249: 00b17ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14250: 004b0479 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14251: 00b17df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14252: 006ff169 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14253: 00700d69 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14252: 006ff171 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14253: 00700d71 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14254: 00abecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14255: 00b18d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14256: 00b18d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14257: 00395d89 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14258: 004602d1 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14259: 004e8601 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14260: 005516bd 264 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 14261: 00b18c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14262: 002949a9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 14263: 005e06d5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14263: 005e06dd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14264: 00abda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14265: 006bcd1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14266: 005cfc35 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14265: 006bcd25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14266: 005cfc3d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14267: 00b17756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14268: 00b179d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14269: 0071f409 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14270: 006c8c09 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14269: 0071f411 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14270: 006c8c11 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14271: 00b187b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14272: 00372ebd 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14273: 00b17894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14274: 0028ac45 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14275: 002ca489 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14276: 00b1920c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14277: 003332a9 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14278: 00abbc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14279: 004d6f01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14280: 006208cd 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14281: 006f8f2d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14280: 006208d5 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14281: 006f8f35 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14282: 00ab8ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14283: 0046fd15 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14284: 00b17454 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14285: 00741651 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14286: 007142ad 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14285: 00741659 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14286: 007142b5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14287: 00b195e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14288: 00af5de0 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14289: 0048fd45 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14290: 00b19452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 14291: 0059168d 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 14291: 00591695 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 14292: 00b177a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14293: 004fba31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14294: 00ab5a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14295: 00b1788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14296: 006c23d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14296: 006c23dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14297: 00ac0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14298: 00625969 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14298: 00625971 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14299: 00b17978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14300: 006c8ae1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14300: 006c8ae9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14301: 00b1999c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14302: 00abef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14303: 004a5605 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14304: 00abc3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14305: 006a5de9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14305: 006a5df1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 14306: 00a111c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 14307: 0071a099 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14308: 006a21e9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14307: 0071a0a1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14308: 006a21f1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14309: 00b19670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14310: 00544ad9 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 14311: 004fc8b1 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14312: 0070dc49 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14312: 0070dc51 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14313: 00324109 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14314: 00b19142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14315: 002c73cd 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14316: 00500c55 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14317: 006c59ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14317: 006c59b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14318: 004c5bf1 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14319: 0044cf81 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14320: 00b197ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14321: 00aaf1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14322: 006f33dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14322: 006f33e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14323: 00396b4d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14324: 004ff739 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14325: 004dcb39 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14326: 00b1910e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14327: 00ab28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14328: 006d661d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14329: 0069c999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14328: 006d6625 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14329: 0069c9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14330: 004e5c55 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14331: 00abe080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14332: 00ab0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14333: 004f5319 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14334: 00b18320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14335: 0046dd7d 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14336: 006c4e15 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14336: 006c4e1d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14337: 00aba3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14338: 00ab9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14339: 00abf330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14340: 004fb821 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14341: 00b18fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14342: 009fd6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14343: 00b19cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14344: 00abfd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14345: 0053eb5d 232 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 14346: 00b18f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ 14347: 00542485 224 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 14348: 006834c9 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14349: 005ea0bd 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14348: 006834d1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14349: 005ea0c5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14350: 00460f91 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14351: 004f1f81 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14352: 00aafc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14353: 00b19304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14354: 00476a85 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14355: 0053de25 16 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 14356: 00ac08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14357: 009c3ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 14358: 005911d1 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 14358: 005911d9 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 14359: 009a4364 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14360: 009082cc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14361: 00ac35f4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 14362: 0072d969 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14363: 007337b5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14362: 0072d971 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14363: 007337bd 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14364: 00ab1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14365: 004d7d29 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14366: 00555bf5 32 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 14367: 00b191d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14368: 007400b9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14369: 006f5031 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14370: 005fc519 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14368: 007400c1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14369: 006f5039 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14370: 005fc521 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14371: 00abebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14372: 00abc2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14373: 005af0ad 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14373: 005af0b5 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14374: 004bdaad 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14375: 00b18ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14376: 00abc89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14377: 006a86dd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14377: 006a86e5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14378: 004dd64d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 14379: 00555c15 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 14380: 0065ac35 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14381: 006e2241 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14380: 0065ac3d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14381: 006e2249 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14382: 00b178bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14383: 004e257d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14384: 009ff9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14385: 006d23a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14386: 00631b35 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14385: 006d23b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14386: 00631b3d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14387: 00b17e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14388: 00b17c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14389: 004f4d95 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14390: 002a16f9 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14391: 00ab3058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14392: 00b18f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14393: 005cc111 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14394: 006a8659 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14393: 005cc119 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14394: 006a8661 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14395: 0048aabd 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14396: 003776ed 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14397: 00a134d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 14398: 00b180f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14399: 00b19690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14400: 00a057a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 14401: 00b1978e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14402: 006f9969 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14402: 006f9971 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14403: 009bc49c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14404: 00abd3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14405: 0068204d 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14406: 00704c71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14405: 00682055 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14406: 00704c79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14407: 00ab2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14408: 00aab720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14409: 003cb6e1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14410: 00abf850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14411: 009f500c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14412: 005ef075 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14412: 005ef07d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14413: 00b18416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14414: 00ac02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14415: 0039b4b1 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14416: 00b17e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14417: 00aaf5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14418: 003cb6f5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14419: 009bd020 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14425,149 +14425,149 @@ │ │ │ │ 14421: 00450c4d 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14422: 00aad438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14423: 00ab66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14424: 00ab96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14425: 00aab950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14426: 00a113d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 14427: 00b196da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14428: 0069ece9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14428: 0069ecf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14429: 002c40e1 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14430: 00a11354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 14431: 0047c76d 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14432: 0044d9f1 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14433: 009fc200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14434: 00b18aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 14435: 00aaeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14436: 00718391 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14437: 00690379 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14438: 005ce72d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14436: 00718399 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14437: 00690381 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14438: 005ce735 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14439: 00ac28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14440: 0072bfe9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14441: 0062ae59 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14440: 0072bff1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14441: 0062ae61 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14442: 004e6305 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14443: 006f64c5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14443: 006f64cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14444: 00a0b78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 14445: 005358c9 1116 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 14446: 008da780 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14447: 006ea759 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14446: 008da778 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14447: 006ea761 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14448: 00b184c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14449: 00b195ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14450: 00b19936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14451: 00ab703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14452: 002b531d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14453: 00a112d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14454: 009fddd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14455: 00b18e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14456: 00abb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14457: 00b17b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14458: 002c7701 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14459: 005d43d5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14460: 008c5c40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14459: 005d43dd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14460: 008c5c38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14461: 00b18ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14462: 0048eb81 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14463: 005cd1fd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14463: 005cd205 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14464: 00ab8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14465: 00b18ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14466: 006de96d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14466: 006de975 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14467: 0046e231 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14468: 00aabb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14469: 009bcd0c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14470: 006d2b79 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14470: 006d2b81 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14471: 00ac28f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14472: 00ab78d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14473: 004fc96d 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14474: 00abac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14475: 00b18ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14476: 005db705 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14476: 005db70d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14477: 00431eb1 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14478: 006fd9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14478: 006fd9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14479: 00b17f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14480: 009f4e08 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14481: 00b18cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14482: 006180fd 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14482: 00618105 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14483: 00b18376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14484: 00abc43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14485: 00b1a318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14486: 00b175be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14487: 00abae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14488: 006904a1 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14488: 006904a9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14489: 00b183f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14490: 00ab4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14491: 00724589 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14491: 00724591 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14492: 002cc189 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14493: 00b19c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14494: 00b19d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14495: 004427c1 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14496: 00736419 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14496: 00736421 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14497: 00b1882e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14498: 009fe510 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14499: 00b1833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14500: 00b19392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14501: 00ac1040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14502: 00735fe9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14502: 00735ff1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14503: 0031ab55 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14504: 005445b5 272 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14505: 00394245 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14506: 00736161 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14507: 005dbd61 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14506: 00736169 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14507: 005dbd69 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14508: 00aadfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14509: 00619f0d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14509: 00619f15 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14510: 00ab53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14511: 00b184b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14512: 00abb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14513: 00440be5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14514: 00554b79 132 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14515: 00ac41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14516: 00aaba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14517: 006dc289 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14517: 006dc291 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14518: 00294de9 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14519: 00ab88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14520: 00aae934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14521: 004b5ff1 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14522: 00b184d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14523: 0072a6dd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14524: 006c6b55 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14525: 006a7f35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14523: 0072a6e5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14524: 006c6b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14525: 006a7f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14526: 00ac1c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14527: 00404265 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14528: 00a0ce3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14529: 0045f231 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14530: 0070f709 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14531: 0069eb31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14530: 0070f711 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14531: 0069eb39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14532: 00abcc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14533: 0032afc9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14534: 005b6a55 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14534: 005b6a5d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14535: 00abebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14536: 00b193c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14537: 00b18758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14538: 00440ca5 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14539: 00ab75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14540: 00ac1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14541: 0045f135 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14542: 005b7d35 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14542: 005b7d3d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14543: 00440a39 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14544: 005513c5 248 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14545: 00ab3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14546: 00b18720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14547: 00aaf41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14548: 00713245 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14549: 0082dac4 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14548: 0071324d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14549: 0082dabc 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14550: 00abdeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14551: 004e2acd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14552: 009bd728 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14553: 00b17b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14554: 00b19a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14555: 004a1cb9 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14556: 00b18dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14557: 00b1827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14558: 003bc66d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14559: 00b17dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14560: 00ac42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14561: 00b17766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14562: 005cd23d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14562: 005cd245 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14563: 0029fae1 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14564: 0028b2d9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14565: 00501009 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14566: 00b17f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14567: 004ff14d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14568: 00b188e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14569: 00ab7a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ @@ -14576,64 +14576,64 @@ │ │ │ │ 14572: 004cb919 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14573: 00b1979c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14574: 0039ae01 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14575: 00b17668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14576: 00b18846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14577: 00abf600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14578: 00458ae5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14579: 0073edcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14579: 0073edd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14580: 00ac2aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14581: 003e24a9 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14582: 009bc38c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14583: 0046e20d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14584: 00ab16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14585: 00b19b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14586: 00abc72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14587: 002b1585 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14588: 006f03d9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14588: 006f03e1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14589: 0028b341 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14590: 0073d1a1 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14590: 0073d1a9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14591: 00b1946c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14592: 00b19b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14593: 00b189de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14594: 00460031 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14595: 006c76f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14595: 006c76fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14596: 00b175f6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14597: 00b1772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14598: 0071f23d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14598: 0071f245 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14599: 00b1a338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14600: 00ac07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14601: 00a04c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14602: 00b18756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14603: 00af5dd4 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14604: 0028bd71 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14605: 00abc27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14606: 00551d19 196 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14607: 006b9565 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14608: 006f5599 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14607: 006b956d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14608: 006f55a1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14609: 00ab89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14610: 00b196ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14611: 005dbddd 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14612: 00681f29 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14611: 005dbde5 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14612: 00681f31 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14613: 00b17fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14614: 006048b9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14614: 006048c1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14615: 00b1a2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14616: 00abc71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14617: 00b18d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14618: 00b19274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14619: 00282c85 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14620: 006b52ad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14620: 006b52b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14621: 00ac0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14622: 00b17cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14623: 00713b45 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14623: 00713b4d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14624: 00b195a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14625: 00b16f4c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14626: 006fe7dd 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14626: 006fe7e5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14627: 0031b81d 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14628: 0082dac0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14628: 0082dab8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14629: 004cbc7d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14630: 00aba724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14631: 00ab0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14632: 00ac2a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14633: 002e9e21 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14634: 00b18d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14635: 0031dd75 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ @@ -14642,241 +14642,241 @@ │ │ │ │ 14638: 00b19c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14639: 00b18b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14640: 002964f9 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14641: 004b7bfd 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14642: 004707cd 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14643: 00abbdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14644: 0053f111 296 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14645: 006eb4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14645: 006eb4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14646: 00aaf18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14647: 0073d1ad 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14648: 0064ae41 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14649: 006d6729 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14647: 0073d1b5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14648: 0064ae49 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14649: 006d6731 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14650: 00a15344 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14651: 00ab4a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14652: 00377451 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14653: 006f0101 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14654: 007084b1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14653: 006f0109 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14654: 007084b9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14655: 00b1873a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14656: 00545bf9 144 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14657: 00abe9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14658: 00b186cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14659: 004e3729 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14660: 006cadb9 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14660: 006cadc1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14661: 00500169 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14662: 00a153c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14663: 00abd0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14664: 00abb50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14665: 0073c7fd 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14665: 0073c805 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14666: 00b18b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14667: 00b17fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14668: 00321461 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14669: 00a144d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14670: 0054e0d1 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14671: 00ab753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14672: 004b49c5 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14673: 00ab28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14674: 00b18820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14675: 00b194d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14676: 0043129d 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14677: 0054e179 236 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14678: 005d28a1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14678: 005d28a9 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14679: 005030b9 40 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14680: 00b18ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14681: 00aaade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14682: 00ac01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14683: 00ab6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14684: 00b1991c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14685: 00ac1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14686: 006a6521 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14686: 006a6529 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14687: 00b182ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14688: 00ab1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14689: 0072a1d5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14690: 005c23f9 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14689: 0072a1dd 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14690: 005c2401 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14691: 00289629 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14692: 0048efe5 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14693: 004f89e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14694: 00b19956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14695: 00aaba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14696: 006ee989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14696: 006ee991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14697: 00b1859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14698: 00b1848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14699: 004a2fed 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14700: 00296d35 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14701: 005cd2bd 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14701: 005cd2c5 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14702: 00b1867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14703: 005d2955 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14704: 006ade05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14703: 005d295d 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14704: 006ade0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14705: 002a512d 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14706: 0029fce9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14707: 00ab4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14708: 004ced2d 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14709: 00b196e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14710: 006fa6a9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14710: 006fa6b1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14711: 00b1973e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14712: 00b189cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14713: 00b1781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14714: 005cb5e1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14714: 005cb5e9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14715: 00ab1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14716: 00ab7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14717: 00699e2d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14718: 005e5891 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14717: 00699e35 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14718: 005e5899 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14719: 00aaca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14720: 00449851 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14721: 00404b59 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14722: 002eeacd 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14723: 002e9715 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14724: 00b177de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14725: 0059d6fd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14726: 00723a09 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14725: 0059d705 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14726: 00723a11 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14727: 00b199e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14728: 00abe130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14729: 006031e1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14729: 006031e9 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14730: 00ab09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14731: 00abc3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14732: 00ac0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14733: 00abc0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14734: 005e4d71 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14734: 005e4d79 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14735: 00b18fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14736: 00abceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14737: 005db939 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14737: 005db941 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14738: 00abf3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14739: 002a0a99 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14740: 00b17490 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14741: 005dbe1d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14741: 005dbe25 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14742: 004b03dd 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14743: 0053de45 24 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14744: 00ab94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14745: 00b197f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14746: 0071cea5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14746: 0071cead 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14747: 00a0968c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14748: 0069aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14748: 0069aee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14749: 00442ff1 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14750: 00b17e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14751: 002e9f3d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14752: 00b1824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14753: 00647fbd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14754: 00604acd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14753: 00647fc5 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14754: 00604ad5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14755: 00b1954c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14756: 004cf335 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14757: 003a0135 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14758: 00377649 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14759: 0047d231 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14760: 006b8b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14760: 006b8b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14761: 00b17cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14762: 00ab5670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14763: 00aabf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 14764: 006f2d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 14764: 006f2d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 14765: 00aadb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14766: 00b19292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14767: 0044e9a9 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14768: 00a0c260 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14769: 005ff719 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14769: 005ff721 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14770: 004fabc1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 14771: 005e901d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14771: 005e9025 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14772: 00ac2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14773: 00ab36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14774: 006c596d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14775: 005e970d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14774: 006c5975 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14775: 005e9715 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14776: 004b0311 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14777: 00b17d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14778: 0041e8d9 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14779: 00aba6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 14780: 00629e6d 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14781: 00723dad 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14780: 00629e75 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14781: 00723db5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14782: 009bc274 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14783: 009bd560 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14784: 00ab3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14785: 00aae430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14786: 0086f3d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14786: 0086f3d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14787: 00a0cb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14788: 0054db81 332 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14789: 00ab9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14790: 0064f299 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14790: 0064f2a1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14791: 00b18dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14792: 006da461 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14792: 006da469 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14793: 00506451 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14794: 008da71c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14795: 0086f3d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14794: 008da714 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14795: 0086f3cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14796: 00ab7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14797: 005cbe41 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14798: 00721e35 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14799: 0069b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14797: 005cbe49 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14798: 00721e3d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14799: 0069b08d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14800: 00b18518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14801: 00624429 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14801: 00624431 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14802: 00b19d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14803: 00b17946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14804: 00712aa5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14804: 00712aad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14805: 00b17650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14806: 009f983c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14807: 00ac39e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14808: 00b07ae0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14809: 00b189c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14810: 00440ea1 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14811: 005fdf19 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14811: 005fdf21 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14812: 00b19046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14813: 004fa9dd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14814: 0042d189 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14815: 00aada04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14816: 00b19a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14817: 009fd724 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14818: 00aaad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14819: 00ab2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14820: 00ab5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14821: 004cc5e1 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14822: 00aaacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14823: 005dad8d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14823: 005dad95 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14824: 004fdfc9 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14825: 00b17d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14826: 00ab1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14827: 00b17d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14828: 00455519 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14829: 00b1842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14830: 00ab64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14831: 006c78d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14831: 006c78dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14832: 00ab4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14833: 006ef7f1 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14833: 006ef7f9 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14834: 009fbf6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14835: 00aafe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14836: 00abdf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14837: 00ab66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14838: 0071e1a5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14838: 0071e1ad 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14839: 00b18dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14840: 00b17a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14841: 00b18660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14842: 00b19bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14843: 00333819 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14844: 00b1983c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14845: 004f5ac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14846: 00ac0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14847: 0084e2f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14847: 0084e2e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14848: 002f8afd 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14849: 00a0f1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14850: 00b17782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14851: 004b022d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14852: 006f79b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14852: 006f79bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14853: 00ab9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14854: 006ed40d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14854: 006ed415 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14855: 004b4815 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14856: 00504495 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14857: 00a24a3c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14858: 00ac1b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14859: 00b17a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14860: 00b18c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 14861: 00abef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14862: 00ab6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14863: 00b18fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14864: 004ca865 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14865: 006984c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14865: 006984cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14866: 00263b45 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14867: 0028b499 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14868: 006ca595 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14869: 006eb88d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14870: 0072a8d1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14871: 005dbf59 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14868: 006ca59d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14869: 006eb895 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14870: 0072a8d9 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14871: 005dbf61 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14872: 00abb75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14873: 0046dd71 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 14874: 004d7ed9 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 14875: 004fe7c9 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14876: 00b18bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14877: 00ac1010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14878: 004c64f9 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -14889,123 +14889,123 @@ │ │ │ │ 14885: 00abdc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14886: 00ab9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14887: 00ab9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14888: 009fc284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14889: 00ac4638 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14890: 00b193b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 14891: 00abeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 14892: 006ef88d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14892: 006ef895 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14893: 003798dd 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14894: 0065fb39 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14895: 005c7405 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14896: 005dd641 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14894: 0065fb41 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14895: 005c740d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14896: 005dd649 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14897: 00a01730 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14898: 005e2be1 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14898: 005e2be9 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14899: 00ab35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14900: 00a06ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ 14901: 0031e355 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14902: 009056c0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14903: 003940d9 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14904: 00b18a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14905: 002922d5 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14906: 009adbf8 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14907: 003a1aa5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14908: 009fde5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14909: 009bbd4c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14910: 004cc361 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14911: 00b18cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14912: 00ac1480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14913: 00720679 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14913: 00720681 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14914: 009bc2b8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14915: 006c894d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14915: 006c8955 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14916: 00b192d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14917: 00b18ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14918: 00b17b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14919: 00b18cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14920: 00b196fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14921: 00ab7954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14922: 00610a85 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14922: 00610a8d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14923: 00b183cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14924: 00b179ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14925: 006cbcb5 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14926: 005bc445 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14925: 006cbcbd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14926: 005bc44d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14927: 004d7289 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14928: 00b17b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14929: 00ab82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14930: 007208bd 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14930: 007208c5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14931: 00b179a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14932: 00b1a31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14933: 004b3ab9 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14934: 00727335 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14934: 0072733d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14935: 002b457d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14936: 00aaf67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14937: 0042c6a1 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 14938: 006d779d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14938: 006d77a5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14939: 00abb46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14940: 0065c635 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14940: 0065c63d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14941: 00ab1f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14942: 005ce791 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14942: 005ce799 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14943: 00ac0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14944: 00ac2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14945: 0039b20d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14946: 0040aea5 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14947: 009fcbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14948: 00aad2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14949: 00b199cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14950: 004f84cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14951: 00b17f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14952: 00ab94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14953: 00ac1b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14954: 005000ed 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ 14955: 00ab7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14956: 0073c931 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14956: 0073c939 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14957: 00aabaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14958: 005e961d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14959: 0062cd4d 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14958: 005e9625 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14959: 0062cd55 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14960: 004d0f4d 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14961: 00b17cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14962: 009fe594 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14963: 0035e385 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14964: 00b18088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14965: 00711a7d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14965: 00711a85 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14966: 00b19566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14967: 00ab44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14968: 00ab6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14969: 0044c8f5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14970: 00abaa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 14971: 00ab761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 14972: 006e9395 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14973: 00735fd9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14974: 00701891 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14972: 006e939d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14973: 00735fe1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14974: 00701899 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14975: 0044c2fd 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14976: 005cc0c9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14976: 005cc0d1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14977: 00aaeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14978: 00906f88 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14979: 00b19914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14980: 00ab54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14981: 00ab71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14982: 00ab009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14983: 0028161d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14984: 00aad408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14985: 006a56b1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14985: 006a56b9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14986: 00b196a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14987: 006c2f49 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14987: 006c2f51 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14988: 00476809 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14989: 00b189c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14990: 00b18544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14991: 00aaea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14992: 006a8d31 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14992: 006a8d39 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14993: 003997a9 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14994: 004b4531 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14995: 00aab7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14996: 00284c9d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14997: 009a373c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14998: 00aade28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14999: 00aab5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15000: 00600129 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15000: 00600131 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15001: 00b195c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15002: 00aaf6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15003: 002948e1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15004: 004cdb95 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15005: 00293f71 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15006: 00ac08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15007: 0029242d 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ @@ -15013,121 +15013,121 @@ │ │ │ │ 15009: 00556265 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 15010: 004fd831 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15011: 00ab2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15012: 00ac0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15013: 00b18762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15014: 00b19998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 15015: 0053a449 328 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 15016: 006d37a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15017: 0065a0b5 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15016: 006d37a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15017: 0065a0bd 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15018: 00b18442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ 15019: 00ab2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15020: 004f66c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15021: 004d69a5 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 15022: 00b181f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 15023: 00680d75 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15023: 00680d7d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15024: 00477051 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15025: 006199dd 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15025: 006199e5 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15026: 002f7db9 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15027: 003995bd 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15028: 00b1894e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15029: 0039ff7d 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15030: 004f69e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15031: 00aac7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 15032: 00ac1570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 15033: 0059d701 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15033: 0059d709 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15034: 009bcff8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15035: 00abd514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15036: 0069efad 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15036: 0069efb5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15037: 004cc479 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15038: 00b18bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15039: 00b182dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15040: 00555549 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 15041: 00b19dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15042: 003e8fe9 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 15043: 00ac4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 15044: 0062cd91 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15045: 00671cd5 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15046: 006ccafd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15044: 0062cd99 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15045: 00671cdd 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15046: 006ccb05 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15047: 00a22924 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15048: 00b18ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15049: 00ab3028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15050: 00a14d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 15051: 00b18848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15052: 00b19042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15053: 0041bbf5 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15054: 00abeef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15055: 005e9031 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15055: 005e9039 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15056: 00aaac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15057: 0046007d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15058: 00b17b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15059: 00aabd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15060: 002f2491 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15061: 006b8aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15061: 006b8aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15062: 00abf720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15063: 00b178b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15064: 00abbe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15065: 003a10fd 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15066: 004d09e1 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15067: 007017c5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15067: 007017cd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15068: 00aaf93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15069: 00aaf73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15070: 004f9d25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15071: 00b19b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15072: 009ff590 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15073: 005cf32d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15073: 005cf335 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15074: 00aac8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15075: 0048fccd 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15076: 002f5125 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 15077: 0050882d 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 15078: 00623685 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15078: 0062368d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15079: 00b1a2be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15080: 0035e45d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15081: 00b189f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 15082: 0060ca11 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15082: 0060ca19 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15083: 00b177a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15084: 00aabcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15085: 00b183a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15086: 00ac1a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15087: 005088e5 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 15088: 002eef09 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15089: 0039c1f9 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15090: 00b19590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15091: 00b196ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15092: 006ebf41 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15092: 006ebf49 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15093: 00ab1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15094: 006c7155 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15094: 006c715d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15095: 00b17609 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15096: 004ffc9d 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15097: 0029be65 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15098: 005cf829 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15098: 005cf831 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15099: 00b19b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15100: 00b19a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15101: 00abea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15102: 00b18610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15103: 00b17c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15104: 00aaafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15105: 00b18dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 15106: 00ab7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 15107: 00688a01 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15107: 00688a09 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15108: 00b1926c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15109: 00509075 576 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 15110: 00ac3be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15111: 00ab4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15112: 00ac2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15113: 00b185b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15114: 00b19d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15115: 00ab2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15116: 00abc24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15117: 00ab630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15118: 0033ee1d 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 15119: 00509721 132 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 15120: 003a266d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15121: 00286141 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15122: 006fe391 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15122: 006fe399 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15123: 00b18db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15124: 00b19c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15125: 002b07f1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15126: 00284d69 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15127: 00b19a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15128: 00b193d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15129: 0045f651 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ @@ -15138,30 +15138,30 @@ │ │ │ │ 15134: 004d7e5d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15135: 00ab9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15136: 00abd1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15137: 00ab9878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15138: 00b18e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15139: 00b1763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15140: 00294dc9 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15141: 006f19dd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15141: 006f19e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15142: 00a002f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15143: 00b177f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15144: 00b18a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 15145: 00ab1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15146: 004376a9 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15147: 006ab509 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15147: 006ab511 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15148: 00ab53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15149: 00b17b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15150: 00ac43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15151: 00354ba1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15152: 002b5309 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15153: 00ab4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15154: 002eeb95 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15155: 00699639 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15156: 0072cb95 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15155: 00699641 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15156: 0072cb9d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15157: 004cad3d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15158: 00b18a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 15159: 0054fba1 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 15160: 00354965 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15161: 00b186de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15162: 00542bbd 312 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 15163: 00ab4950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -15169,179 +15169,179 @@ │ │ │ │ 15165: 00aaea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15166: 00b17b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15167: 00abdc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15168: 00b183ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15169: 0029700d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15170: 0054fc11 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 15171: 00b186c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15172: 006ab66d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15172: 006ab675 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15173: 00b1944c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15174: 0070196d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15175: 005deebd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15174: 00701975 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15175: 005deec5 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15176: 00ac0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15177: 00500085 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15178: 00abc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15179: 0069bf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15179: 0069bf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15180: 00ab5c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15181: 00b1884e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15182: 00ab3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15183: 005ce915 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15183: 005ce91d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 15184: 0053b3dd 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 15185: 006e4771 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15185: 006e4779 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15186: 00ab0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15187: 00b192c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15188: 00af601c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15189: 00abda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15190: 0071e961 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15191: 006941bd 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15192: 0062ade9 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15190: 0071e969 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15191: 006941c5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15192: 0062adf1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15193: 0044927d 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15194: 006c01d1 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15194: 006c01d9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15195: 00287831 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15196: 00b0ef39 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15197: 0054fc81 100 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 15198: 0073231d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15198: 00732325 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15199: 00554bfd 130 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 15200: 00a0d3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 15201: 00550605 132 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ - 15202: 006f2f6d 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15202: 006f2f75 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15203: 00ac0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15204: 00abebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15205: 0041c4f5 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15206: 004e8fed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15207: 007170e1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15207: 007170e9 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15208: 00550419 192 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 15209: 00b19bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15210: 00b182fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15211: 002c8abd 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15212: 00b18a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 15213: 00906294 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 15214: 00b18a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 15215: 00712fbd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15215: 00712fc5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15216: 00b17610 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15217: 0049b119 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15218: 00395811 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15219: 00abcd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15220: 006e34ed 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15220: 006e34f5 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15221: 00aab800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15222: 00480f2d 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15223: 0042c715 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15224: 00abd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15225: 00b1965c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15226: 00abe2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15227: 00ab96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15228: 00713219 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15228: 00713221 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15229: 00b17622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15230: 00b184ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15231: 0069c59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15231: 0069c5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15232: 00497e7d 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15233: 00698609 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15233: 00698611 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15234: 00393235 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15235: 004d1a25 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15236: 005ff965 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15236: 005ff96d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15237: 00b19c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15238: 00284635 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15239: 00b1765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15240: 005c0aa9 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15241: 005db175 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15240: 005c0ab1 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15241: 005db17d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15242: 003e25bd 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15243: 003e2461 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15244: 006d2331 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15245: 0060dc29 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15246: 0071c969 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15244: 006d2339 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15245: 0060dc31 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15246: 0071c971 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15247: 00aadca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15248: 00ab47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15249: 005f69a9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15250: 006c3005 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15251: 00623c61 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15249: 005f69b1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15250: 006c300d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15251: 00623c69 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15252: 00ac2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15253: 00437de1 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15254: 0041b129 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15255: 00abee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15256: 005ea0b1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15256: 005ea0b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15257: 00494a51 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15258: 00a00bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15259: 00b1865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15260: 00ab2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15261: 00b19090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15262: 00b182d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15263: 00734821 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15263: 00734829 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15264: 00289885 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15265: 009bc50c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15266: 00b198e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15267: 00ab9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15268: 00b19266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15269: 007407b5 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15269: 007407bd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15270: 004cc169 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15271: 0062a9d1 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15271: 0062a9d9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15272: 00af5dd8 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15273: 00abfd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15274: 00ac0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15275: 00b185d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15276: 006b9215 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15277: 0063bfa9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15278: 0072e4e1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15276: 006b921d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15277: 0063bfb1 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15278: 0072e4e9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15279: 00abf1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15280: 00aab680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 15281: 006d3b2d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15282: 006fdee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15281: 006d3b35 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15282: 006fdee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15283: 009fbff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15284: 00b19020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15285: 0062d435 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15285: 0062d43d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15286: 00539d49 428 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 15287: 0071d869 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15287: 0071d871 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15288: 00ab9818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15289: 00ac4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15290: 004609c1 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15291: 00a0caa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 15292: 00b1887e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15293: 00a00274 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15294: 00b18d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15295: 004e92ed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15296: 006f887d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15296: 006f8885 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 15297: 00b18af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 15298: 006d5759 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15298: 006d5761 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15299: 00394625 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 15300: 002eb751 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15301: 00b18bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 15302: 00b1843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 15303: 006ecbc5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15303: 006ecbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15304: 009fa100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15305: 00ab1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15306: 004405a1 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15307: 002c6dd5 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15308: 0055057d 136 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ 15309: 004ce1a9 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15310: 006dc801 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15310: 006dc809 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15311: 002b6201 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15312: 00b19626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 15313: 006fd3d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15313: 006fd3d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15314: 00b185e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15315: 00550359 192 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 15316: 00b192f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15317: 00365799 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15318: 0070e591 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15319: 00620e09 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15320: 00693ca1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15318: 0070e599 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15319: 00620e11 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15320: 00693ca9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15321: 00440a5d 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15322: 00b179d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15323: 002c4961 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15324: 00b18290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15325: 00ab634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15326: 0032a395 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15327: 00b178d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15328: 006c8531 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15328: 006c8539 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15329: 00393371 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15330: 00509369 336 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 15331: 00b175ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15332: 00ab5e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15333: 00abe010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15334: 00ab0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15335: 00621a3d 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15336: 005b3bf1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15335: 00621a45 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15336: 005b3bf9 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15337: 00b17708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15338: 004fe6ed 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15339: 00546c49 144 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 15340: 002c637d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15341: 004ca595 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15342: 00ab73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15343: 002846ed 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ @@ -15353,57 +15353,57 @@ │ │ │ │ 15349: 00abfd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15350: 00ab1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15351: 00ac2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15352: 009a5dac 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15353: 00b19a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ 15354: 002b60ad 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15355: 00a13b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 15356: 00713341 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 15357: 006eb5e1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15358: 006a9f95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15356: 00713349 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15357: 006eb5e9 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15358: 006a9f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15359: 00b19156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15360: 00abd4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15361: 00ac2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15362: 002c6a31 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15363: 00453d99 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15364: 00b18046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15365: 00ab98c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15366: 004d6f89 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15367: 00aace98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15368: 00716b65 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15368: 00716b6d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15369: 00b17812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15370: 00b19b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15371: 00abfa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15372: 00abbdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15373: 005b30b5 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15373: 005b30bd 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15374: 00b18f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15375: 00b19054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15376: 0042d551 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15377: 006a3455 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15377: 006a345d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15378: 00aaf47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15379: 00b189d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15380: 00544ed1 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 15381: 00b1959e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15382: 0048a4d9 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15383: 007040b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15383: 007040c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15384: 00394f99 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 15385: 009a3ca4 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15386: 00aaff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15387: 006bd871 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15388: 0074159d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15389: 00590179 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 15390: 006feba5 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15391: 006abf1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15387: 006bd879 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15388: 007415a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15389: 00590181 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 15390: 006febad 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15391: 006abf25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15392: 00b19b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15393: 00ac0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15394: 00abde30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15395: 00680ef9 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15395: 00680f01 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15396: 009fa07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 15397: 00543b29 252 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 15398: 0069bfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15398: 0069bfc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15399: 009f0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15400: 00b189fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15401: 00aba1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15402: 00b18fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15403: 002759a1 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15404: 009b9fc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15405: 00b189ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15411,771 +15411,771 @@ │ │ │ │ 15407: 00ac1a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15408: 0044dc39 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15409: 00a009ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15410: 00b192aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15411: 00aafd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15412: 0044ea89 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15413: 009fcc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15414: 006f9559 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15414: 006f9561 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15415: 00b19dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15416: 004496b9 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15417: 004981b1 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15418: 00b18b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15419: 004a88fd 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15420: 00b177a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15421: 00605f01 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15421: 00605f09 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15422: 004fec79 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15423: 00b18566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15424: 00ac39c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15425: 00610a65 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15425: 00610a6d 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15426: 00ab4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15427: 00b1832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15428: 006f4a71 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15428: 006f4a79 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15429: 00b17b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15430: 004cdfe1 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15431: 0082d3f0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15431: 0082d3e8 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15432: 009b9f20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15433: 00281e1d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15434: 005be79d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15434: 005be7a5 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15435: 00ab9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15436: 00ab34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 15437: 006d9285 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15437: 006d928d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15438: 0053e181 252 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 15439: 0045bd11 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15440: 00ac02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15441: 005eb575 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15441: 005eb57d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15442: 00b17d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15443: 004430a9 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15444: 00450f09 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15445: 006ba271 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15446: 006c8ded 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15445: 006ba279 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15446: 006c8df5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15447: 00ac1ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15448: 0041bfd9 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15449: 0060c24d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15449: 0060c255 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15450: 00b1a308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15451: 004e9601 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15452: 00b19a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15453: 00b190b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15454: 0069f165 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15455: 006d9481 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15454: 0069f16d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15455: 006d9489 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15456: 00b1980c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15457: 00ac31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15458: 00b19d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15459: 006be13d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15460: 006c3d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15459: 006be145 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15460: 006c3d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15461: 0049b669 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15462: 00b1733a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15463: 00a05384 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ 15464: 00404675 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15465: 00723a01 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15466: 00672411 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15465: 00723a09 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15466: 00672419 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15467: 00aac248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15468: 0065c019 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15469: 00610a95 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15468: 0065c021 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15469: 00610a9d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15470: 003c9049 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15471: 00ab69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15472: 006f942d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15473: 006e4539 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15472: 006f9435 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15473: 006e4541 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15474: 009bc8d0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15475: 00b196d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15476: 0049ff21 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 15477: 00a06824 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 15478: 00719ed1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 15479: 0072fdf1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15480: 006c6325 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15478: 00719ed9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15479: 0072fdf9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15480: 006c632d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15481: 00b18f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15482: 00b1989e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15483: 003df1b5 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15484: 00b19840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15485: 005e053d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15486: 0071ec11 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15485: 005e0545 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15486: 0071ec19 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15487: 00ab5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15488: 003934bd 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15489: 00aae4f0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15490: 0044095d 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15491: 00b17d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15492: 00b18e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15493: 004cd5f9 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15494: 00b17cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15495: 00b19706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15496: 002847a1 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15497: 005e344d 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15497: 005e3455 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15498: 004f9b59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15499: 00abc76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15500: 00497b5d 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15501: 00aac448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15502: 006bb49d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15502: 006bb4a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15503: 00abdde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15504: 00ab9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15505: 003df47d 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15506: 00694c29 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15507: 0086f3b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15508: 00602cf5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15509: 005daf19 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15506: 00694c31 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15507: 0086f3b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15508: 00602cfd 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15509: 005daf21 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15510: 00aaae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15511: 0070fee5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15512: 00714505 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15513: 006d5439 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15511: 0070feed 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15512: 0071450d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15513: 006d5441 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15514: 00b18808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15515: 002c5d3d 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15516: 006a778d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15517: 0069b3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15516: 006a7795 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15517: 0069b3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15518: 00b1848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15519: 005debad 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15520: 005db269 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15519: 005debb5 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15520: 005db271 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15521: 00509951 176 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15522: 00aba294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15523: 00b188ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15524: 00615bbd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15524: 00615bc5 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15525: 002f7615 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15526: 005d6c41 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15526: 005d6c49 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15527: 00ab5710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15528: 00b18570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15529: 00abf5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15530: 00b177a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15531: 00b18ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15532: 00b1905a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15533: 00ab1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15534: 00b18c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15535: 00b19b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15536: 004a8769 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15537: 00ab1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15538: 0060f145 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15538: 0060f14d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15539: 00b1988a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15540: 00aaf74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15541: 0072e9b1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15541: 0072e9b9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15542: 004f99a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15543: 00b19208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15544: 00b18f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15545: 00aba0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15546: 009fd7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15547: 00b19aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15548: 00b18fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15549: 00ac0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15550: 004e41d1 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15551: 006508a9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15551: 006508b1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15552: 00abe900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15553: 00ac44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15554: 004975a1 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15555: 008c5c70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15555: 008c5c68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15556: 009ff614 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15557: 00b18f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15558: 005334b9 76 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15559: 0047c5cd 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15560: 009f9ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15561: 0072e4cd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15561: 0072e4d5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15562: 00b1967a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15563: 004f7b5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15564: 00ab45f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15565: 00b17f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15566: 00b1a35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15567: 00aaca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15568: 004b723d 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15569: 00aaec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15570: 0053a315 308 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15571: 00abf410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15572: 00ab7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15573: 00476ae1 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15574: 00abfdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15575: 0071e05d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15575: 0071e065 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15576: 00b180b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15577: 00729685 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15578: 006c7d55 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15577: 0072968d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15578: 006c7d5d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15579: 00441e19 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15580: 006bd9b5 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15580: 006bd9bd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15581: 0040e351 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15582: 00ac205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15583: 006bead1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15583: 006bead9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15584: 003775dd 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15585: 00ac23c0 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15586: 009e42e0 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15587: 00b186fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15588: 009f04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15589: 00ab1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15590: 00b190fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15591: 00aae8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15592: 00abf540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15593: 00b1a396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15594: 0060cf21 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15594: 0060cf29 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15595: 00b18bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15596: 00ab3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 15597: 00621711 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15597: 00621719 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15598: 00b19ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15599: 0028f5a5 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15600: 00ab68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15601: 00ac1080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15602: 00b18214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15603: 002638e1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15604: 0072e855 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15605: 0071838d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15604: 0072e85d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15605: 00718395 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15606: 00b17f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15607: 006a3e89 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15607: 006a3e91 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15608: 00aac690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15609: 00ab5de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15610: 00aab830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15611: 00b19c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15612: 0069f9f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15612: 0069f9fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15613: 00263759 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15614: 00700445 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15614: 0070044d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15615: 00b17a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15616: 006bb721 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15616: 006bb729 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15617: 004a19e1 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15618: 00b17a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15619: 004d7421 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15620: 0038e495 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15621: 006e1f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15621: 006e1f79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15622: 0037a4a1 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15623: 003cb6fd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15624: 0043f829 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15625: 00b17ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15626: 00377491 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15627: 00458e39 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15628: 00b17718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15629: 00b17686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15630: 00abed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15631: 00ab0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15632: 00497dd9 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15633: 004a22e9 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15634: 006e8451 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15634: 006e8459 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15635: 00ab32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15636: 00ab1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15637: 002a1215 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15638: 005922dd 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15638: 005922e5 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15639: 00b1a39e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15640: 00ac2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15641: 00ab1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15642: 007164f1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15642: 007164f9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15643: 00ab3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15644: 00ab4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15645: 009fdee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15646: 00af5de8 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15647: 005c73b9 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15647: 005c73c1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15648: 00aabcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15649: 009b9ae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15650: 006ac9e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15650: 006ac9f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15651: 00abbfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15652: 004e43f1 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15653: 0044dc41 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15654: 00ab0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15655: 0069ad3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15656: 006d38f1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15657: 00698399 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15658: 00699359 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15655: 0069ad45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15656: 006d38f9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15657: 006983a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15658: 00699361 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15659: 00b18702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15660: 006b8c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15660: 006b8c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15661: 0044c635 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15662: 00b17dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15663: 0050098d 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15664: 00b17784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15665: 006d5af5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15665: 006d5afd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15666: 00ac23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15667: 005bd715 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15667: 005bd71d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15668: 0028869d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15669: 004407a1 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15670: 004c2ae9 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15671: 009f4e78 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15672: 00b17ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15673: 006d85bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15673: 006d85c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15674: 00372f49 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15675: 00b17d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15676: 006f2261 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15677: 006f9e81 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15678: 005e94d5 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15676: 006f2269 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15677: 006f9e89 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15678: 005e94dd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15679: 00b1899c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15680: 00b180c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15681: 00b175e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15682: 00aae470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15683: 00ac1030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15684: 00396b6d 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15685: 002c7ab9 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15686: 0062a05d 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15687: 00590755 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15688: 00672279 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15689: 00705621 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15686: 0062a065 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15687: 0059075d 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15688: 00672281 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15689: 00705629 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15690: 0033d7a1 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15691: 00442d3d 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15692: 009fe618 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15693: 006c527d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15693: 006c5285 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15694: 00ab66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15695: 0062acd9 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15695: 0062ace1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15696: 00ac2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15697: 00b18e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15698: 002f55f1 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15699: 00b19210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15700: 00b17cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15701: 002efc4d 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15702: 00ac16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15703: 00b1859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15704: 006e09a9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15704: 006e09b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15705: 00b1939e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15706: 006e227d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15706: 006e2285 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15707: 0050001d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ - 15708: 00590645 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15708: 0059064d 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15709: 00b179a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15710: 0071d6c9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15711: 005e3bd1 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15710: 0071d6d1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15711: 005e3bd9 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15712: 004e6cf9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15713: 00357189 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15714: 004f65e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15715: 002ed795 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15716: 00ac34f8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15717: 00538bf1 184 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ 15718: 004e1e9d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15719: 00b18992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15720: 00b192b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15721: 00b198e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15722: 006ea3cd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15722: 006ea3d5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15723: 00ab7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15724: 00b1868a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15725: 00454015 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15726: 0047a105 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15727: 00590295 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15728: 005be769 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15727: 0059029d 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15728: 005be771 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 15729: 004860e1 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15730: 00b195d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15731: 004a3881 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15732: 00ab226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15733: 00591d31 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15733: 00591d39 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15734: 00538a29 220 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15735: 004e6509 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15736: 006d1ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15737: 005fa869 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15738: 006f0089 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15736: 006d1f01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15737: 005fa871 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15738: 006f0091 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15739: 00aabe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15740: 005902f9 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15740: 00590301 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15741: 004e8ced 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15742: 00b19786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15743: 007190c1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15744: 00734d65 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15743: 007190c9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15744: 00734d6d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15745: 00b17f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15746: 009f962c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15747: 00ab689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15748: 00ab0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15749: 006b1ef1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15749: 006b1ef9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15750: 00ac0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15751: 0062ac6d 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15751: 0062ac75 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15752: 00b17ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15753: 006233c1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15754: 005bd071 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15755: 006d98a5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15756: 006a012d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15753: 006233c9 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15754: 005bd079 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15755: 006d98ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15756: 006a0135 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15757: 00aab7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15758: 00a05408 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15759: 00b18a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15760: 00288bed 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15761: 00b180e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15762: 0045f151 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15763: 002af5e5 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15764: 004ef295 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15765: 005e84d5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15766: 008c5cd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15765: 005e84dd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15766: 008c5cc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15767: 00aaadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15768: 004433c9 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15769: 004f4929 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15770: 00abac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15771: 00b18b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 15772: 00a228f4 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15773: 00b17f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15774: 0064f61d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15775: 0065f9b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15774: 0064f625 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15775: 0065f9c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15776: 004b5a85 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15777: 0069c309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15777: 0069c311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15778: 00b19b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 15779: 00a0482c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFID │ │ │ │ - 15780: 005ef0e1 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15780: 005ef0e9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15781: 00ab94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15782: 00b175fa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 15783: 00aaadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15784: 00b19b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15785: 00b18a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15786: 0048b909 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15787: 006fea35 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15788: 0061a539 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15787: 006fea3d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15788: 0061a541 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15789: 00aad098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15790: 00a17d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15791: 0044d541 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 15792: 00ab7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15793: 00477895 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15794: 00ab1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15795: 00b188fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15796: 00b181ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15797: 00a16d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15798: 00b19412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15799: 0059479d 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15800: 00718b59 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15801: 006e282d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15802: 0062d169 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15803: 005b7999 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15799: 005947a5 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15800: 00718b61 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15801: 006e2835 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15802: 0062d171 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15803: 005b79a1 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15804: 0039d7e5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15805: 005cfda1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15806: 006023b1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15805: 005cfda9 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15806: 006023b9 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15807: 00ac0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15808: 00abc32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15809: 00469d0d 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15810: 00b18fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15811: 00a16d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15812: 005450d1 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15813: 00b1770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15814: 00b17c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15815: 00abb44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15816: 00aac258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15817: 00b17d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15818: 002881b1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15819: 006e7089 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15819: 006e7091 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15820: 00abd504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15821: 002affd9 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15822: 0039d855 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15823: 005cea0d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15823: 005cea15 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15824: 0048e541 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15825: 00abade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15826: 006f46dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15827: 006e1a15 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15826: 006f46e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15827: 006e1a1d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15828: 00b18efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15829: 00b19b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15830: 0070fff1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15830: 0070fff9 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15831: 004e76a9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15832: 00aadcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15833: 00a0d4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15834: 006ecee5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15834: 006eceed 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15835: 009f4df8 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15836: 00aabf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15837: 00ab8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 15838: 00b18f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15839: 005c1925 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15840: 005dc051 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15839: 005c192d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15840: 005dc059 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15841: 00ac0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15842: 002e9e91 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15843: 003775b5 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15844: 00abf180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15845: 00701f4d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15846: 0060505d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15845: 00701f55 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15846: 00605065 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15847: 00a17b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15848: 004fc9f9 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15849: 00ac2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15850: 00731ea9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15850: 00731eb1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15851: 00abcd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15852: 00b18c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15853: 00abf150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15854: 00ab3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15855: 00b1917e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15856: 0049f7f1 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15857: 00629a05 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15857: 00629a0d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15858: 00b1a374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15859: 006acaad 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15860: 006cf3d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15861: 0069abd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15862: 006c4611 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15863: 006c17dd 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15859: 006acab5 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15860: 006cf3e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15861: 0069abdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15862: 006c4619 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15863: 006c17e5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15864: 0053a591 308 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15865: 00a1796c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15866: 00aaecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15867: 00b17c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15868: 00b17e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15869: 00ab0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15870: 0044d551 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15871: 002cb2f9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15872: 00abacf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15873: 00abf470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15874: 0039dbad 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15875: 0062090d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15876: 00698d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15875: 00620915 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15876: 00698d35 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15877: 00aad8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15878: 006da551 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15878: 006da559 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15879: 00b17fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15880: 0071336d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15880: 00713375 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15881: 00aab6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15882: 005d0951 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15882: 005d0959 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15883: 00ab71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15884: 00aafdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 15885: 00ac3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 15886: 0060c669 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15886: 0060c671 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15887: 00533505 256 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15888: 00405159 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15889: 002dcea9 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15890: 009bc558 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15891: 00b19276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15892: 00b18bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15893: 00b175bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15894: 00697bc5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15894: 00697bcd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15895: 0054e495 58 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15896: 002dd431 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15897: 0042bd1d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15898: 00b18330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15899: 007102d5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15899: 007102dd 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15900: 00b18df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15901: 00ab621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15902: 00abb7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15903: 002aedf1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15904: 006c19d9 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15904: 006c19e1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15905: 00b17972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15906: 006bd1b9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15906: 006bd1c1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15907: 00b18b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15908: 00a0f0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15909: 00aaaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15910: 00abed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15911: 0054e511 64 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15912: 002f2ba1 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15913: 00469ab1 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15914: 006e218d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15914: 006e2195 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15915: 00b179ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15916: 005b18a5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15916: 005b18ad 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15917: 00509681 160 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15918: 00b1a38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15919: 00b1812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15920: 00ab4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15921: 00abdfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15922: 002892e9 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15923: 00abc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15924: 00ab54e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15925: 002641cd 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15926: 0069d971 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15926: 0069d979 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15927: 00b18134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15928: 00ac0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15929: 00b17cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15930: 00b1883c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15931: 009fef60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15932: 0062398d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15932: 00623995 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15933: 0028e539 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15934: 0054e591 42 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15935: 00b17345 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15936: 00a22570 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15937: 00b19b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15938: 00b18a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15939: 0073577d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15939: 00735785 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15940: 00b184e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15941: 005cb5dd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15941: 005cb5e5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15942: 00b188d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15943: 003df4e9 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15944: 00aacd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15945: 00b18d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15946: 004dc581 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15947: 00ab8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 15948: 00abb97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15949: 00b1970c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15950: 00b178e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15951: 006a6989 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15951: 006a6991 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15952: 00ab7a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15953: 003236bd 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15954: 0060e319 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15954: 0060e321 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15955: 00376561 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15956: 006f84cd 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15956: 006f84d5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15957: 00ab00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15958: 0070d8d9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15958: 0070d8e1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15959: 00b1774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15960: 00545b65 148 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15961: 00469af9 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15962: 00a168ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15963: 0069ac11 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15963: 0069ac19 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15964: 00b1857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15965: 004a8349 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15966: 00b175ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15967: 006b8dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15967: 006b8db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15968: 00abdd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15969: 00b17afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 15970: 00b18f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15971: 003d99c9 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15972: 009bcb00 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15973: 006938a5 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15974: 0073f16d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15973: 006938ad 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15974: 0073f175 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15975: 00b1896c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15976: 00aada54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15977: 00b17b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15978: 006ca705 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15978: 006ca70d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15979: 009bc17c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15980: 00ab8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15981: 00716d79 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15981: 00716d81 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15982: 009bc5ac 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15983: 007023e1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15984: 00604561 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15983: 007023e9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15984: 00604569 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15985: 00ab003c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15986: 006fdaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15987: 0073e311 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15986: 006fdab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15987: 0073e319 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15988: 00b1924c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15989: 0072c905 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15989: 0072c90d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15990: 00ab9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15991: 00abd5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15992: 00b195f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15993: 006e3045 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15993: 006e304d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15994: 00b1775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15995: 00459c71 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15996: 00b19b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15997: 00b182f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15998: 00b175f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15999: 004f8ea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16000: 00328c01 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16001: 004dd7d9 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 16002: 00a069b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 16003: 006bfce1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16004: 005ea761 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16005: 006056d5 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16003: 006bfce9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16004: 005ea769 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16005: 006056dd 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16006: 00b19bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16007: 0054e5e9 58 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 16008: 00ac1a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16009: 00b18c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 16010: 00ac2b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16011: 00b17916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16012: 00ac168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16013: 00ab4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16014: 0069bd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16014: 0069bd71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16015: 00459f9d 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16016: 0054e665 64 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ - 16017: 006ccdd9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16017: 006ccde1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16018: 004a1815 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16019: 009bd448 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16020: 003a1071 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16021: 002c6089 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16022: 00b17bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16023: 007291a5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16023: 007291ad 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16024: 00480c2d 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16025: 00b176c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16026: 00ab4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16027: 0062ac7d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16027: 0062ac85 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16028: 00aacf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16029: 0037728d 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16030: 00b175d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16031: 00ac2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16032: 00b179dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16033: 009b9a18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16034: 00ab5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16035: 004fe3cd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16036: 0053fd11 260 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 16037: 0070887d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16037: 00708885 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16038: 002c66f1 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16039: 00ab700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 16040: 0054e6e5 42 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 16041: 005cd0a1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16041: 005cd0a9 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16042: 0039ada1 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16043: 00ab29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16044: 004e9aad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16045: 0064cb4d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16046: 00725055 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16045: 0064cb55 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16046: 0072505d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16047: 00aab860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16048: 006bdcd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16049: 00609ed1 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16050: 0062a815 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16048: 006bdce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16049: 00609ed9 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16050: 0062a81d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16051: 004f8cf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16052: 009fd82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16053: 00aadc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16054: 00abd71c 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16055: 006eff21 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16055: 006eff29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16056: 00437811 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16057: 006c0fc9 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16057: 006c0fd1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16058: 00ab8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16059: 00b19700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16060: 00b1828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16061: 006ce1a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16061: 006ce1ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16062: 00ac0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16063: 00aab1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16064: 009bc04c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16065: 00aaba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16066: 0048110d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16067: 00ab223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 16068: 0065a195 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16068: 0065a19d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16069: 00b190cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16070: 0047bc09 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16071: 00b19b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16072: 003baba1 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16073: 009b2860 64 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 16074: 00ab4600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16075: 006ebbe1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16075: 006ebbe9 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16076: 00b18c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16077: 005becad 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16077: 005becb5 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16078: 00ab4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16079: 003e1449 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16080: 00b190d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16081: 004cbd11 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16082: 00ac0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16083: 00abdb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16084: 006c758d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16084: 006c7595 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 16085: 0033b251 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 16086: 0072b891 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16086: 0072b899 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16087: 00a081ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 16088: 00b1783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16089: 00b17f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16090: 00ab3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16091: 00ac2de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16092: 009fa184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16093: 00ab04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16094: 00b17a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16095: 004d7311 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16096: 00ab1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16097: 00b19cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16098: 008c5da8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16098: 008c5da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16099: 00b19636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16100: 0045f391 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16101: 00b1966e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16102: 00b18542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 16103: 005fd879 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16103: 005fd881 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16104: 00b17e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16105: 009b7eac 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16106: 004705c5 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 16107: 00591fa9 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 16107: 00591fb1 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 16108: 004e3ed5 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16109: 00437575 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16110: 00406c49 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16111: 00b1779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16112: 006b1509 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16112: 006b1511 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16113: 00b18e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 16114: 005e3f09 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 16115: 0059535d 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 16114: 005e3f11 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16115: 00595365 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 16116: 00ab2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16117: 00b18404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16118: 00ac0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16119: 00b17874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16120: 0043f9b9 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16121: 00ab81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16122: 00b19b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16123: 0053d695 16 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ 16124: 0044c56d 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16125: 00ab006c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16126: 0033b381 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 16127: 00a06c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 16128: 00623455 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16128: 0062345d 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16129: 00456b31 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16130: 0060efe9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16130: 0060eff1 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16131: 00ac4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16132: 00533471 72 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 16133: 00ab93a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16134: 004903b9 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16135: 00b194c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16136: 006a158d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16136: 006a1595 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16137: 00a092f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ 16138: 00456d61 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16139: 006da6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16139: 006da6c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16140: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16141: 0040dc6d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16142: 00aafe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16143: 006fae55 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16143: 006fae5d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16144: 00b19c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16145: 002af4dd 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 16146: 005cfe9d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16146: 005cfea5 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16147: 00298639 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16148: 00b1918a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16149: 004745a9 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16150: 0049fc71 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16151: 00b194a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16152: 00ab4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16153: 006c41b9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16154: 006adfb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 16155: 00744715 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16153: 006c41c1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16154: 006adfbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16155: 0074471d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16156: 009fdf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16157: 0044e71d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16158: 0072c03d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16158: 0072c045 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16159: 00ab72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 16160: 002ec129 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16161: 00b178a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16162: 00ab6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16163: 00b18ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16164: 00a060ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 16165: 00aae1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16166: 00b17ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16167: 00b17cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16168: 00a05ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ 16169: 00459281 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 16170: 006e6465 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16170: 006e646d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16171: 00484421 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16172: 004fe92d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16173: 00b17b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16174: 00abd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16175: 00b1969a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16176: 00b197d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16177: 00b17888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ @@ -16209,264 +16209,264 @@ │ │ │ │ 16205: 00aba914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16206: 003e0de1 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16207: 00ab654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16208: 00ab3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 16209: 00ab00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16210: 00549c01 818 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 16211: 00b18cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16212: 006c1295 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16212: 006c129d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16213: 00b19474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16214: 006e9751 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16214: 006e9759 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16215: 00481135 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16216: 00716255 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16216: 0071625d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16217: 00b19536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16218: 009bbcfc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16219: 00b17a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16220: 00394af1 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 16221: 00536181 524 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 16222: 006bb2e5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16223: 0069b391 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16224: 005e8d55 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16222: 006bb2ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16223: 0069b399 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16224: 005e8d5d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16225: 00b17a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16226: 006b3095 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16226: 006b309d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16227: 00b19372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16228: 004c7fc1 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16229: 00b19aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16230: 00a0671c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 16231: 00ab5a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16232: 004d0165 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16233: 0060de31 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16233: 0060de39 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16234: 00ac0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16235: 00619da9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16235: 00619db1 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16236: 002a1659 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16237: 00b185a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16238: 00b193ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16239: 00ac4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16240: 00695225 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16240: 0069522d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16241: 00294665 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16242: 00b18736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16243: 005ef211 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16243: 005ef219 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16244: 00ab8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 16245: 00b19ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16246: 008c5bc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16246: 008c5bc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16247: 00aaf12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16248: 00b175da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16249: 0069e615 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16250: 005e9609 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16249: 0069e61d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16250: 005e9611 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16251: 00b1927e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16252: 00ab2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16253: 0045f87d 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16254: 004af5bd 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16255: 00b19072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16256: 00b18d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16257: 00abec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16258: 003a1f11 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16259: 00ab9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16260: 00b17bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16261: 004a2881 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16262: 006b7b91 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16262: 006b7b99 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16263: 00ac3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16264: 00b17d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16265: 00553e21 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 16266: 00b1863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16267: 00ac0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16268: 00b19506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16269: 006c6b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16269: 006c6b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16270: 00b1991e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16271: 00ac163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16272: 00a026a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 16273: 00b17f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16274: 00ac204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16275: 00aad2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16276: 00446335 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16277: 006a6841 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16277: 006a6849 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16278: 00b17fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16279: 00b19dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16280: 00b17676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16281: 00688e31 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16281: 00688e39 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16282: 00a05edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 16283: 00b193fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16284: 00a05abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 16285: 00b19bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16286: 00aafb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16287: 00ab9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16288: 00540255 198 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 16289: 00abb76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16290: 00649101 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16290: 00649109 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16291: 004f906d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16292: 00ab68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16293: 00b19c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16294: 00ab06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16295: 00aacb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16296: 006d5889 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16296: 006d5891 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16297: 00b17a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16298: 0071fcdd 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16299: 006b0091 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16298: 0071fce5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16299: 006b0099 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16300: 00b17d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16301: 002dcc99 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16302: 00b18360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16303: 00b18a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16304: 005cb64d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16304: 005cb655 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16305: 00b17d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16306: 00714179 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 16307: 005d9439 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16306: 00714181 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16307: 005d9441 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16308: 00b19118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16309: 003a3c95 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16310: 002ed845 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16311: 00504f2d 128 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 16312: 00ab4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16313: 00552669 198 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 16314: 00b175a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16315: 00b18396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16316: 00aae954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16317: 00623d01 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16317: 00623d09 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16318: 00ac3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16319: 003dfc9d 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16320: 005d33ed 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16321: 0060f9e5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16320: 005d33f5 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16321: 0060f9ed 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16322: 00b1949a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 16323: 00504d29 516 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 16324: 006ba351 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16324: 006ba359 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16325: 00abbf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16326: 0041c80d 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16327: 00594085 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 16327: 0059408d 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ 16328: 004f84b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16329: 00440249 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16330: 004fe3bd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16331: 002a15ed 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16332: 004b5c6d 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16333: 002f5629 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16334: 00293411 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16335: 00af71dc 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16336: 0069b715 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16337: 0084def4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16336: 0069b71d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16337: 0084deec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16338: 00434739 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16339: 00b179aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16340: 00b175dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16341: 00469941 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16342: 00b17bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16343: 009b9ed8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16344: 00b199b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16345: 00ab9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 16346: 00534d95 2 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 16347: 00534dbd 100 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 16348: 005facd1 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16348: 005facd9 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16349: 00aba714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16350: 00b19a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 16351: 00ac41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16352: 00355cb1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16353: 003729fd 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16354: 00ac3720 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16355: 00b1923e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16356: 00abff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16357: 00720f91 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16357: 00720f99 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16358: 00b18ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 16359: 00b176b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16360: 00ab1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16361: 00a13034 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 16362: 00ab8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16363: 00b186b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16364: 00abf7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16365: 0028bfcd 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16366: 008da728 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16366: 008da720 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16367: 00b1778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16368: 005349bd 552 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 16369: 00b19a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16370: 00a12fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 16371: 0072f4c1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16371: 0072f4c9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16372: 00abd484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16373: 00b19896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16374: 006a1ccd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16374: 006a1cd5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16375: 00b18d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16376: 002654f5 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16377: 0071ff71 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16377: 0071ff79 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16378: 00b18742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16379: 00b18f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16380: 0045bbe9 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 16381: 0059c179 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 16381: 0059c181 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 16382: 00b185ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16383: 00abf990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16384: 00b193ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16385: 00498149 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16386: 002efafd 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 16387: 004f8241 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16388: 0040ea15 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 16389: 00596d9d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 16389: 00596da5 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 16390: 00b18ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16391: 00abed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16392: 00abef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16393: 00aba7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16394: 009fa7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16395: 00b188f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16396: 00b189a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16397: 00b18e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16398: 004552ad 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16399: 00686699 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16399: 006866a1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16400: 0050302d 140 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ 16401: 00456ab9 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16402: 00a1754c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 16403: 0053c621 206 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 16404: 00b1915c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16405: 006f43d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16405: 006f43d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16406: 00b17794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16407: 00b1939a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16408: 0044df49 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16409: 008da74c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16409: 008da744 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16410: 004c4a05 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16411: 00b19cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16412: 00b197ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16413: 006abc19 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16413: 006abc21 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16414: 00ab7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 16415: 00ac0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16416: 00ac3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16417: 00aab0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16418: 006f2e09 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16419: 006d639d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16418: 006f2e11 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16419: 006d63a5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16420: 00aad1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16421: 0048039d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 16422: 00590c59 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 16422: 00590c61 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 16423: 00b196d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16424: 00b1805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16425: 005b8c45 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16426: 00686205 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16425: 005b8c4d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16426: 0068620d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16427: 00aab040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16428: 0029924d 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 16429: 006eea01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16429: 006eea09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16430: 00b183fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16431: 00b17a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16432: 004463c9 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16433: 00b19782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16434: 00ac0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16435: 002b43a9 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16436: 00abd4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16437: 00688689 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16438: 0071e759 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16437: 00688691 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16438: 0071e761 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16439: 00abd4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16440: 0061ba19 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16440: 0061ba21 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16441: 00a167e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 16442: 00b1960a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16443: 006c0f85 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16444: 006065ad 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16443: 006c0f8d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16444: 006065b5 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16445: 0033e899 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16446: 004f4d41 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16447: 004362d5 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16448: 00622081 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16448: 00622089 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16449: 00aaf6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16450: 009f9080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16451: 00a0cfc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 16452: 00329821 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16453: 00b181b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16454: 00463bb1 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16455: 00ab4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16456: 00aba784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16457: 004f5e95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16458: 006accd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16458: 006accdd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16459: 00476a9d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16460: 0071033d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16461: 006e2b29 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16460: 00710345 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16461: 006e2b31 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16462: 00a07dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 16463: 009f8840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16464: 004fe6ad 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16465: 00ac1470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 16466: 00aab760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16467: 00b180fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16468: 00a14450 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ @@ -16485,63 +16485,63 @@ │ │ │ │ 16481: 00b18198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16482: 0053cd2d 128 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 16483: 00ab0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16484: 00aba604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16485: 00abc74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16486: 00aada34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16487: 00aac1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16488: 006da6f5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16488: 006da6fd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16489: 0039ba0d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16490: 006e1c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16490: 006e1c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16491: 00ab0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16492: 006e57ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16492: 006e57f5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16493: 00ab6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16494: 00abbcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16495: 006ef15d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16495: 006ef165 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16496: 00ab36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16497: 00b18ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16498: 00b17a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16499: 00a0548c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 16500: 005ff665 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16500: 005ff66d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16501: 00479aa9 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16502: 002c72b5 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16503: 00aad6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16504: 003a00ed 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16505: 00296ea1 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16506: 00aad694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16507: 004e8c11 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16508: 006bd7ed 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16509: 0062ab05 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16508: 006bd7f5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16509: 0062ab0d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16510: 004e926d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16511: 00ac0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16512: 00ab4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16513: 006c7ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16513: 006c7bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16514: 00b19952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16515: 00aafa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16516: 006d0405 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16516: 006d040d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16517: 0040e695 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16518: 0032c9d9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16519: 00ab5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16520: 00470341 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16521: 00b17e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16522: 00aaca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16523: 0049fd55 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16524: 009fc308 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16525: 00ac30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16526: 005eda39 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16526: 005eda41 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16527: 00ac1ea4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16528: 00443c05 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16529: 00b17c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16530: 006c7065 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16531: 005d2439 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16532: 0060265d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16530: 006c706d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16531: 005d2441 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16532: 00602665 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16533: 00abbd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16534: 00b175f9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16535: 002a9dd1 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16536: 0069c1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16536: 0069c1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16537: 00a080e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ 16538: 004ca561 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16539: 00aaf48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16540: 00ac350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16541: 0053d675 16 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ 16542: 004e076d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16543: 00555795 6 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ @@ -16553,15 +16553,15 @@ │ │ │ │ 16549: 00abfda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16550: 004e0af9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16551: 00b187b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16552: 00abdb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16553: 00aad278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16554: 004cb1bd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16555: 00b18e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16556: 0070e2c9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16556: 0070e2d1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16557: 004460ed 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16558: 00ac3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16559: 0033e9d9 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16560: 00aaebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16561: 00ab34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16562: 00552301 48 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16563: 00b19e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -16572,53 +16572,53 @@ │ │ │ │ 16568: 00abced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16569: 0053bfcd 150 FUNC GLOBAL DEFAULT 12 helper_FRIM │ │ │ │ 16570: 00552331 48 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16571: 0053be05 150 FUNC GLOBAL DEFAULT 12 helper_FRIN │ │ │ │ 16572: 003a3ccd 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16573: 0053bf35 150 FUNC GLOBAL DEFAULT 12 helper_FRIP │ │ │ │ 16574: 00b1a37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16575: 005dc151 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16575: 005dc159 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16576: 00aaf68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16577: 004d7201 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16578: 00aac208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16579: 00373555 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16580: 00b1862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16581: 005e2b7d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16582: 005b173d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16583: 0069dc49 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16581: 005e2b85 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16582: 005b1745 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16583: 0069dc51 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16584: 00ac2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16585: 004e4279 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16586: 002ec0ad 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16587: 00496f6d 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16588: 007100cd 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16588: 007100d5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16589: 0053be9d 150 FUNC GLOBAL DEFAULT 12 helper_FRIZ │ │ │ │ 16590: 004e957d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16591: 005af369 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16592: 006a88a9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16591: 005af371 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16592: 006a88b1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16593: 003514b1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16594: 00ab5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16595: 00b1997c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16596: 00ab1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16597: 00aadd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16598: 00b18bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16599: 005e3d2d 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16599: 005e3d35 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16600: 00b18168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16601: 00af60b4 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16602: 00b18df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16603: 0039b2a5 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16604: 00ab2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16605: 00a06d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16606: 00aba114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16607: 00b17f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16608: 00b1952e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16609: 006f1919 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16609: 006f1921 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16610: 0039af8d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16611: 00535135 1448 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16612: 004b6111 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16613: 005d4e65 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16613: 005d4e6d 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16614: 00ab7fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16615: 00263c6d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16616: 00aaad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16617: 00abe31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16618: 002c2889 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16619: 004e13f9 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16620: 0045f189 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16627,35 +16627,35 @@ │ │ │ │ 16623: 00b18584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16624: 00b17d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16625: 00b186d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16626: 00ab7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16627: 00b18e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16628: 004e2b6d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16629: 004498dd 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16630: 005cac69 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16630: 005cac71 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16631: 00a00610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16632: 00b18994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16633: 00ab1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16634: 00403a6d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16635: 00b18ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16636: 00b18df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16637: 009fcd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16638: 00abcbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16639: 0072d375 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16639: 0072d37d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16640: 00b1842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16641: 00b178a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16642: 00632bb1 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16642: 00632bb9 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16643: 00ab4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16644: 00aaac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16645: 00b19bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16646: 004e31b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16647: 00698bed 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16647: 00698bf5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16648: 004de9e5 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16649: 00b199dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16650: 00694335 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16650: 0069433d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16651: 0041b205 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16652: 00554f31 2 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16653: 00a14c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16654: 00aaf07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16655: 004a1fad 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16656: 00b177aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16657: 00aac830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -16667,279 +16667,279 @@ │ │ │ │ 16663: 00a0aaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16664: 00b196c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16665: 0039c4e1 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16666: 00365889 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 16667: 004cd529 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16668: 00b1856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16669: 00ab2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16670: 006a7e71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16670: 006a7e79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16671: 0053b2f1 234 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16672: 00688599 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16673: 00732f51 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16672: 006885a1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16673: 00732f59 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16674: 00aae2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16675: 00ab0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16676: 00a170a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16677: 0086f3fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16677: 0086f3f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16678: 00ab31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16679: 0033ec15 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16680: 006b22f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16681: 00591601 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16680: 006b2301 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16681: 00591609 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16682: 00b1798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16683: 0042ad81 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16684: 00685c1d 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16685: 0086f3f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16684: 00685c25 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16685: 0086f3ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16686: 003dd63d 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16687: 00b19138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16688: 00a225f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16689: 006e080d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16689: 006e0815 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16690: 00abf420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16691: 00aaf49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16692: 00aabc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16693: 00b197de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16694: 004ce4ad 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16695: 00a068a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16696: 006a326d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16696: 006a3275 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16697: 00a0ab2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16698: 00b18f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16699: 00b18e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16700: 006a24b9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16701: 007088b5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16700: 006a24c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16701: 007088bd 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16702: 00abb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16703: 00b18a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16704: 006a12a9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16704: 006a12b1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16705: 00b199f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16706: 00b1880e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16707: 00abd274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16708: 00b17fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16709: 00b180b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16710: 00431741 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16711: 00b1a2bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 16712: 00b17e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16713: 00740481 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16713: 00740489 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16714: 00b198d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16715: 0042d1fd 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 16716: 005451b1 228 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16717: 00ac2dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16718: 00b19aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16719: 00aab1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16720: 00a225fc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16721: 00454059 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16722: 00b1a2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16723: 00ac3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16724: 004e98a9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16725: 0053fe15 240 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16726: 00b175d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16727: 006e8ca9 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16728: 0073ef25 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16729: 006e953d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16727: 006e8cb1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16728: 0073ef2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16729: 006e9545 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16730: 00b19482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16731: 00ac31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16732: 00b1958a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16733: 00b17f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16734: 00aae000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16735: 00b19bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 16736: 006ccb91 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16736: 006ccb99 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16737: 002f8b01 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16738: 004f6e65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16739: 00b197c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16740: 00abd9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16741: 00ab008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16742: 00ab1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16743: 004a1261 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16744: 00b17908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16745: 00408c29 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16746: 006f422d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16747: 0062d279 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16746: 006f4235 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16747: 0062d281 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16748: 00a0079c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16749: 00aba874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16750: 00aada14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16751: 00b1783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16752: 00287d01 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16753: 00ac0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16754: 00b19038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16755: 00b18346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16756: 00abb51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16757: 00b175bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16758: 00b17948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16759: 00b175f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16760: 004f6cd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16761: 005d4e69 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16762: 005cadd9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16761: 005d4e71 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16762: 005cade1 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16763: 009bbcbc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16764: 002ba781 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16765: 00b18aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16766: 00abfebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16767: 006da49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16768: 008da79c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16769: 0072a13d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16767: 006da4a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16768: 008da794 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16769: 0072a145 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16770: 00ab20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16771: 006e1261 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16771: 006e1269 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16772: 00ab7204 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16773: 005e9525 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16773: 005e952d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16774: 00b182a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16775: 00abd124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16776: 00b17daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16777: 00ab36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16778: 00b17eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16779: 006b66b5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16779: 006b66bd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16780: 00abc48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16781: 0063c231 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16781: 0063c239 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16782: 00ab8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16783: 0047c799 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 16784: 00b17da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16785: 0039d7f5 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16786: 0073f50d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 16787: 006f4719 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16786: 0073f515 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16787: 006f4721 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16788: 005535bd 136 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16789: 00b17616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16790: 006eeab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16790: 006eeabd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16791: 00b18af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16792: 006ef4b1 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16793: 006a8b35 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16792: 006ef4b9 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16793: 006a8b3d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16794: 00ab0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16795: 00aabdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16796: 0049b52d 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16797: 00b196fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16798: 00abf910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16799: 00ac201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16800: 00377171 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 16801: 004830ed 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16802: 00aaabd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16803: 00b18ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16804: 004613cd 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16805: 00701e89 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16805: 00701e91 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16806: 00b17914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16807: 00b188be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16808: 00b17b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16809: 00b19a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16810: 004e2149 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16811: 00720c61 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16811: 00720c69 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16812: 00539ef5 220 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16813: 0072baf5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16814: 006856d5 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16813: 0072bafd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16814: 006856dd 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16815: 00ab21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16816: 0046da4d 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 16817: 00b1972c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16818: 00ab9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16819: 006fd1ad 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16819: 006fd1b5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16820: 0047d111 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16821: 002cb285 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16822: 008c5dc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16822: 008c5db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16823: 00a0926c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16824: 009bcedc 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16825: 006d54c9 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16825: 006d54d1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16826: 00ab9d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16827: 00ab0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16828: 00aba184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16829: 004562bd 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16830: 00b19092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16831: 00706d41 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16831: 00706d49 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16832: 00ab2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16833: 004ccbb9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16834: 00b1863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16835: 00ab2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16836: 00b18580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16837: 0082d5f4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16838: 006f0011 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16837: 0082d5ec 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16838: 006f0019 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16839: 00294bed 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 16840: 005bf419 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 16840: 005bf421 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 16841: 00aaae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16842: 004b6bc5 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16843: 0048d8e1 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16844: 00b1999e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16845: 002949e9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16846: 004fa5dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16847: 00b18e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16848: 00ab5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16849: 00ab90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16850: 00b17976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16851: 009fdd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16852: 00ac1aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16853: 006a1b31 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16854: 006df405 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16853: 006a1b39 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16854: 006df40d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16855: 00b18e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16856: 004fe465 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16857: 00b18d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16858: 00b18e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16859: 003df291 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16860: 005b6f81 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16861: 0062b389 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16860: 005b6f89 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16861: 0062b391 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16862: 00abb4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16863: 00b17cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16864: 00b177d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16865: 005cb5e5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16865: 005cb5ed 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16866: 00abd2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16867: 00ac341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16868: 00ab2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16869: 00712dfd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16869: 00712e05 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16870: 00b183ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16871: 00b17dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16872: 00b19a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16873: 006325d5 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16873: 006325dd 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16874: 0028ca5d 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16875: 00693fad 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16875: 00693fb5 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16876: 00b17558 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 16877: 00486401 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16878: 0069be1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16878: 0069be25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16879: 00b17cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16880: 0062e7a1 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16880: 0062e7a9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16881: 00b17c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16882: 0048af45 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16883: 00b18800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16884: 00403f65 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16885: 006d3429 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16886: 00718489 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16885: 006d3431 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16886: 00718491 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16887: 00b1794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16888: 00a22558 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16889: 005375bd 180 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16890: 005bc6ad 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16891: 006df4c5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16892: 0070d5b5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16890: 005bc6b5 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16891: 006df4cd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16892: 0070d5bd 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16893: 00ab760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 16894: 00ab6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16895: 00ab65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16896: 00ab2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16897: 006cc8f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16898: 006d28cd 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16899: 005b3cb5 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16897: 006cc901 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16898: 006d28d5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16899: 005b3cbd 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16900: 00b1974a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16901: 00b175a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16902: 004a19c9 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16903: 005feb75 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16903: 005feb7d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16904: 00abeb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16905: 004e7c59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16906: 00abfa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16907: 00ac2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16908: 00b19728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16909: 00aabd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16910: 00b19b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16911: 00ab6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16912: 00ab38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16913: 0053a0f5 264 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16914: 006f94e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16914: 006f94e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16915: 00b19694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16916: 0053dc19 56 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16917: 003e073d 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16918: 00ab8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 16919: 00b183a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 16920: 00b18fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16921: 004e84ed 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16922: 00b176cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16923: 00ab758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16924: 00ac0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16925: 00b187ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16926: 0062ae65 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16926: 0062ae6d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16927: 0046a0b9 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16928: 00b1767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16929: 00ac4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16930: 00b18e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16931: 006e2a51 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16932: 006cd2f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16931: 006e2a59 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16932: 006cd2f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16933: 00aac890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16934: 0059ca19 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16934: 0059ca21 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16935: 00ab9ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16936: 00aaf9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16937: 00b19450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16938: 00a08378 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16939: 00b1817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16940: 00b18084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16941: 00b18ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16948,263 +16948,263 @@ │ │ │ │ 16944: 00265399 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16945: 00ab1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16946: 00b18aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16947: 003cb705 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16948: 0054031d 132 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16949: 003a2a41 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16950: 003542a9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16951: 00728721 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16951: 00728729 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16952: 009bccc8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16953: 004274c1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16954: 00b18250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16955: 00b17f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 16956: 00483091 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16957: 00b178d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16958: 005ee231 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16959: 00693ef5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16960: 006b9991 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16961: 006dbaed 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16958: 005ee239 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16959: 00693efd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16960: 006b9999 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16961: 006dbaf5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16962: 009f8f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16963: 00b181cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16964: 006c35fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16964: 006c3605 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16965: 00aae3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16966: 00ab8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 16967: 00b1919a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16968: 00aac2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16969: 00386cb1 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16970: 00b19b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16971: 00ab663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16972: 004d171d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16973: 00b19c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16974: 00b1765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16975: 00615b35 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16975: 00615b3d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16976: 00377735 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16977: 00b177d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16978: 009fc38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16979: 006639c9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16979: 006639d1 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16980: 004281a5 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16981: 00aae320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16982: 00abbfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16983: 003b1e81 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16984: 00ab4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16985: 009f8738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16986: 00b19692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16987: 00abae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16988: 00b17860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16989: 006a6e35 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16989: 006a6e3d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16990: 00545455 144 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16991: 00abf2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16992: 00a136e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16993: 00553425 408 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16994: 00287781 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16995: 004d70f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16996: 00b18e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16997: 005cd725 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16998: 005c18c5 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16999: 0069c9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16997: 005cd72d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16998: 005c18cd 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16999: 0069c9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 17000: 0054a90d 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 17001: 006c7641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17002: 00663929 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17001: 006c7649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17002: 00663931 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17003: 0054a5c5 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 17004: 00aba844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17005: 00b1916e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17006: 00286cc1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17007: 0069bb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17007: 0069bb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17008: 00b17a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17009: 00508b3d 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 17010: 00b18d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17011: 00ac01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17012: 0068fa4d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17013: 0069b931 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17012: 0068fa55 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17013: 0069b939 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17014: 00527e35 54 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 17015: 00b19666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17016: 00aab6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17017: 00b18f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17018: 008c5d18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17019: 00723085 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17018: 008c5d10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17019: 0072308d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17020: 002bb8b5 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17021: 0032e3ed 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17022: 00a171b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 17023: 00ab7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 17024: 00264f09 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17025: 0047f515 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17026: 00b17c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17027: 006d8d11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17027: 006d8d19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17028: 00ac10d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17029: 0069ca4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17029: 0069ca55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17030: 00a10d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 17031: 00b18070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17032: 00553ab5 480 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 17033: 00b183c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17034: 002ea35d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17035: 0086f420 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17035: 0086f418 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17036: 00392015 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17037: 002f2ab1 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17038: 004553e5 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17039: 00ab8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17040: 00ac3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17041: 0053c42d 100 FUNC GLOBAL DEFAULT 12 helper_FRSP │ │ │ │ 17042: 00b19016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17043: 00288979 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17044: 00a1712c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 17045: 002f2b11 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17046: 009bd140 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17047: 006ed82d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17047: 006ed835 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17048: 00406c95 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17049: 00b18c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17050: 00395c11 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17051: 002afdd1 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17052: 00aab580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17053: 002d04b1 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 17054: 00b195e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17055: 00aac780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17056: 00543129 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 17057: 00b19a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17058: 00aba824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 17059: 006e4f2d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17060: 008da718 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17059: 006e4f35 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17060: 008da710 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17061: 00404bd5 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17062: 006055b1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17062: 006055b9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17063: 00ab8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17064: 006c7119 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17064: 006c7121 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17065: 00b18e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17066: 00b19500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17067: 006f6709 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17067: 006f6711 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17068: 004a1cf1 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17069: 00ac1000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 17070: 00b177f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17071: 00b183b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17072: 00aaebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17073: 00ab4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17074: 004b6efd 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17075: 00abf1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17076: 00abfdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 17077: 00615985 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17077: 0061598d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17078: 00b18da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17079: 00b1879c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17080: 00ab07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17081: 006ba671 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17082: 0071d875 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17083: 00697721 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17081: 006ba679 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17082: 0071d87d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17083: 00697729 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17084: 0048ef75 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17085: 0059d6f5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17086: 006f119d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17085: 0059d6fd 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17086: 006f11a5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17087: 00555581 56 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 17088: 00b184ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17089: 00abc73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17090: 00ab3be4 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17091: 009b8550 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17092: 00ac3148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17093: 00a041fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 17094: 00b1915a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17095: 0069f415 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17095: 0069f41d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17096: 00ab7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17097: 00b19b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17098: 0062b851 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 17099: 006e2c0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17098: 0062b859 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17099: 006e2c15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17100: 00ab002c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17101: 006c54ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17101: 006c54b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17102: 00ac3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17103: 00a16c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 17104: 00443ed9 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17105: 00b17d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17106: 00286d69 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17107: 00ac1a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17108: 0054a27d 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 17109: 002a50a1 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17110: 006b1d21 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17110: 006b1d29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17111: 00ab7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 17112: 009f11b0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17113: 00549f35 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 17114: 00379975 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17115: 00b1847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17116: 0071f319 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17116: 0071f321 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17117: 00b194b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17118: 00aafcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17119: 005d2625 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17120: 00700e59 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17121: 006ce6e1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17119: 005d262d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17120: 00700e61 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17121: 006ce6e9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17122: 00aae774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17123: 003e1209 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17124: 008da744 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17124: 008da73c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17125: 00ac3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17126: 0050965d 36 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 17127: 00abe23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17128: 002757f5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17129: 00903a40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17130: 00b199d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17131: 0047cf3d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17132: 0044da49 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17133: 00b189f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 17134: 009fad60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17135: 00ab3128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17136: 00b18538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17137: 00ab4590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17138: 00abbe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17139: 005ff5fd 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17139: 005ff605 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17140: 0044057d 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17141: 00ab7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 17142: 004eb4bd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17143: 0064667d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17143: 00646685 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17144: 0039c319 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17145: 00ac41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17146: 009bc1a8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17147: 006c6155 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17147: 006c615d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17148: 00aad1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17149: 00abb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17150: 00b17a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17151: 00ab1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17152: 006fcea5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 17153: 0059216d 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 17152: 006fcead 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17153: 00592175 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 17154: 003b2df5 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17155: 00687edd 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17156: 006ede8d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17155: 00687ee5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17156: 006ede95 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17157: 00ab0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17158: 0042f661 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17159: 00ae4d70 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17160: 00b19724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17161: 006f163d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17161: 006f1645 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17162: 00b18714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17163: 00717fb5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17163: 00717fbd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17164: 00463abd 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17165: 00b1a2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17166: 004fa085 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17167: 00542f91 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 17168: 00ac1a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17169: 006d1691 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17169: 006d1699 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17170: 004f5965 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17171: 00b178b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 17172: 00482e21 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17173: 00b1805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17174: 007245e1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17174: 007245e9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17175: 00b19568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17176: 006559c1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17177: 00674b19 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17176: 006559c9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17177: 00674b21 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17178: 00ac0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17179: 0069cbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17180: 005ea3c1 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17179: 0069cbbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17180: 005ea3c9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17181: 00ac39d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17182: 00b17d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 17183: 00554129 170 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 17184: 005d5d09 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17184: 005d5d11 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17185: 00aad218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 17186: 005d5bb9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17186: 005d5bc1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17187: 00b188b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17188: 009f6950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17189: 006a6d71 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17189: 006a6d79 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17190: 004d7b09 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 17191: 005e58d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17191: 005e58e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17192: 004feaed 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17193: 00ac3c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17194: 003d5431 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17195: 0045812d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17196: 00ab32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17197: 0036605d 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17198: 002effe5 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17199: 00699211 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17199: 00699219 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17200: 002f00d9 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17201: 00b19df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17202: 00b188b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17203: 004ee30d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17204: 00b19d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17205: 00ab9dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17206: 00ab58b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ @@ -17212,173 +17212,173 @@ │ │ │ │ 17208: 00b17966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 17209: 00449909 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17210: 00a0bf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 17211: 00b18f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17212: 00abb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17213: 00abcf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17214: 00b18e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17215: 005dda9d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17215: 005ddaa5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17216: 00396619 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17217: 00446291 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17218: 004fbf81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17219: 00ab3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17220: 007025e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17220: 007025f1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17221: 00b19d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17222: 00abe8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17223: 009facdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17224: 00b184d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17225: 00a0dfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 17226: 00ab4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17227: 00b183fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17228: 00554ccd 24 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 17229: 00b18686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 17230: 006ec2b5 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17231: 00722bf5 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17230: 006ec2bd 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17231: 00722bfd 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17232: 009bcd34 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17233: 00b17d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17234: 00263949 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17235: 00b18640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17236: 006a143d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17237: 006c70a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17236: 006a1445 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17237: 006c70a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17238: 0040785d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17239: 00aac9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17240: 00297095 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17241: 004b29e9 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17242: 005cbe6d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17242: 005cbe75 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17243: 00b18c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17244: 0039bcd1 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17245: 00abfb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17246: 00ab9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17247: 00aab710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17248: 00ab1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17249: 00ab7e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 17250: 002e4bb1 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17251: 00abc47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17252: 00600031 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17252: 00600039 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17253: 00b1878c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17254: 0060d9bd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17254: 0060d9c5 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17255: 00ac1050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17256: 004d6d11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17257: 00736039 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17258: 006efe6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17257: 00736041 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17258: 006efe75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17259: 00b18eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17260: 00ac0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17261: 00b19456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17262: 00717b41 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17262: 00717b49 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17263: 00ab3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17264: 0046da21 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17265: 00aaec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17266: 006ef075 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17266: 006ef07d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17267: 00286e11 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17268: 00a1376c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 17269: 00ac4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17270: 006f8399 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17270: 006f83a1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17271: 00ac3a00 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17272: 00b19da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17273: 002c9e29 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17274: 00b18594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17275: 004b5775 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17276: 00b179fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17277: 0086e4fc 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17277: 0086e4f4 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17278: 00ac4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17279: 0072bf91 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17279: 0072bf99 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17280: 00aadb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17281: 00b1841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17282: 00ab47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17283: 00626081 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17284: 006f826d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17283: 00626089 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17284: 006f8275 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17285: 00b19186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17286: 0071d4dd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17287: 006fa065 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17286: 0071d4e5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17287: 006fa06d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17288: 00b19a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 17289: 00527db1 58 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 17290: 0062ac75 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17290: 0062ac7d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17291: 00a135e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 17292: 00b18958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17293: 00b18966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17294: 00ac0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17295: 00b1963c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17296: 00a131c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 17297: 006b8b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17297: 006b8b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17298: 00b1a2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17299: 006dc421 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17299: 006dc429 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17300: 00b19594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17301: 00704895 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17301: 0070489d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17302: 00b1857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17303: 00abdd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17304: 006e3781 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17304: 006e3789 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17305: 004f51d9 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17306: 00b18614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17307: 007347b5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17307: 007347bd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17308: 00b183f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17309: 00b1970e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17310: 00ab9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17311: 003a2cfd 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17312: 00b19892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17313: 00aab600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17314: 006c70dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17315: 005e54f9 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17314: 006c70e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17315: 005e5501 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17316: 0042fe15 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17317: 002e9c05 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17318: 006f38a9 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17318: 006f38b1 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17319: 003d59a5 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17320: 00b187d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17321: 00b199d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17322: 00ac4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17323: 00b18d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17324: 006b92b5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17325: 00621175 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17324: 006b92bd 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17325: 0062117d 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17326: 00473e59 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17327: 00aad794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17328: 00663a0d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17328: 00663a15 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17329: 004e284d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17330: 005d4879 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17330: 005d4881 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17331: 00b18438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 17332: 0031dbf1 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17333: 005d0bf5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17333: 005d0bfd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17334: 00ac12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17335: 002ba705 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17336: 00b187ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17337: 004fe469 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17338: 0071ca11 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 17339: 005e8c85 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17338: 0071ca19 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17339: 005e8c8d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17340: 002deba5 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17341: 00286751 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17342: 00b17a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17343: 003e2521 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17344: 002a0d15 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17345: 00b190bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17346: 00ac3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17347: 00b1a3a4 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17348: 00b18380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17349: 00a0ff38 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 17350: 00abfe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17351: 0028051d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17352: 005bd779 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17353: 0070d735 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17354: 006a8771 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17352: 005bd781 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17353: 0070d73d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17354: 006a8779 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17355: 00ab751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17356: 00aad088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17357: 00aabecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17358: 002ed7e9 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17359: 00606b31 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17360: 006a65e5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17359: 00606b39 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17360: 006a65ed 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17361: 00ab5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17362: 006722cd 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17362: 006722d5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17363: 00b175c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17364: 00ab48b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17365: 00b180ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17366: 00aaac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17367: 0053d1c5 64 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ 17368: 004e0d49 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17369: 009fac58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17370: 0028e5fd 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17371: 00ab0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17372: 00b197e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17373: 00629ed5 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17373: 00629edd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17374: 00b18c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17375: 00b191f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17376: 00a166dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 17377: 00538d71 196 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 17378: 00b198d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17379: 00b18f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17380: 00454399 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -17387,64 +17387,64 @@ │ │ │ │ 17383: 00ab3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17384: 00b18162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17385: 004e1091 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17386: 00b1880a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17387: 00b19946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17388: 004e1205 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17389: 00aae1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17390: 00686edd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17390: 00686ee5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17391: 005000b9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17392: 00abcfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17393: 00ab5550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17394: 00abd024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17395: 00aac700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17396: 00328a59 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17397: 00b19dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17398: 00b183d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17399: 00b184d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17400: 00b19002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17401: 006221b9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17401: 006221c1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17402: 00ac3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17403: 00b18a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 17404: 0028a28d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17405: 00ac22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17406: 00ab8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17407: 00ab7914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 17408: 00b18980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17409: 009febc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17410: 005d0645 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17410: 005d064d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17411: 00aada84 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17412: 009c3f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17413: 00b19218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17414: 00abbd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17415: 00b192e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17416: 00b19082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17417: 009bc8a0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17418: 00b18044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17419: 00b17cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17420: 00aba194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17421: 00abe140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17422: 0072a239 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17422: 0072a241 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17423: 00ab5c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17424: 00ab9808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17425: 00aac940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17426: 00b17bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17427: 00489b15 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17428: 004e3e71 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17429: 00a03fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 17430: 00aab550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17431: 0028e29d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17432: 00482ca1 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17433: 0053c551 206 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 17434: 006b02e1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17434: 006b02e9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17435: 00b19834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17436: 00b17d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17437: 00b17d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17438: 00b18ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17439: 0070dd25 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17439: 0070dd2d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17440: 00b17612 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17441: 00aafffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17442: 00ab625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17443: 00463e29 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17444: 00b18cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17445: 00b175c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17446: 00509acd 140 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -17453,33 +17453,33 @@ │ │ │ │ 17449: 009f4fb8 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17450: 00ab0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17451: 00ab14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17452: 00ab2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17453: 00b17748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17454: 00ab667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17455: 00b19cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17456: 005fda4d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17456: 005fda55 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17457: 002f2ab9 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17458: 005db685 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17459: 005d25e1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17458: 005db68d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17459: 005d25e9 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17460: 00264555 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17461: 006ac53d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17461: 006ac545 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 17462: 00508e49 192 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 17463: 00620c4d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17463: 00620c55 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17464: 00ab1fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17465: 00ac3c6c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17466: 00a10e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 17467: 00b181ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17468: 00b178aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17469: 005beec9 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17469: 005beed1 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17470: 00b19ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17471: 002c20b9 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17472: 006b8975 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17472: 006b897d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17473: 0045f4e5 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17474: 006fe229 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17474: 006fe231 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17475: 00b19d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17476: 00a11e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 17477: 002c2375 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17478: 004ea3e1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17479: 00b1926a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17480: 00b19cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17481: 00b18072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -17495,111 +17495,111 @@ │ │ │ │ 17491: 0054e265 176 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 17492: 004b42cd 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17493: 00abee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17494: 00abe8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17495: 00b1a360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17496: 00b1799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17497: 0043f57d 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17498: 0072e1d9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17498: 0072e1e1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17499: 00285529 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17500: 006db275 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17500: 006db27d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17501: 00449559 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17502: 00ac1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17503: 00ac1238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17504: 002c6f99 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17505: 00ab5590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17506: 00b19c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17507: 00288e05 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17508: 009c3f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17509: 006853c9 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17510: 0060228d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17509: 006853d1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17510: 00602295 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 17511: 00554c81 52 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 17512: 006b1b31 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17513: 006c9379 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17512: 006b1b39 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17513: 006c9381 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17514: 00b18776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17515: 00abff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17516: 0050bd55 276 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ 17517: 004f752d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17518: 00b176ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17519: 009f8000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17520: 0069c831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17520: 0069c839 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17521: 00abb7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17522: 0071ee4d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17522: 0071ee55 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17523: 00b18e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17524: 006b8fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17524: 006b8fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17525: 00b18e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17526: 00456569 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17527: 009f06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17528: 004fbd75 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17529: 009bc924 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17530: 006b696d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17530: 006b6975 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17531: 009fade4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17532: 00b18328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17533: 00aab7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17534: 004fe9b5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17535: 00b17d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17536: 00b19de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17537: 00b188ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17538: 0070d929 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17538: 0070d931 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17539: 00545865 78 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 17540: 00443dd9 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17541: 002c320d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17542: 0031e521 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17543: 004e3e0d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17544: 002b60a5 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17545: 0069c5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17546: 0073576d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17545: 0069c5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17546: 00735775 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17547: 00ab4940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17548: 007278d1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17548: 007278d9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17549: 00ac1d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17550: 005d4dd1 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17550: 005d4dd9 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17551: 00b190d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17552: 003e09dd 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17553: 002f73cd 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17554: 0034cac5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17555: 006dab41 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17555: 006dab49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17556: 00ab5df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17557: 00ab4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17558: 005d4cc1 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17558: 005d4cc9 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17559: 00ab4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17560: 0059ac65 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 17560: 0059ac6d 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 17561: 00ac4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17562: 00b18b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ 17563: 0044d4e1 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17564: 00b17dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17565: 0060982d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17566: 006e9e15 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17565: 00609835 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17566: 006e9e1d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17567: 00365b29 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17568: 00ab4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17569: 005903f5 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17569: 005903fd 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17570: 002cb2a9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17571: 00b19638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17572: 00288261 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17573: 00b18c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17574: 00482e09 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17575: 004f7eb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17576: 00aac8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17577: 005e30ad 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17577: 005e30b5 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17578: 00abd264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17579: 00aaf34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17580: 0059046d 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17581: 00712f0d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17580: 00590475 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17581: 00712f15 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17582: 004ee3ed 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17583: 00a12b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17584: 0063236d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17584: 00632375 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17585: 00b1a2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17586: 006f3cf1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17586: 006f3cf9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17587: 00b185fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17588: 00aac910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17589: 00b180b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17590: 00abf700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17591: 00b19ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17592: 00620cc5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17592: 00620ccd 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17593: 00abf4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17594: 0069adb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17594: 0069adbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17595: 00b19d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17596: 004e7de9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17597: 005094b9 76 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17598: 00b18bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17599: 00b18096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17600: 00ac4b80 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17601: 00b196f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -17609,168 +17609,168 @@ │ │ │ │ 17605: 00b19100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17606: 00aabcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17607: 00b182b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17608: 00abd494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17609: 009f9524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17610: 0048fbe9 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17611: 00b17f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17612: 0070d739 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17613: 006dd50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17612: 0070d741 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17613: 006dd515 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17614: 00ab6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17615: 00abea60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17616: 00b17ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17617: 00b177d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17618: 004e8689 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17619: 004f7cf1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17620: 00b17800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17621: 009fd8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17622: 00ac2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17623: 005fed21 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17623: 005fed29 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17624: 00455449 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17625: 00abd384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17626: 00ab98d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17627: 00ab3938 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17628: 005bf249 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17628: 005bf251 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17629: 00b17e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17630: 002f52fd 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17631: 00ab1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17632: 004e0e15 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17633: 00b17e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17634: 005fb8c9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17634: 005fb8d1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17635: 00b18b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17636: 00b185de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17637: 006f5ce5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17637: 006f5ced 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17638: 004e54e9 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17639: 00aaf4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17640: 009f8dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17641: 00aae4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17642: 00ab9e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17643: 00b18f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17644: 00a0a268 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ 17645: 004e10d5 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17646: 00b176f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17647: 00a1502c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17648: 004fe99d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17649: 004e1269 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17650: 00ab3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17651: 0072dfc5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17651: 0072dfcd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17652: 00ac3894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17653: 00aaf60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17654: 00b19cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17655: 00b19498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17656: 00b1925c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17657: 006afb55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17657: 006afb5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17658: 00aad7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17659: 006f520d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17659: 006f5215 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17660: 00ab44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17661: 00456395 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17662: 004eed51 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17663: 009f85ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17664: 00b17db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17665: 00aaf91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17666: 00ac2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17667: 004f87b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17668: 00abaa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17669: 00ac28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17670: 006d2c41 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17670: 006d2c49 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17671: 0040cd0d 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17672: 00733e95 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17672: 00733e9d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17673: 00abdf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17674: 006e5a1d 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17675: 0069c291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17674: 006e5a25 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17675: 0069c299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17676: 009bb7fc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17677: 00ab9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17678: 00b1898c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17679: 00ab1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17680: 00291495 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17681: 00702f29 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17681: 00702f31 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17682: 004fb089 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17683: 00ac0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17684: 00abad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17685: 0069c8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17685: 0069c8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17686: 00b1875e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17687: 002c52b9 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17688: 004fe589 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17689: 00ab2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17690: 002cb2e9 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17691: 00a10670 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17692: 00b18eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17693: 00b19b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17694: 00b19bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17695: 00ab0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17696: 00623445 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17696: 0062344d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17697: 00ab7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17698: 00698045 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17698: 0069804d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17699: 00ab736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17700: 00b19ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17701: 006dd1e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17701: 006dd1ed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17702: 00440e2d 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17703: 005e94cd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17703: 005e94d5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17704: 00abad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17705: 00b18bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17706: 00545575 220 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17707: 00aaf99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17708: 00b19bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17709: 00590b0d 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17709: 00590b15 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17710: 00ac3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17711: 00abede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17712: 00355119 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17713: 00b18774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17714: 00b17730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17715: 00356ff5 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17716: 00aaf9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ 17717: 00a0f5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17718: 006f386d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17718: 006f3875 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17719: 002e94dd 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17720: 00ab37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17721: 00290ae1 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17722: 00b18a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 17723: 009fdfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17724: 004e4099 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17725: 00454e1d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17726: 0043fc65 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17727: 00abbb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17728: 00712a69 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17728: 00712a71 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17729: 0054dd05 110 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17730: 00b17f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17731: 00abcdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17732: 0042ee99 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17733: 00b19220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17734: 006d4b25 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17734: 006d4b2d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17735: 004e0291 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17736: 0069bf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17737: 0060d029 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17736: 0069bf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17737: 0060d031 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17738: 00b19c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17739: 00353e49 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17740: 00b19080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17741: 00591605 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17742: 006d1fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17743: 006a3519 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17741: 0059160d 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17742: 006d1ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17743: 006a3521 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17744: 00abf2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17745: 00b199d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17746: 005436b9 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17747: 00aac498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17748: 00622709 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17748: 00622711 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17749: 0027588d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17750: 0054f22d 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17751: 00ab93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17752: 0040898d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17753: 00697f25 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17753: 00697f2d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17754: 00aaada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17755: 00abddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 17756: 00b18520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 17757: 006b78cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17757: 006b78d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17758: 00abeca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17759: 00b17704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17760: 005e58a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17760: 005e58ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17761: 00b17eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17762: 0047d4f5 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17763: 00590a81 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17763: 00590a89 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17764: 009fe720 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17765: 006d20d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17765: 006d20e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17766: 00b17a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17767: 00b17b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17768: 00b18ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17769: 0047ba55 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17770: 00a11a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17771: 002981e9 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17772: 0054e315 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17778,18 +17778,18 @@ │ │ │ │ 17774: 002f82dd 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17775: 00b18fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17776: 00a176d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17777: 00aad804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17778: 009fe0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17779: 00906e60 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17780: 002b4245 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17781: 00618799 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17781: 006187a1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17782: 0054e3bd 216 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17783: 00ac1208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17784: 007465d9 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17784: 007465e1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17785: 00abc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17786: 0039ae49 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17787: 00b184c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17788: 00b18448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17789: 00b18c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17790: 00b17698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17791: 00b18b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17802,196 +17802,196 @@ │ │ │ │ 17798: 0035e09d 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17799: 005514bd 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17800: 00a17444 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ 17801: 004f4275 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17802: 00b17a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17803: 00abdc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17804: 00b1914e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17805: 006fdd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17806: 006b8885 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17807: 00717b09 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17808: 006da425 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17805: 006fdd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17806: 006b888d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17807: 00717b11 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17808: 006da42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17809: 00abfaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17810: 003992ed 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17811: 00b18c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17812: 006a04e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17813: 0069c741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17812: 006a04e9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17813: 0069c749 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17814: 00ab4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17815: 00b183da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17816: 006ca2a9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17817: 006bded1 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17816: 006ca2b1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17817: 006bded9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17818: 002ea6dd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17819: 00b18728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17820: 00b18ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17821: 00b19c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17822: 00a08d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17823: 005be8bd 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17823: 005be8c5 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17824: 004b7359 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17825: 00a0e780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17826: 0053d6a5 62 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17827: 00b1992e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17828: 00344be5 124 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17829: 00b178a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17830: 00b1831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17831: 00abe2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17832: 003a2979 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17833: 0062b601 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17834: 006bb7fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17833: 0062b609 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17834: 006bb805 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17835: 004c6201 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17836: 00b1768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17837: 004c6209 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17838: 00b18b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17839: 00ab98b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17840: 003b1da9 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17841: 004c6235 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17842: 00285c21 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17843: 00b19050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17844: 004c62a1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17845: 004c6311 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17846: 006c7af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17846: 006c7af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17847: 00b18a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17848: 00b1949e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17849: 004c6385 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17850: 00b186c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17851: 004c63fd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17852: 004ca499 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17853: 006c595d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17853: 006c5965 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17854: 004c6479 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17855: 003a37d1 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17856: 004c7f55 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17857: 00ab1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17858: 00543551 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17859: 00480509 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17860: 0047b811 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17861: 00a0bdbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17862: 00ab6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17863: 0028a7d9 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17864: 0048b7f5 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17865: 004f7605 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17866: 006e0539 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17866: 006e0541 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17867: 00b19b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17868: 004e0da9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17869: 00b176de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17870: 00334301 164 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17871: 00605795 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17871: 0060579d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17872: 00b17bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17873: 004d62e9 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17874: 00b17bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17875: 00473921 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17876: 00437099 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17877: 00b18124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17878: 00323311 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17879: 00abefe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17880: 00b17e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17881: 0069ac4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17881: 0069ac55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17882: 00423521 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17883: 00b17918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17884: 00abf1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17885: 00aacd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17886: 00ac0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17887: 006f0479 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17888: 005dc00d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17889: 00700c15 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17890: 00713a01 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17887: 006f0481 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17888: 005dc015 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17889: 00700c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17890: 00713a09 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17891: 00b17808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17892: 00623915 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17892: 0062391d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17893: 00b199b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17894: 006e2061 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17894: 006e2069 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17895: 0039b88d 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17896: 00aacb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17897: 00692add 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17898: 0071a01d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17899: 00713465 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17897: 00692ae5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17898: 0071a025 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17899: 0071346d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17900: 00abe960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17901: 00ab0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17902: 00713691 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17902: 00713699 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17903: 009f5b1c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17904: 00abb8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17905: 006c47a9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17905: 006c47b1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17906: 004cd9fd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17907: 004e9d39 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17908: 00ab00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17909: 00377401 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17910: 0062463d 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17910: 00624645 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17911: 00ab1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17912: 0069b87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17912: 0069b885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17913: 002b4499 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17914: 00ac30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17915: 00b18226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17916: 00b179ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17917: 0053cb65 154 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17918: 00abf310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17919: 00aaeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17920: 00a105ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17921: 002a4d99 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17922: 002ea73d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17923: 006b50dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17923: 006b50e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17924: 00ab747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17925: 00ab2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17926: 00341fc9 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17927: 00abf6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17928: 00b17b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17929: 00698165 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17929: 0069816d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17930: 0053cc01 66 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17931: 00b18a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17932: 00289cf1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17933: 003df08d 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17934: 005d9e0d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17934: 005d9e15 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17935: 00b18300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17936: 006bf0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17936: 006bf0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17937: 00a0e90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17938: 00b17ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17939: 004df68d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17940: 009f731c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17941: 00ab34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 17942: 0054cf91 132 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17943: 00b1969c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17944: 003775b1 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17945: 0048fdbd 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17946: 00ab7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17947: 00285cd9 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17948: 00ab9d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17949: 005acc0d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17949: 005acc15 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17950: 00ab8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17951: 00622f91 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17951: 00622f99 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17952: 00ac354c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17953: 00b18556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17954: 00b18ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17955: 00b18308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17956: 0070e1d5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17956: 0070e1dd 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17957: 00b1975e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17958: 00ac3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17959: 00ac0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 17960: 00b18062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17961: 009f6cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17962: 004fe53d 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17963: 005e50bd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17963: 005e50c5 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17964: 004c585d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17965: 00741a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17966: 0086f41c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17965: 00741a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17966: 0086f414 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17967: 002ba5fd 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17968: 00a06278 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17969: 00b1764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17970: 00aacaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17971: 006cca79 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17971: 006cca81 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17972: 00ac1d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17973: 007292a9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17974: 0072ab25 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17973: 007292b1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17974: 0072ab2d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17975: 00b1803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17976: 00ac2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17977: 00711a85 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17977: 00711a8d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17978: 00b19352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17979: 006fe869 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17979: 006fe871 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17980: 00b17930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17981: 00b17c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17982: 0069bd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17982: 0069bd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17983: 009bd048 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17984: 00ab9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17985: 005e2f75 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17986: 0062a8ad 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17985: 005e2f7d 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17986: 0062a8b5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17987: 00ac02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17988: 00ab2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17989: 00ab4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17990: 003988ed 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17991: 00457cd1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17992: 00b198fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17993: 00b1810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -18000,86 +18000,86 @@ │ │ │ │ 17996: 00ab8f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17997: 00ab08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17998: 0048a721 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17999: 00ab9858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18000: 00b1769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18001: 00276461 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18002: 004e9fc1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18003: 0073ed11 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18004: 006da641 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18003: 0073ed19 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18004: 006da649 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18005: 00b183ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18006: 007088c5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18006: 007088cd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18007: 00ac1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18008: 00b1858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18009: 00b18e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18010: 009bc660 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 18011: 00502385 192 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 18012: 00a070e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 18013: 006aa249 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18014: 006159f9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18015: 0063bb21 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18013: 006aa251 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18014: 00615a01 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18015: 0063bb29 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18016: 00aad3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18017: 00287da9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18018: 004dc819 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18019: 0064981d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 18020: 006df239 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18019: 00649825 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18020: 006df241 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18021: 00ab12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18022: 009bc6ac 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18023: 004ffe8d 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18024: 006719d1 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18025: 005d73e9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18024: 006719d9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18025: 005d73f1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 18026: 00a159f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 18027: 005bd725 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18027: 005bd72d 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18028: 00ab6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18029: 009f7298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18030: 00b1864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18031: 00b176a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18032: 00abd0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18033: 00b18126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18034: 00aac238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18035: 00ac2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18036: 003f6921 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18037: 00aadfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18038: 00453f15 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18039: 00404845 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18040: 005caed5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18040: 005caedd 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18041: 00b181a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18042: 00b18c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18043: 00b19c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18044: 0065fa39 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18044: 0065fa41 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18045: 00abbedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18046: 004379c5 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18047: 00ab6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18048: 00ab9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18049: 00a0abb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 18050: 00b17ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18051: 0027f8d1 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18052: 0064f3cd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18053: 0072b7fd 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18052: 0064f3d5 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18053: 0072b805 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18054: 009f6c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18055: 00ab3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18056: 0047bb65 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18057: 0071d629 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18057: 0071d631 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18058: 002c4a55 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18059: 0061a20d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18059: 0061a215 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 18060: 00a0359c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 18061: 006e6529 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18061: 006e6531 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18062: 003968c5 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18063: 004f71a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18064: 00b19404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18065: 002b5c19 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18066: 00b1778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18067: 00a07fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 18068: 00b195f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18069: 00b17ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18070: 00a03620 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 18071: 00b198fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18072: 00ab0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18073: 00abd2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18074: 006bf6cd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18074: 006bf6d5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18075: 0039fd21 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18076: 00341eb5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18077: 00b18028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18078: 00ac2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18079: 00b18c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18080: 00ab3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 18081: 00b17ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -18087,393 +18087,393 @@ │ │ │ │ 18083: 00b1a2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18084: 00aae9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18085: 00ac0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18086: 00aac1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18087: 00ab0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 18088: 00a08270 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 18089: 00a05720 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 18090: 006c77a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18090: 006c77b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18091: 00a0da18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 18092: 0059035d 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 18092: 00590365 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ 18093: 004df6f1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18094: 0050a109 212 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 18095: 00b183e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18096: 002986c5 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18097: 00b17832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18098: 00544421 6 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 18099: 00539fd1 292 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 18100: 00b183aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18101: 00ab3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 18102: 00ab18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 18103: 005af1d1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 18104: 006c813d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18103: 005af1d9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18104: 006c8145 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18105: 00285d8d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18106: 002b4a01 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18107: 00a0da9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 18108: 00ac1020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18109: 004f6ff1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18110: 006aede1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18111: 006ef225 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 18112: 005903a9 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 18110: 006aede9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18111: 006ef22d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18112: 005903b1 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 18113: 003a1be5 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18114: 00ac1bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18115: 009fd934 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18116: 00aba8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18117: 004b7245 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 18118: 00b17e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18119: 0073f52d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18119: 0073f535 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18120: 00b177ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18121: 00697889 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18121: 00697891 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18122: 00288791 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18123: 006e23a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18123: 006e23b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18124: 00346f9d 464 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 18125: 00abeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18126: 00287e51 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18127: 00b19dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18128: 006bf86d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18128: 006bf875 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18129: 00b18172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18130: 00ac23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18131: 00b18260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18132: 004ffbfd 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 18133: 00373ad9 94 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 18134: 006c7335 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18134: 006c733d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18135: 00551efd 116 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 18136: 003956ad 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18137: 003eeee1 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18138: 00b18de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18139: 006ae459 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18139: 006ae461 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18140: 00b195b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18141: 00b17b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18142: 00ab5c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18143: 00aae0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18144: 00a06068 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 18145: 00b17de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18146: 00b182e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18147: 006cab01 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18147: 006cab09 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18148: 00b1818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18149: 00a05c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 18150: 00b179fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18151: 0054ef01 164 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 18152: 00408389 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18153: 00b17bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18154: 00b1898e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18155: 0031d729 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18156: 00b19c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18157: 006c4c7d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18157: 006c4c85 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18158: 00ab5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18159: 00b17f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 18160: 00544429 200 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 18161: 006be295 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18162: 006df581 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18161: 006be29d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18162: 006df589 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18163: 00ab4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18164: 00aab840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18165: 00393095 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18166: 006e8999 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18167: 00711ca9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18166: 006e89a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18167: 00711cb1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18168: 004ea2a1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18169: 005ce38d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18169: 005ce395 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18170: 00ab64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18171: 00721df5 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18171: 00721dfd 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18172: 0054d4b1 234 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 18173: 00471d39 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18174: 002c30e1 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18175: 00b1913e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18176: 00abc0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18177: 00abfd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18178: 00ac0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18179: 00b19154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18180: 00b19c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18181: 00ab3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 18182: 00b181a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18183: 00ab6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18184: 00abfb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18185: 00697811 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18185: 00697819 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18186: 00ab7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 18187: 004b0739 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18188: 0037700d 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18189: 006812fd 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18190: 006b7a21 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18189: 00681305 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18190: 006b7a29 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18191: 009f7214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18192: 00ac1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18193: 00ac1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18194: 00ab3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18195: 00ab2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18196: 00b18312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 18197: 005d07b1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18198: 0073fdc9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18197: 005d07b9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18198: 0073fdd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18199: 004e3239 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18200: 003b9b4d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18201: 00b181b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18202: 00297679 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18203: 00abd66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18204: 009f6be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18205: 004097a9 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18206: 0069b9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18206: 0069b9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18207: 00379905 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18208: 005ff6bd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18208: 005ff6c5 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18209: 00ac3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18210: 00288cf9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18211: 00b17ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18212: 00a11c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 18213: 00b18a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 18214: 0070e369 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18215: 00729e49 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18214: 0070e371 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18215: 00729e51 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18216: 003cb6e9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18217: 00ab5730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18218: 00abb9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18219: 002c6259 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18220: 009fe06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18221: 0082d79c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18222: 0072382d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18221: 0082d794 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18222: 00723835 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18223: 003770b9 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18224: 00abbddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18225: 00aaf1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18226: 003da8ad 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18227: 00aae1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18228: 00aba224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18229: 00aafa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18230: 00abe1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18231: 00aba284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 18232: 00a05e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 18233: 0054d165 150 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 18234: 00746529 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18234: 00746531 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18235: 00ac1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 18236: 00a05a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 18237: 00a0cd34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 18238: 006fe1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18238: 006fe1f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18239: 00428e71 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18240: 00abd414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18241: 00ab9608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18242: 00b194ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18243: 00b176d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18244: 00b17b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18245: 009fcddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18246: 006dd765 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18247: 006a09c1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18246: 006dd76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18247: 006a09c9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18248: 00ac0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18249: 009bc39c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18250: 0053cac9 154 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 18251: 00ab1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18252: 006c7899 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18252: 006c78a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18253: 009fe7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18254: 003232ed 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 18255: 006f71a5 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18255: 006f71ad 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18256: 00b184de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18257: 00545909 148 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 18258: 00538529 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 18259: 00592179 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 18259: 00592181 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 18260: 00ab651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18261: 00554121 6 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 18262: 00287ef9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18263: 009f6074 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18264: 00b188d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18265: 00b178dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18266: 006bb3c1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18266: 006bb3c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18267: 004b3461 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18268: 00aad3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18269: 00b18e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18270: 006992f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18270: 006992fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18271: 00b18ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18272: 0060f499 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18273: 006f9979 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18272: 0060f4a1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18273: 006f9981 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18274: 005344f5 500 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 18275: 00a09794 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 18276: 00aaf15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18277: 006bd0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18277: 006bd101 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18278: 002b40d5 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18279: 00a16238 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 18280: 00a0debc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 18281: 00594775 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 18281: 0059477d 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 18282: 00aaf5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18283: 00abed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18284: 004464a9 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18285: 00aae9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18286: 00b176c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18287: 00b180fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18288: 00a20958 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18289: 00b17720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18290: 00353d01 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18291: 00b187e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18292: 00737029 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18292: 00737031 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18293: 00ab9a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18294: 004e0de1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18295: 0062b97d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18295: 0062b985 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18296: 00b18182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18297: 00541ab5 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 18298: 002caf39 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18299: 00595ec5 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 18300: 005d5e61 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18301: 0059a945 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 18302: 0069c8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18299: 00595ecd 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 18300: 005d5e69 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18301: 0059a94d 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 18302: 0069c8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18303: 00b18f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18304: 00ab95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18305: 00ab741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 18306: 0060634d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18306: 00606355 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18307: 00b18fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18308: 00ab1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18309: 007346a5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18309: 007346ad 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18310: 00ab9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18311: 0071f831 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18311: 0071f839 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18312: 004c5cd1 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18313: 00ac44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18314: 00b194e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18315: 00ab58e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18316: 007028f5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18316: 007028fd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18317: 0047b0dd 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18318: 006baa45 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18318: 006baa4d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18319: 0028f53d 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18320: 00b192fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18321: 00b18324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18322: 00b192da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18323: 006b6e2d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18323: 006b6e35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18324: 0043147d 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18325: 00aab100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18326: 00abf5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18327: 00454049 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18328: 00a02a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 18329: 00aac710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18330: 00b19c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18331: 005ce80d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18331: 005ce815 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18332: 0047b6e9 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18333: 00b18922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18334: 004f8935 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18335: 00b182ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18336: 00ac36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18337: 00b19856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18338: 00aab130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18339: 00744f45 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18340: 006b1179 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18339: 00744f4d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18340: 006b1181 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18341: 00ab011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18342: 00abc15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18343: 00b17e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18344: 00aaf61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18345: 007239e5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18345: 007239ed 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 18346: 00a036a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 18347: 00622efd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18347: 00622f05 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18348: 00b195f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18349: 002893fd 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18350: 0046a4b5 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18351: 003767a5 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18352: 00b1772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18353: 00b19012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18354: 0048d2d5 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18355: 008da794 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18355: 008da78c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18356: 00ac0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18357: 00abcfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18358: 00a03728 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ 18359: 004cfeb5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18360: 0046fbf1 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18361: 00b1a320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18362: 006206ed 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18362: 006206f5 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18363: 00b17b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18364: 00ab1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18365: 00698cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18365: 00698cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18366: 00ab7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 18367: 006cbb9d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 18368: 00594351 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 18367: 006cbba5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18368: 00594359 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 18369: 00ab19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18370: 005d570d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18370: 005d5715 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18371: 00ab627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18372: 00b18666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18373: 00a150b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 18374: 0048b86d 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18375: 0073629d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18375: 007362a5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18376: 00a16028 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 18377: 00551149 160 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 18378: 00ac01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18379: 00abff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18380: 00af6020 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18381: 00ab8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18382: 004e992d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18383: 005d6181 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18384: 006c97e5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18383: 005d6189 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18384: 006c97ed 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18385: 00b181f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18386: 003e08fd 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18387: 0039f339 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 18388: 00a0d994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 18389: 006f0ff1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18389: 006f0ff9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18390: 00b182a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18391: 005eeb69 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18391: 005eeb71 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18392: 00abfbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18393: 00a16658 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 18394: 009bc9d0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18395: 0072e135 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18395: 0072e13d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 18396: 00a0230c 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 18397: 006fb439 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18398: 0069d795 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18397: 006fb441 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18398: 0069d79d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18399: 009bd154 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18400: 00a0db20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 18401: 00ab5910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18402: 00b177f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18403: 00542205 54 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 18404: 00703a7d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18404: 00703a85 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18405: 00ac1540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 18406: 00429a81 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18407: 00a15554 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 18408: 00ab6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 18409: 00b18478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 18410: 00623c0d 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18411: 0069c345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18410: 00623c15 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18411: 0069c34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18412: 002c51a9 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18413: 00aaea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18414: 00b192ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18415: 006e2ea1 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18415: 006e2ea9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18416: 00b1826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18417: 00b186a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18418: 00ab4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18419: 00b18dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18420: 00a15fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 18421: 00ab34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18422: 00b186a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18423: 00357401 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18424: 0074502d 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18425: 00624551 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18426: 00685245 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18424: 00745035 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18425: 00624559 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18426: 0068524d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18427: 00abc26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18428: 00aafa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 18429: 0070447d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18429: 00704485 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18430: 004e270d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18431: 00b18210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18432: 00b1a2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18433: 006d5cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18433: 006d5ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18434: 004f9fa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18435: 00551f71 122 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 18436: 00ab9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18437: 00abae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18438: 00b17a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18439: 005db4e1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18439: 005db4e9 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18440: 00ac31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18441: 00ab08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18442: 00abb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18443: 00604ee1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18443: 00604ee9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18444: 00263e69 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18445: 00ab6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18446: 00b17b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18447: 005e8cd1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18448: 0069a951 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18447: 005e8cd9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18448: 0069a959 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18449: 00b18024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18450: 004d6c89 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18451: 00732215 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18451: 0073221d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18452: 00b185c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18453: 002ea0a1 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18454: 00b182cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18455: 00b17b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18456: 004dc859 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18457: 00b18a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ 18458: 004fbb31 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18459: 00603789 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18459: 00603791 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18460: 00abadf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18461: 00aaf82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18462: 004e0019 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18463: 00b1809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18464: 004e7ac1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18465: 00a180a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 18466: 00b18b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18467: 007406f5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18468: 005ff455 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18467: 007406fd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18468: 005ff45d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18469: 00b189b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18470: 00ac0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18471: 00ac0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18472: 0044c40d 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18473: 003e02dd 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18474: 00b18588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18475: 00b18f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18481,161 +18481,161 @@ │ │ │ │ 18477: 00b17eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18478: 00aabfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18479: 00b18a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18480: 00b1898a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18481: 00b18766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18482: 004e834d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18483: 00285e3d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18484: 006a4b45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18485: 00740a5d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18484: 006a4b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18485: 00740a65 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18486: 00a09bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 18487: 00b1817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18488: 006e4e69 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18488: 006e4e71 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18489: 009bd7f4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18490: 006a9695 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18491: 006a5b05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18490: 006a969d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18491: 006a5b0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18492: 00b182ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18493: 00b192c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18494: 002b5c59 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18495: 00903b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18496: 002caef9 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18497: 004cb321 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18498: 003a319d 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18499: 004fb921 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18500: 002b6231 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18501: 006fbe7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18502: 0070ffa9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18503: 00718131 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18501: 006fbe85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18502: 0070ffb1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18503: 00718139 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18504: 00275231 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18505: 00ab43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18506: 006e91cd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18506: 006e91d5 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18507: 004f65fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18508: 00abec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18509: 00b18420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18510: 009f9104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18511: 004c5c29 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18512: 00334039 228 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 18513: 00b17cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18514: 00b17f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18515: 0073eaa5 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18515: 0073eaad 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18516: 00ac0fb4 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18517: 00b184e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18518: 004cfa9d 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18519: 006fc88d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18519: 006fc895 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18520: 00b18572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18521: 00b18038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18522: 00a04178 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 18523: 00b18d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18524: 002c1381 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18525: 00ac0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18526: 0072f581 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18527: 00715919 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18528: 0071e305 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18526: 0072f589 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18527: 00715921 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18528: 0071e30d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18529: 002ca919 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18530: 00736349 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18530: 00736351 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18531: 00b19972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18532: 003570a5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18533: 0069cb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18533: 0069cb09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18534: 00ab13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18535: 00551a29 160 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 18536: 009f88c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18537: 006ae079 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18538: 0073f0a9 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18537: 006ae081 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18538: 0073f0b1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18539: 00b1963e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18540: 006d878d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18541: 0071dee5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18540: 006d8795 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18541: 0071deed 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18542: 00aaff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18543: 0040cebd 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18544: 00b17e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18545: 00b18140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18546: 006ae4ad 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18547: 00656221 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18546: 006ae4b5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18547: 00656229 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18548: 00ac0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18549: 00b18bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18550: 00aba8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18551: 00b19512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18552: 004794f9 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18553: 00abb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18554: 003d56cd 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18555: 006363a1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18555: 006363a9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18556: 00ab3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 18557: 00ab1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18558: 00b19d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18559: 00b18ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 18560: 004778dd 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18561: 00b19736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18562: 0073a175 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18563: 006bedd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18564: 00631499 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18562: 0073a17d 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18563: 006bedd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18564: 006314a1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18565: 00ab222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18566: 00abf830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18567: 00aac128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18568: 00b19dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18569: 00407f3d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18570: 00ac4b9c 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18571: 00aba954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18572: 00b195fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18573: 00b18932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18574: 006f5879 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18575: 006c9e0d 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18574: 006f5881 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18575: 006c9e15 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18576: 00b17dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18577: 002eade1 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18578: 0069e8a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18578: 0069e8a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18579: 002c62a9 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18580: 00284581 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18581: 00a160ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 18582: 00b17aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18583: 009c3d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18584: 00b18bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18585: 00377731 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18586: 0047c65d 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18587: 00aab8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18588: 00b18f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18589: 0069ac89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18589: 0069ac91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18590: 00b19d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18591: 0065a001 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18592: 006d6535 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18591: 0065a009 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18592: 006d653d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18593: 004f45a5 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18594: 00a0c680 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ 18595: 004bd21d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18596: 00722d9d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18596: 00722da5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18597: 00ab75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18598: 00a0f2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18599: 00b19746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18600: 00b17cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18601: 007394a1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18601: 007394a9 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18602: 00b1773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18603: 00ab35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18604: 005d5f29 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18604: 005d5f31 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18605: 00b18a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18606: 00b18e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18607: 0061b975 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18607: 0061b97d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18608: 00ab3148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18609: 00ab4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18610: 00b19af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18611: 00aafb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18612: 0069cbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18612: 0069cbf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18613: 003b3d15 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18614: 00ab1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18615: 00ab1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18616: 00b17e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18617: 00b19d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18618: 00293b5d 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18619: 00aad3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18620: 00abb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18621: 00294969 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18622: 004b36d5 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18623: 004e20a9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18624: 00719275 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18624: 0071927d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18625: 00ab59e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18626: 004553f5 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18627: 00b17854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18628: 00abdbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18629: 00a051f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18630: 006fe1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18630: 006fe1b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18631: 00abadb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18632: 002cce25 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18633: 00ac00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18634: 002f8511 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18635: 00ac3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18636: 0049bc75 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18637: 00b190a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -18644,255 +18644,255 @@ │ │ │ │ 18640: 004ce69d 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18641: 00ac26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18642: 00b18bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18643: 00ab8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18644: 00b17858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18645: 00ab9f28 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18646: 00b17b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18647: 006cbf99 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18647: 006cbfa1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18648: 0050bcf9 92 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18649: 00b19494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18650: 0069e9b9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18650: 0069e9c1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18651: 002976d5 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18652: 00ac3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18653: 006a8595 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18653: 006a859d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18654: 003b26f1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18655: 004a3815 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18656: 00b17fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18657: 006d0bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18657: 006d0c01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18658: 00b079f8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18659: 00500649 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18660: 00b18d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18661: 00ab8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 18662: 00b180b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18663: 00b17d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18664: 0041ce65 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18665: 00286ab9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18666: 00abacb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18667: 0065fc79 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18667: 0065fc81 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18668: 00291d79 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18669: 00abbd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18670: 0071aac5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18671: 0082d08c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18672: 0071cbb1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18673: 006057b5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18670: 0071aacd 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18671: 0082d084 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18672: 0071cbb9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18673: 006057bd 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18674: 00283c89 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18675: 00b18906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18676: 00480f51 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18677: 0072e845 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18677: 0072e84d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18678: 00aba144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18679: 00ab81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18680: 0028b5dd 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18681: 00286281 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18682: 0037c8e1 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18683: 00ab4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18684: 00af6018 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18685: 005b6b59 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18685: 005b6b61 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18686: 00abf340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18687: 00a02390 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18688: 00b17816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18689: 00292f51 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18690: 0043f779 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18691: 00ab2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18692: 0071aa69 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18693: 005c2311 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18692: 0071aa71 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18693: 005c2319 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18694: 00aba364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18695: 00b1919c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18696: 00abf390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18697: 0040e589 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18698: 00aad884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18699: 00abb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18700: 00461fad 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18701: 00467b6d 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18702: 005531cd 600 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18703: 0062fb01 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18703: 0062fb09 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18704: 00b17605 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18705: 0053c919 106 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18706: 00b17d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18707: 00ab9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18708: 00415429 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18709: 004371cd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18710: 00531a11 6752 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18711: 005ff5d1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18711: 005ff5d9 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18712: 00b19552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18713: 00ab31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18714: 00aaddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18715: 00454085 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18716: 00689855 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18716: 0068985d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18717: 002eee21 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18718: 005fc47d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18718: 005fc485 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18719: 0032a525 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18720: 00b189c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18721: 00435559 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18722: 00463e15 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18723: 00abc33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18724: 006d6c61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18725: 005b1791 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18726: 006f01f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18724: 006d6c69 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18725: 005b1799 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18726: 006f01f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18727: 00aacf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18728: 009fc830 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18729: 006ee94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18730: 007417b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18731: 006ac705 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18729: 006ee955 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18730: 007417c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18731: 006ac70d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18732: 0031e2e9 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18733: 004e7489 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18734: 00ab15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18735: 006ec3c5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18735: 006ec3cd 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18736: 00553e29 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18737: 00b19c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18738: 003e1775 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18739: 0032a805 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18740: 009bc4e0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18741: 006dd4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18742: 005ac84d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18741: 006dd4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18742: 005ac855 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18743: 00b1818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18744: 00b19846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18745: 00abf1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18746: 00b18120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18747: 00ab9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18748: 00ab04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18749: 009fce60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18750: 00397319 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18751: 00b192d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18752: 00377631 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18753: 00294bad 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18754: 0069ce49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18754: 0069ce51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18755: 00b17c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18756: 00abc80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18757: 00ac0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18758: 006e1dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18758: 006e1dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18759: 00b178f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18760: 004e7735 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18761: 006f6ab5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18762: 0068236d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18761: 006f6abd 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18762: 00682375 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18763: 00aafafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18764: 00ac0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18765: 0070eb61 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18765: 0070eb69 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18766: 00ab9908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18767: 00ab31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18768: 006fdb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18768: 006fdb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18769: 004300f9 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18770: 00331b09 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18771: 0071f4c1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18771: 0071f4c9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18772: 00b1763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18773: 004f4d5d 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18774: 0073f245 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18775: 006a2085 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18774: 0073f24d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18775: 006a208d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18776: 002c409d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18777: 00ab7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18778: 00b18d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18779: 003b3bc9 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18780: 00b190c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18781: 00aaac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 18782: 00abc29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18783: 00614819 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18783: 00614821 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18784: 009bc784 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18785: 00b18f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18786: 0065c7d9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18786: 0065c7e1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18787: 005006bd 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18788: 0071cb05 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18788: 0071cb0d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18789: 009f9ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18790: 00a14ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18791: 00b19af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18792: 00365ff9 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18793: 00ab4830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 18794: 002c3e85 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18795: 00ab3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18796: 005e4249 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18796: 005e4251 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18797: 00b1988e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18798: 002d2b6d 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18799: 00b17d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18800: 002c1519 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18801: 005e97e5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18802: 0062162d 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18803: 005d4789 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18804: 006b9c85 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18801: 005e97ed 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18802: 00621635 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18803: 005d4791 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18804: 006b9c8d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18805: 00a0bd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18806: 005e2e8d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18806: 005e2e95 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18807: 002f72b9 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18808: 00b1795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18809: 00264d95 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18810: 00b17bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18811: 00b187de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18812: 00aac8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18813: 00a09d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18814: 005386a9 192 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18815: 006ba599 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18816: 0062191d 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18815: 006ba5a1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18816: 00621925 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18817: 00aac328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18818: 006c00b9 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18818: 006c00c1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18819: 00ab4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18820: 00ac2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18821: 006eefad 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18821: 006eefb5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18822: 004314f9 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18823: 00ac0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18824: 00b192e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18825: 005af7e9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18825: 005af7f1 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18826: 00ac3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18827: 005bd6b5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18827: 005bd6bd 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18828: 00ac2914 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18829: 00b17d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18830: 00ab74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18831: 005b30ed 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18832: 006bac4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18831: 005b30f5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18832: 006bac55 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18833: 00ab6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18834: 00abf480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18835: 00703d6d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18835: 00703d75 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18836: 00ac11e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18837: 00aad744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18838: 00b17a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18839: 00372ee5 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18840: 00ac1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18841: 004dd4e1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18842: 00b197b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18843: 00aac438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18844: 0028b321 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18845: 002c1775 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18846: 006da4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18846: 006da4e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18847: 003e1651 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18848: 00ac2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18849: 005968fd 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18850: 0072a289 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18849: 00596905 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18850: 0072a291 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18851: 00a0f14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18852: 006b68b1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18853: 006cf201 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18852: 006b68b9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18853: 006cf209 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18854: 00b17d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18855: 0071c8dd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18855: 0071c8e5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18856: 00b17b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18857: 00b18f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18858: 00ac338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18859: 006ac2f9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18860: 0069bffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18861: 005b8a55 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18862: 006d2a25 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18859: 006ac301 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18860: 0069c005 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18861: 005b8a5d 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18862: 006d2a2d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18863: 00373ef9 48 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18864: 00505b71 30 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18865: 003b2341 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18866: 009bd714 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18867: 005dae41 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18867: 005dae49 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18868: 00ab98f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18869: 00476b09 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18870: 009fb204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18871: 0051a41d 5512 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18872: 003d92e1 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18873: 00ac31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18874: 00b17fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18875: 004f4b35 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18876: 00a0b1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18877: 00ab8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 18878: 00ab1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18879: 00461499 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18880: 005be955 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18880: 005be95d 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18881: 0029bc3d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18882: 00b1804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18883: 0042c189 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18884: 002a9d85 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18885: 00aae2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18886: 005d4351 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18887: 006a829d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18886: 005d4359 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18887: 006a82a5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18888: 00abe30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18889: 00b198a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18890: 009f9e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18891: 00abc78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18892: 002c6039 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18893: 009bc870 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18894: 0040d0b9 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -18900,367 +18900,367 @@ │ │ │ │ 18896: 00b175dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18897: 0047c53d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18898: 0045f10d 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18899: 00aac138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18900: 0047fc3d 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18901: 004e601d 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18902: 00b187a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18903: 0059123d 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18903: 00591245 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18904: 00aae220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18905: 00b191b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18906: 00591291 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18906: 00591299 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18907: 00b17c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18908: 00b17e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18909: 00690e2d 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18910: 0062aafd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18909: 00690e35 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18910: 0062ab05 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18911: 00b19aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18912: 00ab5dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18913: 00b1940e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18914: 00b19770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18915: 00b18066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18916: 003ef0a5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18917: 003a3a15 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18918: 00abfe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18919: 006ebd81 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18919: 006ebd89 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18920: 004f92e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18921: 00aae1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18922: 00b1993e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18923: 003b9d7d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18924: 0045e519 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18925: 00aae974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18926: 00ac13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18927: 00ab05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18928: 00ab6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18929: 00b1929c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ 18930: 00a0527c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18931: 006e2fe1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18931: 006e2fe9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18932: 00505a29 296 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18933: 00b1947c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18934: 00619a79 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18934: 00619a81 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18935: 0044e5d1 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18936: 00b1850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 18937: 00ab02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18938: 00ac08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18939: 004faca9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 18940: 007161f5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18940: 007161fd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18941: 0045e9a1 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18942: 003729cd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18943: 006f1501 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18943: 006f1509 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18944: 009f8bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18945: 00ab6f7c 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18946: 00620a75 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18947: 00671c95 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18948: 006b5481 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18946: 00620a7d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18947: 00671c9d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18948: 006b5489 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18949: 002eed11 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18950: 00ac2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18951: 008c5d00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18951: 008c5cf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18952: 00ab680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18953: 00ab6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18954: 0042c415 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18955: 00b1833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18956: 00ab9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18957: 005e58e5 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18957: 005e58ed 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18958: 004678bd 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18959: 00b1809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18960: 00ab8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 18961: 004e9dbd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18962: 00aab590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18963: 00b19da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18964: 009f839c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18965: 0073e025 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18966: 00621289 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18965: 0073e02d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18966: 00621291 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18967: 004d7861 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18968: 00a225cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18969: 004fbc45 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18970: 003b1c1d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18971: 00ab1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18972: 006e2115 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18972: 006e211d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18973: 00373f29 844 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18974: 006bb645 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18974: 006bb64d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18975: 0041e7cd 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18976: 0044cc91 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18977: 00b182d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18978: 00a0baa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18979: 0086d184 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18979: 0086d17c 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18980: 003b0885 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18981: 00ab49a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18982: 00abd104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18983: 00ab5b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18984: 00545295 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18985: 00b19dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18986: 00681e31 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18986: 00681e39 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18987: 00ab637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18988: 004faac5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18989: 00ac4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18990: 006c0865 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18991: 006ea5e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18990: 006c086d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18991: 006ea5f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18992: 00ab70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18993: 00720fa9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18993: 00720fb1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18994: 00a0a688 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18995: 0041cf75 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18996: 00b07b80 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18997: 002c6d65 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18998: 00b182c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18999: 00aad1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19000: 005fec01 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19000: 005fec09 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19001: 00b18b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 19002: 00ab4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19003: 00b17d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19004: 00b175c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19005: 005d288d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19006: 006afce9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19005: 005d2895 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19006: 006afcf1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19007: 009bbf10 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19008: 00437f3d 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19009: 006c1759 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19010: 007086e1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19009: 006c1761 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19010: 007086e9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19011: 00ac01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19012: 00ab3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ 19013: 00b19daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19014: 00619ff5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19015: 00708c91 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19016: 00724c8d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19014: 00619ffd 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19015: 00708c99 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19016: 00724c95 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19017: 0046e101 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19018: 00b17d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19019: 002e1b6d 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19020: 00b18dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 19021: 00505b51 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 19022: 006b0701 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19022: 006b0709 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19023: 00396981 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19024: 00ab4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19025: 003e0879 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19026: 006bdd15 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19026: 006bdd1d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19027: 009f6adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19028: 00aad1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19029: 005d0575 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19029: 005d057d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19030: 00b19216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19031: 0073690d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19032: 006ddc11 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19031: 00736915 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19032: 006ddc19 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19033: 00a09818 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 19034: 00b18546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19035: 00b18ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19036: 009f9de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19037: 00b182be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19038: 00b18b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 19039: 00ab7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 19040: 00632cf9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19040: 00632d01 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19041: 00b196ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19042: 00ab4680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19043: 0062ae69 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19044: 006a415d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19043: 0062ae71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19044: 006a4165 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19045: 00abdae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19046: 0031e111 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19047: 00542275 54 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ 19048: 00456009 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 19049: 005e3829 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19050: 00686d31 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19049: 005e3831 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19050: 00686d39 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19051: 00b18b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19052: 00719f95 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19052: 00719f9d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19053: 00ac3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19054: 00aaf35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19055: 004b45dd 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19056: 004e6039 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19057: 00ab38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19058: 009bca1c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19059: 00b199e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19060: 00372e55 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19061: 0042f5e1 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19062: 00b1834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19063: 005b858d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19063: 005b8595 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19064: 00b18dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19065: 00b18734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19066: 006bee85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19066: 006bee8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19067: 00b18e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19068: 00a03bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 19069: 006028b5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19069: 006028bd 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19070: 00b19848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 19071: 00481d95 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19072: 00b1787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19073: 00b1a2b4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19074: 00b18c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19075: 003997c9 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19076: 004ea041 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19077: 00ac3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19078: 00b07b0c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19079: 00ab9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19080: 00717161 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19080: 00717169 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19081: 00aaf21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19082: 005a0e39 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 19083: 0059c20d 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 19084: 0059b73d 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 19082: 005a0e41 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19083: 0059c215 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 19084: 0059b745 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 19085: 00ab687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19086: 00a03a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 19087: 00b188f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19088: 004b7ba9 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19089: 00b18c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19090: 00b18f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19091: 006a5ead 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19091: 006a5eb5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19092: 00b18cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19093: 00b19432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19094: 00407dc9 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19095: 004f67b5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 19096: 00544d51 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 19097: 005e0729 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19097: 005e0731 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19098: 003a1919 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19099: 0042c379 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19100: 00554849 32 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 19101: 00428e45 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19102: 009f7d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 19103: 00535001 56 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 19104: 007344ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19105: 006219ed 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19104: 007344f5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19105: 006219f5 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19106: 00454cd5 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19107: 00abd6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19108: 00af5e10 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19109: 00b18c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19110: 00abfe60 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19111: 00b18350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 19112: 008c5c28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19113: 006e90bd 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19112: 008c5c20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19113: 006e90c5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19114: 00ab3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19115: 00ab1c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19116: 004ccc8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19117: 0071da85 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19117: 0071da8d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19118: 00b19bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19119: 006f0179 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19119: 006f0181 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19120: 0047fbd9 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19121: 00b18a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 19122: 00abc79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19123: 00ac1560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 19124: 00ac30f4 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19125: 00b18e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19126: 009f6a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19127: 00abc4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19128: 00603441 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19128: 00603449 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19129: 003232f9 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19130: 00abc28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19131: 00ab2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19132: 003e0955 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19133: 007179c5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19133: 007179cd 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19134: 00ab3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19135: 005ff4b1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19135: 005ff4b9 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19136: 0045f929 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19137: 00b19bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19138: 00ac1ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19139: 00b1879a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19140: 00b1934c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19141: 00b17e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19142: 002f7389 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19143: 00abfbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19144: 008ca6f8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19144: 008ca6f0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19145: 00391d59 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19146: 00ab4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 19147: 00595599 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 19147: 005955a1 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 19148: 00ab5540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19149: 00353da9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19150: 00b18a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 19151: 00b18e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19152: 00555699 160 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 19153: 0054c4f5 76 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ 19154: 004e298d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19155: 00379a09 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19156: 0028b3d9 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19157: 00b17b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19158: 009f5b44 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19159: 00b1811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19160: 005db6ed 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19160: 005db6f5 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19161: 00b1902a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19162: 00b1878e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19163: 006ff70d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19163: 006ff715 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 19164: 00aaac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 19165: 005e01dd 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19166: 006ee3c1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19165: 005e01e5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19166: 006ee3c9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19167: 003994b9 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19168: 00b19c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19169: 00abd614 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19170: 00b1938e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19171: 004ffa1d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19172: 0073115d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 19173: 005d5ca1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19172: 00731165 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19173: 005d5ca9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19174: 002a9ccd 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19175: 005eef0d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19176: 006bdff5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19175: 005eef15 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19176: 006bdffd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19177: 00ac1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19178: 004f5f55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19179: 0082d9b4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19180: 007244b9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19179: 0082d9ac 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19180: 007244c1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19181: 00a0bb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 19182: 00b186bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19183: 00ab9ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19184: 00697979 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19184: 00697981 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19185: 00aae4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19186: 00ac0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19187: 006c5c3d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19187: 006c5c45 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19188: 00ac4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19189: 00472955 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19190: 006b4f0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19190: 006b4f15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19191: 00b17ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19192: 00b18412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19193: 00283d49 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19194: 00ab9938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19195: 00abdfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 19196: 00505865 452 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 19197: 009f7ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 19198: 00b1810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19199: 00427bf9 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19200: 0028cb01 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19201: 00b18836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19202: 00469541 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19203: 00aae020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 19204: 00a01e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 19205: 006d3389 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19205: 006d3391 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19206: 00ab684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19207: 00ac2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19208: 006bee49 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19208: 006bee51 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19209: 00b18040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19210: 00b19516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19211: 00b184cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19212: 006ad6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19212: 006ad6fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19213: 00ab3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19214: 00505b91 30 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ 19215: 002b5fb1 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19216: 00aaf45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19217: 004f8089 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 19218: 00539a79 352 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 19219: 0063c96d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19220: 006a6e79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19219: 0063c975 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19220: 006a6e81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19221: 00ac3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19222: 00aac1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19223: 00396a6d 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19224: 00aaac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19225: 004ea341 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19226: 00b18832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19227: 00abae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19228: 009fc8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19229: 00abc22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19230: 006d4215 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19231: 005b1849 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19230: 006d421d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19231: 005b1851 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19232: 00b199ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19233: 004eda71 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19234: 00abc39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19235: 00abc8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19236: 00aad6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19237: 0049fca1 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19238: 00abbf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19239: 00abaed4 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19240: 00ab5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19241: 00b19884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19242: 002cb2b9 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19243: 00ac27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19244: 00286a09 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19245: 00697901 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19245: 00697909 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19246: 004e3fb5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19247: 00b177da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19248: 00440a3d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19249: 005ffaf5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19249: 005ffafd 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19250: 00b1a2c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19251: 00b183b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19252: 00365f85 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19253: 00283bc9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19254: 00b1a2bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19255: 00719cbd 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19255: 00719cc5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19256: 00abdea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19257: 00aae6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19258: 00440899 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19259: 00aae370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19260: 00b17e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19261: 004eab09 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19262: 0028f5f9 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19269,159 +19269,159 @@ │ │ │ │ 19265: 00b17c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19266: 004ca6a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19267: 00285a7d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19268: 00b197ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19269: 004cee75 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19270: 0054c1d9 28 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 19271: 00ab9f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19272: 006bf029 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19272: 006bf031 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19273: 00abec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19274: 00b1a33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19275: 00a067a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 19276: 00b177d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19277: 007241c1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19277: 007241c9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19278: 009f69d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19279: 009bd7e0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19280: 00abfaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19281: 00b183b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19282: 00497d11 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19283: 00aaf70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19284: 004ff23d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19285: 00712cb5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19285: 00712cbd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19286: 004f5721 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19287: 00395729 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19288: 00aac3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19289: 00397b69 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19290: 00b18a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 19291: 0073c4c5 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 19291: 0073c4cd 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 19292: 0028286d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19293: 002f95f1 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19294: 00b176ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19295: 00724ba9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19295: 00724bb1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19296: 00b184e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19297: 00ab1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19298: 0072b839 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19298: 0072b841 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19299: 00b19de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19300: 006a4459 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19300: 006a4461 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19301: 00abde90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19302: 0062b651 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19302: 0062b659 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19303: 00399385 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19304: 00645ecd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19304: 00645ed5 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19305: 00ab59b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19306: 004fe9a5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19307: 0069c3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19307: 0069c3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19308: 004cd331 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19309: 004ee70d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19310: 009bbca0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19311: 00b17ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19312: 009bc8b4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19313: 00b17c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19314: 00b1793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19315: 006908d9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19316: 006c059d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19315: 006908e1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19316: 006c05a5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19317: 00ab0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19318: 002d2b31 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19319: 00b198de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19320: 0068754d 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19320: 00687555 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19321: 00b197c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19322: 0041b5f5 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19323: 00b1777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19324: 00b18db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19325: 00b19cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19326: 00abacd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19327: 006df641 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19327: 006df649 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19328: 002f007d 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19329: 00b1943c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19330: 00b17f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 19331: 005026a1 240 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 19332: 0060ca89 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19332: 0060ca91 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19333: 00b187ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19334: 00449751 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19335: 00a02180 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 19336: 00aaac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19337: 00b1984e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19338: 00ab698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19339: 00474325 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19340: 00b175e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19341: 006d73b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19341: 006d73c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19342: 00a0c158 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 19343: 006ab5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19343: 006ab5b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19344: 004fb3e5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19345: 009f7c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19346: 0046d445 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19347: 00b18048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19348: 004eab85 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19349: 0046c3e5 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19350: 005ee31d 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19350: 005ee325 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19351: 00a07c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 19352: 00b18a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19353: 00abc3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19354: 00a020fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 19355: 00b19558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19356: 00ab9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19357: 00b19a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19358: 004352f1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19359: 002eb101 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19360: 00b18cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19361: 0044204d 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19362: 005e8429 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19362: 005e8431 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19363: 002c5151 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19364: 00b193b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19365: 00b18718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19366: 00ab9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19367: 00a17af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 19368: 00b18e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19369: 00472201 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19370: 0042ea75 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19371: 004fc1ad 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19372: 0054f03d 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ 19373: 00aba7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19374: 0060f0dd 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19375: 006e7a21 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19374: 0060f0e5 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19375: 006e7a29 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19376: 003e2c29 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 19377: 00505545 420 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 19378: 006c879d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19378: 006c87a5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19379: 00a016ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 19380: 009bd744 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19381: 00ab4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19382: 00379711 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19383: 004fd611 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19384: 00abb92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19385: 00484801 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19386: 00ac1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19387: 00398bd9 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19388: 00a22614 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19389: 00aaf56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19390: 006ef3e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19390: 006ef3ed 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19391: 009bc360 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19392: 00ac0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19393: 008da77c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19393: 008da774 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19394: 00b1986c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19395: 00b1853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19396: 00ab46d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19397: 00abcf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19398: 006fddb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19398: 006fddbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19399: 0054dccd 26 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ 19400: 004bd185 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19401: 00ac1918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19402: 00abf940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19403: 00ab9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19404: 0073f53d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19405: 0064af41 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19404: 0073f545 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19405: 0064af49 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19406: 00b19804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19407: 002b6505 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19408: 00b18f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19409: 00abbffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19410: 00b1957c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19411: 004cdae9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19412: 00abb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19413: 00abf7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19414: 00b18e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19415: 00403ba9 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19416: 006fe2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19416: 006fe2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19417: 00b190da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19418: 00ac1ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19419: 00aad428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19420: 00abb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19421: 0041c5bd 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19422: 00ab8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19423: 00ab45a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ @@ -19429,260 +19429,260 @@ │ │ │ │ 19425: 00423e31 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19426: 002caaed 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19427: 0048b621 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19428: 0049fa9d 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19429: 0032d9f9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19430: 00b17bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19431: 004ac231 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19432: 0073e281 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19432: 0073e289 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19433: 00ac06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19434: 00b19708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19435: 006d23e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19436: 00590b7d 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 19437: 0072862d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19435: 006d23ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19436: 00590b85 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 19437: 00728635 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19438: 00abf9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 19439: 00a02078 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 19440: 00619f59 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19440: 00619f61 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19441: 00b179e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19442: 00a02414 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 19443: 00b18d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19444: 00aad4b8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19445: 005eda2d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19445: 005eda35 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19446: 00a22518 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19447: 00b193f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19448: 009bbf28 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19449: 00abd074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19450: 00435a75 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19451: 003554e5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19452: 00ab92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19453: 00aba5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19454: 004cd74d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19455: 00a01ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ 19456: 00483675 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19457: 00abada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19458: 006c9369 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19458: 006c9371 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19459: 00b17658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19460: 0060c55d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19461: 006b37d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19460: 0060c565 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19461: 006b37e1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19462: 0047c811 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19463: 00294a29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19464: 006a7441 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19464: 006a7449 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19465: 0049d08d 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19466: 0053c8ad 106 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ 19467: 004cd3c1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19468: 00abaa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19469: 00b190a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19470: 00700aa1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19470: 00700aa9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19471: 00497c81 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19472: 00abc30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19473: 00b17fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19474: 0053c6f1 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 19475: 00274e09 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19476: 00b19792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19477: 00ab79f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 19478: 00ac4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19479: 00b18370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19480: 004fadb1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19481: 0073a331 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19481: 0073a339 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19482: 00aabb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19483: 004f9fb5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19484: 0053ceed 390 FUNC GLOBAL DEFAULT 12 helper_FCMPO │ │ │ │ 19485: 00a04b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIDUZ │ │ │ │ 19486: 00b1802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19487: 00ab0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19488: 00ac11d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19489: 00329b79 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19490: 0048dd25 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19491: 00ac0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 19492: 00b18b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 19493: 00739bd5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19493: 00739bdd 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19494: 003e0589 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19495: 00aaea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19496: 00ac0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19497: 00abc36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19498: 00741705 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19498: 0074170d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19499: 0053cdad 320 FUNC GLOBAL DEFAULT 12 helper_FCMPU │ │ │ │ 19500: 00ab69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19501: 00ab5d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19502: 00ac2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19503: 004eebfd 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19504: 006dd459 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19504: 006dd461 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19505: 004eac05 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19506: 00a10a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 19507: 0045fb79 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19508: 00b18f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19509: 00ab8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19510: 0071b7f5 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19511: 00624725 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19512: 0072a501 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19510: 0071b7fd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19511: 0062472d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19512: 0072a509 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19513: 00ab5820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19514: 00b1771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19515: 0044037d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19516: 006e2151 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19516: 006e2159 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19517: 0043f515 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19518: 003770bd 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19519: 00abf950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19520: 0071f801 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19520: 0071f809 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19521: 00b18ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 19522: 008d243c 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 19522: 008d2434 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 19523: 002ee441 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19524: 002984b9 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19525: 00701219 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19526: 008da734 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19525: 00701221 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19526: 008da72c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19527: 00b184fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19528: 00aae150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19529: 00aae794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19530: 004e2d0d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19531: 006d21c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19532: 0069b8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19533: 006ebe69 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19531: 006d21d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19532: 0069b8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19533: 006ebe71 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19534: 00428ec9 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19535: 00aaad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19536: 00aad844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19537: 00abcee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19538: 00b19bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19539: 0047405d 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19540: 00ab4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19541: 00ac0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19542: 002cc501 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19543: 007222e5 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19543: 007222ed 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19544: 00b19496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19545: 00aac4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19546: 009bd418 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19547: 00442965 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19548: 002f81c5 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19549: 00ab5840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19550: 00591011 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 19550: 00591019 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ 19551: 00455175 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19552: 006081e9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19552: 006081f1 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19553: 00b178f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19554: 00b18d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19555: 00ab0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19556: 00ab2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19557: 00ab90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19558: 0048f8cd 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19559: 002824c9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19560: 00ac0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19561: 00b18bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 19562: 0071a9e5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19562: 0071a9ed 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19563: 004f1f8d 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19564: 0045bdb1 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19565: 005056e9 368 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 19566: 00ab4990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19567: 00697e05 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19567: 00697e0d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19568: 0046cde1 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19569: 00b17c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19570: 00b17be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19571: 00aacabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19572: 00aaf7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19573: 009039f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19574: 00abf8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19575: 00ab04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19576: 00abdc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19577: 0065a335 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19577: 0065a33d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19578: 00ab1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19579: 00b18d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19580: 00457f7d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19581: 0049b475 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19582: 006a1501 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19583: 0063b165 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19582: 006a1509 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19583: 0063b16d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19584: 002ef365 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19585: 009b88fc 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19586: 007088a5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19587: 00725505 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19586: 007088ad 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19587: 0072550d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19588: 003cb6d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 19589: 00a17d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 19590: 006e24d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19590: 006e24dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19591: 004ed155 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19592: 00a22830 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19593: 00aaf20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19594: 00262c35 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19595: 00b190fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19596: 009bd0d8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19597: 00b183dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19598: 00aaeffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19599: 00444c31 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19600: 0069bb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19600: 0069bb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19601: 00ab05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19602: 002b64f5 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19603: 00440499 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19604: 00ab6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19605: 0071cf11 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19605: 0071cf19 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19606: 00abb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19607: 009a3440 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19608: 00b18de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19609: 00ac0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19610: 00ab2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19611: 005cc319 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19611: 005cc321 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19612: 004cd905 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19613: 00722601 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19614: 006bdc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19613: 00722609 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19614: 006bdca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19615: 00abbd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19616: 00431f39 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19617: 00ab6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19618: 00b18576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19619: 00aaf19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19620: 006c76b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19620: 006c76c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19621: 00b17a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19622: 00b17dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19623: 00b18d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19624: 00b176f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19625: 0069c95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 19626: 005aee1d 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19625: 0069c965 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19626: 005aee25 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19627: 00aab7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19628: 00b17f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19629: 002841c9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19630: 00b1836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19631: 0040d581 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19632: 00ac0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19633: 00ab5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19634: 004b6595 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19635: 00b19328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19636: 0073ac21 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19636: 0073ac29 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19637: 00a07d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 19638: 002c0a4d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19639: 009bce5c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19640: 0062ccdd 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19640: 0062cce5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19641: 00aaae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19642: 00ac0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19643: 00ac14b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19644: 00697ce5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19644: 00697ced 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19645: 004412ad 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19646: 00684c15 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19646: 00684c1d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19647: 00a143cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19648: 00746125 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19648: 0074612d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19649: 00abb47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19650: 005f6d75 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19650: 005f6d7d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19651: 004cc3cd 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19652: 00b19930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19653: 002825c5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19654: 00b17822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19655: 00622319 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19655: 00622321 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19656: 00aafd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19657: 0048acc9 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19658: 00a2257c 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19659: 00ab6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19660: 00656b11 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19660: 00656b19 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19661: 00ab2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19662: 006f8db9 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19662: 006f8dc1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19663: 002e9df5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19664: 00aba2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19665: 00b175c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19666: 00b17cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19667: 004d7b91 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19668: 00731cdd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19668: 00731ce5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19669: 004f5241 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19670: 004d6301 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19671: 00a05300 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19672: 00ac3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19673: 00b195bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19674: 0045a19d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19675: 00abe8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19676: 00b19d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19677: 00739ad9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19677: 00739ae1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19678: 00b184c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19679: 004f5f41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19680: 00ab2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19681: 003e1d65 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19682: 00ac3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19683: 00b175cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19684: 00aad318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ @@ -19690,643 +19690,643 @@ │ │ │ │ 19686: 00b19994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19687: 009bc3c4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19688: 00ab6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19689: 004e9b2d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19690: 00ac0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19691: 00b18f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19692: 00377461 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19693: 006f42e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19693: 006f42e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19694: 00ab31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19695: 00a0f4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19696: 004b28e5 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19697: 008c5cb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19697: 008c5cb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19698: 004f9c31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19699: 0084e964 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19699: 0084e95c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19700: 00b176d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19701: 006028c9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19702: 0069c165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19701: 006028d1 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19702: 0069c16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19703: 00ab0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19704: 002ee029 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19705: 0084e960 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19705: 0084e958 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19706: 00b18652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19707: 00abe32c 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19708: 006c3e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19708: 006c3e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19709: 003804c9 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19710: 00b18d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19711: 0062ec8d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19711: 0062ec95 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19712: 00b19d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19713: 0048dde1 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19714: 006b0251 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19715: 00722ac9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19714: 006b0259 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19715: 00722ad1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19716: 0053faf5 232 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19717: 00ab4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19718: 00b192ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19719: 007450e5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19719: 007450ed 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19720: 002c0a55 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19721: 006e2bb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19721: 006e2bc1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19722: 00b1732f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19723: 00ac3d68 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19724: 0084e814 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19724: 0084e80c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19725: 0048b559 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19726: 00b19280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19727: 00a04070 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19728: 00aae764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19729: 004f504d 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19730: 0047d20d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19731: 00b19db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19732: 00b186a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19733: 005be0bd 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19733: 005be0c5 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19734: 0033b22d 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19735: 007240d5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19736: 006d2025 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19735: 007240dd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19736: 006d202d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19737: 00294431 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19738: 00ac4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19739: 004f9a81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19740: 00b197c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19741: 00683955 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19741: 0068395d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19742: 00322a39 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19743: 00ab3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19744: 0035172d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19745: 00abe29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19746: 00ab010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19747: 00744945 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19747: 0074494d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19748: 00ac41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19749: 00b1877e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19750: 0069b4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19750: 0069b4c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19751: 00abcbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19752: 004f57e9 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19753: 0071222d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19753: 00712235 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19754: 004f5395 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19755: 00449475 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19756: 006bbe11 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19756: 006bbe19 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19757: 00b19ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19758: 00ac3c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19759: 0035159d 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19760: 00598491 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19761: 006b8d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19760: 00598499 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19761: 006b8d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 19762: 00482f99 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19763: 00b181e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19764: 00aab690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19765: 0047c681 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19766: 00b17cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19767: 0053de8d 24 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19768: 0072bf95 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19769: 006f866d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19768: 0072bf9d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19769: 006f8675 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19770: 009b9c48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19771: 005373f1 292 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19772: 006d4151 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19772: 006d4159 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19773: 0039c0c1 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19774: 006f7f35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19775: 00688ab1 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19774: 006f7f3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19775: 00688ab9 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19776: 00aaf58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19777: 00621f6d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19777: 00621f75 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19778: 00b191cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19779: 006c1401 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19779: 006c1409 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19780: 00b17602 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19781: 004ff0e5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19782: 00b1a178 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19783: 00a0ac34 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19784: 002eb921 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19785: 002b6579 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19786: 00ac2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19787: 00b18b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19788: 006b8cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19788: 006b8cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19789: 00b18874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19790: 004d0dbd 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19791: 00ab48a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19792: 005d3465 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19792: 005d346d 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19793: 00b193d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19794: 00b18f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19795: 006409e5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19795: 006409ed 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19796: 00b19028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19797: 00b18aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19798: 00b19b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19799: 0051bae1 260 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19800: 005e9b0d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19800: 005e9b15 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19801: 004f60d5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19802: 006e5b3d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19802: 006e5b45 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19803: 00ac160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19804: 006b45f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19804: 006b45fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19805: 00ab65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19806: 00b19642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19807: 00283ec9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19808: 002c1031 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19809: 00b18178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19810: 00aaf1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19811: 005db02d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19811: 005db035 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19812: 00ab3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19813: 00b18340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19814: 00ab9458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19815: 003e310d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19816: 004d666d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19817: 00b18fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19818: 00ab73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19819: 00aaaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19820: 0069bc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19820: 0069bc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19821: 00b17af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19822: 006dc5b9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19822: 006dc5c1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19823: 0049ffb1 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19824: 00b17618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19825: 007205a1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19825: 007205a9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19826: 00b199e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19827: 00ab8f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19828: 00b17666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19829: 006d896d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19829: 006d8975 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19830: 00ac1ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19831: 00ac1b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19832: 005e9419 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19832: 005e9421 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19833: 00296439 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19834: 0068f891 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19835: 006f3bf1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19834: 0068f899 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19835: 006f3bf9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19836: 00a17e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ 19837: 004d7069 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19838: 00abd424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19839: 00ab4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19840: 005fdded 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19841: 006d2499 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19840: 005fddf5 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19841: 006d24a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19842: 00b17b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19843: 009bcc64 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19844: 006f54b1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19844: 006f54b9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19845: 004b0371 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19846: 00ab639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19847: 00ab8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19848: 006e4f31 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19848: 006e4f39 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19849: 00a01628 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19850: 0071b5f1 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19851: 006bf759 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19850: 0071b5f9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19851: 006bf761 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19852: 00b18d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19853: 00448861 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19854: 00b17ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19855: 00b19a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ 19856: 00abf350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 19857: 0069b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19858: 005d6f91 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19857: 0069b051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19858: 005d6f99 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19859: 00b199ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19860: 00ac4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19861: 00ab33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19862: 00b17842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19863: 002d0525 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19864: 009bbcd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19865: 007460a1 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19865: 007460a9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19866: 00b17e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19867: 004514d5 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 19868: 00b1823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19869: 00287bc1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19870: 00ac15b0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19871: 00ab5d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19872: 005d06a1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19872: 005d06a9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19873: 00441679 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19874: 0041e5d1 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19875: 0065c761 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19875: 0065c769 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19876: 00b19d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 19877: 00483139 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19878: 00abbb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19879: 00ac1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19880: 005df07d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19880: 005df085 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19881: 009a54c0 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19882: 00650fa5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19882: 00650fad 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19883: 0032b04d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19884: 00707b41 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19884: 00707b49 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19885: 0028e831 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19886: 006dda7d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19886: 006dda85 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19887: 00abc6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19888: 00a06b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19889: 006a42b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19889: 006a42c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19890: 00a0b264 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19891: 00b18d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19892: 00632425 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19892: 0063242d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19893: 00b19574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19894: 00aaecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19895: 006f078d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19896: 006fcb6d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19897: 00649abd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19895: 006f0795 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19896: 006fcb75 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19897: 00649ac5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19898: 00b17b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19899: 00ab8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 19900: 00aaf9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 19901: 0068f96d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19901: 0068f975 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19902: 004ef329 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19903: 00ab6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19904: 00700f61 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19904: 00700f69 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19905: 00abe930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19906: 00545375 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19907: 00ac45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19908: 004a15a9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19909: 00abf120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19910: 0069d4c1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19911: 006eb6c1 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19910: 0069d4c9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19911: 006eb6c9 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19912: 00b17960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19913: 005e85e1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19914: 0072adb9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19913: 005e85e9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19914: 0072adc1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19915: 00aaec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19916: 00b18eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19917: 00b17c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19918: 00ab9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19919: 0033411d 108 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19920: 007419d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19920: 007419dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19921: 0044dbe5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19922: 006c1299 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19922: 006c12a1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19923: 00abd224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 19924: 005cb661 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 19924: 005cb669 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 19925: 00ac1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19926: 006ee9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19926: 006ee9cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19927: 00aaf4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19928: 00b177c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19929: 0049b2a9 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19930: 006a83a5 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19931: 00726f49 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19930: 006a83ad 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19931: 00726f51 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19932: 00b19836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19933: 005be599 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19934: 0072ddc9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19933: 005be5a1 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19934: 0072ddd1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19935: 0047cffd 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19936: 00b17aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19937: 00ab2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19938: 006ed6c1 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19938: 006ed6c9 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19939: 00a1313c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19940: 003777b1 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19941: 00b17ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19942: 0070784d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19942: 00707855 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19943: 00abac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19944: 0047f7d1 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19945: 00741999 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19945: 007419a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19946: 00b18d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19947: 006c0aa5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19947: 006c0aad 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19948: 009fc938 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19949: 004618d1 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19950: 00ab6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19951: 00aac4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19952: 00295291 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19953: 0062ed8d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19953: 0062ed95 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19954: 00ac1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19955: 00299141 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19956: 00aab070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19957: 00a0e678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19958: 00aaf3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19959: 00b180f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19960: 00abfd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19961: 00abcc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19962: 00a0f464 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19963: 00b17f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19964: 0028964d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19965: 00ab6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19966: 0071520d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19967: 006f6fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19966: 00715215 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19967: 006f6fe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19968: 00ab1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19969: 004498f5 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ 19970: 0053bbdd 130 FUNC GLOBAL DEFAULT 12 helper_FCTIDU │ │ │ │ - 19971: 00745e05 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19971: 00745e0d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19972: 00469731 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 19973: 00b175a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19974: 00b18a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19975: 005beebd 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19975: 005beec5 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19976: 00abcc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19977: 00ac36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19978: 0053bb69 114 FUNC GLOBAL DEFAULT 12 helper_FCTIDZ │ │ │ │ 19979: 00a06698 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19980: 00ac2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19981: 00b1859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19982: 00621ad5 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19983: 0069c075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19982: 00621add 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19983: 0069c07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19984: 00ab5860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19985: 0047c4ad 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19986: 00527f35 132 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19987: 006bbaf1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19987: 006bbaf9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19988: 004f1f1d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19989: 00ab4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19990: 0049cf29 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19991: 004a367d 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19992: 005d5515 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19992: 005d551d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19993: 004e266d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19994: 00724e45 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19994: 00724e4d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 19995: 00b18bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 19996: 007101ad 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19997: 00615a21 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19996: 007101b5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19997: 00615a29 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19998: 004e09f5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19999: 006fa1bd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19999: 006fa1c5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20000: 00a0c0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 20001: 00aac368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20002: 00aad624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20003: 00ab4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20004: 0028fe59 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20005: 0069b7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20005: 0069b7d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20006: 00ab9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 20007: 00534815 412 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 20008: 006bbe65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20009: 005be549 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20008: 006bbe6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20009: 005be551 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20010: 002ea239 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20011: 00700101 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20011: 00700109 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20012: 00351691 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20013: 00abeb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20014: 00b18a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 20015: 004b488d 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20016: 00b181e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 20017: 00b18b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20018: 00abc83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20019: 004ff2b1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 20020: 0073c625 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 20020: 0073c62d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 20021: 00ab3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20022: 00610af5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20022: 00610afd 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20023: 00351521 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20024: 00b199fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 20025: 0041c9a1 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20026: 00ab661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20027: 00ab1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20028: 00aab630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20029: 00b18242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20030: 00b17d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20031: 006ef4c1 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20031: 006ef4c9 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20032: 00ab7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 20033: 006c5009 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20033: 006c5011 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 20034: 0054d689 240 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 20035: 005cbe39 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20035: 005cbe41 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 20036: 009a4b84 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 20037: 006df9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20037: 006df9b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20038: 00b1981c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 20039: 003bbe95 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20040: 006a60a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20040: 006a60b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20041: 004c52f9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20042: 002bb855 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20043: 00b190ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20044: 00471eed 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20045: 00619e41 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20045: 00619e49 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20046: 00b194ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20047: 00350ac5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20048: 00b18e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20049: 004e726d 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20050: 004b35bd 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20051: 00b17efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20052: 00af6714 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20053: 00ab9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20054: 0028ad5d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20055: 007226f5 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20055: 007226fd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20056: 00b199ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20057: 00ab55d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20058: 00b19da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20059: 004ca141 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20060: 00ab1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20061: 004ca175 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 20062: 002c9b05 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 20063: 006f85ad 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20063: 006f85b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20064: 00b1956a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20065: 004ca1ad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20066: 004ca271 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20067: 004ca2b1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20068: 00abc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20069: 00abfae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20070: 004ca2f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20071: 006c7c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20071: 006c7c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20072: 00b1977e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20073: 00abf3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20074: 004498e1 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20075: 00b19184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20076: 005ea0b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20076: 005ea0c1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20077: 00abc6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20078: 00b188ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20079: 00abf970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20080: 00ab9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20081: 006f6b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20082: 007417f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20081: 006f6b95 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20082: 007417fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20083: 00b17e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20084: 002c2db1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20085: 006c2ca1 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20085: 006c2ca9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20086: 00a0a0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 20087: 00ab2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20088: 00b19c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20089: 004f1fa9 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20090: 00ab7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20091: 00abae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20092: 00684d8d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20092: 00684d95 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 20093: 00486541 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20094: 00b18aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 20095: 00509f0d 42 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 20096: 00b17630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20097: 006c57b5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20098: 00604da5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20097: 006c57bd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20098: 00604dad 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20099: 00ab9a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20100: 00ab1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20101: 00abc2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20102: 006e0655 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20102: 006e065d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20103: 00ab5c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20104: 00abff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20105: 00476b31 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20106: 00b19b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20107: 002f8115 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20108: 00a155d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 20109: 002ef78d 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 20110: 00aade48 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20111: 006ebf31 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20112: 005e04c5 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20111: 006ebf39 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20112: 005e04cd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20113: 00abcf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20114: 0047d069 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20115: 006ec9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20115: 006ec9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 20116: 00a1565c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 20117: 006246b1 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20117: 006246b9 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20118: 00abff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20119: 00ab5800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20120: 009bca04 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20121: 0042ad01 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20122: 004c5fa1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20123: 00b18190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20124: 00ab6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20125: 00ab9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20126: 0073a4e1 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20127: 005b529d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20126: 0073a4e9 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20127: 005b52a5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20128: 00b176ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20129: 004591cd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20130: 00b1840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20131: 00b1992c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20132: 004dc555 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20133: 00b18262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20134: 004af605 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20135: 0047b685 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20136: 003a46e9 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20137: 00552049 156 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 20138: 0047c711 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20139: 006e1e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20139: 006e1e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20140: 00b19a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 20141: 00b18562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20142: 00b183a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 20143: 00b175d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20144: 00b18f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20145: 00b17e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20146: 005e93d1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20147: 005fa6b9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20148: 006f8f81 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20146: 005e93d9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20147: 005fa6c1 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20148: 006f8f89 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 20149: 00b1845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 20150: 00530c71 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 20151: 00604bd9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20151: 00604be1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20152: 00ab1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20153: 004f8f81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20154: 005cbed9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 20155: 00710309 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20154: 005cbee1 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20155: 00710311 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20156: 00b1a2b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20157: 002a4f25 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20158: 00ac3c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20159: 00aacd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20160: 00abff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20161: 00aad894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20162: 006c73ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20162: 006c73b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20163: 00b195d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20164: 0062ebb9 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20164: 0062ebc1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20165: 00b18532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20166: 006b5651 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20166: 006b5659 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20167: 002c83d9 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20168: 0071d7b9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20169: 00714695 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20168: 0071d7c1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20169: 0071469d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20170: 0053de5d 24 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 20171: 00b190de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20172: 00ab36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20173: 004f9d11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20174: 00b1889a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20175: 00b18574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20176: 004a10b1 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20177: 00a1544c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 20178: 0046ccb9 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20179: 005ea0b5 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20180: 005f4559 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20179: 005ea0bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20180: 005f4561 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20181: 00abf510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20182: 004f8dd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20183: 003ceb91 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20184: 00abce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20185: 00abacc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20186: 00ac4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20187: 00ac11f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20188: 0072af21 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20189: 005ceaf9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20188: 0072af29 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20189: 005ceb01 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20190: 00abdda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20191: 002943a5 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20192: 00aaaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20193: 00a0eeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 20194: 00b198a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 20195: 00ab7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 20196: 0062e9a9 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20196: 0062e9b1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20197: 00b18e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20198: 00a0569c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 20199: 00b1911c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20200: 004a8345 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20201: 00449149 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 20202: 002cf3d1 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 20203: 006e5799 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20203: 006e57a1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20204: 00aaad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 20205: 00aba964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20206: 00b183ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20207: 00b17940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20208: 00b1974c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20209: 004cccd5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20210: 00aac228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20211: 00481171 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20212: 00aba8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 20213: 00b180c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20214: 00b17f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20215: 0069bda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20215: 0069bdad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20216: 00284eb9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20217: 00620d91 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20217: 00620d99 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20218: 00b187c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20219: 00b19248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20220: 00ab49b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20221: 00a0e5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 20222: 00b17d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20223: 00abc6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20224: 00b17bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20225: 00abf8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20226: 0070ebd9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20226: 0070ebe1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20227: 00454025 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20228: 00442be9 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20229: 006da941 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20229: 006da949 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20230: 00ab7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 20231: 00ab7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 20232: 00b19586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20233: 00b1869e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20234: 00b190fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20235: 005fea99 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20235: 005feaa1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20236: 00b16fa0 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20237: 00b189a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20238: 00552c95 296 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 20239: 00542cf5 316 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 20240: 00aba1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20241: 00aaf26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20242: 002cb2b1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 20243: 00671d4d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20243: 00671d55 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 20244: 00552241 124 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 20245: 006cec05 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20245: 006cec0d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20246: 0041ce7d 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20247: 006e5a5d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20247: 006e5a65 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20248: 00ac0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20249: 00abf6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20250: 006dac21 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20251: 005cd679 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20250: 006dac29 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20251: 005cd681 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20252: 009b9f44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20253: 00ab19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20254: 005522bd 38 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 20255: 0048a18d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20256: 00552ee5 352 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 20257: 00ab5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20258: 00ab0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20259: 00b19928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20260: 00a104e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ 20261: 004c9e11 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20262: 004532b9 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20263: 00aab930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20264: 007448ed 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20264: 007448f5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20265: 00ab9cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20266: 003364f5 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 20267: 0054ac55 918 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 20268: 00aaf04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20269: 00ab6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20270: 00482c51 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20271: 00b19192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20272: 00b18908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 20273: 006f022d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20273: 006f0235 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20274: 00abd3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20275: 005522e5 26 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ 20276: 00b18f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20277: 006fe355 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20277: 006fe35d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20278: 004cef25 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20279: 00aab120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20280: 00b1982a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20281: 00620851 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20281: 00620859 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20282: 009a1904 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 20283: 0072cb15 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20283: 0072cb1d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20284: 00b180e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20285: 00b18b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 20286: 0028b10d 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20287: 00ab8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20288: 00b17608 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20289: 005fa789 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20289: 005fa791 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20290: 009a4590 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20291: 00379c15 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20292: 00b184b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20293: 009f9ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20294: 00727cf1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20294: 00727cf9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20295: 004f5b95 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20296: 00483901 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20297: 006d5009 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20297: 006d5011 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20298: 00264069 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20299: 00a12878 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ 20300: 00457c81 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20301: 00b17892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20302: 00ab5e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20303: 00353fad 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20304: 00ab79e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 20305: 0059b521 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 20305: 0059b529 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 20306: 00ab64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20307: 003237c9 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20308: 00423fb5 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20309: 00ab5c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20310: 006cc2ad 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20310: 006cc2b5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20311: 00ac2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20312: 0063c85d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20312: 0063c865 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20313: 00ac1bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20314: 00ab3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20315: 009c3f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20316: 002eb881 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20317: 00b1998c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20318: 004ffb79 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20319: 006e06f1 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20319: 006e06f9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20320: 00ac3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20321: 006ad299 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20321: 006ad2a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20322: 00b17f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20323: 00262145 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20324: 0031db8d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20325: 00b181de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20326: 00b175b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20327: 00b17a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20328: 00b1781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20341,333 +20341,333 @@ │ │ │ │ 20337: 00ab7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 20338: 00aaf01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20339: 00453d71 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20340: 00ab9388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20341: 00ac35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20342: 004fe641 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20343: 00b19d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20344: 0065525d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20344: 00655265 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20345: 0029974d 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20346: 00b184b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20347: 0039f9e1 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20348: 00712405 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20348: 0071240d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20349: 00b19bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20350: 00b18ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20351: 00722739 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20352: 006ed099 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20351: 00722741 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20352: 006ed0a1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20353: 009f4d28 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20354: 002ca921 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20355: 003554ad 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20356: 00ab1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20357: 006ba10d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20357: 006ba115 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20358: 00b17798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20359: 006a7851 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20359: 006a7859 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20360: 00aab1e0 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20361: 00b19604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20362: 0069cec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20362: 0069cec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20363: 00b17778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20364: 00b18184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20365: 00b18e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20366: 00b18602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20367: 0029657d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20368: 00649861 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20368: 00649869 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20369: 0029bf11 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20370: 00700799 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20370: 007007a1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20371: 00aafadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20372: 004e60bd 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20373: 006c3d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20373: 006c3d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20374: 002dc811 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20375: 00ab4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20376: 004738e9 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20377: 00a10778 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 20378: 00b180ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20379: 006cb539 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20379: 006cb541 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20380: 004ceecd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20381: 0047368d 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20382: 00b17728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20383: 00ab94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20384: 005cf091 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20384: 005cf099 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20385: 00b17329 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20386: 006f2925 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20386: 006f292d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20387: 00ac2ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20388: 00284fb1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20389: 00a1397c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 20390: 00b17f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20391: 00b19c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20392: 0073522d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20392: 00735235 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20393: 00b17838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20394: 00b196c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20395: 006c53e1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20395: 006c53e9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20396: 002d0509 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20397: 00aba344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20398: 003e0ca9 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20399: 004f7375 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20400: 00b17de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20401: 004fb169 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20402: 00595ad1 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 20402: 00595ad9 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 20403: 00556269 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 20404: 00a26ee0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20405: 00b18fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20406: 00501585 44 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20407: 002c9cfd 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20408: 009f9a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20409: 006c0d29 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20409: 006c0d31 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20410: 00ab3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20411: 00b194ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20412: 004fbb4d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20413: 00499f49 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20414: 00a0506c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 20415: 006937a5 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20415: 006937ad 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20416: 00b19adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20417: 00b18480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20418: 00abbf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20419: 006ed009 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20420: 00740141 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20421: 006c9445 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20419: 006ed011 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20420: 00740149 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20421: 006c944d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20422: 00b17e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20423: 00b185a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20424: 006b7f59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20424: 006b7f61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20425: 00b17994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20426: 00649b81 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20426: 00649b89 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20427: 0044938d 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20428: 009037c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20429: 00b19a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20430: 00b17bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20431: 00b18472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 20432: 00ac1100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20433: 00aae290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20434: 00ab643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20435: 00ab754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20436: 0060f181 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20436: 0060f189 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20437: 0053fbdd 308 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 20438: 00b19a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 20439: 00b19650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20440: 00ab6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20441: 00ab0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20442: 006222ad 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20442: 006222b5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20443: 00abfcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20444: 00abfd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20445: 0047fe59 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20446: 009fc9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20447: 006fe00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20447: 006fe015 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20448: 00b18674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20449: 00b17bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20450: 0064090d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20450: 00640915 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20451: 004492b5 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20452: 00b189ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20453: 002cd109 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20454: 005eac15 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20454: 005eac1d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20455: 00b1967e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20456: 00b17950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20457: 00b199c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20458: 00b195be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20459: 00535d25 1116 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 20460: 00b1872a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20461: 004e5351 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20462: 00aae724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20463: 0062341d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20463: 00623425 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20464: 00275035 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20465: 00ab6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20466: 0062ae81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20466: 0062ae89 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20467: 004fba4d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20468: 006d218d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20468: 006d2195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20469: 00b18646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20470: 00b17d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20471: 00ab94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20472: 00b176e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20473: 00ab7994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 20474: 00b18904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20475: 00b1814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20476: 00ab0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20477: 0071cf71 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20477: 0071cf79 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20478: 00abec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20479: 006dd495 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20479: 006dd49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20480: 004ef409 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20481: 0032f6f1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20482: 00b1917c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20483: 0070bf25 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20483: 0070bf2d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20484: 004e5f0d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20485: 00b1841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20486: 006adec9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20487: 005c7331 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20488: 0072f815 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20486: 006aded1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20487: 005c7339 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20488: 0072f81d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20489: 00b191a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20490: 00b17d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20491: 006cbe2d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20491: 006cbe35 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20492: 004f55b9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20493: 00abd214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20494: 00b19dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20495: 00293655 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20496: 00ac0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20497: 006b89b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20498: 006d4989 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20497: 006b89b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20498: 006d4991 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20499: 00b18254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20500: 00abbfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20501: 00b17b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20502: 00715a81 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20502: 00715a89 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20503: 00b17632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20504: 00b17c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20505: 005e8279 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20505: 005e8281 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20506: 00b183d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20507: 00b19cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20508: 006e1d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20508: 006e1d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20509: 00ac01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20510: 00aba8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20511: 00733e21 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20512: 006ca879 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20513: 006f004d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20511: 00733e29 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20512: 006ca881 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20513: 006f0055 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20514: 0054cd9d 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 20515: 0090525c 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20516: 009bd058 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20517: 006c6aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20517: 006c6aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20518: 00b1844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 20519: 00b19d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20520: 00aabde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20521: 00b18272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20522: 006f893d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20523: 006fd7e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20522: 006f8945 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20523: 006fd7f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20524: 004fa515 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20525: 00b19842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20526: 00b18e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20527: 00ac2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20528: 0054cddd 66 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 20529: 00ac0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20530: 00af5df1 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20531: 00aafa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20532: 00b18c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20533: 00ac0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20534: 00ac4710 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20535: 004e60dd 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20536: 005e267d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20536: 005e2685 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20537: 00a0ffbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 20538: 0072dc09 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20539: 006a6f89 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20538: 0072dc11 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20539: 006a6f91 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20540: 00b1a37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20541: 00b18d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20542: 00b18130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20543: 006fc725 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20544: 005c6dbd 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20543: 006fc72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20544: 005c6dc5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20545: 0054ce21 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 20546: 00b179be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20547: 006b8679 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20547: 006b8681 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20548: 00abc46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20549: 00b178ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20550: 0061c62d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20550: 0061c635 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20551: 00b17d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20552: 009f99c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20553: 004a1795 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20554: 004f8309 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20555: 0039ecd9 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20556: 0041b4a9 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20557: 00abedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20558: 00ab0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20559: 0071877d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20559: 00718785 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20560: 00b18f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20561: 0029368d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20562: 00abce94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20563: 00a127f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 20564: 006ef30d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 20565: 0070d539 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20564: 006ef315 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20565: 0070d541 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20566: 00b19284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20567: 00b19c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20568: 00ab1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20569: 00abbf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20570: 006c59bd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20570: 006c59c5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20571: 00ab5c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20572: 00abe110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20573: 00b176aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20574: 00a03938 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDS │ │ │ │ 20575: 00b1900c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20576: 00aad614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20577: 003799fd 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20578: 00a04934 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDU │ │ │ │ 20579: 004b7229 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20580: 0084e440 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20581: 005d79bd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20580: 0084e438 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20581: 005d79c5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20582: 00ab69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20583: 004b79c1 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20584: 00b17b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20585: 004650cd 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20586: 00b19a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20587: 00337835 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20588: 00aac6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20589: 00b1845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 20590: 00aacd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20591: 00437c45 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20592: 006b3605 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20592: 006b360d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20593: 00abd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20594: 006b6289 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20594: 006b6291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20595: 00aaba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20596: 00b194f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20597: 00b195ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20598: 005ce12d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20598: 005ce135 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20599: 00ab79b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 20600: 0032ad6d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20601: 004cacf1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20602: 00b19cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20603: 009bcacc 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20604: 00abec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20605: 00338925 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20606: 002c1e21 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20607: 00b188e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20608: 00aaffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20609: 005eab65 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20609: 005eab6d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20610: 00b17bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20611: 00b17d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20612: 0072062d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20612: 00720635 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20613: 00ab3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20614: 00b195a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20615: 0069fc21 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20615: 0069fc29 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20616: 00a161b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 20617: 00b18612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20618: 004e7e69 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20619: 00ab43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20620: 002952b9 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20621: 00b177c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20622: 00b18934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20623: 00ab5960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20624: 00aad9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20625: 00a106f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 20626: 005bdb89 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20626: 005bdb91 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20627: 0053d205 80 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 20628: 00ab3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 20629: 0053d105 64 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 20630: 00b17baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20631: 002ea269 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20632: 00435aad 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20633: 002b61bd 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20634: 00b19346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20635: 004e8705 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20636: 0060ec11 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20636: 0060ec19 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20637: 00a22918 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20638: 0054cafd 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ 20639: 00457325 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20640: 00abe1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20641: 00736451 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20641: 00736459 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20642: 00aaf31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20643: 006af7b1 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20643: 006af7b9 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20644: 00ab34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 20645: 004152f9 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20646: 006b7435 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20646: 006b743d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20647: 0049a511 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20648: 0065fcb9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20648: 0065fcc1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20649: 0054cb65 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 20650: 00ac2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20651: 00ab73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20652: 0042830d 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20653: 00739e65 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20653: 00739e6d 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20654: 00b1a11c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20655: 009084a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20656: 004402ed 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20657: 002eda79 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20658: 004f8635 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20659: 00aae714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20660: 004f784d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20661: 00b17de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20662: 006f6eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20662: 006f6ef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20663: 00b19dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20664: 002c31bd 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20665: 003d531d 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20666: 00abc6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20667: 00abfe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20668: 00ab4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20669: 00b18916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ @@ -20675,355 +20675,355 @@ │ │ │ │ 20671: 00aafc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20672: 00ab78b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 20673: 0054cbcd 68 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 20674: 004e7381 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20675: 00b195b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20676: 002921b5 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20677: 009bd86c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20678: 0072e939 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20678: 0072e941 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20679: 00292c09 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20680: 00b1834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20681: 006cc9b5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20681: 006cc9bd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20682: 00ab1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20683: 00b19cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20684: 00abf7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20685: 00622381 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20685: 00622389 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20686: 00ab6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20687: 00ac2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20688: 004dd705 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20689: 004ff939 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20690: 00b183b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20691: 009f8528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20692: 004f9059 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20693: 00b18890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20694: 006bb655 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20694: 006bb65d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20695: 00ab2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20696: 006aa409 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20696: 006aa411 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20697: 00b186ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20698: 00a01f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20699: 00a0d574 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ 20700: 004f6525 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20701: 00b19bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20702: 009bc160 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20703: 00a050f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20704: 00b19680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20705: 00aaeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20706: 00ab004c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20707: 00341ead 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20708: 0054c4f1 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20709: 005d3ec9 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20710: 005e9a39 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20711: 006d90ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20709: 005d3ed1 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20710: 005e9a41 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20711: 006d90f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20712: 00b1971c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20713: 0070081d 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20713: 00700825 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20714: 0055246d 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20715: 00abfeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20716: 00ab12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20717: 00552509 62 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ 20718: 004e23c1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20719: 00aad338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20720: 004de479 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20721: 004decf1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20722: 00b175e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20723: 006b9639 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20723: 006b9641 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20724: 00a149fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20725: 00659845 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20725: 0065984d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20726: 004df01d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20727: 005524a1 52 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20728: 00b18a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20729: 00ac0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20730: 0053d255 80 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20731: 0035e4c1 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20732: 0053d145 64 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20733: 00ac4018 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20734: 00b18440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20735: 00a0b810 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20736: 0054cb31 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20737: 0073e61d 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20737: 0073e625 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20738: 00ab7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20739: 00650f55 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20739: 00650f5d 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20740: 003e0801 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20741: 00b19446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20742: 005524d5 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20743: 009a8da0 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20744: 00ac3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20745: 00b183c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20746: 00ac0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20747: 0054cb99 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20748: 003d5a25 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20749: 002c941d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20750: 004cdcd1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20751: 00396eb9 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20752: 00b190e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20753: 006a8055 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20753: 006a805d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20754: 00aac398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20755: 00552589 114 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20756: 005df2f9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20756: 005df301 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20757: 0028db79 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20758: 0070f8bd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20758: 0070f8c5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20759: 00ab07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20760: 006e8ea5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20760: 006e8ead 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20761: 00ab5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20762: 00aba274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20763: 00ab3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20764: 00abeb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20765: 005db3cd 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20765: 005db3d5 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20766: 00abad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20767: 004b5669 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20768: 0055547d 42 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20769: 00abbaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20770: 00b1990e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20771: 0054cc11 66 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20772: 00b1947e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20773: 002f8165 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20774: 00467d3d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20775: 002f70c9 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20776: 003dfaa1 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20777: 00ab2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20778: 005cfc9d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20779: 007349ad 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20778: 005cfca5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20779: 007349b5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20780: 00b199d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20781: 006f89ed 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20781: 006f89f5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20782: 00b17e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20783: 00555455 38 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20784: 002a0d29 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20785: 00292de9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20786: 005527f9 164 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20787: 00b17ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20788: 004a1781 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20789: 00b17a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20790: 00b17b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20791: 00abb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20792: 00ac1d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20793: 004296f9 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20794: 0039e491 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20795: 006f19ed 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20795: 006f19f5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20796: 00b17712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20797: 002850a5 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20798: 00ab0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20799: 00b19c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20800: 00a01eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20801: 0073d191 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20802: 005f738d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20801: 0073d199 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20802: 005f7395 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20803: 00b18c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20804: 006a1829 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20805: 00697aa5 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20804: 006a1831 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20805: 00697aad 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20806: 00b1997e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20807: 00ab4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 20808: 00aabbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20809: 005e58dd 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20810: 006c834d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20811: 0072b8d9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20809: 005e58e5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20810: 006c8355 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20811: 0072b8e1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20812: 00b18b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20813: 00595309 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20813: 00595311 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20814: 00ab5b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20815: 00606ef5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20815: 00606efd 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20816: 002c6b21 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20817: 00aac388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20818: 0046cfc5 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20819: 00b17b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20820: 00abe0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20821: 005b1801 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20821: 005b1809 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20822: 0049d369 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20823: 00b1846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20824: 00330261 236 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ 20825: 004ca5e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20826: 0039ad3d 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20827: 006edb21 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20828: 00605ca1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20827: 006edb29 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20828: 00605ca9 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20829: 00b1732b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20830: 00a07a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20831: 006723b1 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20831: 006723b9 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20832: 009bc67c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20833: 006f605d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20833: 006f6065 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20834: 00aae440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20835: 00514685 3552 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20836: 00b18074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20837: 00ac26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20838: 005ee71d 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20838: 005ee725 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20839: 004eaeb1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20840: 00b19460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20841: 00b19db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20842: 00b188da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20843: 00abd304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20844: 00b17724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20845: 008d1a28 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20845: 008d1a20 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20846: 009bc94c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20847: 0050def1 208 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ 20848: 004f95e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20849: 0039bb61 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20850: 00b19036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20851: 009ace5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20852: 006c9761 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20852: 006c9769 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20853: 0037b1dd 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20854: 005d423d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20854: 005d4245 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20855: 00446321 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20856: 0028bf89 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20857: 00ab8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 20858: 00ab709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 20859: 004fc089 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20860: 00ab3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20861: 00469781 48 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20862: 00b19c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20863: 004dfb35 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20864: 00b19b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20865: 0059142d 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20865: 00591435 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20866: 00b19064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20867: 00499fad 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20868: 00a0d04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20869: 00abc6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20870: 00a154d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20871: 005003bd 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20872: 00627ab1 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20872: 00627ab9 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 20873: 0038ea09 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 20874: 005fd605 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20875: 00602511 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20874: 005fd60d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20875: 00602519 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20876: 00ab54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20877: 0061b709 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20877: 0061b711 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20878: 00ab3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20879: 00aae0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20880: 0059d659 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20880: 0059d661 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20881: 00a208ac 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20882: 005d0c71 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20882: 005d0c79 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20883: 00b19d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20884: 003ce891 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20885: 004c4ca9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20886: 005c17a5 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20887: 00722b19 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20888: 0058fc9d 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20886: 005c17ad 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20887: 00722b21 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20888: 0058fca5 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20889: 004fb641 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20890: 00553929 396 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20891: 00aad7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20892: 00298235 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20893: 00b19bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20894: 00aac660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20895: 00298151 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20896: 00ac1af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20897: 00b1816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20898: 00b19df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20899: 00ab0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20900: 005dc0d1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20900: 005dc0d9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20901: 00abd134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20902: 0069bcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20902: 0069bcf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20903: 0053ba1d 108 FUNC GLOBAL DEFAULT 12 helper_FCTIWU │ │ │ │ 20904: 00405039 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20905: 006d6451 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20905: 006d6459 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20906: 00abe9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20907: 006deee9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20908: 0072fff5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20907: 006deef1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20908: 0072fffd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20909: 00b181ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20910: 00b17bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20911: 00b17cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20912: 00abfce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20913: 00aab0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20914: 0061beb9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20915: 006e8b85 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20916: 006ea4a5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20914: 0061bec1 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20915: 006e8b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20916: 006ea4ad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20917: 00b175d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20918: 0053b9ad 110 FUNC GLOBAL DEFAULT 12 helper_FCTIWZ │ │ │ │ 20919: 00b1930a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20920: 006a37e5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20920: 006a37ed 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20921: 00b1909a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20922: 009bc5e4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20923: 00b17656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20924: 00aba1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20925: 00aad7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20926: 00aac148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20927: 00b19862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20928: 006a99e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20928: 006a99ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20929: 00b1a2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20930: 004fb93d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20931: 004dfccd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20932: 00b18036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20933: 00abf450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20934: 0048dcc9 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20935: 004044f9 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20936: 00ac1440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20937: 00b18876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20938: 00ab6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20939: 0033f0ed 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20940: 00aac970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20941: 00b19a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20942: 006b6eed 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20942: 006b6ef5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20943: 00b1867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20944: 006c1fd9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20944: 006c1fe1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20945: 00b17e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20946: 006b97a9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20947: 0071f399 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20946: 006b97b1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20947: 0071f3a1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20948: 004810f9 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20949: 004cb695 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20950: 0071c6d9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20951: 006bb569 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20952: 006da58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20950: 0071c6e1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20951: 006bb571 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20952: 006da595 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20953: 00aae270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20954: 00aad498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20955: 00a225d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20956: 00b18426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20957: 008d1988 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20957: 008d1980 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20958: 00ab5d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20959: 00ab3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20960: 00b18a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 20961: 00ab7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20962: 00ab92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20963: 006c46e1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20963: 006c46e9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20964: 00b190be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20965: 0045f205 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20966: 00b17902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20967: 002e9e79 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20968: 00ac07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20969: 00b196f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20970: 00552dbd 296 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20971: 005050a1 356 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20972: 00ab9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20973: 0042f581 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20974: 0047d0e5 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20975: 00699a41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20975: 00699a49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20976: 009a313c 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20977: 00b17830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20978: 0064caf5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20978: 0064cafd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20979: 00553045 392 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20980: 007213d9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20980: 007213e1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20981: 0028e651 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20982: 0053c155 118 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ 20983: 002b6349 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20984: 004cdaad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20985: 00907130 64 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20986: 006d4999 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20986: 006d49a1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20987: 00b17a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20988: 00ab3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20989: 00373e1d 218 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20990: 003d85c9 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20991: 007230e1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20992: 0073bfd1 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20991: 007230e9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20992: 0073bfd9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20993: 00b175f5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20994: 00abd014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20995: 00aad228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20996: 00aae7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20997: 006bb3b1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20998: 006e20d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20999: 006fe445 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21000: 006f59f9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21001: 005fab55 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20997: 006bb3b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20998: 006e20e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20999: 006fe44d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21000: 006f5a01 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21001: 005fab5d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21002: 00ac327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21003: 00374671 228 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ 21004: 004f5671 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21005: 00ac1cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21006: 00734a51 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21006: 00734a59 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21007: 002cad91 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21008: 0055382d 252 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 21009: 00372e51 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21010: 006d2421 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21010: 006d2429 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21011: 00abd194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21012: 006e0475 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21012: 006e047d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21013: 002f2a4d 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 21014: 00590e51 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 21014: 00590e59 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 21015: 00ac19b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21016: 006cc739 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21016: 006cc741 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21017: 003963e9 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21018: 005b6fd5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21018: 005b6fdd 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21019: 002dec8d 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 21020: 00456f51 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21021: 00abbf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21022: 0049fbc5 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21023: 00b18d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21024: 00ac1d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 21025: 00ab8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ @@ -21036,41 +21036,41 @@ │ │ │ │ 21032: 00b1872c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21033: 00ab3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21034: 00b19b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21035: 00b186b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21036: 00b18b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 21037: 00a15f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 21038: 00b176f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21039: 006eece5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 21040: 00590be1 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 21039: 006eeced 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21040: 00590be9 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 21041: 00b18fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21042: 00722ff5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21042: 00722ffd 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21043: 00ab8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21044: 006fe3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21044: 006fe3d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21045: 00aaf81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21046: 005cd619 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21046: 005cd621 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21047: 00b17624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 21048: 00724edd 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21048: 00724ee5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21049: 00b19602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21050: 00ab64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21051: 002c9fb9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 21052: 0054167d 272 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 21053: 00737ef9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21053: 00737f01 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21054: 00ac16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21055: 00abad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21056: 00554cb5 24 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 21057: 00ab81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21058: 004b62d1 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21059: 004406b9 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21060: 006fedc9 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 21061: 005b4315 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21060: 006fedd1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21061: 005b431d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21062: 00ac2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21063: 00aac288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21064: 009f11d8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21065: 006aee6d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21065: 006aee75 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21066: 00ab9468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21067: 002ee635 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21068: 00aac7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21069: 00b18d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21070: 00ab9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21071: 00abc35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 21072: 009bc114 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -21078,257 +21078,257 @@ │ │ │ │ 21074: 0029440d 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 21075: 00ab9898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21076: 004f75f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21077: 00ab4580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21078: 00b1879e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21079: 00abb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21080: 00b19562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21081: 006b8c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21081: 006b8c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21082: 00295199 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21083: 0069cc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21083: 0069cc71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21084: 00b19130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21085: 00b195cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21086: 00b18f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21087: 00ab1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21088: 00ab9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21089: 00abfecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21090: 00ac1c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 21091: 00a13fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 21092: 00a14030 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 21093: 00731175 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21093: 0073117d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21094: 00b19cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 21095: 00a140b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 21096: 006aa9c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21096: 006aa9d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21097: 00ab91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21098: 004a28fd 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21099: 00b176fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 21100: 0048690d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21101: 006f98a9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21101: 006f98b1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21102: 00b195b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21103: 00b188a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21104: 004ceab5 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21105: 00b188f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21106: 006d4f7d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21106: 006d4f85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21107: 00aab9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21108: 00734239 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21108: 00734241 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21109: 00b198b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21110: 00ab5630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21111: 0073a8d9 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21112: 00656011 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21113: 006d0a29 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21111: 0073a8e1 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21112: 00656019 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21113: 006d0a31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21114: 00b17758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 21115: 00a13f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ - 21116: 006f2d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 21116: 006f2d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 21117: 009bc90c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21118: 00284401 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21119: 00b19b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21120: 00286959 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21121: 00ab628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21122: 00b19ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21123: 004fd3f9 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21124: 00b19176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21125: 0086f3e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21126: 0072dea5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21127: 00729561 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21128: 006e70c1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21129: 006b8ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21130: 006c9cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21125: 0086f3dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21126: 0072dead 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21127: 00729569 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21128: 006e70c9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21129: 006b8ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21130: 006c9cc1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21131: 00ac4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21132: 006e22f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21132: 006e22fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21133: 00289635 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21134: 00ab52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21135: 0086f3dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21136: 0062ce91 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21135: 0086f3d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21136: 0062ce99 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21137: 00376f41 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21138: 00abc4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21139: 00a12038 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 21140: 0027d929 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21141: 00b18d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21142: 00b18938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21143: 00ab99b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21144: 006cb625 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21144: 006cb62d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21145: 00aba374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21146: 006e2205 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21147: 006a061d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21146: 006e220d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21147: 006a0625 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21148: 00b189b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21149: 00abc81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21150: 005f63f5 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21150: 005f63fd 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21151: 005004c9 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21152: 002eedb5 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21153: 00abea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21154: 0045716d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21155: 00b176e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21156: 00ac02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21157: 00aba2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21158: 005cb601 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21158: 005cb609 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21159: 00396bf1 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21160: 00625d35 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21160: 00625d3d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21161: 00b17d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21162: 00274d5d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21163: 00b17fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21164: 00ac0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21165: 00b18840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21166: 00b19c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21167: 006d7c65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21167: 006d7c6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21168: 00455df5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21169: 00b17a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21170: 004a1621 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21171: 00b175a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21172: 00ab5a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21173: 00b19368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21174: 00ac0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21175: 00ac3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21176: 00ab0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21177: 005e077d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21177: 005e0785 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21178: 004703e9 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21179: 0053b579 16 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 21180: 00b17694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21181: 00b19916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21182: 00724d5d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21182: 00724d65 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21183: 00aae360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21184: 00ab642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21185: 00a0f3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 21186: 00ac1cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21187: 00ab93c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21188: 004e5d89 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21189: 00b188e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21190: 0069090d 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21190: 00690915 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21191: 002e1b65 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21192: 00a16afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 21193: 00b18008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21194: 00b17ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21195: 00298c8d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21196: 009b9ab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21197: 00aac108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 21198: 004e2051 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21199: 00ab1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21200: 004ec74d 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21201: 00abdc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21202: 006f68c1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21203: 0071cf89 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21202: 006f68c9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21203: 0071cf91 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21204: 00294d81 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21205: 0028b301 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21206: 0044297d 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21207: 00b179ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 21208: 00b19b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21209: 004c4f65 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21210: 00ab2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21211: 0045f365 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21212: 00ab9958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21213: 00ac2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21214: 0055626d 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ 21215: 0044e77d 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21216: 00abc50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21217: 0071624d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21218: 005e5875 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21217: 00716255 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21218: 005e587d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21219: 0045bc95 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21220: 00abf3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21221: 006f0469 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21221: 006f0471 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21222: 00b17b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21223: 00b19796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21224: 00ac2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21225: 00ab5d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21226: 00aae8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21227: 004e21a1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21228: 00733c41 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21229: 005cf0f5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 21230: 0059149d 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 21228: 00733c49 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21229: 005cf0fd 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21230: 005914a5 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 21231: 004a1e19 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21232: 00a10a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ 21233: 00450fdd 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21234: 00b17fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21235: 007414c5 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 21236: 0086fb10 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 21235: 007414cd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21236: 0086fb08 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 21237: 00b179e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21238: 00617be1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21238: 00617be9 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 21239: 00b189fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 21240: 005d7825 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21240: 005d782d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21241: 00a22adc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21242: 00b18b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 21243: 002c149d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21244: 006a3221 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21244: 006a3229 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21245: 00444405 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 21246: 00610015 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21246: 0061001d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21247: 0047b715 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21248: 00b19c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21249: 0070d891 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21249: 0070d899 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21250: 009f7f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21251: 009f10fc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21252: 009f113c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 21253: 00aae3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21254: 00b1a2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21255: 00443c1d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 21256: 00483329 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21257: 006fe481 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21257: 006fe489 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21258: 00b184f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21259: 0044459d 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21260: 00b1955c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 21261: 005082c5 232 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 21262: 006d2115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21262: 006d211d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21263: 00b178fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21264: 0060d1e9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21264: 0060d1f1 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21265: 00ac1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21266: 00b19a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21267: 00b19d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21268: 0072d4d1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21268: 0072d4d9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21269: 004f4b71 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21270: 006955a1 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21270: 006955a9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21271: 004444b9 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21272: 00ac2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21273: 00abcce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21274: 00ab51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21275: 00b185a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21276: 00b17c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21277: 00abe8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21278: 00b175b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21279: 006e94a5 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21280: 00744d11 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21279: 006e94ad 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21280: 00744d19 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21281: 00b19864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21282: 006c43dd 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21283: 006ffb9d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21282: 006c43e5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21283: 006ffba5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21284: 00443c65 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21285: 005cd1bd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21286: 00605ac1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21287: 006effd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21288: 005ee459 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21285: 005cd1c5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21286: 00605ac9 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21287: 006effdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21288: 005ee461 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21289: 002c4bcd 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21290: 002b5c0d 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21291: 006b67d5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21291: 006b67dd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21292: 00b19010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21293: 006e1ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21293: 006e1ec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 21294: 00ab7934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 21295: 00702ffd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21295: 00703005 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21296: 00ab65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21297: 00abc7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21298: 0060f8dd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21298: 0060f8e5 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21299: 00abf890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21300: 009f4ff8 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21301: 003799f5 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21302: 00472705 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21303: 00b1a2ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21304: 006dfdbd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21304: 006dfdc5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21305: 00ac4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21306: 00b1786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21307: 00b18a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21308: 00b19230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21309: 007187e9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21309: 007187f1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21310: 004811c9 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21311: 006b7d85 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21312: 00688061 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21313: 006077a9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21311: 006b7d8d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21312: 00688069 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21313: 006077b1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21314: 003a1a51 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21315: 005d3691 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21315: 005d3699 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21316: 00354019 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21317: 00b19126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21318: 00b18e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 21319: 00a11eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 21320: 0060361d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21320: 00603625 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21321: 00b1a2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21322: 004e5e85 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21323: 006b24d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21323: 006b24d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21324: 00906e30 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21325: 00b1860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21326: 009f7ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21327: 003e18cd 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21328: 00b19bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21329: 00469c15 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21330: 00b17f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -21337,273 +21337,273 @@ │ │ │ │ 21333: 00b18cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21334: 00b17c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21335: 00ab0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21336: 00b18600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21337: 00b175a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21338: 00b183ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21339: 00b195d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21340: 006ef14d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21340: 006ef155 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21341: 00abe0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21342: 0053c065 118 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 21343: 00b19a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 21344: 00b19592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21345: 004f83f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21346: 00ac206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21347: 00b19b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21348: 0049aa49 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21349: 006a5af5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21349: 006a5afd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21350: 004fa369 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21351: 0072b401 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21351: 0072b409 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21352: 00aac920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21353: 00399941 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21354: 00b1a386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21355: 0039e08d 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21356: 004af4a9 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21357: 0070e829 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21357: 0070e831 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21358: 009bcc78 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21359: 00262ded 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21360: 00aafd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21361: 006597d5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21361: 006597dd 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21362: 00551fed 90 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 21363: 0054c77d 84 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 21364: 006b9159 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21364: 006b9161 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21365: 00b17b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21366: 00aad764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21367: 006c51bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21367: 006c51c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21368: 0044a0e1 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21369: 004ffdb9 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21370: 00b19198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21371: 005ae5bd 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21371: 005ae5c5 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21372: 00aac3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21373: 00b18c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21374: 00b195d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21375: 00abda80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21376: 00abf010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21377: 004fa819 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21378: 00abcd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21379: 00744939 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21379: 00744941 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21380: 00ac38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21381: 00aac4e8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21382: 00aacd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21383: 003236c5 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21384: 00ab1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21385: 00abf9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21386: 00ab0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21387: 005d3519 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21387: 005d3521 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21388: 00b17b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21389: 00ac2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21390: 00b19128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21391: 00abaaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21392: 0069b319 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21392: 0069b321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21393: 0026446d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21394: 00abdf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21395: 00b18e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21396: 00a03830 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 21397: 003a14ed 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21398: 00aaca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21399: 006e5005 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21399: 006e500d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21400: 00aba7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21401: 00b19a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21402: 00ab5ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21403: 00b179e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21404: 00b19408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21405: 005be179 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21405: 005be181 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21406: 0048a7f1 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21407: 00333869 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21408: 00262741 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21409: 00abb6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21410: 00b17ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21411: 00ab4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21412: 0060e2a5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21412: 0060e2ad 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21413: 00ac19a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21414: 004fb83d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21415: 005d0b59 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21415: 005d0b61 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21416: 00aaf5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21417: 002c3179 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21418: 00b18498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21419: 00b1986e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21420: 00ab8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21421: 00ab0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21422: 00287621 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21423: 00b18914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21424: 00b17e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21425: 00aba694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21426: 00abbfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21427: 0072d8a1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21428: 007346e9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21429: 006b8e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21427: 0072d8a9 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21428: 007346f1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21429: 006b8e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21430: 00b17b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21431: 00b187a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21432: 00abc38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21433: 0054ceb9 124 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 21434: 00a05174 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 21435: 00aab910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21436: 00abe120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21437: 00b191ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21438: 00610215 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21438: 0061021d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21439: 00abc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21440: 00b18d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21441: 00abd6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21442: 003a25f9 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21443: 00a12c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 21444: 00b1938a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21445: 00abdf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21446: 00ac0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21447: 006e5295 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21447: 006e529d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21448: 004fd5d1 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21449: 00556355 172 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 21450: 00b1929a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21451: 00ab9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21452: 00aaca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21453: 002ef825 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21454: 00b18c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21455: 0068965d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21455: 00689665 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21456: 00b182a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21457: 00ab4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21458: 0032c961 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21459: 00698919 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21459: 00698921 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21460: 00553fdd 152 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 21461: 00b18782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21462: 00a0cdb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 21463: 009f7e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21464: 00ab4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21465: 00b181b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21466: 005ce439 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21466: 005ce441 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21467: 00ac4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21468: 004c43f5 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21469: 002b63b5 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21470: 0029472d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21471: 00ab4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21472: 00b19cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21473: 00aaf98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21474: 00741831 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21474: 00741839 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21475: 00aac6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21476: 00b192d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21477: 002833f9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21478: 00b18830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21479: 006ea24d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21479: 006ea255 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21480: 00ab92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21481: 00af60bc 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21482: 008c2600 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21482: 008c25f8 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21483: 00ac3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21484: 005ef1dd 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21485: 00602251 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21484: 005ef1e5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21485: 00602259 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21486: 00456d99 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21487: 0071f329 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21487: 0071f331 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21488: 00b1970a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21489: 00ab98e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21490: 006f4b31 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21491: 006a8f25 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21490: 006f4b39 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21491: 006a8f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21492: 004740fd 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21493: 00b180c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21494: 00abb71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21495: 00ab8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21496: 005cf90d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21497: 006c8d2d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21498: 006e17dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21496: 005cf915 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21497: 006c8d35 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21498: 006e17e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21499: 00b17b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21500: 00aaaf30 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21501: 00b1980e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21502: 00aaf63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21503: 006ff941 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21503: 006ff949 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21504: 00b19162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21505: 00b190f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21506: 00b18654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21507: 00377771 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21508: 006bace1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21508: 006bace9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21509: 002caf6d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21510: 00ab1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21511: 006f835d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21511: 006f8365 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21512: 00b1780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21513: 00b1823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21514: 00469aad 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21515: 00b17834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21516: 0070ddb9 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21516: 0070ddc1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21517: 00aba5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21518: 006fe139 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21518: 006fe141 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21519: 00b17762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21520: 00abb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21521: 00b1953a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 21522: 0059b6bd 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 21522: 0059b6c5 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 21523: 00aabc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21524: 00aaca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21525: 00b17b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21526: 004cbc09 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21527: 00b193d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21528: 00b18878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21529: 00b18888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21530: 004fb58d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21531: 00a10880 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 21532: 00a0f56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 21533: 00733ff5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21533: 00733ffd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21534: 00a0293c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 21535: 00b18642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21536: 00ab5e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21537: 00480301 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21538: 0072de1d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21538: 0072de25 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21539: 00ab3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21540: 00ab4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21541: 00b19b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21542: 00b18cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21543: 00b19d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21544: 00b17c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21545: 00688419 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21545: 00688421 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21546: 004e5cf5 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 21547: 00b18a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 21548: 006e99b1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21548: 006e99b9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21549: 0049aaa5 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21550: 00abcf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21551: 002a9dc9 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21552: 005ce5d9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21552: 005ce5e1 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21553: 0042d091 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21554: 00b17ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21555: 00aba0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21556: 00291ec5 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21557: 004778d5 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21558: 005ed765 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21558: 005ed76d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21559: 00b18a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21560: 0040f0b9 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21561: 00b17b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21562: 00aabcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21563: 00ab8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21564: 00b1929e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21565: 005db7e1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21566: 006badbd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21565: 005db7e9 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21566: 006badc5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21567: 004f628d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21568: 002b0169 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21569: 00b19386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21570: 00ab1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21571: 00abeeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21572: 00724ed5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21572: 00724edd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21573: 0040f191 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21574: 00ab62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21575: 00ab2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21576: 00ab17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21577: 0073d1a5 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21577: 0073d1ad 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21578: 00508d75 28 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 21579: 0071c46d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21579: 0071c475 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21580: 00ac2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21581: 002844c1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21582: 0039d7ed 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21583: 00b18d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21584: 00294ae9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21585: 006e8f31 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21585: 006e8f39 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21586: 00abdb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21587: 008c5dd8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21587: 008c5dd0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21588: 00b18abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 21589: 00ab3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21590: 00abac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21591: 00618aa1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21591: 00618aa9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21592: 00ab3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21593: 00ab8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21594: 0040f125 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21595: 004fa1fd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21596: 003e09e5 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21597: 0044d3d1 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21598: 007124cd 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21598: 007124d5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21599: 00454075 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21600: 00ab09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21601: 002d2bc5 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21602: 00b1936c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21603: 00b17ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21604: 00b19242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21605: 00abf730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21614,71 +21614,71 @@ │ │ │ │ 21610: 00a0c80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 21611: 00ab8f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21612: 00262c61 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21613: 00b195e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21614: 00b176e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21615: 00404f39 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21616: 00b183ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21617: 006a7a0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21617: 006a7a15 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21618: 00b18378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21619: 00ab0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21620: 00ab1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21621: 00ac25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21622: 002bbb69 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21623: 002ba7d9 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21624: 00ab48c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21625: 002eee8d 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21626: 006265dd 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21626: 006265e5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21627: 00ab9918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21628: 00ab18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21629: 006eb9d9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 21630: 005d2899 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21631: 0069b229 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21629: 006eb9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21630: 005d28a1 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21631: 0069b231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21632: 00ab9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21633: 00b18d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21634: 00b199c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21635: 002cb289 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21636: 00ab4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21637: 00b18e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21638: 00b17890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21639: 0061baa5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21639: 0061baad 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21640: 00b19426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21641: 00ab2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21642: 003233f9 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21643: 0054c829 88 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 21644: 00aaf27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21645: 0045a021 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21646: 00b19112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21647: 00b17fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21648: 00aab780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21649: 00abe090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21650: 00723829 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21651: 0060048d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21650: 00723831 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21651: 00600495 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21652: 00aafe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21653: 005319ad 100 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 21654: 00284341 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 21655: 00715dc5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 21655: 00715dcd 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 21656: 00ab2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21657: 00aac8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21658: 00aaafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21659: 004e2d3d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21660: 00aacf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21661: 00ac28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21662: 00ab2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21663: 00ac1120 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21664: 00ab91e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21665: 00ab649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 21666: 00591c29 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 21666: 00591c31 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 21667: 00b1958e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21668: 004a8955 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21669: 004fabdd 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21670: 00aac6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 21671: 006fc6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21671: 006fc6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21672: 00b193ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 21673: 00685551 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21673: 00685559 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21674: 00b18658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21675: 0044aec9 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21676: 00ac3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21677: 009ffed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21678: 00a16a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 21679: 0053dd5d 98 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 21680: 00ac2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ @@ -21690,22 +21690,22 @@ │ │ │ │ 21686: 003df231 96 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21687: 00b1973a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21688: 009bc73c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21689: 00ab9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21690: 00abce04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21691: 004cf305 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21692: 0042fcfd 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 21693: 00595629 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 21693: 00595631 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 21694: 00287b01 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 21695: 002ccf5d 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 21696: 0069ba99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21696: 0069baa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21697: 00b17ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21698: 00b07b7c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21699: 00aae4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21700: 006e3a15 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21700: 006e3a1d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21701: 00ac2b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21702: 00b18b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 21703: 003799f9 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21704: 00a0317c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 21705: 0038f6e5 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21706: 00b1a350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21707: 00b194a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21719,36 +21719,36 @@ │ │ │ │ 21715: 00b19732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21716: 00547155 404 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 21717: 009f9d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21718: 002ebff1 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21719: 00aba174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21720: 00aaf87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21721: 00ac1410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 21722: 006ca1e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21722: 006ca1ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21723: 00ab745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21724: 00b17746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21725: 00b178fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21726: 00b19806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21727: 00abd184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21728: 00ac26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21729: 00b192a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21730: 00ac2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21731: 00ab4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21732: 009fb624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21733: 006b8bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21734: 0071e6e5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21733: 006b8bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21734: 0071e6ed 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21735: 00b17ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21736: 00621b6d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21736: 00621b75 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21737: 00ab6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21738: 00288abd 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21739: 005beda5 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21739: 005bedad 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21740: 00b193f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21741: 00abfc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21742: 00b1732e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21743: 0073d589 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21743: 0073d591 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21744: 00ac1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21745: 00ab4880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 21746: 00aab660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21747: 00b19b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21748: 00b1876c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21749: 00abc2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 21750: 0037745d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -21756,17 +21756,17 @@ │ │ │ │ 21752: 004eb0b5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21753: 003773f9 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21754: 00b18948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21755: 00aac218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21756: 002c3c71 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21757: 003969b1 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21758: 002e9d65 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21759: 0062c6f5 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21760: 006d081d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21761: 006004ad 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21759: 0062c6fd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21760: 006d0825 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21761: 006004b5 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21762: 00abf8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21763: 002c69d5 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21764: 00b18334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21765: 00b19dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21766: 00a14870 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21767: 0053ddc1 98 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21768: 004aaa15 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21774,32 +21774,32 @@ │ │ │ │ 21770: 00b17fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21771: 00b1989c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21772: 00ab4850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21773: 00b1819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21774: 004fb4bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21775: 00b17b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21776: 00abb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21777: 0069c2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21777: 0069c2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21778: 00456f89 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21779: 00aabce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21780: 00b18c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 21781: 00a107fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21782: 00aac990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21783: 009f5bc0 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21784: 006af041 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21784: 006af049 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21785: 00b1865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 21786: 0069af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 21786: 0069af25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 21787: 00ac2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21788: 00b19486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21789: 00b18f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21790: 00b19e30 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21791: 006b0889 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21792: 007242f1 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21793: 0073f099 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 21794: 005ee9cd 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 21791: 006b0891 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21792: 007242f9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21793: 0073f0a1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21794: 005ee9d5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 21795: 00b19a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21796: 00aba5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21797: 00abfc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21798: 00a03200 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21799: 0053a1fd 280 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21800: 002b5331 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21801: 004dfe89 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ @@ -21819,16 +21819,16 @@ │ │ │ │ 21815: 00b185b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21816: 004e7cd1 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21817: 002f241d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21818: 00ab7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21819: 00538ca9 200 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21820: 00a06404 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21821: 00a091e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21822: 006af099 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21823: 005cff59 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21822: 006af0a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21823: 005cff61 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21824: 00b19d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21825: 00ab1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21826: 003a3991 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21827: 00ac4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21828: 009bc3b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21829: 00abf440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 21830: 004f6359 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -21839,121 +21839,121 @@ │ │ │ │ 21835: 00ab97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21836: 00b191fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21837: 00ac33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21838: 004e8565 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21839: 00298359 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21840: 00290a29 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21841: 00b1993a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21842: 0086f3bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21842: 0086f3b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21843: 00428e9d 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21844: 00b18f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21845: 00477805 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21846: 00b181c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21847: 00b19b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21848: 00444c89 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21849: 00437a59 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21850: 0033eedd 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21851: 003b33e1 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21852: 004597bd 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21853: 00ab4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21854: 00b194c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21855: 004f7dd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21856: 0072ce91 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21857: 008d1bbc 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21856: 0072ce99 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21857: 008d1bb4 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ 21858: 004f6aa5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21859: 0068446d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21859: 00684475 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21860: 004b4a11 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21861: 00b18f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21862: 00ac3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21863: 0039f839 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21864: 0073b141 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21864: 0073b149 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21865: 00b19a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21866: 004fb72d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21867: 00ab9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21868: 004a8449 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21869: 00b18e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21870: 00b179d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21871: 00aaae3c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21872: 005d5ded 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21872: 005d5df5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21873: 009f8ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21874: 00ab3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21875: 00b1788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21876: 00aac9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21877: 00436f7d 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21878: 0045f271 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21879: 00ab11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21880: 00b182b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21881: 0059c985 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21881: 0059c98d 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21882: 00b192e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21883: 00372995 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21884: 009f86b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21885: 006097cd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21885: 006097d5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21886: 00ab8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21887: 00b19772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21888: 00688079 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21888: 00688081 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21889: 00b17922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21890: 00b186dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21891: 006bbe85 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21891: 006bbe8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21892: 00ab2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21893: 00b199d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21894: 00ab0c04 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21895: 0069a57d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21895: 0069a585 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21896: 002f55e9 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21897: 004e2509 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21898: 0061a681 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21898: 0061a689 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21899: 00b18838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21900: 00b19a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21901: 004a36d1 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21902: 00b191c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21903: 00ab56d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21904: 006be6b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21905: 005c2e25 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21906: 006cceed 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21904: 006be6c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21905: 005c2e2d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21906: 006ccef5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21907: 00abfefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21908: 0071cca9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21908: 0071ccb1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21909: 00aaf05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21910: 00aac770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21911: 00596af5 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21911: 00596afd 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21912: 00b190e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21913: 004f93a9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21914: 0044c149 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21915: 006e015d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21915: 006e0165 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21916: 00aaf39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21917: 00aaf86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21918: 006f93f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21919: 00623189 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21918: 006f93f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21919: 00623191 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21920: 00442e25 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21921: 00b1791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21922: 00b17844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21923: 00b19b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21924: 0062ae51 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21924: 0062ae59 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21925: 00abbc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21926: 0039be89 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21927: 005ee229 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21927: 005ee231 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21928: 00b1888a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21929: 004fe8ad 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21930: 002ee2d5 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21931: 0062c579 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21931: 0062c581 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21932: 00aac4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21933: 0045b801 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21934: 0041be41 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21935: 00abc21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21936: 0045403d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21937: 00b17ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21938: 00ab674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21939: 00b191da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21940: 005d2de9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21940: 005d2df1 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21941: 00b176b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21942: 00719135 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21942: 0071913d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21943: 00b18894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21944: 0048b6f9 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21945: 00ab79c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21946: 002c6579 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21947: 004a2259 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21948: 007332b9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21948: 007332c1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21949: 00b17810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21950: 00aacb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21951: 004dc671 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21952: 00ab6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21953: 00ac3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21954: 0049b091 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21955: 00ab731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ @@ -21961,106 +21961,106 @@ │ │ │ │ 21957: 00abdab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21958: 00abc13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21959: 009f8b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21960: 00b191fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21961: 00b190ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21962: 004409a1 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21963: 00aac760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21964: 005fad9d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21965: 0072d579 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21966: 00718d71 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21964: 005fada5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21965: 0072d581 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21966: 00718d79 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21967: 00b19906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21968: 00b18e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21969: 00622dcd 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21969: 00622dd5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21970: 002ba77d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21971: 004f9b6d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21972: 00716025 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21972: 0071602d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21973: 009f8318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21974: 00b198c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21975: 006b71ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21975: 006b71b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21976: 00b195fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21977: 005da78d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21977: 005da795 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21978: 003a2799 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21979: 00abcd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21980: 00ab55e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21981: 0046eb31 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21982: 00b19b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21983: 004e7405 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21984: 00aaf22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21985: 0070e451 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21986: 00605d45 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21987: 006f69c9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21985: 0070e459 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21986: 00605d4d 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21987: 006f69d1 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21988: 00aacf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21989: 00abcec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21990: 003b2279 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21991: 00aacef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21992: 00ab5be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21993: 00abd174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21994: 0032f9a1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21995: 00b1846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21996: 006c9215 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21996: 006c921d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21997: 004ca819 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21998: 00b17c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21999: 00ac2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22000: 00b19852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22001: 0040418d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 22002: 0065a995 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22003: 005f6a31 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22002: 0065a99d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22003: 005f6a39 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22004: 00b177ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22005: 003a2be1 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22006: 005bc87d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22007: 00711601 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22006: 005bc885 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22007: 00711609 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22008: 00a11c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 22009: 00b187c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22010: 00299045 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22011: 0073a651 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22012: 005de9dd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22013: 006e1e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22011: 0073a659 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22012: 005de9e5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22013: 006e1e89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22014: 00443291 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22015: 00a07694 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ 22016: 004f8875 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22017: 0070f771 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22017: 0070f779 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22018: 00b19cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22019: 00b18086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22020: 00abe000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22021: 00ab9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22022: 00b1966c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22023: 00b184da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22024: 004a9aa9 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22025: 004e3df1 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22026: 00aabbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22027: 004fb2f1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22028: 0069d581 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22028: 0069d589 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22029: 0054f4e5 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 22030: 003df151 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22031: 00b1847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22032: 0039769d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22033: 00ab5890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22034: 002f7885 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22035: 00745ded 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22035: 00745df5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22036: 00b1842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22037: 005e58d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22037: 005e58dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22038: 00b1910a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22039: 0046d0e9 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22040: 00500dcd 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22041: 006a1d99 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22041: 006a1da1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22042: 00ab7964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 22043: 00a2258c 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22044: 00ab0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22045: 00b197fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22046: 005cb649 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22046: 005cb651 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22047: 00ab35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22048: 00abbd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22049: 00500299 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22050: 0045f8b1 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22051: 009bc308 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22052: 009fca40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22053: 0071dbad 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22054: 005e25a5 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22055: 0073efd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22053: 0071dbb5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22054: 005e25ad 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22055: 0073efe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22056: 00b1795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22057: 00b1892a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22058: 00435281 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22059: 0044c4c9 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22060: 00b17d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22061: 004fa071 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22062: 002a51ad 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22071,557 +22071,557 @@ │ │ │ │ 22067: 00b17a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22068: 00b18ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22069: 003958bd 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22070: 00a0779c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 22071: 00b1a378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 22072: 00aac2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 22073: 00a09ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 22074: 005bcba5 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22074: 005bcbad 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22075: 0044040d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22076: 00b17df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22077: 00275631 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22078: 00ab1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22079: 00b18432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22080: 00aabdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22081: 00461811 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22082: 00ab2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22083: 004faae1 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22084: 00ab9f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22085: 00b191ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22086: 005e4ee9 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22086: 005e4ef1 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22087: 00a06488 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 22088: 00ac0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22089: 00730b65 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22089: 00730b6d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22090: 00554f2d 2 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ 22091: 004f9811 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22092: 00aab9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22093: 004e7b59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22094: 00b19510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22095: 007024f9 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22095: 00702501 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22096: 00aace78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22097: 00293bd9 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22098: 006caa91 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22098: 006caa99 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22099: 00b19580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22100: 00b197dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22101: 00abcf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22102: 00b17e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22103: 00459491 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22104: 00b18d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22105: 006afa9d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22105: 006afaa5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22106: 0028fbed 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22107: 006da82d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22107: 006da835 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22108: 00b19dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22109: 004e83e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22110: 00b1a398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22111: 0060d021 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22112: 005bf01d 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22111: 0060d029 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22112: 005bf025 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22113: 00b177cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22114: 00b17ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22115: 00b1848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22116: 006db60d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22116: 006db615 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22117: 00b1887c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22118: 006eedfd 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22118: 006eee05 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22119: 00abc66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22120: 006efa45 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22121: 006e7191 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22120: 006efa4d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22121: 006e7199 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22122: 00abd524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22123: 00ab67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22124: 004ca6f5 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22125: 0070ff71 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22125: 0070ff79 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22126: 00b19a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22127: 006da075 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22127: 006da07d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22128: 004cdb25 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22129: 007004ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22129: 007004f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22130: 004e2c0d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22131: 00ab8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 22132: 00b19338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22133: 00b18d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22134: 00abbabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22135: 0041b169 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22136: 004e0e75 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22137: 00473a91 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22138: 006f1829 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22139: 006b12fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22138: 006f1831 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22139: 006b1305 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22140: 00391ba5 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22141: 00b18e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22142: 004960c5 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22143: 00712fdd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22143: 00712fe5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22144: 00b18150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22145: 00b19308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22146: 00a14fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 22147: 00ab2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22148: 0065c13d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22149: 006224ed 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22148: 0065c145 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22149: 006224f5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22150: 00ac1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22151: 006ea57d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22152: 006cea11 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22151: 006ea585 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22152: 006cea19 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22153: 00ab2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22154: 00b1994a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22155: 0070d97d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22155: 0070d985 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22156: 00ac21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22157: 00b1884a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22158: 004cafb9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22159: 00b176a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22160: 009bcc30 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22161: 00ab53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22162: 00b19a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22163: 0071c799 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22164: 006a16a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22163: 0071c7a1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22164: 006a16a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22165: 00b177e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22166: 00ab659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22167: 0027fbf9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22168: 00b17d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22169: 0062eae5 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22170: 008c5d78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22169: 0062eaed 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22170: 008c5d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22171: 00ab632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22172: 0070efe1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22173: 00629e61 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22172: 0070efe9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22173: 00629e69 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22174: 00b1837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22175: 005faa41 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22175: 005faa49 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22176: 00b19858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22177: 006badad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22178: 0065c2d1 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22177: 006badb5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22178: 0065c2d9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22179: 009ad414 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22180: 00ac0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22181: 006ee331 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22181: 006ee339 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22182: 0039c2c5 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 22183: 00ac19e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22184: 006d5b59 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22184: 006d5b61 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22185: 00b18f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22186: 00aad3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22187: 00b17dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22188: 00703495 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22188: 0070349d 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22189: 00b18c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22190: 006ad06d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22190: 006ad075 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22191: 004a248d 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22192: 00b18810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22193: 00b180f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22194: 00ac4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22195: 00ac0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22196: 00b1a3a4 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22197: 00b180e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22198: 002e9669 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22199: 00431ac5 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22200: 0043f8e1 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22201: 00b1964c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22202: 005beb01 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22202: 005beb09 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22203: 004eb131 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22204: 00b1771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22205: 0062a8d1 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22205: 0062a8d9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22206: 00ab99f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22207: 00b18fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22208: 00b18ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22209: 00647731 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22210: 0073f17d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22209: 00647739 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22210: 0073f185 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22211: 00aab5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22212: 00456d25 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22213: 00aab050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22214: 00b18ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22215: 00404db5 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22216: 006cdf99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22216: 006cdfa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22217: 004f1f29 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22218: 005d44dd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22218: 005d44e5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22219: 00ab7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 22220: 009b2e84 64 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 22221: 00b18ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22222: 00b19684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 22223: 00b193b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22224: 00b193a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 22225: 00509b59 16 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 22226: 0064dbcd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22226: 0064dbd5 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 22227: 0053a8e5 240 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 22228: 00740ac9 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22228: 00740ad1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22229: 004a2329 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22230: 00ab656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22231: 003e2245 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22232: 004282fd 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22233: 00abefd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22234: 00b190f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22235: 00ab5e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22236: 00af5dec 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22237: 0048ddb9 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22238: 00463d61 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22239: 00ab664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22240: 004f22d5 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22241: 00b1957a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22242: 002a5f49 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22243: 0069cb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22243: 0069cb45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22244: 00b18cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22245: 00b18ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22246: 00ac2b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22247: 00274c15 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22248: 00ab1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 22249: 00590115 16 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 22249: 0059011d 16 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 22250: 0039db4d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22251: 004cd2e9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22252: 00b192dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22253: 00ac0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 22254: 006072fd 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22255: 005ff7dd 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22254: 00607305 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22255: 005ff7e5 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22256: 00abdbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22257: 00b188aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22258: 005e9b21 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22258: 005e9b29 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22259: 00b18e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22260: 00b18536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22261: 00b1799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22262: 0046dd99 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22263: 0071716d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22263: 00717175 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22264: 004f6001 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22265: 005dba55 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22265: 005dba5d 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22266: 0043fc39 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 22267: 0059b159 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 22267: 0059b161 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 22268: 00b17613 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22269: 00b18ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 22270: 003233b9 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22271: 0070e069 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22271: 0070e071 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22272: 00b17f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22273: 005969a5 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 22274: 0060eb4d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22273: 005969ad 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 22274: 0060eb55 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22275: 00ab1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22276: 009f049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22277: 00b190d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22278: 00b18160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22279: 009bbdf4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22280: 00ac2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22281: 004f7281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22282: 004a1a91 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22283: 00288379 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22284: 00b185cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22285: 00b19d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22286: 00b17c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22287: 005bf4f5 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22287: 005bf4fd 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22288: 00b18188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22289: 00538b05 236 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 22290: 00b1985e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22291: 004cdeb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22292: 002bb889 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22293: 00ab45e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22294: 00b19150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22295: 004eb1ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22296: 00ab6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22297: 00b18ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22298: 00b197f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22299: 004dc8c1 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22300: 0061a9dd 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22300: 0061a9e5 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22301: 00a02834 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 22302: 00abf860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22303: 00b18c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22304: 002bbbad 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22305: 00625f79 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22305: 00625f81 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22306: 00b177ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22307: 009f818c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22308: 006b9491 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22308: 006b9499 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22309: 00b18006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22310: 00681409 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22310: 00681411 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22311: 00b17ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22312: 004cdd2d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22313: 00aaf6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22314: 0072acd1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22314: 0072acd9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22315: 004f8075 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22316: 00605951 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22317: 006c8f29 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22318: 0059b481 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 22316: 00605959 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22317: 006c8f31 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22318: 0059b489 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 22319: 00b18b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 22320: 00720565 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22321: 006a5ae5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22320: 0072056d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22321: 006a5aed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22322: 00b17aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22323: 00551821 54 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 22324: 00b17764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22325: 00b17c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22326: 00a079ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 22327: 00b192d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22328: 00abf100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22329: 00ac2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22330: 00ab27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22331: 003df821 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22332: 006198dd 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22332: 006198e5 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22333: 002b324d 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22334: 004f70c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22335: 004f1d99 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22336: 0028b041 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22337: 005d67f9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22337: 005d6801 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22338: 002c268d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ 22339: 0053d0cd 54 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 22340: 006c46d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22340: 006c46d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22341: 00a07928 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 22342: 00ab3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ 22343: 0053d075 14 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 22344: 006e254d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22344: 006e2555 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22345: 00ac2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22346: 00ab1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22347: 0054d3c5 236 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 22348: 00abd1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22349: 009fc7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22350: 00b19314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22351: 00aaffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22352: 00445e59 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22353: 00b18b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 22354: 003a2d25 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22355: 004b6ca1 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22356: 00b18844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22357: 006db07d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22357: 006db085 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22358: 00555ea1 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 22359: 00aabd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22360: 00abf000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22361: 00a078a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 22362: 0054c8e9 102 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 22363: 00553ea9 306 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 22364: 00ab1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22365: 00ab57b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22366: 00629cb1 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22367: 005d4c7d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22366: 00629cb9 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22367: 005d4c85 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22368: 00abfb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22369: 00abdca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22370: 00b19d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22371: 00b19820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ - 22372: 0059021d 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 22372: 00590225 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 22373: 00555ea5 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 22374: 00abd5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22375: 004e20f9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22376: 009f06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22377: 00b19c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22378: 0040e435 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22379: 00ac3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22380: 00423a79 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22381: 00ac2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 22382: 006e45fd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22382: 006e4605 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22383: 004743bd 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22384: 00b19226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22385: 004c5c5d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22386: 00b18078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22387: 00b17fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22388: 00b17fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22389: 00289ea9 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22390: 00738885 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22390: 0073888d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22391: 004a1ee1 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22392: 008da774 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22392: 008da76c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22393: 0039d651 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22394: 0070e8d9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22394: 0070e8e1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22395: 00ac3bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22396: 00553e31 120 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 22397: 006fda6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22397: 006fda75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22398: 00534d99 36 FUNC GLOBAL DEFAULT 12 ppc_get_tb_cpu_state │ │ │ │ 22399: 004ec0c1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22400: 00aaad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22401: 00ab57f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22402: 00b177b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22403: 00ab8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22404: 00ac20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22405: 00ab91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22406: 00b18ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 22407: 00aba704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22408: 00ac1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22409: 008c5ca0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22409: 008c5c98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22410: 004cd6e1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22411: 00b18080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 22412: 00b18b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 22413: 00602889 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22413: 00602891 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22414: 00ac1110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22415: 004516a9 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22416: 00b1954a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22417: 00497cb9 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22418: 004f9a95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22419: 0039b9a1 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22420: 006ebbd1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22421: 00718345 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22420: 006ebbd9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22421: 0071834d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22422: 00b18fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22423: 00702e9d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22423: 00702ea5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22424: 00ac4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22425: 0072dd89 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22425: 0072dd91 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22426: 00aac458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22427: 0047d045 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22428: 0069edad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22428: 0069edb5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22429: 00b17fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22430: 006b8e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22430: 006b8ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22431: 00ac0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22432: 00ab4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22433: 006cb701 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22433: 006cb709 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22434: 0042cafd 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22435: 00b1852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22436: 004420c1 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22437: 004975dd 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22438: 0053d095 54 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 22439: 00b18510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22440: 00ab6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22441: 00b17ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22442: 00b18fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22443: 0053d085 14 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 22444: 00ab3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 22445: 00b19bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 22446: 00a099a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 22447: 00739f7d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22447: 00739f85 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22448: 00aaf76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22449: 003773fd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22450: 00aaec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22451: 004ca775 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22452: 00548869 996 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 22453: 00b182a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22454: 003ba179 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22455: 004eb22d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22456: 002c2a11 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22457: 0086d0ec 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22457: 0086d0e4 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22458: 00b19b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22459: 00b18dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22460: 00552bf5 160 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 22461: 00ab1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22462: 006cb549 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22462: 006cb551 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22463: 00b1776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22464: 00b19790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22465: 00b17ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22466: 00b19d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22467: 006876d9 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22467: 006876e1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22468: 004eeebd 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22469: 005cd27d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22469: 005cd285 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22470: 0040e79d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 22471: 0073f761 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22471: 0073f769 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22472: 00aafb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22473: 006f73ed 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22473: 006f73f5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22474: 00ac41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22475: 0072c209 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22475: 0072c211 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22476: 00abaa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22477: 0028a46d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22478: 0058fcc9 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 22479: 0073117d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22478: 0058fcd1 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 22479: 00731185 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22480: 0050ba3d 444 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 22481: 00abb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22482: 00abf800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22483: 002cb291 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22484: 005a3b59 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22484: 005a3b61 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22485: 00b1802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22486: 00b18b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 22487: 0045fbf1 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22488: 00b1887a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22489: 00712cb1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22489: 00712cb9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22490: 00ac1218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22491: 00ab1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22492: 00ac0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22493: 00b17b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22494: 00b1903a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22495: 005deb29 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22496: 005e8651 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22495: 005deb31 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22496: 005e8659 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22497: 004ffd3d 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22498: 005cb63d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22498: 005cb645 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22499: 002c7f35 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22500: 006977d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22500: 006977dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22501: 0048fc45 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22502: 00b18fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22503: 00ac2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22504: 00ac0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22505: 00b19c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22506: 0073a9f1 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22507: 007212f1 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22506: 0073a9f9 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22507: 007212f9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22508: 00b1822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22509: 006f933d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22509: 006f9345 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22510: 004f6c25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22511: 004d7971 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22512: 00b19164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 22513: 00591109 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 22513: 00591111 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 22514: 00470e39 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22515: 0049d2d9 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22516: 0062d235 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22516: 0062d23d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22517: 00a0c788 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 22518: 00b19828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22519: 003e0bf1 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22520: 004fa431 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22521: 00a12ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 22522: 00b19a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22523: 00b195de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22524: 00aad488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22525: 006e0e09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22525: 006e0e11 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22526: 00a12f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 22527: 00abb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22528: 00b199a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22529: 00b18e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22530: 00abfe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22531: 0062aba9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22531: 0062abb1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22532: 004380c9 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22533: 00a12da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 22534: 00ac4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22535: 00b19d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22536: 008da770 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22537: 0060d9b9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22536: 008da768 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22537: 0060d9c1 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22538: 0048a8e5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22539: 00b17e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22540: 00ac36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22541: 00b18cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22542: 006a3959 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22542: 006a3961 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22543: 00ab660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22544: 00aba054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22545: 002e9dd9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22546: 00b17b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22547: 00ac2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22548: 00b192cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22549: 00b197a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22550: 00b1886e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 22551: 00591d05 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 22551: 00591d0d 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 22552: 00b19490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22553: 009fcac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22554: 00a12770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 22555: 00aadc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22556: 00474179 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22557: 00ab6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22558: 00b19afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22559: 0073a405 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22559: 0073a40d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22560: 004f86e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22561: 00684f25 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22561: 00684f2d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22562: 00abc8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22563: 002c6839 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22564: 00a07f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 22565: 00b17b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22566: 00504fad 244 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 22567: 00398e01 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22568: 004e5c7d 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22569: 00ab3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22570: 0070cd15 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22570: 0070cd1d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22571: 0047949d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22572: 002861e1 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22573: 00b198c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22574: 004766b1 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22575: 006c969d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22575: 006c96a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22576: 00ac200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22577: 00a0b600 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 22578: 00ab2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22579: 007224bd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22579: 007224c5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22580: 00b1785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22581: 00aad644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22582: 00ab9838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22583: 00ab8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22584: 00b18754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22585: 00aac298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 22586: 00591635 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 22586: 0059163d 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 22587: 00aba7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22588: 0032c25d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22589: 00b175b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22590: 0062a7ed 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22590: 0062a7f5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22591: 009a4464 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22592: 00a137f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ 22593: 004f8b61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22594: 00ac0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22595: 00469cc1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22596: 0060424d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22597: 0071e6d5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22596: 00604255 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22597: 0071e6dd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22598: 009b9f14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22599: 00ac32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22600: 004cdf3d 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22601: 0069e2d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22601: 0069e2e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22602: 00ab1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22603: 00290b5d 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22604: 006f9c35 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22605: 005cc0d1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22604: 006f9c3d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22605: 005cc0d9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22606: 00ab7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 22607: 00ab4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22608: 002ed8cd 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22609: 006ef619 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22609: 006ef621 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22610: 004f5449 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22611: 0059d6f1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22611: 0059d6f9 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22612: 00ab677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22613: 006ae675 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22613: 006ae67d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22614: 00b17696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22615: 00737f51 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22616: 00702355 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22615: 00737f59 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22616: 0070235d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22617: 00aad714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22618: 00ac0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22619: 00ab8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22620: 00b1928c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22621: 00355931 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22622: 00aaf64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22623: 00ac1550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ @@ -22636,160 +22636,160 @@ │ │ │ │ 22632: 0028a9c9 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22633: 00b19ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22634: 00b18030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22635: 004cb3d5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22636: 00b1764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22637: 00ab5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 22638: 00b19812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 22639: 005e8485 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22639: 005e848d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22640: 00a0e2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 22641: 002cb28d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22642: 00b19234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22643: 00b17678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22644: 00b185e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22645: 005d2cc9 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22645: 005d2cd1 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22646: 00b19fd4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22647: 006fe265 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22647: 006fe26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22648: 0037b1d5 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22649: 004e5e11 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22650: 00b18a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 22651: 0048ea55 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22652: 00ac2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22653: 006c794d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22653: 006c7955 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22654: 00b18a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22655: 00b18278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22656: 00aabfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22657: 006f6645 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22657: 006f664d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22658: 00b186d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22659: 0070ef55 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22660: 008da754 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22659: 0070ef5d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22660: 008da74c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22661: 0053d811 54 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 22662: 002935e9 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22663: 00abb72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22664: 00b1945c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22665: 00ab51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22666: 00292fb1 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22667: 0065f865 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22667: 0065f86d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22668: 0046ea9d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22669: 0053b0dd 166 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 22670: 00af5dfc 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22671: 00ac15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22672: 00b18806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22673: 00abef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22674: 006b77e1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22674: 006b77e9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22675: 002b07ad 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22676: 006ad5f1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22677: 00735001 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22676: 006ad5f9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22677: 00735009 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22678: 00b17986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22679: 00461755 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22680: 00aac418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22681: 00ac28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22682: 008da73c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22682: 008da734 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22683: 00ab2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22684: 00ab4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22685: 002f3cd9 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22686: 00abaeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22687: 006aa059 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22688: 008c5d90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22687: 006aa061 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22688: 008c5d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22689: 00abcfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22690: 00aab4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22691: 002852e9 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22692: 00b19532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22693: 00b19db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22694: 00abc77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22695: 005d2d49 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22696: 00703191 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22697: 00690f81 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22695: 005d2d51 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22696: 00703199 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22697: 00690f89 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22698: 00b19838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22699: 0070cc39 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22699: 0070cc41 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22700: 00554f85 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ 22701: 00b18c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 22702: 006eb509 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22702: 006eb511 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22703: 00ab31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22704: 00b17f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22705: 00aaf3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22706: 009f11e8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22707: 00b188b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22708: 00ac0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 22709: 005906cd 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 22709: 005906d5 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 22710: 00abc45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22711: 00ab16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22712: 006a9331 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22712: 006a9339 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22713: 00456b6d 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22714: 00b176a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22715: 00a25220 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22716: 00abd534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22717: 004ca7f1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22718: 00b183e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22719: 00b19bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22720: 006053b5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22720: 006053bd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22721: 00421cf9 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22722: 00b1883e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22723: 009bd48c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22724: 00b192b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22725: 00ac0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22726: 00ac2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22727: 00aaf30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22728: 00396e45 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22729: 006a896d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22729: 006a8975 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22730: 00b17a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22731: 00b1a33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22732: 0049ce7d 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22733: 0047956d 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22734: 00659a8d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22735: 00733bcd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22736: 0065a69d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22734: 00659a95 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22735: 00733bd5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22736: 0065a6a5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22737: 0041ce5d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22738: 005e9361 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22738: 005e9369 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22739: 004c9e15 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22740: 00718d0d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22740: 00718d15 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22741: 00ab09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22742: 0038ecdd 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22743: 00355061 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22744: 006ab81d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22744: 006ab825 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22745: 00b19c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22746: 006084a5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22746: 006084ad 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22747: 00b1819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22748: 0069e83d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22748: 0069e845 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22749: 00a0fc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 22750: 0041c665 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 22751: 00a0fd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 22752: 0053b185 168 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 22753: 00b179cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22754: 0073d355 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22754: 0073d35d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22755: 00abc82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22756: 00b17c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 22757: 0053d7d9 56 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 22758: 00629c15 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22758: 00629c1d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22759: 00ac42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22760: 004f6279 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22761: 002aff59 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22762: 005bc921 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22762: 005bc929 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22763: 00b18726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22764: 00b18222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22765: 00b17dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22766: 00aafda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22767: 00b1933e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22768: 00aba064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22769: 00ac3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22770: 00461e5d 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 22771: 00482e1d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22772: 006eeed5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22772: 006eeedd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22773: 00b186f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22774: 006a6efd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22774: 006a6f05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22775: 00541d31 200 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ 22776: 004ce7c9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22777: 00b197f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22778: 0044c695 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22779: 00b19682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22780: 002b1651 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22781: 00b19a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22782: 00b1a348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22783: 00b18f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22784: 0082def0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22784: 0082dee8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22785: 009c3ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22786: 00b179d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22787: 00ab6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22788: 003377f1 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22789: 00b183e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22790: 00ab9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22791: 0042ceb9 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -22797,67 +22797,67 @@ │ │ │ │ 22793: 00ab9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22794: 004fbd59 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22795: 00abd064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22796: 004678d9 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22797: 002a5de1 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22798: 00ac4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22799: 00b1856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22800: 00727bbd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22800: 00727bc5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22801: 00ab9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22802: 00abc8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22803: 006ccb81 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22803: 006ccb89 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22804: 00b18444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22805: 00b19988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22806: 00b19132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22807: 007184c9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22807: 007184d1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22808: 00b17f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22809: 00ab1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22810: 00602751 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22810: 00602759 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22811: 00315ef5 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22812: 00b188d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22813: 00450285 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22814: 0072ab39 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22814: 0072ab41 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22815: 00ab1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22816: 00b18960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22817: 006c3c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22817: 006c3c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22818: 00abda30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22819: 0073cea9 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22819: 0073ceb1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22820: 004f7361 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22821: 00abf460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22822: 0028e419 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22823: 00b17660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22824: 006bb1f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22824: 006bb201 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22825: 004fffe9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 22826: 00b197be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22827: 00aad0b8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22828: 00abc0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22829: 00aada74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22830: 00392fb9 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22831: 00b180bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22832: 006fde69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22833: 0070d6ed 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22832: 006fde71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22833: 0070d6f5 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22834: 00b1877a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22835: 00ab2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22836: 00b17988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22837: 0046e2f5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22838: 006f639d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22838: 006f63a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22839: 004813fd 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 22840: 006c74d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22841: 00689811 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22842: 006e3bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22843: 006fac15 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22840: 006c74e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22841: 00689819 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22842: 006e3bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22843: 006fac1d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22844: 00b19a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22845: 00b1962e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22846: 00688399 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22847: 0072db49 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22846: 006883a1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22847: 0072db51 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22848: 00ab15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22849: 00b182c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22850: 0070d705 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22850: 0070d70d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22851: 00ac1a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22852: 00729199 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22852: 007291a1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22853: 00b17c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22854: 00a0fca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22855: 00b18208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22856: 00aae964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22857: 009a5728 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22858: 00abba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22859: 00b17f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22868,138 +22868,138 @@ │ │ │ │ 22864: 00b19748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22865: 00abc42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22866: 0053c3b5 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ 22867: 004d6e79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22868: 0047a471 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22869: 00ab14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22870: 00ac0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22871: 0069b175 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22871: 0069b17d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22872: 00b079a0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22873: 00ac35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22874: 0039b421 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22875: 00b17e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22876: 004cdf99 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22877: 0038ed4d 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22878: 006c7b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22878: 006c7b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22879: 00b182a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22880: 00623cb1 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22881: 006ecf31 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22880: 00623cb9 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22881: 006ecf39 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22882: 00b189c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22883: 00b184e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22884: 00288885 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22885: 00aad9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22886: 00b199bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22887: 0061a395 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22887: 0061a39d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22888: 00aaab88 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22889: 00ab1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22890: 00555c39 308 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22891: 00b181d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22892: 006acbfd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22892: 006acc05 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22893: 004d1a95 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22894: 0069b2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22894: 0069b2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22895: 00ab0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22896: 0072a88d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22896: 0072a895 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22897: 0045421d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22898: 005b84f5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22898: 005b84fd 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22899: 00b18c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 22900: 00605dc9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22900: 00605dd1 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22901: 00b19194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22902: 00abff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22903: 00b176da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22904: 00b1952c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22905: 00b17ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22906: 006c40cd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22906: 006c40d5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22907: 0042ace1 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22908: 00aba314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22909: 00abf190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22910: 00555d6d 308 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22911: 006cb3f1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22911: 006cb3f9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22912: 00541c5d 210 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22913: 00274f71 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22914: 00b19ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22915: 00b19cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22916: 00b186b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22917: 006c7371 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22917: 006c7379 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22918: 004ff909 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22919: 007273d1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22919: 007273d9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22920: 00b19134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22921: 00b1a2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22922: 005cd899 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22922: 005cd8a1 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22923: 004b6311 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22924: 0053b22d 194 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22925: 00ab52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22926: 0028ad51 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22927: 005d7469 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22927: 005d7471 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22928: 00ab6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22929: 0072a7dd 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22929: 0072a7e5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22930: 00b18698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22931: 00ac1530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22932: 00631261 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22932: 00631269 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22933: 00b19b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22934: 00ac3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22935: 00ab2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22936: 003f9ebd 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22937: 0084e818 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22937: 0084e810 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22938: 00291ea1 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22939: 0084e6d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22939: 0084e6c8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22940: 0029855d 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22941: 005d6111 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22941: 005d6119 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22942: 00b19514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22943: 0084e588 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22943: 0084e580 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22944: 00af60c0 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22945: 00ab1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22946: 00b18fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22947: 006f249d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22947: 006f24a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22948: 003cb6d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22949: 00ab8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22950: 00ab705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22951: 0073a7d1 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22952: 005dae95 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22951: 0073a7d9 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22952: 005dae9d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22953: 00abeea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22954: 00abdaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22955: 00ab63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22956: 0053d765 62 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22957: 0046d659 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22958: 004d7ca1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22959: 0060d90d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22959: 0060d915 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22960: 00b19ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22961: 00b189bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 22962: 00b19dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22963: 00b193d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22964: 00ac1420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22965: 006f3e51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22965: 006f3e59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22966: 002c32b5 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22967: 00abf3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22968: 003992a1 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22969: 006f06d1 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22969: 006f06d9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22970: 00b176fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22971: 0069b805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22971: 0069b80d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22972: 0029521d 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22973: 005cff25 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22973: 005cff2d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22974: 0047cf85 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22975: 004a8a8d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22976: 00ab73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22977: 006c87ad 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22977: 006c87b5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22978: 00ac3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22979: 00b18662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22980: 005ffde9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22980: 005ffdf1 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22981: 00393145 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22982: 00aaf52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22983: 00a0fe30 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22984: 00a121c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22985: 00395925 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22986: 00ab2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22987: 00461ce5 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22988: 00ab2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22989: 00abba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22990: 00ac1fe8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22991: 00ab1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22992: 00ab6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22993: 007370ad 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22994: 00733539 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22993: 007370b5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22994: 00733541 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22995: 00395479 148 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22996: 00ab2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22997: 00b1a354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22998: 002cb2a5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22999: 00abefa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23000: 00ab97e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 23001: 00b183b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -23008,632 +23008,632 @@ │ │ │ │ 23004: 00b17e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 23005: 00b18bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23006: 00b18ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23007: 00296fdd 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23008: 00b18adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 23009: 00ab1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23010: 00ac4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 23011: 006e1d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23011: 006e1d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23012: 00b19d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23013: 006aea79 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23013: 006aea81 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23014: 00ab7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 23015: 00aad934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 23016: 005d5f81 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23017: 00729d11 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23018: 00604b79 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23016: 005d5f89 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23017: 00729d19 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23018: 00604b81 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23019: 00365c9d 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23020: 0048ec3d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23021: 005ffd6d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23021: 005ffd75 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23022: 00aaf0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23023: 004608b5 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23024: 00626109 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23024: 00626111 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23025: 00b18550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23026: 00b18740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23027: 00a000e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23028: 00ab6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23029: 0031bea9 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23030: 00b19afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 23031: 00ab7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 23032: 005053fd 80 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ - 23033: 006ccd15 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23034: 006fb2a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23033: 006ccd1d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23034: 006fb2a9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23035: 004e3cb9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23036: 0047c441 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23037: 0053d7a5 50 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 23038: 002d3809 392 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 23039: 006b8a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23040: 006a226d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23041: 005ce69d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23039: 006b8a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23040: 006a2275 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23041: 005ce6a5 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23042: 003551b1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23043: 00ab6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23044: 00ab9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23045: 00a17c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 23046: 00ab52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23047: 00aae994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23048: 00621855 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23049: 006c9a59 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23050: 006054f5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23048: 0062185d 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23049: 006c9a61 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23050: 006054fd 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23051: 00b18796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23052: 00b18816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 23053: 005e3de1 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 23053: 005e3de9 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 23054: 0044d155 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23055: 00b1831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23056: 00ab27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23057: 004cb26d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23058: 004c5361 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23059: 00b17614 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23060: 0086f408 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23061: 006b5f95 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23062: 006983d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23060: 0086f400 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23061: 006b5f9d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23062: 006983dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23063: 00b17e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23064: 00b19578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 23065: 002df531 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 23066: 0086f400 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23067: 006562e9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23066: 0086f3f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23067: 006562f1 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23068: 00a14c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 23069: 00abac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23070: 00a22828 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23071: 0069c705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23072: 0086f3f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23071: 0069c70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23072: 0086f3f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23073: 00b19c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23074: 00b18636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 23075: 005caca1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23075: 005caca9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23076: 00b18aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 23077: 00ab11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23078: 00ab4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23079: 00b191b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23080: 004ea8d9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23081: 00692875 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23081: 0069287d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23082: 00abe980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23083: 00a037ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 23084: 00b17d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23085: 00b19a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_SET_DSTATE │ │ │ │ 23086: 00b17eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23087: 003a31f5 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23088: 00292b55 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23089: 004fa8fd 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23090: 00b1931c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23091: 00399409 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23092: 00ab1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23093: 00b18644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23094: 00b179ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23095: 0065f9f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23095: 0065fa01 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23096: 009fcb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 23097: 00ab8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 23098: 00722489 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23098: 00722491 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23099: 0040e7f9 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 23100: 006e36bd 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23101: 006c9995 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23100: 006e36c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23101: 006c999d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23102: 00b18f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23103: 002b24fd 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23104: 00649b31 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23104: 00649b39 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23105: 00b19d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23106: 00b1a2b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23107: 00b18c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23108: 006c6d8d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23108: 006c6d95 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23109: 004b4b45 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23110: 00436149 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23111: 006f0d95 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23111: 006f0d9d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23112: 0044ea19 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23113: 00b17b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23114: 002ba67d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23115: 00ac13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 23116: 00b193f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23117: 00b1831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23118: 00b18b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 23119: 00440335 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23120: 004f5501 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23121: 00b18790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23122: 00b18de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23123: 00b19b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23124: 003a26cd 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23125: 006029f5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23125: 006029fd 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23126: 00ab5bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23127: 00ac1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23128: 00ab631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23129: 00b18856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23130: 00459cfd 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 23131: 00b1837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23132: 00b177b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23133: 002c7991 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23134: 00b1806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23135: 004f8579 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23136: 00ac30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23137: 00b19bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23138: 006fccf5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23138: 006fccfd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23139: 00b1936e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23140: 009f03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23141: 00291d01 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23142: 00b175b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23143: 00ab653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23144: 00ab5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23145: 006acbb5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23145: 006acbbd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23146: 00454099 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 23147: 006bf3a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23147: 006bf3a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23148: 002cb2f1 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 23149: 00ab0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23150: 00ab68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23151: 00b19984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23152: 00b17f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23153: 00296539 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 23154: 00b17a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 23155: 00b1987c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 23156: 00ac21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23157: 00b18d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23158: 004ea959 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23159: 009ff2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 23160: 00742f4d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23161: 0069b78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23160: 00742f55 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23161: 0069b795 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23162: 0049b429 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23163: 004b3691 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23164: 00486345 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23165: 00b17692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23166: 00b18f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23167: 0042d2a1 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 23168: 00b19270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23169: 00ab1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23170: 00b18bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 23171: 00b18ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 23172: 00aac810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23173: 00abf5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23174: 002f95ed 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23175: 00abdff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23176: 00619fa5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23176: 00619fad 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23177: 00b18f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23178: 00a0a604 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 23179: 00ab67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23180: 00440921 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23181: 00712ead 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23182: 006bc8a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23181: 00712eb5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23182: 006bc8ad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23183: 00b19b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23184: 006c1889 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23184: 006c1891 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23185: 00b18c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23186: 003df729 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23187: 002bbb2d 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23188: 00a0e6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 23189: 00ab0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23190: 003e2695 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23191: 004fff29 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23192: 00aba814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23193: 004f8ebd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23194: 00b17c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23195: 00291dbd 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23196: 004ce571 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23197: 006dd819 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23198: 006a4099 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23197: 006dd821 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23198: 006a40a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23199: 00282389 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23200: 00abbe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23201: 00505205 12 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 23202: 00ab54f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23203: 006c53d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23203: 006c53d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 23204: 00ab5640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23205: 00742971 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23205: 00742979 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23206: 00abeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23207: 00a03f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 23208: 00ac1c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23209: 00404ec1 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23210: 006aed21 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23210: 006aed29 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23211: 00b187a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23212: 004b5c35 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23213: 0047ced1 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 23214: 005919f5 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 23214: 005919fd 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 23215: 00ab54d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23216: 004cd499 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23217: 00ac06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23218: 00ab42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23219: 004b40b1 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23220: 009fcf68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23221: 0035720d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23222: 00b196ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23223: 006db445 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23223: 006db44d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23224: 00443375 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23225: 00ab3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23226: 00b17d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23227: 00b17dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 23228: 0061a40d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23228: 0061a415 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23229: 00ab6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23230: 00686381 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23230: 00686389 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23231: 00b18c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23232: 00ab4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23233: 0072410d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23233: 00724115 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23234: 00408729 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23235: 00b17af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23236: 00656a71 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23236: 00656a79 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23237: 00b19102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23238: 00b17bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23239: 005ff669 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23239: 005ff671 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23240: 00abf270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23241: 003cb6d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23242: 00a00064 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23243: 00b17e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23244: 003169a1 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23245: 007415d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23246: 005cacdd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23245: 007415e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23246: 005cace5 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23247: 0035f789 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23248: 006e40a1 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23249: 005e9a9d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23248: 006e40a9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23249: 005e9aa5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23250: 00ac4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23251: 00b17e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23252: 0090300c 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23253: 00b18022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23254: 00aab960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23255: 00b186b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23256: 00abd464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23257: 00734cb1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23258: 00734521 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23257: 00734cb9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23258: 00734529 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23259: 00aabe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23260: 00ab0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23261: 002cacdd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23262: 004a29e1 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23263: 0033eaf9 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 23264: 00ab4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23265: 00b193cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23266: 00b18c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23267: 0059c509 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 23268: 00734a05 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23269: 006e0935 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23267: 0059c511 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 23268: 00734a0d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23269: 006e093d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23270: 00b18d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23271: 00aae350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 23272: 00540669 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 23273: 0073e885 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23274: 006f74e1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23273: 0073e88d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23274: 006f74e9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23275: 00aae914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23276: 0063b6b5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23277: 005e0415 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23276: 0063b6bd 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23277: 005e041d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23278: 00abbb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23279: 005db5b5 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23279: 005db5bd 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23280: 0045e675 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23281: 00408c7d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23282: 00a133d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 23283: 00413089 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23284: 006e9fdd 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23284: 006e9fe5 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23285: 00509a01 108 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 23286: 00a14e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ 23287: 004fae99 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23288: 004f9511 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23289: 0048ad61 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23290: 005cea95 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23291: 006e7615 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 23292: 006c4f81 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23290: 005cea9d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23291: 006e761d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23292: 006c4f89 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23293: 004eaa8d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23294: 00541899 272 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 23295: 00aaf28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23296: 00ab1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23297: 00ab1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23298: 005dc5a9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23298: 005dc5b1 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23299: 004ea9dd 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23300: 004f96a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23301: 00abde40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23302: 00b17b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23303: 0051baa5 60 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 23304: 002f25e5 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23305: 005af42d 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23306: 0069f67d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23305: 005af435 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23306: 0069f685 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23307: 00aaf37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23308: 00b184d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23309: 00ab670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23310: 00abab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23311: 004976b9 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23312: 006e784d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23312: 006e7855 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23313: 00abbaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23314: 00436ac1 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23315: 00ac1b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23316: 0073d24d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23316: 0073d255 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23317: 0039d629 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23318: 00aba3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23319: 0047cda9 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23320: 00ab3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23321: 00aad2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23322: 00ab8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23323: 006f6945 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23323: 006f694d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23324: 00454019 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23325: 00b19004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23326: 00b17b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23327: 002eaf25 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23328: 00abbe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23329: 00454091 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23330: 0045b8e5 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23331: 00b18b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 23332: 00440bfd 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 23333: 00b18aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 23334: 0070f7c5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23334: 0070f7cd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23335: 00abee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23336: 009fec48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23337: 00b19c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23338: 004b5121 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23339: 00b17faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23340: 0069c1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23340: 0069c1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23341: 00ab752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23342: 0070e36d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23342: 0070e375 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23343: 00b17eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23344: 004cda45 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23345: 00ac19c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23346: 005cb639 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 23347: 0058fd31 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 23346: 005cb641 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23347: 0058fd39 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 23348: 00354169 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23349: 00b17a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23350: 006f62e1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23350: 006f62e9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23351: 004a895d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23352: 00b19860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23353: 0054edd5 148 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 23354: 00b18ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23355: 00b1862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23356: 0061a01d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23356: 0061a025 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23357: 00b18852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23358: 00b18628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23359: 00b19c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23360: 004fde71 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23361: 0070dcb1 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23361: 0070dcb9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23362: 00b1993c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23363: 00ab8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 23364: 00a15e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 23365: 006eb239 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23365: 006eb241 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23366: 00b17862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23367: 004f98e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23368: 006ad52d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23368: 006ad535 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23369: 00ab218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23370: 002c4a01 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23371: 00468371 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23372: 006adbd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23372: 006adbdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23373: 0053d6e5 62 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 23374: 00289b21 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23375: 00b1a2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23376: 00ac37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23377: 006d57dd 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23378: 006c1d7d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23379: 006d60b5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23377: 006d57e5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23378: 006c1d85 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23379: 006d60bd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23380: 00a02de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 23381: 0053dcc5 74 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 23382: 00b18c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23383: 00ab4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23384: 007341cd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23385: 006ba22d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23386: 007082bd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23384: 007341d5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23385: 006ba235 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23386: 007082c5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23387: 004feab9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23388: 00ab10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 23389: 0053db25 14 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ - 23390: 0086f424 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23390: 0086f41c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ 23391: 00a14f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 23392: 006dc0f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23393: 0071d685 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23394: 0069ca89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23395: 0072afa9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23392: 006dc0f9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23393: 0071d68d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23394: 0069ca91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23395: 0072afb1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23396: 00b17b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23397: 00aab0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23398: 0064d6c9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23399: 006ee67d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23398: 0064d6d1 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23399: 006ee685 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23400: 00ab1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23401: 00abb99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23402: 0029bfdd 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23403: 004708c1 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 23404: 00541f81 214 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 23405: 0082def4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23405: 0082deec 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23406: 00374275 1020 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 23407: 00abc6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23408: 006c7911 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23408: 006c7919 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23409: 00a0338c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 23410: 00b18cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23411: 0073d3a1 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23411: 0073d3a9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23412: 00282485 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23413: 00ac1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23414: 00a03494 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 23415: 00b19354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23416: 00b184f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23417: 00b17754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23418: 005fd1ad 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23419: 006f8321 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23420: 0068f841 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23418: 005fd1b5 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23419: 006f8329 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23420: 0068f849 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23421: 004e446d 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23422: 00b194c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23423: 00abc1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23424: 0069f425 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23425: 00746809 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23424: 0069f42d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23425: 00746811 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23426: 0044bc2d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23427: 00b18112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23428: 0041c8c5 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23429: 005bd8b1 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23429: 005bd8b9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23430: 00b17c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23431: 00b18b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 23432: 0029bc49 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23433: 00ab2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23434: 00ac0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23435: 00b18ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23436: 005e2ed5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23436: 005e2edd 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23437: 00b19d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23438: 004a8961 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23439: 00b1960e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23440: 00ab63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23441: 00abde20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23442: 00ab4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23443: 00aadd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23444: 00472129 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23445: 00b19c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23446: 00aaf6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23447: 008da750 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23447: 008da748 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23448: 00449601 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23449: 00b17ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23450: 00b1a2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23451: 004e4185 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23452: 00ab4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23453: 00b18788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23454: 002b4969 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23455: 00aaf77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23456: 00b188c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23457: 0073e801 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23457: 0073e809 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23458: 00aaba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23459: 00ac2b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23460: 006cc8a9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23461: 0071d515 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23460: 006cc8b1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23461: 0071d51d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23462: 00ac33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23463: 00b17984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23464: 00aba304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23465: 0028b349 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23466: 00b191f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23467: 00ab7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 23468: 00b18a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 23469: 00b177e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23470: 00538e35 284 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 23471: 00440b55 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23472: 00ab51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23473: 00ab5520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23474: 00b18caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23475: 0043f765 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23476: 006bf5b9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23476: 006bf5c1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23477: 00aab8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23478: 004d69a1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23479: 00b17c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23480: 006fcc29 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23480: 006fcc31 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23481: 00aaffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23482: 0053dd11 74 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 23483: 00abe940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23484: 00b188f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23485: 00b18d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23486: 00b17f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23487: 0053db45 14 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 23488: 00b19484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23489: 0044e5f9 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23490: 00b17cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 23491: 00596eed 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 23491: 00596ef5 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 23492: 00b18ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23493: 00abd4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23494: 00b18338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23495: 003249a9 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23496: 00b191c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23497: 00ac203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23498: 00477999 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23499: 002eff69 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23500: 00b179e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23501: 006e05c5 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23501: 006e05cd 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23502: 00ab59c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23503: 00b1806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23504: 00a0b57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 23505: 00b19de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23506: 00b19d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23507: 005005e9 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23508: 00ab17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23509: 00aac7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23510: 00a03410 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 23511: 0055094d 76 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 23512: 00ab623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23513: 00b18256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23514: 0073a259 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23514: 0073a261 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23515: 00a03518 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 23516: 00abbdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23517: 00b18d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23518: 0029728d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 23519: 00541ea1 224 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 23520: 005cac71 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23520: 005cac79 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23521: 00ab4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23522: 006f6f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23522: 006f6f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23523: 00aaf8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23524: 0028b289 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23525: 0069afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23525: 0069afd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23526: 0041c801 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23527: 00721365 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23527: 0072136d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23528: 00aae340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23529: 00ac2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23530: 00b18590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23531: 006c1b55 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23531: 006c1b5d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23532: 00b18276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23533: 00abd204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23534: 00331add 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23535: 00b184ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23536: 00372a45 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23537: 00b19cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23538: 0073f6c5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23538: 0073f6cd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23539: 00aad298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23540: 00b1914a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23541: 00b18794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23542: 00429645 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23543: 00ab5ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23544: 005d6e8d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23544: 005d6e95 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23545: 00b19acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23546: 0062a6e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23546: 0062a6ed 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23547: 003552a1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23548: 00b17490 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23549: 00b1825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23550: 0084e0f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23551: 006b9041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23552: 00623b95 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23553: 0070326d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23550: 0084e0e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23551: 006b9049 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23552: 00623b9d 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23553: 00703275 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23554: 00ac2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23555: 00ac42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23556: 004fe8a9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23557: 00ab0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23558: 00ab3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 23559: 00b18650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23560: 006dcba1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23560: 006dcba9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23561: 00abffcc 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 23562: 005fa9b1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23563: 0068683d 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23564: 005b16c1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23565: 005cd19d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23562: 005fa9b9 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23563: 00686845 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23564: 005b16c9 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23565: 005cd1a5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23566: 00aac408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23567: 00ab7c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 23568: 006217c5 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23569: 006ab225 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23570: 006e9b35 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23571: 006f00c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23572: 0064f2a1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23568: 006217cd 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23569: 006ab22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23570: 006e9b3d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23571: 006f00cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23572: 0064f2a9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23573: 002b15fd 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23574: 005446c5 268 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 23575: 00b18ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 23576: 00b19260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23577: 006a3fc5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23577: 006a3fcd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23578: 00b18c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23579: 00abd65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23580: 006ee0c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23580: 006ee0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23581: 00b19502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23582: 004d699d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23583: 0050868d 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 23584: 00b190d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23585: 00ac3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23586: 00b17786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23587: 00b18a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 23588: 00ab1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23589: 00aaad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23590: 00a04ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 23591: 00abb93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23592: 00704689 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23592: 00704691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23593: 00b1811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23594: 0060f995 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23594: 0060f99d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23595: 00b19cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23596: 00591661 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 23597: 005dcd0d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23596: 00591669 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 23597: 005dcd15 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23598: 00ab3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23599: 004f8de5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23600: 00b18268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23601: 0047c4f5 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23602: 00459245 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23603: 00b176b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23604: 002f7ca1 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 23605: 00508765 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 23606: 00591d09 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 23607: 0069b481 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23606: 00591d11 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 23607: 0069b489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23608: 009f1254 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 23609: 00abaea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23610: 00334189 94 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 23611: 0071a98d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23612: 006ba735 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23611: 0071a995 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23612: 006ba73d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23613: 00b1761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23614: 006b5be5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23614: 006b5bed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23615: 00abf090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 23616: 005be865 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23616: 005be86d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23617: 00b191d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23618: 00aade18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23619: 006af60d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23619: 006af615 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23620: 002913e5 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23621: 00b18d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23622: 004f831d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23623: 00aac900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23624: 006e022d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23625: 00739d55 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23624: 006e0235 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23625: 00739d5d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23626: 00ab766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ 23627: 002e9c29 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23628: 006c66c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23628: 006c66cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23629: 005097a5 268 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 23630: 005473e5 264 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 23631: 00b18c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23632: 004e0165 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23633: 004a1b51 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23634: 00b17f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23635: 00aba0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23647,449 +23647,449 @@ │ │ │ │ 23643: 00a15e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 23644: 009bc9e8 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23645: 00b1894c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23646: 0048a661 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23647: 00b18724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23648: 00b1995a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23649: 00ab0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23650: 005a98dd 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23650: 005a98e5 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23651: 00b1904a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23652: 00abf770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23653: 007002e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23653: 007002e9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23654: 004e9bad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23655: 00b18edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23656: 00ab0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23657: 00b18e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23658: 004ea69d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23659: 002e9f1d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23660: 0054d59d 234 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ 23661: 0040df1d 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23662: 005e8d21 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23662: 005e8d29 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23663: 00abbc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23664: 00aaf0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23665: 00b179c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23666: 0054efa5 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 23667: 00a15134 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 23668: 00594255 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 23668: 0059425d 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 23669: 00abbadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23670: 009fcfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23671: 0070f24d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23671: 0070f255 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23672: 00b19066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23673: 002b3ea1 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23674: 00abe0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23675: 00b178be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23676: 003d5609 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23677: 00b1838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23678: 00aaf7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23679: 009a9578 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23680: 009b9b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23681: 00aadbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23682: 00aaea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23683: 006cba11 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23683: 006cba19 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23684: 0042bfc5 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23685: 006fcff9 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23685: 006fd001 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23686: 00ab9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23687: 006aa4cd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23688: 006fdf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23689: 00715169 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23687: 006aa4d5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23688: 006fdf9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23689: 00715171 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23690: 00550d41 64 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 23691: 006bde01 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23691: 006bde09 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23692: 0049034d 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23693: 00b19cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23694: 00b18c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23695: 00b182ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23696: 00ab4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23697: 00454eb5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23698: 00b17f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23699: 00b18798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23700: 00b17a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23701: 00b17740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23702: 00602fcd 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23702: 00602fd5 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23703: 004a31e9 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23704: 005ce58d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23704: 005ce595 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23705: 00ab5a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23706: 0044467d 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23707: 00b1876e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23708: 004f5895 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23709: 0062c6e1 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23709: 0062c6e9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23710: 0044eafd 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23711: 00b18988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23712: 004fe971 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23713: 00b18456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 23714: 00aac3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23715: 00b187d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23716: 00abc3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23717: 006be4e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23717: 006be4ed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23718: 00b195aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23719: 005bd8cd 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23719: 005bd8d5 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23720: 00444a51 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23721: 004541f9 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23722: 004ccdad 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23723: 004d7db1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23724: 00286801 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23725: 00b191e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23726: 00abfac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23727: 00545c89 144 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 23728: 00ac24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23729: 00294b29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23730: 00ac1248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23731: 005fed99 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23731: 005feda1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23732: 00aba3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23733: 00ac0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23734: 00b19296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23735: 0072076d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23735: 00720775 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23736: 00aab8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23737: 00444861 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23738: 00b19088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23739: 002c68ad 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23740: 004f87a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23741: 00b1892c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23742: 004f21c5 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23743: 00b1890c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23744: 003319d9 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23745: 004e9e41 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23746: 004ea725 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23747: 004a2f59 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23748: 004cd899 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23749: 006f967d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23750: 00618619 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23749: 006f9685 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23750: 00618621 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23751: 005501c1 222 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 23752: 00b18dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23753: 00b17a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23754: 00abd3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23755: 00b07b08 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23756: 004563e5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23757: 00291051 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23758: 00b19726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23759: 009bc7a4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23760: 00714109 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23760: 00714111 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23761: 0045ed55 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23762: 00aae924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23763: 005d5eb9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23764: 006dfba5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23763: 005d5ec1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23764: 006dfbad 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23765: 0047f5ad 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23766: 00a18020 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 23767: 00abccd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23768: 00427559 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23769: 005bd4a9 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23769: 005bd4b1 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23770: 004dd365 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23771: 00b17a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23772: 00296869 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23773: 0028ba2d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23774: 00698e35 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23774: 00698e3d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23775: 00b196ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23776: 00a07ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 23777: 00ab4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23778: 00b186fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23779: 00ab2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23780: 006b1955 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23780: 006b195d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23781: 00aaff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23782: 00b18234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 23783: 00590605 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 23783: 0059060d 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 23784: 009f97b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23785: 006e8245 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23785: 006e824d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23786: 00b18976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23787: 0046edbd 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23788: 00aaba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23789: 009feccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23790: 00b17ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23791: 00b19b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23792: 004cf0a1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23793: 003f6909 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23794: 0028b409 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23795: 00abed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23796: 004ca9a5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23797: 006aab31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23797: 006aab39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23798: 00b182ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23799: 004c51c1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23800: 0026373d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23801: 00ac2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23802: 00ab699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23803: 00b197e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23804: 00ab5770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23805: 0072a08d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23805: 0072a095 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23806: 00b17c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23807: 0046c169 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23808: 00285845 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23809: 005dafed 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23809: 005daff5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23810: 00aab7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23811: 006a7b15 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23811: 006a7b1d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23812: 004fced9 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23813: 0032e5a5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23814: 00b1866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23815: 0063b1dd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23815: 0063b1e5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23816: 00b1760f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23817: 006f5ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23817: 006f5af1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23818: 00aab980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23819: 00441339 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23820: 006f4dc9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23820: 006f4dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23821: 00274c69 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23822: 005502a1 182 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23823: 00718ded 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23824: 00718f5d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23825: 005d4565 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23823: 00718df5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23824: 00718f65 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23825: 005d456d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23826: 00ab4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23827: 004dd315 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23828: 005bd17d 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23828: 005bd185 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23829: 00ac1978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 23830: 00ac00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 23831: 00609d15 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23832: 0071a139 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23833: 00736391 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23831: 00609d1d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23832: 0071a141 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23833: 00736399 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23834: 00b187c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23835: 00b17b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23836: 006c8cc9 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23836: 006c8cd1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23837: 00b198ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23838: 009bc034 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23839: 00b17682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23840: 0069844d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23841: 007161e5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23840: 00698455 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23841: 007161ed 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23842: 00b19418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23843: 00b17ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23844: 00ab38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23845: 00a06614 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23846: 00509585 82 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23847: 00aaf6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23848: 00aad774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23849: 00b18804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23850: 00b1824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23851: 004cef7d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23852: 00722365 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23852: 0072236d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23853: 00b19bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23854: 00b183a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 23855: 00b18dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23856: 009f692c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23857: 006fa2e9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23857: 006fa2f1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23858: 00b17c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23859: 00aac630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23860: 00ab3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23861: 005419a9 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23862: 00ab1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23863: 00aabf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23864: 00ab91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23865: 0028b2a9 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23866: 003d5085 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23867: 006f1ab9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23867: 006f1ac1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23868: 00aae894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23869: 00a04f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23870: 00ab9d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23871: 00b18100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23872: 00abeb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23873: 009bc7dc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23874: 00b18d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23875: 00b18392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23876: 006b0b79 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23877: 006ef085 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23876: 006b0b81 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23877: 006ef08d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23878: 00b18912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23879: 00ab3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23880: 00ab5780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23881: 004ea0c1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23882: 006abb39 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23883: 0070f04d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23882: 006abb41 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23883: 0070f055 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23884: 004ea7ad 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23885: 00b1829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23886: 002c25c1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23887: 00b17a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23888: 00355c31 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23889: 00b195c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23890: 00b18430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23891: 00441531 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23892: 006d8211 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23893: 006ffad9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23892: 006d8219 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23893: 006ffae1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23894: 00442a4d 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23895: 0061b979 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23896: 0086f89c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23895: 0061b981 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23896: 0086f894 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23897: 003df9d5 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23898: 00ac27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23899: 00608cdd 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23899: 00608ce5 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23900: 00ab3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23901: 00408db5 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23902: 00a175d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23903: 00b1917a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23904: 005cb185 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23904: 005cb18d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23905: 0047c561 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23906: 00a08dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23907: 0053638d 272 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23908: 00b179de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23909: 006e1fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23909: 006e1fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23910: 0045f72d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23911: 0073251d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23911: 00732525 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23912: 00ab9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23913: 00605625 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23913: 0060562d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23914: 00b18b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23915: 00504ca9 128 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23916: 00ab7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23917: 00440ee5 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23918: 00ab014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23919: 00b1942c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23920: 0069b69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23920: 0069b6a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23921: 00ac1998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23922: 00b1a2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23923: 00abb9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23924: 00ac1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23925: 006fe721 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23925: 006fe729 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23926: 00aaf0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23927: 00aab190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23928: 005cbfc5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23928: 005cbfcd 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23929: 00504aa5 516 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23930: 006bf8f9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23930: 006bf901 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23931: 00aad944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23932: 00ab9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23933: 00aabc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23934: 00b180a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23935: 00ab5aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23936: 0065fbf9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23936: 0065fc01 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23937: 00b18d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23938: 006b940d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23939: 0069c921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23938: 006b9415 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23939: 0069c929 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23940: 0042ef7d 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23941: 004cf241 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23942: 00b17d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23943: 00ac2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23944: 00ab646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23945: 009adfc8 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23946: 006e565d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23946: 006e5665 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23947: 00b19d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23948: 00ab08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23949: 00904684 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23950: 00abbf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23951: 00ab2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23952: 00ab2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23953: 002eeb61 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23954: 00608691 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23954: 00608699 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23955: 00551859 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ 23956: 004d62f9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23957: 00ac12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23958: 004ce041 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23959: 0062a1a5 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23959: 0062a1ad 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23960: 00ab5980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23961: 004c5229 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23962: 002c312d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23963: 005457c9 156 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23964: 00ab0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23965: 005518a9 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ 23966: 00483501 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23967: 002ea529 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23968: 00ab74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23969: 00ac3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23970: 00540a1d 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23971: 0073510d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23971: 00735115 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23972: 0050bc55 164 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23973: 006b8de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23973: 006b8df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23974: 00abf4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23975: 00b17c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23976: 00b19c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23977: 005d3e71 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23978: 006b988d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23977: 005d3e79 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23978: 006b9895 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23979: 0028c4e1 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23980: 00b188a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23981: 0046a101 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23982: 006e9cb9 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 23983: 00632599 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 23982: 006e9cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23983: 006325a1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 23984: 00a0c5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23985: 0047f539 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23986: 00724c69 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23986: 00724c71 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23987: 00aab540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23988: 009a43a4 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23989: 00ab2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23990: 0047c3f9 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23991: 005e8171 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23991: 005e8179 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23992: 00b198f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23993: 00a17e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23994: 00b1877c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23995: 00b197ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23996: 004f9de9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23997: 00a07bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23998: 0059d5b1 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23998: 0059d5b9 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23999: 00b17aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24000: 00a1586c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 24001: 00abe20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24002: 00aabc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24003: 006cc051 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24003: 006cc059 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24004: 00b19bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24005: 00abe150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24006: 00aad3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24007: 00ab8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24008: 006b82c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24009: 00717c89 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24008: 006b82d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24009: 00717c91 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24010: 00ab08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24011: 00b17b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24012: 00abd2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24013: 00b175af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24014: 0054d015 84 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 24015: 002c2a99 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24016: 00b17f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24017: 00aaccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24018: 0047c489 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24019: 00500601 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24020: 00ab5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 24021: 00622781 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24022: 005cbcf1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24021: 00622789 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24022: 005cbcf9 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24023: 00b180a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24024: 00ac2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24025: 00692a65 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24025: 00692a6d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24026: 00ab10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24027: 00b17c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24028: 00620801 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24028: 00620809 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24029: 00abcff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24030: 00711b4d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24030: 00711b55 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24031: 00abba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24032: 00554fbd 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 24033: 00ac337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24034: 002c2945 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24035: 00ac364c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24036: 00af60f0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 24037: 006ece25 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24038: 005e58d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24037: 006ece2d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24038: 005e58d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24039: 0053d4a5 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 24040: 00b1801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24041: 0062ab9d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24041: 0062aba5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24042: 00ac1228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24043: 00b18e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24044: 00b185f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24045: 00b17980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24046: 0069b265 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24046: 0069b26d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24047: 00b17fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24048: 00ac2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24049: 00263f51 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24050: 00740361 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24050: 00740369 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24051: 00ac1958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24052: 00b18b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 24053: 00554f29 2 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 24054: 006c0ec1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 24055: 00599ef5 840 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 24054: 006c0ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24055: 00599efd 840 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 24056: 00abc34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 24057: 0059c581 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 24057: 0059c589 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 24058: 0047a9bd 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24059: 0048aff9 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24060: 00b1875a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24061: 00b178ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24062: 00296ac9 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24063: 00b19784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24064: 006cb07d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24064: 006cb085 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24065: 00537515 168 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 24066: 00ab0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24067: 00b19422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24068: 00b194fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24069: 0072c275 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24069: 0072c27d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24070: 00b197cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24071: 00ab9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24072: 00abf490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24073: 005983f5 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 24074: 0073d515 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 24075: 006eaa49 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24073: 005983fd 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 24074: 0073d51d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24075: 006eaa51 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24076: 00abbeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24077: 00ab3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 24078: 006c0661 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24078: 006c0669 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24079: 00abf820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24080: 004ef26d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24081: 003cb6f9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24082: 005e5245 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24082: 005e524d 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24083: 00aad6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24084: 00724605 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24084: 0072460d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24085: 00abdaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24086: 00b17e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 24087: 00ac0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24088: 002e8a1d 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24089: 00ab32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24090: 00297529 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24091: 00527e99 52 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -24101,100 +24101,100 @@ │ │ │ │ 24097: 00aaf2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 24098: 00abbc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24099: 0042bd3d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24100: 00ab1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24101: 004eeae5 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24102: 00abd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24103: 00b190b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 24104: 0060c8ed 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24104: 0060c8f5 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24105: 00b197a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24106: 005e86a1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24106: 005e86a9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24107: 002cb055 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24108: 00b19c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24109: 00722a95 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24109: 00722a9d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24110: 0045a1c5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24111: 00a12c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 24112: 00b18a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 24113: 00ac39f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24114: 006e3951 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24114: 006e3959 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24115: 00b17d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24116: 00b19556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 24117: 002c5fe1 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24118: 0051b9a5 256 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 24119: 00b17e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 24120: 006b0e71 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24120: 006b0e79 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24121: 0029fd31 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24122: 00ac2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24123: 00ac0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 24124: 00590125 16 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 24125: 006981f5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24124: 0059012d 16 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 24125: 006981fd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24126: 00b17b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24127: 00394805 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 24128: 00ab8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24129: 00440501 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 24130: 00b18716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24131: 006ed97d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24131: 006ed985 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24132: 00b1a330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24133: 00b197d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 24134: 0072e8a9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 24134: 0072e8b1 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 24135: 002c5c25 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24136: 0053b079 100 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ 24137: 00394501 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24138: 00b18316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24139: 0054cf35 90 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 24140: 00a0e804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 24141: 009b9bf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24142: 006e4ff5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24142: 006e4ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24143: 00b18348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24144: 0040d101 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24145: 006d227d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24145: 006d2285 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24146: 00abac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24147: 00ab9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 24148: 0039f6e1 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24149: 00283309 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24150: 0060fb99 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24150: 0060fba1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24151: 004b5b1d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24152: 0035510d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24153: 00ab68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24154: 0045be7d 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24155: 006d2ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24155: 006d2aed 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24156: 00aaf2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24157: 009ba24c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24158: 0070f0b1 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24158: 0070f0b9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24159: 003798cd 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24160: 004e2cad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24161: 00b18772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24162: 004ff1d1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24163: 007140d1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24163: 007140d9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24164: 00b17db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 24165: 004fe821 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24166: 006db729 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24167: 0082d7a0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24166: 006db731 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24167: 0082d798 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24168: 00b17fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24169: 003df349 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24170: 00b18b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 24171: 00b1a35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 24172: 00a0e3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 24173: 005be8f5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24173: 005be8fd 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24174: 004659b1 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24175: 0028bd69 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24176: 00b177fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24177: 00ab5510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24178: 00b19656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24179: 00289661 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24180: 006e28f1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24180: 006e28f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24181: 00b1a2bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24182: 00ab49e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24183: 00b19a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24184: 0073b021 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24184: 0073b029 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24185: 0048a115 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24186: 00473839 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24187: 004f83e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24188: 00680db5 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24189: 00710371 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24188: 00680dbd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24189: 00710379 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24190: 00ab735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 24191: 00539605 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 24192: 00b185f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24193: 00291375 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24194: 00ab2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24195: 00aaeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24196: 009ba7d8 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -24202,68 +24202,68 @@ │ │ │ │ 24198: 004e6b65 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 24199: 00b18cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24200: 00abd574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24201: 00aadcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24202: 00b19d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24203: 003d9a0d 88 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 24204: 00432b1d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24205: 006bbed9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 24206: 006feae5 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24207: 0071eb7d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24208: 005e2d11 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24205: 006bbee1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24206: 006feaed 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24207: 0071eb85 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24208: 005e2d19 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24209: 00ab1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24210: 00aae834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24211: 00655a59 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24211: 00655a61 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24212: 00a10988 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 24213: 00b17bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24214: 004954ed 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 24215: 006bf4a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24216: 005cb049 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24215: 006bf4b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24216: 005cb051 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24217: 004f7b49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24218: 00b19d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24219: 00b18248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 24220: 005e4a51 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24221: 0062c9f1 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24220: 005e4a59 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24221: 0062c9f9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24222: 002ba7dd 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24223: 002868b1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24224: 009b9bd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24225: 00a253fc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24226: 00b17a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24227: 002856b9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24228: 00a0e990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 24229: 00b19ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24230: 0060ba1d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24230: 0060ba25 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24231: 002dfed9 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 24232: 00b19664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24233: 00b197f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24234: 00b18864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24235: 00699305 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24236: 00713561 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24235: 0069930d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24236: 00713569 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24237: 00b17ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24238: 006bd23d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24238: 006bd245 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24239: 002c3cf1 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24240: 005cfecd 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24241: 005e8695 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24240: 005cfed5 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24241: 005e869d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24242: 002a5f51 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24243: 00b175d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24244: 004fe351 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24245: 00abe9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24246: 00713759 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24246: 00713761 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24247: 00443e1d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24248: 006c9d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24248: 006c9d85 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24249: 00b17664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24250: 009faf70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24251: 00b18770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24252: 00ab1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 24253: 00a0bcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 24254: 00a0e888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 24255: 006d3419 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24256: 00741365 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24255: 006d3421 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24256: 0074136d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24257: 00abd0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 24258: 006061fd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24258: 00606205 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24259: 00b18d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24260: 0042ef09 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24261: 00283121 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24262: 00b19534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 24263: 00b17f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24264: 00b19d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24265: 005518f9 82 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ @@ -24275,15 +24275,15 @@ │ │ │ │ 24271: 00b183fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24272: 00aba834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24273: 00b1852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_STATE_CHANGE_DSTATE │ │ │ │ 24274: 00ab20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24275: 002c10d1 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24276: 0055194d 84 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 24277: 00ab53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 24278: 0058ff41 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 24278: 0058ff49 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 24279: 00329c95 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 24280: 00455049 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24281: 00aae230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24282: 00ac3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24283: 00ac1968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24284: 009f1224 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 24285: 002863e1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ @@ -24295,197 +24295,197 @@ │ │ │ │ 24291: 00ac26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24292: 00abdba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24293: 00ac38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24294: 002b6145 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24295: 004e6be9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24296: 00b17ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24297: 00ac4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24298: 006dd5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24299: 005e34b1 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24298: 006dd5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24299: 005e34b9 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24300: 00902bfc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24301: 00ab4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24302: 00b175e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24303: 004e6ef1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24304: 00b17956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24305: 00abea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24306: 00ab749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 24307: 00b1939c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24308: 00abc85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24309: 00ab648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 24310: 0059133d 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 24310: 00591345 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 24311: 00b17a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24312: 00aac468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24313: 0053845d 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 24314: 0042ea95 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24315: 00ab29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24316: 006c7a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24316: 006c7a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24317: 00b1762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24318: 0049466d 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24319: 00aae9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24320: 004a3a31 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24321: 00b186c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24322: 005c6d21 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24322: 005c6d29 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24323: 0045adb5 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24324: 006054c5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24324: 006054cd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 24325: 00538391 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 24326: 00a015a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 24327: 006d36dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24328: 006af8f9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24327: 006d36e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24328: 006af901 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24329: 00ab738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 24330: 00aac610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 24331: 00b18a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 24332: 0069cd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24332: 0069cd9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24333: 00b187e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24334: 006ec51d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24335: 006ee899 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24334: 006ec525 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24335: 006ee8a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24336: 00abde00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24337: 0073759d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24337: 007375a5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24338: 00469b69 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24339: 00aaead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24340: 004e3d61 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24341: 00b19866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24342: 004972b1 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24343: 0028f1d9 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24344: 0070edd1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24344: 0070edd9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24345: 00b19326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24346: 0042cbb1 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24347: 00ab3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24348: 0043737d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24349: 006eff5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24349: 006eff65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24350: 00b17934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24351: 0086f3c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24351: 0086f3bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24352: 00b193b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24353: 00ab4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24354: 009faeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24355: 00abf790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24356: 00ac2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24357: 00b19d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24358: 00ab1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24359: 00b18fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24360: 009adae8 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24361: 00a0ea14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 24362: 00aacc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24363: 00ab9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24364: 0069dfb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24364: 0069dfc1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24365: 003b2111 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24366: 00b1a39d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24367: 004b4f15 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24368: 0065958d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24368: 00659595 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24369: 00b1763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24370: 006e0129 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24371: 005ca3d1 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24370: 006e0131 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24371: 005ca3d9 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24372: 00abef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24373: 00b193da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24374: 0082d3ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24374: 0082d3e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24375: 00ab1fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24376: 00b18060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24377: 00b19bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24378: 00b18a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24379: 00636509 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24379: 00636511 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24380: 00b19076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24381: 0059d439 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 24381: 0059d441 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 24382: 0054d8cd 208 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 24383: 006c0339 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24383: 006c0341 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24384: 00a12e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 24385: 00b1953e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24386: 00a03e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 24387: 005964dd 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 24387: 005964e5 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 24388: 00aaec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24389: 00b17dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24390: 00a12d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 24391: 00b190ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24392: 00ac1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24393: 009b9b80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24394: 00ac0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24395: 00b19a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 24396: 00aaf0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24397: 005ce719 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24398: 00721225 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24397: 005ce721 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24398: 0072122d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24399: 00459d09 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24400: 0047baf1 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24401: 00ac4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24402: 00ab4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24403: 006d4eb1 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24403: 006d4eb9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24404: 004677c9 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24405: 00abb9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24406: 00b18eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24407: 00abf920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24408: 00b17e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24409: 00476de9 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24410: 00276301 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24411: 006ce3b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24412: 00619449 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24411: 006ce3b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24412: 00619451 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24413: 00b191de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24414: 0045f505 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24415: 006979b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24415: 006979bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24416: 009f73a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24417: 00b19d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24418: 00b19958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24419: 004cc2ad 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24420: 005b83e1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24420: 005b83e9 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24421: 00abe060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24422: 0053dbdd 58 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 24423: 00b18dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24424: 009fd070 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24425: 006dd639 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24425: 006dd641 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24426: 00b17f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24427: 00b1924e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24428: 004f2335 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24429: 00719f1d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24430: 006ea439 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24429: 00719f25 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24430: 006ea441 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24431: 00437cdd 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24432: 00b183c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24433: 00708661 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24433: 00708669 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24434: 00395ded 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24435: 00377671 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24436: 00700dd5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24437: 005d29f5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24436: 00700ddd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24437: 005d29fd 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24438: 002c4ef1 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24439: 004feab5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24440: 006d6ae9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24441: 00629c3d 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24440: 006d6af1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24441: 00629c45 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24442: 00285fc1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24443: 00b17a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24444: 004e6c71 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24445: 00aaf7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24446: 00ab1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24447: 00ac2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24448: 00aae190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24449: 00b19356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24450: 007159dd 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24450: 007159e5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24451: 00b17f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24452: 00a15d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ 24453: 004cd409 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24454: 00b19bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24455: 005ce731 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24455: 005ce739 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24456: 00a0a898 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 24457: 006a8a59 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24457: 006a8a61 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24458: 00b18d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24459: 00394719 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 24460: 004e0485 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24461: 00a0a9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 24462: 00297511 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24463: 003df5b1 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24464: 00396101 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24465: 007335b5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24465: 007335bd 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24466: 00a10904 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 24467: 00b17f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24468: 00b18d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24469: 004f4f11 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24470: 00ab62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24471: 006f621d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24471: 006f6225 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24472: 00ac45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24473: 006c49e5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24473: 006c49ed 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24474: 00b18a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 24475: 0049565d 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24476: 00275a2d 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24477: 004f89f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24478: 003e09b1 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24479: 00abd114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24480: 0062b909 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24480: 0062b911 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24481: 00b18696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24482: 00ab2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24483: 00ab666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24484: 00537ee1 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 24485: 00b1900a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24486: 00355bf1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24487: 00aaed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -24493,66 +24493,66 @@ │ │ │ │ 24489: 009fae68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24490: 00b19c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24491: 00ac1b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24492: 00b18c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24493: 00b19a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24494: 003e329d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24495: 004f9131 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24496: 0060625d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24496: 00606265 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24497: 00ac3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24498: 006c8885 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24498: 006c888d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24499: 004e229d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24500: 00b198d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24501: 00ab9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24502: 00aba2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24503: 00b17e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24504: 00ab55f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24505: 00b17a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24506: 0043fe9d 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24507: 00730635 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24507: 0073063d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24508: 00b19902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24509: 00b1803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24510: 005ce6cd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24511: 0072faf1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24512: 005ef711 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24510: 005ce6d5 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24511: 0072faf9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24512: 005ef719 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24513: 00458c9d 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24514: 00aba634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24515: 00abec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 24516: 00544fd1 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 24517: 0071a6c9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24517: 0071a6d1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24518: 00b186c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24519: 00ab9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24520: 00abdb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24521: 00b190ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24522: 00b19026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24523: 0054c6cd 92 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 24524: 004e7f79 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24525: 00698ff9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24526: 00622541 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24525: 00699001 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24526: 00622549 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24527: 00ab97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24528: 00623af5 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24528: 00623afd 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24529: 0046dc59 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 24530: 00abad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24531: 00b19504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24532: 00534311 168 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 24533: 004ed209 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24534: 004a0239 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24535: 009bc6e8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24536: 0054c999 70 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 24537: 004e8819 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24538: 004554a5 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24539: 00685ced 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24539: 00685cf5 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24540: 004f5b81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 24541: 00ac0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 24542: 0073e98d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24543: 006ebe59 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24542: 0073e995 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24543: 006ebe61 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 24544: 00a0a91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 24545: 007129fd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24546: 0069bed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24547: 006da515 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24545: 00712a05 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24546: 0069bed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24547: 006da51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24548: 00b1882a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24549: 00a14b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 24550: 00a0aa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 24551: 00ab9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24552: 00abbb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24553: 00ab4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24554: 00ab9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ @@ -24565,149 +24565,149 @@ │ │ │ │ 24561: 00b18b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ 24562: 004d0821 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24563: 0037c07d 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24564: 0044d0ad 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24565: 00b17944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24566: 00b18a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 24567: 00b1908c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24568: 005c2519 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24568: 005c2521 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24569: 0053a6c5 328 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 24570: 009f8c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24571: 00ab2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24572: 0046a489 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24573: 0071f851 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24574: 006f8c8d 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24573: 0071f859 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24574: 006f8c95 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24575: 00288101 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24576: 006d2241 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24577: 006beec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24576: 006d2249 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24577: 006beec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24578: 00ab34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24579: 00aae060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24580: 00b178d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24581: 0053b42d 78 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 24582: 00b17fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24583: 006f0611 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24583: 006f0619 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24584: 00430079 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24585: 009f8420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24586: 00ac2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24587: 00ac16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24588: 004cd96d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24589: 006989d9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24589: 006989e1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24590: 00aae6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24591: 00476b91 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24592: 00aad448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24593: 005d6429 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24593: 005d6431 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24594: 00abfb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24595: 0072bbb9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24596: 006c2df1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24595: 0072bbc1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24596: 006c2df9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24597: 00396bcd 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24598: 00b16f7c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24599: 00b18c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 24600: 00ac42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24601: 00aacacc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24602: 006d4a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24602: 006d4a25 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24603: 00b18cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24604: 0047672d 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24605: 003e42b9 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24606: 00ac0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24607: 00b179ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24608: 00ac4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24609: 009f088c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24610: 006ed631 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24610: 006ed639 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24611: 004b558d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24612: 00abf230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24613: 00a04fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 24614: 009f08bc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24615: 00ac0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24616: 00729a35 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24617: 0065f8a1 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24616: 00729a3d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24617: 0065f8a9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24618: 009f090c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24619: 009f09ac 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24620: 00aac7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24621: 00b197e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24622: 00b18474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 24623: 00744d09 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24623: 00744d11 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24624: 004dfe05 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24625: 00290dd1 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24626: 004fb571 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24627: 005d4e45 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 24628: 00590135 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 24627: 005d4e4d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24628: 0059013d 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 24629: 00b19014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24630: 003d5205 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24631: 00abd64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24632: 00b188ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24633: 00b17d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24634: 00b1956c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24635: 00ab4900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24636: 006d318d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24637: 005fdaed 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24636: 006d3195 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24637: 005fdaf5 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24638: 00abad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24639: 0032a94d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24640: 00b18afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ 24641: 00b19d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24642: 004dfdd5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24643: 006d6809 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24643: 006d6811 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24644: 002c5f39 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24645: 00a16970 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 24646: 005555fd 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 24647: 00b177d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24648: 005e5879 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24648: 005e5881 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24649: 004ffae5 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24650: 004e1991 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24651: 00aaf23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24652: 005d59a9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24653: 0073f015 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24652: 005d59b1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24653: 0073f01d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24654: 00aaff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24655: 0060579d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24655: 006057a5 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24656: 00508281 68 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 24657: 006b8939 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24657: 006b8941 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24658: 003b3e79 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24659: 006e2c1d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24660: 006bf0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24659: 006e2c25 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24660: 006bf0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24661: 00ac06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24662: 004e16f9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24663: 00b17a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24664: 00abb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24665: 006e8a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24665: 006e8a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24666: 00b185e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24667: 00ab7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 24668: 00ab36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24669: 004e2a2d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24670: 00b1926e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24671: 00b19168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24672: 004e1d81 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24673: 006278c5 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24673: 006278cd 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24674: 004e1dc1 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24675: 004e1e05 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24676: 00b17690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24677: 00abab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24678: 00b1813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24679: 009bc700 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24680: 004f69d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24681: 00b1916c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24682: 004e1e4d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24683: 00b1792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24684: 00b19ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24685: 00596045 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 24686: 005bc43d 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24685: 0059604d 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 24686: 005bc445 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24687: 00ab66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24688: 005fe061 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24688: 005fe069 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24689: 00abc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24690: 006b61d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24690: 006b61dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24691: 0053b569 14 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 24692: 00ab5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24693: 00a22bd4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24694: 00ab4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 24695: 00b18814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24696: 00b199a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24697: 00ab2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24698: 006ebcb9 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24698: 006ebcc1 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24699: 00b186fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24700: 00ab5530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24701: 006aa05d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24702: 006ed571 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24701: 006aa065 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24702: 006ed579 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24703: 00b19db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24704: 00abfad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24705: 00ab7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 24706: 00aadcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24707: 00a02ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ 24708: 00ab000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24709: 00b1832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ @@ -24715,183 +24715,183 @@ │ │ │ │ 24711: 004b37e9 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24712: 00551c0d 54 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 24713: 00545a81 80 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 24714: 00a17654 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 24715: 00551cb5 50 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 24716: 00b17620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24717: 004f6e51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24718: 006bbc19 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24718: 006bbc21 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24719: 00ab8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24720: 00b1871a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24721: 005d4025 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24721: 005d402d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24722: 00aaec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24723: 00b18e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24724: 00551c45 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 24725: 004720bd 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24726: 00aae070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24727: 0060c4e5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24728: 005b3af9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24727: 0060c4ed 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24728: 005b3b01 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24729: 00b177b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24730: 0046a0e5 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24731: 004fb3c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24732: 00b1860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24733: 00b179f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24734: 00b18e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24735: 006eeded 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24735: 006eedf5 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24736: 004f2131 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24737: 00ab8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24738: 00457961 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24739: 00b1906e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24740: 005f6c19 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24740: 005f6c21 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24741: 00a15c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 24742: 00551c7d 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 24743: 0065c39d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24743: 0065c3a5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24744: 00906134 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24745: 00ab1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24746: 00b187fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24747: 00692e55 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24747: 00692e5d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24748: 004f4765 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24749: 00ac165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24750: 00b187cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24751: 0069c471 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24751: 0069c479 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24752: 003a3d31 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24753: 006ff339 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24753: 006ff341 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24754: 00ac14a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 24755: 00b18020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24756: 00abfd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24757: 0072ae71 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24757: 0072ae79 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24758: 00a15764 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ 24759: 009f9734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24760: 006869e9 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24760: 006869f1 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24761: 004c5909 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24762: 00404de5 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24763: 00294e5d 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24764: 005bc8c5 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24764: 005bc8cd 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24765: 00b17ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24766: 00aabedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24767: 00b18f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 24768: 004d7531 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 24769: 00482fed 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24770: 0059d399 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 24770: 0059d3a1 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ 24771: 0044df51 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24772: 00ac2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24773: 006d236d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24774: 006e1f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24775: 00695355 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24776: 0065c755 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24777: 007416c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24773: 006d2375 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24774: 006e1f3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24775: 0069535d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24776: 0065c75d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24777: 007416d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24778: 009f94a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24779: 006edc4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24779: 006edc55 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24780: 00b18a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 24781: 00264bf9 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24782: 00b180ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24783: 00ab67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24784: 00ab9a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24785: 00b196bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24786: 00725629 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24786: 00725631 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24787: 00abf240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24788: 005dafe1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24788: 005dafe9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24789: 00b175ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24790: 0035145d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24791: 00b1771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24792: 00286491 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24793: 00aae130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24794: 00ab96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24795: 00b19048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24796: 00b1816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24797: 00aba3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24798: 004ee499 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24799: 00b1a302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24800: 00b18872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 24801: 0050cbcd 112 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 24802: 00701b55 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24802: 00701b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24803: 00aac358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24804: 00ab5740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24805: 00ab5d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24806: 00693671 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24806: 00693679 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24807: 00ac340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24808: 00726fa1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24808: 00726fa9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24809: 00b17c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24810: 006935e5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24810: 006935ed 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24811: 00b175ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24812: 006184b5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24812: 006184bd 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24813: 00ab5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24814: 005506a9 68 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 24815: 00abd0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24816: 0069eec1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24816: 0069eec9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 24817: 0054c161 120 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 24818: 00742ee9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24818: 00742ef1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24819: 00b17726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24820: 00ab3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24821: 00ab683c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24822: 00ab3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24823: 00abb94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24824: 004f6925 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24825: 00b193c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24826: 00ab622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24827: 0047007d 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24828: 00b18c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24829: 00647c1d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24829: 00647c25 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24830: 0041c7a1 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24831: 00b1a33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24832: 00b17bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24833: 00ab4a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24834: 0054ca25 66 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24835: 00ab1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24836: 005d6329 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24836: 005d6331 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24837: 00b194e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24838: 00ab672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24839: 00aae280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24840: 002ec1ad 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24841: 00a1775c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24842: 00638391 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24842: 00638399 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24843: 00a03c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ 24844: 004e03bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24845: 00abdfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24846: 00aae814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24847: 00ac35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24848: 00ac2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24849: 00286331 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24850: 002c0f89 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24851: 00aafb8c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24852: 00b188fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24853: 002c4d21 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24854: 006d2511 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24855: 00648c61 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24854: 006d2519 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24855: 00648c69 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24856: 00355aa1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24857: 006d64e1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24858: 006cdb81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24859: 0069adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24857: 006d64e9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24858: 006cdb89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24859: 0069adf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24860: 00470b81 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24861: 00693469 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24861: 00693471 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24862: 00aae944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24863: 0044d4f5 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24864: 00ac0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24865: 00b1784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24866: 00728ee9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24867: 0062a281 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24866: 00728ef1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24867: 0062a289 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24868: 00ab9ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24869: 0033eb49 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24870: 00720765 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24870: 0072076d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24871: 00284e31 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24872: 002f95a5 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24873: 00ab7a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24874: 00b18854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24875: 00b185d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24876: 00ab3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24877: 002933b5 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24878: 00404a81 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24879: 00ac34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24880: 004b2a29 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24881: 006d3a19 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24881: 006d3a21 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24882: 00b17926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24883: 0042413d 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24884: 00a15974 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24885: 00591d0d 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24886: 0071c805 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24885: 00591d15 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24886: 0071c80d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24887: 00ab6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24888: 00b19fc8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24889: 0090626c 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24890: 003a00c9 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24891: 00b19b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24892: 0047724d 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24893: 00372ec5 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x258d88 │ │ │ │ - 0x0000000d (FINI) 0x747ad4 │ │ │ │ + 0x0000000d (FINI) 0x747ad0 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8f9628 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3376 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8fa358 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8cbd0 │ │ │ │ 0x00000006 (SYMTAB) 0x2b7e0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 99c1ae808373531b4be8e6a6be814cafabe93220 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 58c223ae8c32d330e8d42718eb02100dab4612b1 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -2 /lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR %F │ │ │ │ (0p{&o8d │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"^(6b │ │ │ │ .:Trq|xK │ │ │ │ t1k,e*F2v │ │ │ │ @@ -26467,17 +26467,17 @@ │ │ │ │ H{DyDP3xD │ │ │ │ H{DyDp3xD │ │ │ │ I<#zDyD0F │ │ │ │ "knZs|Jin|KzD │ │ │ │ sKtJ FtI{D │ │ │ │ aH!FzDxD │ │ │ │ :NM#:J:I~DzD │ │ │ │ -&I&HyDxDV │ │ │ │ +&I&HyDxDW │ │ │ │ .I/HyDxDV │ │ │ │ -H+FyDxDU │ │ │ │ +H+FyDxDV │ │ │ │ II2FIH+FyDxD │ │ │ │ /I2F/H+FyDxDU │ │ │ │ &I2F&H+FyDxDU │ │ │ │ H+FyDxDU │ │ │ │ FIFHyDxDU │ │ │ │ ?IJF?HyDxDU │ │ │ │ F%IzD|DM#yD │ │ │ │ @@ -28157,15 +28157,15 @@ │ │ │ │ I{D|D<3yD │ │ │ │ I{D|Dd3yD │ │ │ │ I{D|D,3yD │ │ │ │ D+L,J|D\ │ │ │ │ H{DyD\3xD │ │ │ │ I{D|Dx3yD │ │ │ │ !Bh{D[hC │ │ │ │ -FA`1F(F} │ │ │ │ +FA`1F(F~ │ │ │ │ "iLjI{D|D$3yD │ │ │ │ F#F"F!F F │ │ │ │ {D$IAX h │ │ │ │ H{DyD\3xD │ │ │ │ {D+IAX h │ │ │ │ H{DyDp3xD │ │ │ │ gh=h0F)F │ │ │ │ @@ -29432,20 +29432,20 @@ │ │ │ │ #m!"`! F │ │ │ │ +m!"`!(F │ │ │ │ P0!"`!`F │ │ │ │ #1F(F "H │ │ │ │ `%1F(FzD │ │ │ │ 0%1F(FzD │ │ │ │ jJ1F(FzD │ │ │ │ -JF!F@F # │ │ │ │ +JF1F@F # │ │ │ │ X(1F(FzD │ │ │ │ D(1F(FzD │ │ │ │ ,(1F(FzD │ │ │ │ p$1F(FzD │ │ │ │ -8$1F(FzD │ │ │ │ +4$1F(FzD │ │ │ │ BJ1F(FzD │ │ │ │ 5J1F(FzD │ │ │ │ jIvHxD}X │ │ │ │ #C1FzD(F[ │ │ │ │ 8FBFIF?# │ │ │ │ p?8hyD hBF[X │ │ │ │ yD h-hJF[X │ │ │ │ @@ -29467,32 +29467,32 @@ │ │ │ │ D1F(FzD#C │ │ │ │ D1F(FzD#C │ │ │ │ D1F(FzD#C │ │ │ │ D1F(FzD#C │ │ │ │ p?yD hZX │ │ │ │ p?yD hZX │ │ │ │ uJbIzD;h │ │ │ │ -QJ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fccc │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed06 │ │ │ │ - subseq lr, ip, ip, ror #19 │ │ │ │ - strdeq fp, [lr], #-246 @ 0xffffff0a │ │ │ │ - subeq ip, lr, ip │ │ │ │ + subseq lr, ip, r4, ror #19 │ │ │ │ + subeq fp, lr, lr, ror #31 │ │ │ │ + subeq ip, lr, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2f14 <__bss_end__@@Base+0xfe298b70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fcfc │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr], #1012 @ 0x3f4 │ │ │ │ - subseq pc, ip, r6, lsl #6 │ │ │ │ - subeq ip, lr, r8, asr #27 │ │ │ │ - subeq ip, lr, r2, ror #27 │ │ │ │ + ldrsheq pc, [ip], #-46 @ 0xffffffd2 @ │ │ │ │ + subeq ip, lr, r0, asr #27 │ │ │ │ + ldrdeq ip, [lr], #-218 @ 0xffffff26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2f40 <__bss_end__@@Base+0xfe298b9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fd28 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - subseq pc, ip, sl, lsl #8 │ │ │ │ - subeq sp, lr, ip, lsr #1 │ │ │ │ - strheq sp, [lr], #-10 │ │ │ │ + subseq pc, ip, r2, lsl #8 │ │ │ │ + subeq sp, lr, r4, lsr #1 │ │ │ │ + strheq sp, [lr], #-2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2f6c <__bss_end__@@Base+0xfe298bc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fd54 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - ldrsbeq r0, [sp], #-230 @ 0xffffff1a │ │ │ │ - ldrdeq sp, [lr], #-184 @ 0xffffff48 │ │ │ │ - subeq sp, lr, sl, ror #23 │ │ │ │ + subseq r0, sp, lr, asr #29 │ │ │ │ + ldrdeq sp, [lr], #-176 @ 0xffffff50 │ │ │ │ + subeq sp, lr, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2f98 <__bss_end__@@Base+0xfe298bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fd80 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecac │ │ │ │ - rsbeq pc, r0, r6, lsl r0 @ │ │ │ │ - ldrdeq r0, [pc], #-76 @ │ │ │ │ - subeq r0, pc, r8, ror #9 │ │ │ │ + rsbeq pc, r0, lr │ │ │ │ + ldrdeq r0, [pc], #-68 @ │ │ │ │ + subeq r0, pc, r0, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2fc8 <__bss_end__@@Base+0xfe298c24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fdb0 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec94 │ │ │ │ - rsbeq r0, r1, sl, ror #28 │ │ │ │ - subeq r3, pc, r8, lsr #28 │ │ │ │ - subeq r3, pc, r8, lsr lr @ │ │ │ │ + rsbeq r0, r1, r2, ror #28 │ │ │ │ + subeq r3, pc, r0, lsr #28 │ │ │ │ + subeq r3, pc, r0, lsr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb2ff8 <__bss_end__@@Base+0xfe298c54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fde0 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r0, r1, sl, asr #29 │ │ │ │ - subeq r4, pc, r8, lsl r0 @ │ │ │ │ - subeq r4, pc, lr, lsr #32 │ │ │ │ + rsbeq r0, r1, r2, asr #29 │ │ │ │ + subeq r4, pc, r0, lsl r0 @ │ │ │ │ + subeq r4, pc, r6, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3024 <__bss_end__@@Base+0xfe298c80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fe0c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - ldrdeq r2, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - subeq r9, pc, r2, lsr r6 @ │ │ │ │ - subeq r9, pc, r6, asr #12 │ │ │ │ + ldrdeq r2, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + subeq r9, pc, sl, lsr #12 │ │ │ │ + subeq r9, pc, lr, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3054 <__bss_end__@@Base+0xfe298cb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fe3c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcrr 7, 15, pc, ip, cr13 @ │ │ │ │ - rsbeq r2, r1, ip, lsr #19 │ │ │ │ - subeq r9, pc, r2, lsl #12 │ │ │ │ - subeq r9, pc, r6, lsl r6 @ │ │ │ │ + rsbeq r2, r1, r4, lsr #19 │ │ │ │ + strdeq r9, [pc], #-90 @ │ │ │ │ + subeq r9, pc, lr, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3084 <__bss_end__@@Base+0xfe298ce0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fe6c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r2, r1, r8, ror #23 │ │ │ │ - ldrdeq r9, [pc], #-82 @ │ │ │ │ - subeq r9, pc, r6, ror #11 │ │ │ │ + rsbeq r2, r1, r0, ror #23 │ │ │ │ + subeq r9, pc, sl, asr #11 │ │ │ │ + ldrdeq r9, [pc], #-94 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb30b4 <__bss_end__@@Base+0xfe298d10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fe9c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - strhteq r2, [r1], #-184 @ 0xffffff48 │ │ │ │ - subeq r9, pc, r2, lsr #11 │ │ │ │ - subeq sl, pc, r6, asr r5 @ │ │ │ │ + strhteq r2, [r1], #-176 @ 0xffffff50 │ │ │ │ + umaaleq r9, pc, sl, r5 @ │ │ │ │ + subeq sl, pc, lr, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb30e4 <__bss_end__@@Base+0xfe298d40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fecc │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec06 │ │ │ │ - rsbeq r2, r1, ip, asr pc │ │ │ │ - subeq fp, pc, sl, lsr #2 │ │ │ │ - subeq fp, pc, ip, lsr r1 @ │ │ │ │ + rsbeq r2, r1, r4, asr pc │ │ │ │ + subeq fp, pc, r2, lsr #2 │ │ │ │ + subeq fp, pc, r4, lsr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3114 <__bss_end__@@Base+0xfe298d70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fefc │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffe19f20 <__bss_end__@@Base+0xff2ffb7c> │ │ │ │ - rsbeq r3, r1, lr, asr #1 │ │ │ │ - subeq fp, pc, r8, asr r4 @ │ │ │ │ - subeq fp, pc, r6, ror #8 │ │ │ │ + rsbeq r3, r1, r6, asr #1 │ │ │ │ + subeq fp, pc, r0, asr r4 @ │ │ │ │ + subeq fp, pc, lr, asr r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3140 <__bss_end__@@Base+0xfe298d9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ff28 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl ff819f50 <__bss_end__@@Base+0xfecffbac> │ │ │ │ - rsbeq r3, r1, r0, lsr #13 │ │ │ │ - subeq lr, pc, r2, lsl #19 │ │ │ │ - subeq lr, pc, lr, asr #27 │ │ │ │ + mlseq r1, r8, r6, r3 │ │ │ │ + subeq lr, pc, sl, ror r9 @ │ │ │ │ + subeq lr, pc, r6, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3170 <__bss_end__@@Base+0xfe298dcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ff58 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff299f7c <__bss_end__@@Base+0xfe77fbd8> │ │ │ │ - mlseq r1, lr, r8, r3 │ │ │ │ - umaaleq pc, pc, ip, r5 @ │ │ │ │ - strheq pc, [pc], #-94 @ │ │ │ │ + mlseq r1, r6, r8, r3 │ │ │ │ + umaaleq pc, pc, r4, r5 @ │ │ │ │ + strheq pc, [pc], #-86 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb319c <__bss_end__@@Base+0xfe298df8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ff84 │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fed19fa8 <__bss_end__@@Base+0xfe1ffc04> │ │ │ │ - strhteq r4, [r1], #-114 @ 0xffffff8e │ │ │ │ - ldrsheq r4, [r0], #-8 │ │ │ │ - subseq r4, r0, r6, lsl #2 │ │ │ │ + rsbeq r4, r1, sl, lsr #15 │ │ │ │ + ldrsheq r4, [r0], #-0 │ │ │ │ + ldrsheq r4, [r0], #-14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb31c8 <__bss_end__@@Base+0xfe298e24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ffb0 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb94 │ │ │ │ - rsbeq r5, r1, r6, lsl r2 │ │ │ │ - subseq r5, r0, r0, ror #24 │ │ │ │ - subseq r5, r0, r0, ror ip │ │ │ │ + rsbeq r5, r1, lr, lsl #4 │ │ │ │ + subseq r5, r0, r8, asr ip │ │ │ │ + subseq r5, r0, r8, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb31f8 <__bss_end__@@Base+0xfe298e54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ffe0 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb7c │ │ │ │ - rsbeq r5, r1, r6, lsl #22 │ │ │ │ - subseq r7, r0, r4, ror sl │ │ │ │ - subseq r7, r0, r4, lsl #22 │ │ │ │ + strdeq r5, [r1], #-174 @ 0xffffff52 @ │ │ │ │ + subseq r7, r0, ip, ror #20 │ │ │ │ + ldrsheq r7, [r0], #-172 @ 0xffffff54 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3228 <__bss_end__@@Base+0xfe298e84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0010 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 1b1a038 <__bss_end__@@Base+0xfffc94> │ │ │ │ - rsbeq r5, r1, ip, ror #28 │ │ │ │ - subseq r8, r0, lr, asr r6 │ │ │ │ - subseq r8, r0, lr, ror #12 │ │ │ │ + rsbeq r5, r1, r4, ror #28 │ │ │ │ + subseq r8, r0, r6, asr r6 │ │ │ │ + subseq r8, r0, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3258 <__bss_end__@@Base+0xfe298eb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0040 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl 151a068 <__bss_end__@@Base+0x9ffcc4> │ │ │ │ - rsbeq r5, r1, ip, lsr lr │ │ │ │ - subseq r8, r0, lr, lsr #12 │ │ │ │ - subseq r8, r0, lr, lsr r6 │ │ │ │ + rsbeq r5, r1, r4, lsr lr │ │ │ │ + subseq r8, r0, r6, lsr #12 │ │ │ │ + subseq r8, r0, r6, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3288 <__bss_end__@@Base+0xfe298ee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0070 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ bl f1a098 <__bss_end__@@Base+0x3ffcf4> │ │ │ │ - rsbeq r5, r1, ip, lsl #28 │ │ │ │ - ldrsheq r8, [r0], #-94 @ 0xffffffa2 │ │ │ │ - subseq r8, r0, lr, lsr #12 │ │ │ │ + rsbeq r5, r1, r4, lsl #28 │ │ │ │ + ldrsheq r8, [r0], #-86 @ 0xffffffaa │ │ │ │ + subseq r8, r0, r6, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb32b8 <__bss_end__@@Base+0xfe298f14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a00a0 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 91a0c8 │ │ │ │ - ldrdeq r5, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r8, r0, lr, asr #11 │ │ │ │ - subseq r8, r0, r2, lsr #13 │ │ │ │ + ldrdeq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r8, r0, r6, asr #11 │ │ │ │ + @ instruction: 0x0050869a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb32e8 <__bss_end__@@Base+0xfe298f44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a00d0 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb04 │ │ │ │ - rsbeq r3, r2, r4, lsl #26 │ │ │ │ - ldrsbeq r9, [r0], #-174 @ 0xffffff52 │ │ │ │ - subseq fp, fp, r0, lsl #23 │ │ │ │ + strdeq r3, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r9, [r0], #-166 @ 0xffffff5a │ │ │ │ + subseq fp, fp, r8, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3318 <__bss_end__@@Base+0xfe298f74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0100 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaec │ │ │ │ - rsbeq r4, r2, r8, lsr r1 │ │ │ │ - subseq fp, r0, lr, lsl r0 │ │ │ │ - subseq fp, r0, r4, lsr r0 │ │ │ │ + rsbeq r4, r2, r0, lsr r1 │ │ │ │ + subseq fp, r0, r6, lsl r0 │ │ │ │ + subseq fp, r0, ip, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3348 <__bss_end__@@Base+0xfe298fa4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0130 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ff71a158 <__bss_end__@@Base+0xfebffdb4> │ │ │ │ - ldrdeq lr, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - subeq fp, pc, r2, asr #20 │ │ │ │ - subeq fp, pc, r6, asr sl @ │ │ │ │ + ldrdeq lr, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + subeq fp, pc, sl, lsr sl @ │ │ │ │ + subeq fp, pc, lr, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3378 <__bss_end__@@Base+0xfe298fd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0160 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff11a188 <__bss_end__@@Base+0xfe5ffde4> │ │ │ │ - rsbeq lr, r5, ip, lsr #25 │ │ │ │ - ldrheq r2, [r1], #-78 @ 0xffffffb2 │ │ │ │ - subseq r2, r1, sl, asr #9 │ │ │ │ + rsbeq lr, r5, r4, lsr #25 │ │ │ │ + ldrheq r2, [r1], #-70 @ 0xffffffba │ │ │ │ + subseq r2, r1, r2, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb33a8 <__bss_end__@@Base+0xfe299004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0190 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b feb1a1b8 <__bss_end__@@Base+0xfdfffe14> │ │ │ │ - rsbeq lr, r5, ip, ror ip │ │ │ │ - subseq r2, r1, lr, lsl #9 │ │ │ │ - ldrheq r2, [r1], #-66 @ 0xffffffbe │ │ │ │ + rsbeq lr, r5, r4, ror ip │ │ │ │ + subseq r2, r1, r6, lsl #9 │ │ │ │ + subseq r2, r1, sl, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb33d8 <__bss_end__@@Base+0xfe299034> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a01c0 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b fe51a1e8 <__bss_end__@@Base+0xfd9ffe44> │ │ │ │ - rsbeq lr, r5, ip, asr #24 │ │ │ │ - subseq r2, r1, lr, asr r4 │ │ │ │ - @ instruction: 0x0051249e │ │ │ │ + rsbeq lr, r5, r4, asr #24 │ │ │ │ + subseq r2, r1, r6, asr r4 │ │ │ │ + @ instruction: 0x00512496 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3408 <__bss_end__@@Base+0xfe299064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e01f0 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea72 │ │ │ │ - rsbeq lr, r5, ip, lsl ip │ │ │ │ - subseq r2, r1, r6 │ │ │ │ - ldrsbeq r2, [r1], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq lr, r5, r4, lsl ip │ │ │ │ + ldrsheq r1, [r1], #-254 @ 0xffffff02 │ │ │ │ + ldrsbeq r2, [r1], #-68 @ 0xffffffbc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb343c <__bss_end__@@Base+0xfe299098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e0224 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea58 │ │ │ │ - rsbeq lr, r5, r8, ror #23 │ │ │ │ - ldrsbeq r1, [r1], #-242 @ 0xffffff0e │ │ │ │ - subseq r2, r1, r8, lsr #9 │ │ │ │ + rsbeq lr, r5, r0, ror #23 │ │ │ │ + subseq r1, r1, sl, asr #31 │ │ │ │ + subseq r2, r1, r0, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3470 <__bss_end__@@Base+0xfe2990cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e0258 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea3e │ │ │ │ - strhteq lr, [r5], #-180 @ 0xffffff4c │ │ │ │ - @ instruction: 0x00511f9e │ │ │ │ - @ instruction: 0x00512494 │ │ │ │ + rsbeq lr, r5, ip, lsr #23 │ │ │ │ + @ instruction: 0x00511f96 │ │ │ │ + subseq r2, r1, ip, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb34a4 <__bss_end__@@Base+0xfe299100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a028c │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b b9a2b4 <__bss_end__@@Base+0x7ff10> │ │ │ │ - strdeq r0, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00512392 │ │ │ │ - @ instruction: 0x0051239e │ │ │ │ + rsbeq r0, r6, ip, ror #31 │ │ │ │ + subseq r2, r1, sl, lsl #7 │ │ │ │ + @ instruction: 0x00512396 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb34d4 <__bss_end__@@Base+0xfe299130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a02bc │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ - b 59a2e4 │ │ │ │ - rsbeq r0, r6, r4, asr #31 │ │ │ │ - subseq r2, r1, r2, ror #6 │ │ │ │ - subseq r2, r1, r6, lsl #7 │ │ │ │ + b 59a2e4 │ │ │ │ + strhteq r0, [r6], #-252 @ 0xffffff04 │ │ │ │ + subseq r2, r1, sl, asr r3 │ │ │ │ + subseq r2, r1, lr, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3504 <__bss_end__@@Base+0xfe299160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a02ec │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f6 │ │ │ │ - strhteq r1, [r6], #-86 @ 0xffffffaa │ │ │ │ - subeq lr, pc, r8, asr #17 │ │ │ │ - ldrdeq lr, [pc], #-140 @ │ │ │ │ + rsbeq r1, r6, lr, lsr #11 │ │ │ │ + subeq lr, pc, r0, asr #17 │ │ │ │ + ldrdeq lr, [pc], #-132 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3534 <__bss_end__@@Base+0xfe299190> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a031c │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r6, r4, lsl #11 │ │ │ │ - subseq r8, r1, r2, rrx │ │ │ │ - subseq r8, r1, lr, lsl #2 │ │ │ │ + rsbeq r1, r6, ip, ror r5 │ │ │ │ + subseq r8, r1, sl, asr r0 │ │ │ │ + subseq r8, r1, r6, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3564 <__bss_end__@@Base+0xfe2991c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a034c │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r6, r4, asr r5 │ │ │ │ - subseq r8, r1, r2, lsr r0 │ │ │ │ - subseq r8, r1, r2, ror #2 │ │ │ │ + rsbeq r1, r6, ip, asr #10 │ │ │ │ + subseq r8, r1, sl, lsr #32 │ │ │ │ + subseq r8, r1, sl, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3594 <__bss_end__@@Base+0xfe2991f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a037c │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ae │ │ │ │ - rsbeq r1, r6, ip, ror fp │ │ │ │ - ldrheq r9, [r1], #-194 @ 0xffffff3e │ │ │ │ - subseq r9, r1, r0, asr #25 │ │ │ │ + rsbeq r1, r6, r4, ror fp │ │ │ │ + subseq r9, r1, sl, lsr #25 │ │ │ │ + ldrheq r9, [r1], #-200 @ 0xffffff38 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb35c4 <__bss_end__@@Base+0xfe299220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a03ac │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r2, r6, r4, lsr r8 │ │ │ │ - subseq fp, r1, lr, asr #14 │ │ │ │ - subseq fp, r1, lr, asr r7 │ │ │ │ + rsbeq r2, r6, ip, lsr #16 │ │ │ │ + subseq fp, r1, r6, asr #14 │ │ │ │ + subseq fp, r1, r6, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb35f4 <__bss_end__@@Base+0xfe299250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a03dc │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r3, r6, ip, ror r6 │ │ │ │ + rsbeq r3, r6, r4, ror r6 │ │ │ │ + ldrheq r2, [r2], #-62 @ 0xffffffc2 │ │ │ │ subseq r2, r2, r6, asr #7 │ │ │ │ - subseq r2, r2, lr, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3624 <__bss_end__@@Base+0xfe299280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a040c │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmdb r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, ip, ror #28 │ │ │ │ - subseq sl, r2, lr, lsl #22 │ │ │ │ - subseq sl, r2, lr, lsl fp │ │ │ │ + rsbeq r4, r6, r4, ror #28 │ │ │ │ + subseq sl, r2, r6, lsl #22 │ │ │ │ + subseq sl, r2, r6, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3654 <__bss_end__@@Base+0xfe2992b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36043c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r5, r6, r6, lsl #10 │ │ │ │ - ldrsbeq ip, [r2], #-200 @ 0xffffff38 │ │ │ │ - ldrsheq ip, [r2], #-194 @ 0xffffff3e │ │ │ │ + strdeq r5, [r6], #-78 @ 0xffffffb2 @ │ │ │ │ + ldrsbeq ip, [r2], #-192 @ 0xffffff40 │ │ │ │ + subseq ip, r2, sl, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3680 <__bss_end__@@Base+0xfe2992dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360468 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strhteq r5, [r6], #-166 @ 0xffffff5a │ │ │ │ - subeq ip, lr, r4, lsl #14 │ │ │ │ - subeq ip, lr, lr, lsl r7 │ │ │ │ + rsbeq r5, r6, lr, lsr #21 │ │ │ │ + strdeq ip, [lr], #-108 @ 0xffffff94 │ │ │ │ + subeq ip, lr, r6, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb36ac <__bss_end__@@Base+0xfe299308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0494 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrdeq r5, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - subeq r7, pc, lr, ror #29 │ │ │ │ - subseq lr, r2, lr, ror #14 │ │ │ │ + rsbeq r5, r6, ip, asr #27 │ │ │ │ + subeq r7, pc, r6, ror #29 │ │ │ │ + subseq lr, r2, r6, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb36dc <__bss_end__@@Base+0xfe299338> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a04c4 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, r4, lsr #27 │ │ │ │ - subseq lr, r2, r2, lsr #14 │ │ │ │ - subeq r3, pc, lr, asr r8 @ │ │ │ │ + mlseq r6, ip, sp, r5 │ │ │ │ + subseq lr, r2, sl, lsl r7 │ │ │ │ + subeq r3, pc, r6, asr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb370c <__bss_end__@@Base+0xfe299368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a04f4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8f2 │ │ │ │ - rsbeq r6, r6, r6, ror r1 │ │ │ │ - subeq lr, pc, r0, asr #13 │ │ │ │ - subeq lr, pc, r0, lsl r7 @ │ │ │ │ + rsbeq r6, r6, lr, ror #2 │ │ │ │ + strheq lr, [pc], #-104 @ │ │ │ │ + subeq lr, pc, r8, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb373c <__bss_end__@@Base+0xfe299398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0524 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8da │ │ │ │ - rsbeq r6, r6, r6, asr #2 │ │ │ │ - umaaleq lr, pc, r0, r6 @ │ │ │ │ - subeq lr, pc, r0, ror #13 │ │ │ │ + rsbeq r6, r6, lr, lsr r1 │ │ │ │ + subeq lr, pc, r8, lsl #13 │ │ │ │ + ldrdeq lr, [pc], #-104 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb376c <__bss_end__@@Base+0xfe2993c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0554 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmia r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r6, r6, r4, lsr r4 │ │ │ │ - subeq r7, pc, lr, lsr #28 │ │ │ │ - subseq lr, r2, lr, lsr #13 │ │ │ │ + rsbeq r6, r6, ip, lsr #8 │ │ │ │ + subeq r7, pc, r6, lsr #28 │ │ │ │ + subseq lr, r2, r6, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb379c <__bss_end__@@Base+0xfe2993f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0584 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmia r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, r4, lsl #8 │ │ │ │ - subeq fp, pc, lr, ror #11 │ │ │ │ - subeq fp, pc, r2, lsl #12 │ │ │ │ + strdeq r6, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + subeq fp, pc, r6, ror #11 │ │ │ │ + strdeq fp, [pc], #-90 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb37cc <__bss_end__@@Base+0xfe299428> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a05b4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e892 │ │ │ │ - ldrdeq r6, [r6], #-54 @ 0xffffffca @ │ │ │ │ - subseq r0, r3, r0, lsr #5 │ │ │ │ - subseq r0, r3, r8, lsl #12 │ │ │ │ + rsbeq r6, r6, lr, asr #7 │ │ │ │ + @ instruction: 0x00530298 │ │ │ │ + subseq r0, r3, r0, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb37fc <__bss_end__@@Base+0xfe299458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a05e4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e87a │ │ │ │ - rsbeq r6, r6, r6, lsr #7 │ │ │ │ - subseq r0, r3, r0, ror #5 │ │ │ │ - subseq r0, r3, r4, lsl #6 │ │ │ │ + mlseq r6, lr, r3, r6 │ │ │ │ + ldrsbeq r0, [r3], #-40 @ 0xffffffd8 │ │ │ │ + ldrsheq r0, [r3], #-44 @ 0xffffffd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb382c <__bss_end__@@Base+0xfe299488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0614 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e862 │ │ │ │ - rsbeq r6, r6, r6, ror r3 │ │ │ │ - subeq r3, pc, r4, ror #15 │ │ │ │ - strdeq r3, [pc], #-120 @ │ │ │ │ + rsbeq r6, r6, lr, ror #6 │ │ │ │ + ldrdeq r3, [pc], #-124 @ │ │ │ │ + strdeq r3, [pc], #-112 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb385c <__bss_end__@@Base+0xfe2994b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0644 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r6, r6, r0, asr fp │ │ │ │ - subeq fp, pc, lr, lsr #10 │ │ │ │ - subeq fp, pc, r2, asr #10 │ │ │ │ + rsbeq r6, r6, r8, asr #22 │ │ │ │ + subeq fp, pc, r6, lsr #10 │ │ │ │ + subeq fp, pc, sl, lsr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb388c <__bss_end__@@Base+0xfe2994e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0674 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e832 │ │ │ │ - rsbeq r7, r6, sl, lsr #29 │ │ │ │ - strdeq ip, [lr], #-72 @ 0xffffffb8 │ │ │ │ - subseq sp, r2, r0, lsl #27 │ │ │ │ + rsbeq r7, r6, r2, lsr #29 │ │ │ │ + strdeq ip, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subseq sp, r2, r8, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb38bc <__bss_end__@@Base+0xfe299518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a06a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e81a │ │ │ │ - rsbeq r7, r6, sl, ror lr │ │ │ │ - subeq ip, lr, r8, asr #9 │ │ │ │ - subeq ip, lr, r0, ror #9 │ │ │ │ + rsbeq r7, r6, r2, ror lr │ │ │ │ + subeq ip, lr, r0, asr #9 │ │ │ │ + ldrdeq ip, [lr], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb38ec <__bss_end__@@Base+0xfe299548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a06d4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r8, r6, r0, lsl #5 │ │ │ │ - umaaleq fp, pc, lr, r4 @ │ │ │ │ - strheq fp, [pc], #-66 @ │ │ │ │ + rsbeq r8, r6, r8, ror r2 │ │ │ │ + umaaleq fp, pc, r6, r4 @ │ │ │ │ + subeq fp, pc, sl, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb391c <__bss_end__@@Base+0xfe299578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0704 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00e8f7fc │ │ │ │ - rsbeq r8, r6, r4, lsl #9 │ │ │ │ - subeq fp, pc, lr, ror #8 │ │ │ │ - subeq fp, pc, r2, lsl #9 │ │ │ │ + rsbeq r8, r6, ip, ror r4 │ │ │ │ + subeq fp, pc, r6, ror #8 │ │ │ │ + subeq fp, pc, sl, ror r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb394c <__bss_end__@@Base+0xfe2995a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0734 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00d0f7fc │ │ │ │ - rsbeq r8, r6, r4, asr r4 │ │ │ │ - @ instruction: 0x00541792 │ │ │ │ - ldrheq r1, [r4], #-114 @ 0xffffff8e │ │ │ │ + rsbeq r8, r6, ip, asr #8 │ │ │ │ + subseq r1, r4, sl, lsl #15 │ │ │ │ + subseq r1, r4, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb397c <__bss_end__@@Base+0xfe2995d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0764 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00b8f7fc │ │ │ │ - rsbeq r8, r6, r8, ror r9 │ │ │ │ - subeq fp, pc, lr, lsl #8 │ │ │ │ - subeq fp, pc, r2, lsr #8 │ │ │ │ + rsbeq r8, r6, r0, ror r9 │ │ │ │ + subeq fp, pc, r6, lsl #8 │ │ │ │ + subeq fp, pc, sl, lsl r4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb39ac <__bss_end__@@Base+0xfe299608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0794 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa2 │ │ │ │ - rsbeq r8, r6, sl, asr #18 │ │ │ │ - ldrsbeq r1, [r4], #-48 @ 0xffffffd0 │ │ │ │ - subseq r2, r4, r4, lsr #2 │ │ │ │ + rsbeq r8, r6, r2, asr #18 │ │ │ │ + subseq r1, r4, r8, asr #7 │ │ │ │ + subseq r2, r4, ip, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb39dc <__bss_end__@@Base+0xfe299638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a07c4 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0088f7fc │ │ │ │ - rsbeq r8, r6, r8, lsl r9 │ │ │ │ - ldrsheq r1, [r4], #-242 @ 0xffffff0e │ │ │ │ - subseq r2, r4, r6, lsl r1 │ │ │ │ + rsbeq r8, r6, r0, lsl r9 │ │ │ │ + subseq r1, r4, sl, ror #31 │ │ │ │ + subseq r2, r4, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a0c <__bss_end__@@Base+0xfe299668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a07f4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef72 │ │ │ │ - rsbeq r8, r6, sl, ror #17 │ │ │ │ - subeq r3, pc, r4, lsl #12 │ │ │ │ - subeq r3, pc, r8, lsl r6 @ │ │ │ │ + rsbeq r8, r6, r2, ror #17 │ │ │ │ + strdeq r3, [pc], #-92 @ │ │ │ │ + subeq r3, pc, r0, lsl r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb3a3c <__bss_end__@@Base+0xfe299698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b fe79a844 <__bss_end__@@Base+0xfdc804a0> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ - bllt 69a854 │ │ │ │ - ldrsbeq r2, [r4], #-14 │ │ │ │ + bllt 69a854 │ │ │ │ + ldrsbeq r2, [r4], #-6 │ │ │ │ rsbseq lr, r8, r2, lsl #2 │ │ │ │ andeq r4, r0, r4, asr #19 │ │ │ │ - ldrsbeq r2, [r4], #-14 │ │ │ │ + ldrsbeq r2, [r4], #-6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a7c <__bss_end__@@Base+0xfe2996d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0864 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - rsbeq r8, r6, sl, lsr #26 │ │ │ │ - subeq ip, lr, r8, lsl #6 │ │ │ │ - subeq ip, lr, r0, lsr #6 │ │ │ │ + rsbeq r8, r6, r2, lsr #26 │ │ │ │ + subeq ip, lr, r0, lsl #6 │ │ │ │ + subeq ip, lr, r8, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3aac <__bss_end__@@Base+0xfe299708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0894 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef22 │ │ │ │ - strhteq sl, [r6], #-58 @ 0xffffffc6 │ │ │ │ - subeq r3, pc, r4, ror #10 │ │ │ │ - subeq r3, pc, r8, ror r5 @ │ │ │ │ + strhteq sl, [r6], #-50 @ 0xffffffce │ │ │ │ + subeq r3, pc, ip, asr r5 @ │ │ │ │ + subeq r3, pc, r0, ror r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3adc <__bss_end__@@Base+0xfe299738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a08c4 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0008f7fc │ │ │ │ - rsbeq sl, r6, r0, asr #9 │ │ │ │ - subseq r7, r4, lr, lsl #28 │ │ │ │ - subseq r7, r4, r2, lsr #28 │ │ │ │ + strhteq sl, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subseq r7, r4, r6, lsl #28 │ │ │ │ + subseq r7, r4, sl, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b0c <__bss_end__@@Base+0xfe299768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a08f4 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - mlseq r6, r0, r4, sl │ │ │ │ - ldrsbeq r7, [r4], #-222 @ 0xffffff22 │ │ │ │ - subseq r7, r4, r6, lsl #28 │ │ │ │ + rsbeq sl, r6, r8, lsl #9 │ │ │ │ + ldrsbeq r7, [r4], #-214 @ 0xffffff2a │ │ │ │ + ldrsheq r7, [r4], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b3c <__bss_end__@@Base+0xfe299798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0924 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - rsbeq sl, r6, r0, ror #8 │ │ │ │ - subseq r7, r4, lr, lsr #27 │ │ │ │ - subseq r7, r4, sl, ror #27 │ │ │ │ + rsbeq sl, r6, r8, asr r4 │ │ │ │ + subseq r7, r4, r6, lsr #27 │ │ │ │ + subseq r7, r4, r2, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b6c <__bss_end__@@Base+0xfe2997c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360954 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr2, cr12, {7} @ │ │ │ │ - rsbeq sl, r6, r6, lsr #24 │ │ │ │ - subeq ip, lr, r8, lsl r2 │ │ │ │ - subeq ip, lr, r2, lsr r2 │ │ │ │ + rsbeq sl, r6, lr, lsl ip │ │ │ │ + subeq ip, lr, r0, lsl r2 │ │ │ │ + subeq ip, lr, sl, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b98 <__bss_end__@@Base+0xfe2997f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0980 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 5, pc, cr10, cr12, {7} @ │ │ │ │ - strdeq sl, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - subseq sl, r4, lr, ror #1 │ │ │ │ - ldrsheq sl, [r4], #-14 │ │ │ │ + strdeq sl, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + subseq sl, r4, r6, ror #1 │ │ │ │ + ldrsheq sl, [r4], #-6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3bc8 <__bss_end__@@Base+0xfe299824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a09b0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee94 │ │ │ │ - ldrdeq sl, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - subeq fp, pc, r2, asr #3 │ │ │ │ - ldrdeq fp, [pc], #-24 @ │ │ │ │ + rsbeq sl, r6, ip, asr #29 │ │ │ │ + strheq fp, [pc], #-26 @ │ │ │ │ + ldrdeq fp, [pc], #-16 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3bf8 <__bss_end__@@Base+0xfe299854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a09e0 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 3, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - rsbeq sl, r6, r4, lsr #29 │ │ │ │ - subseq fp, r4, lr, lsr #22 │ │ │ │ - subseq fp, r4, sl, lsr fp │ │ │ │ + mlseq r6, ip, lr, sl │ │ │ │ + subseq fp, r4, r6, lsr #22 │ │ │ │ + subseq fp, r4, r2, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c28 <__bss_end__@@Base+0xfe299884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360a10 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr4, cr12, {7} @ │ │ │ │ - rsbeq fp, r6, r6, lsr fp │ │ │ │ - subseq r1, r5, r0, asr #2 │ │ │ │ - subseq r1, r5, r2, lsl #3 │ │ │ │ + rsbeq fp, r6, lr, lsr #22 │ │ │ │ + subseq r1, r5, r8, lsr r1 │ │ │ │ + subseq r1, r5, sl, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c54 <__bss_end__@@Base+0xfe2998b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0a3c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee4e │ │ │ │ - rsbeq fp, r6, sl, lsl #22 │ │ │ │ - subeq ip, lr, r0, lsr r1 │ │ │ │ - subeq ip, lr, r8, asr #2 │ │ │ │ + rsbeq fp, r6, r2, lsl #22 │ │ │ │ + subeq ip, lr, r8, lsr #2 │ │ │ │ + subeq ip, lr, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c84 <__bss_end__@@Base+0xfe2998e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0a6c │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbeq ip, r6, ip, lsr #14 │ │ │ │ - subseq r4, r5, r2, lsl #10 │ │ │ │ - ldrsheq r4, [r5], #-94 @ 0xffffffa2 │ │ │ │ + rsbeq ip, r6, r4, lsr #14 │ │ │ │ + ldrsheq r4, [r5], #-74 @ 0xffffffb6 │ │ │ │ + ldrsheq r4, [r5], #-86 @ 0xffffffaa │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3cb4 <__bss_end__@@Base+0xfe299910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0a9c │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ mrc 7, 0, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbeq ip, r6, r4, ror #16 │ │ │ │ - subseq r4, r5, sl, ror #23 │ │ │ │ - ldrsheq r4, [r5], #-186 @ 0xffffff46 │ │ │ │ + rsbeq ip, r6, ip, asr r8 │ │ │ │ + subseq r4, r5, r2, ror #23 │ │ │ │ + ldrsheq r4, [r5], #-178 @ 0xffffff4e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ce4 <__bss_end__@@Base+0xfe299940> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0acc │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcr 7, 0, pc, cr4, cr12, {7} @ │ │ │ │ - strdeq sp, [r6], #-12 @ │ │ │ │ - subeq r8, pc, r2, ror r9 @ │ │ │ │ - subseq r6, r1, r6, asr #21 │ │ │ │ + strdeq sp, [r6], #-4 @ │ │ │ │ + subeq r8, pc, sl, ror #18 │ │ │ │ + ldrheq r6, [r1], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d14 <__bss_end__@@Base+0xfe299970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0afc │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stcl 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbeq sp, r6, ip, asr #1 │ │ │ │ - subeq r8, pc, r2, asr #18 │ │ │ │ - @ instruction: 0x00516a96 │ │ │ │ + rsbeq sp, r6, r4, asr #1 │ │ │ │ + subeq r8, pc, sl, lsr r9 @ │ │ │ │ + subseq r6, r1, lr, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d44 <__bss_end__@@Base+0xfe2999a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0b2c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - mlseq r6, ip, r0, sp │ │ │ │ - subeq r8, pc, r2, lsl r9 @ │ │ │ │ - subseq r6, r1, r6, ror #20 │ │ │ │ + mlseq r6, r4, r0, sp │ │ │ │ + subeq r8, pc, sl, lsl #18 │ │ │ │ + subseq r6, r1, lr, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d74 <__bss_end__@@Base+0xfe2999d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0b5c │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbeq sp, r6, r4, asr lr │ │ │ │ - @ instruction: 0x00556d92 │ │ │ │ - ldrsheq r6, [r5], #-210 @ 0xffffff2e │ │ │ │ + rsbeq sp, r6, ip, asr #28 │ │ │ │ + subseq r6, r5, sl, lsl #27 │ │ │ │ + subseq r6, r5, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3da4 <__bss_end__@@Base+0xfe299a00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360b8c │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #1008]! @ 0x3f0 │ │ │ │ - rsbeq lr, r6, r2, asr #10 │ │ │ │ - subseq r9, r5, r4, ror r3 │ │ │ │ - subseq pc, r5, r2, asr #14 │ │ │ │ + rsbeq lr, r6, sl, lsr r5 │ │ │ │ + subseq r9, r5, ip, ror #6 │ │ │ │ + subseq pc, r5, sl, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3dd0 <__bss_end__@@Base+0xfe299a2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0bb8 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed90 │ │ │ │ - strdeq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - subeq r8, pc, r6, lsl #17 │ │ │ │ - ldrsbeq r6, [r1], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r3, r7, r8, ror #15 │ │ │ │ + subeq r8, pc, lr, ror r8 @ │ │ │ │ + ldrsbeq r6, [r1], #-148 @ 0xffffff6c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e00 <__bss_end__@@Base+0xfe299a5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0be8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldcl 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r3, r7, r0, asr #15 │ │ │ │ - subeq r8, pc, r6, asr r8 @ │ │ │ │ - subseq r6, r1, sl, lsr #19 │ │ │ │ + strhteq r3, [r7], #-120 @ 0xffffff88 │ │ │ │ + subeq r8, pc, lr, asr #16 │ │ │ │ + subseq r6, r1, r2, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e30 <__bss_end__@@Base+0xfe299a8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0c18 │ │ │ │ andscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldcl 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r3, r7, r8, lsl #19 │ │ │ │ - subseq sl, r5, sl, asr #30 │ │ │ │ - subseq sl, r5, lr, asr pc │ │ │ │ + rsbeq r3, r7, r0, lsl #19 │ │ │ │ + subseq sl, r5, r2, asr #30 │ │ │ │ + subseq sl, r5, r6, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e60 <__bss_end__@@Base+0xfe299abc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0c48 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed48 │ │ │ │ - rsbeq r4, r7, sl, ror r3 │ │ │ │ - subeq fp, lr, r4, lsr #30 │ │ │ │ - subeq fp, lr, ip, lsr pc │ │ │ │ + rsbeq r4, r7, r2, ror r3 │ │ │ │ + subeq fp, lr, ip, lsl pc │ │ │ │ + subeq fp, lr, r4, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e90 <__bss_end__@@Base+0xfe299aec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0c78 │ │ │ │ sbcvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stc 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r4, r7, r0, ror #14 │ │ │ │ - @ instruction: 0x00562092 │ │ │ │ - subseq r1, r4, lr, ror #24 │ │ │ │ + rsbeq r4, r7, r8, asr r7 │ │ │ │ + subseq r2, r6, sl, lsl #1 │ │ │ │ + subseq r1, r4, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ec0 <__bss_end__@@Base+0xfe299b1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0ca8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed18 │ │ │ │ - rsbeq r4, r7, r8, lsl #18 │ │ │ │ - umaaleq r8, pc, r6, r7 @ │ │ │ │ - subeq r8, pc, ip, lsr #15 │ │ │ │ + rsbeq r4, r7, r0, lsl #18 │ │ │ │ + subeq r8, pc, lr, lsl #15 │ │ │ │ + subeq r8, pc, r4, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ef0 <__bss_end__@@Base+0xfe299b4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0cd8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed00 │ │ │ │ - rsbeq r4, r7, r4, lsl #18 │ │ │ │ - subeq r8, pc, r6, ror #14 │ │ │ │ - subeq r8, pc, ip, ror r7 @ │ │ │ │ + strdeq r4, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + subeq r8, pc, lr, asr r7 @ │ │ │ │ + subeq r8, pc, r4, ror r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f20 <__bss_end__@@Base+0xfe299b7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d08 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ece8 │ │ │ │ - rsbeq r4, r7, r0, lsr r9 │ │ │ │ - subeq r8, pc, r6, lsr r7 @ │ │ │ │ - subeq r8, pc, ip, asr #14 │ │ │ │ + rsbeq r4, r7, r8, lsr #18 │ │ │ │ + subeq r8, pc, lr, lsr #14 │ │ │ │ + subeq r8, pc, r4, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f50 <__bss_end__@@Base+0xfe299bac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d38 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ stcl 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbeq r7, r7, r0, lsl r3 │ │ │ │ - subeq r7, pc, sl, asr #12 │ │ │ │ - subseq sp, r2, sl, asr #29 │ │ │ │ + rsbeq r7, r7, r8, lsl #6 │ │ │ │ + subeq r7, pc, r2, asr #12 │ │ │ │ + subseq sp, r2, r2, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f80 <__bss_end__@@Base+0xfe299bdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d68 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecb8 │ │ │ │ - rsbeq r7, r7, r2, ror #5 │ │ │ │ - subseq r6, r6, r8, lsl #19 │ │ │ │ - subseq r6, r6, r8, ror sl │ │ │ │ + ldrdeq r7, [r7], #-42 @ 0xffffffd6 @ │ │ │ │ + subseq r6, r6, r0, lsl #19 │ │ │ │ + subseq r6, r6, r0, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3fb0 <__bss_end__@@Base+0xfe299c0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d98 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eca0 │ │ │ │ - strhteq r7, [r7], #-34 @ 0xffffffde │ │ │ │ - ldrdeq fp, [lr], #-212 @ 0xffffff2c │ │ │ │ - subeq fp, lr, ip, ror #27 │ │ │ │ + rsbeq r7, r7, sl, lsr #5 │ │ │ │ + subeq fp, lr, ip, asr #27 │ │ │ │ + subeq fp, lr, r4, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3fe0 <__bss_end__@@Base+0xfe299c3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0dc8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbeq r7, r7, ip, lsl #17 │ │ │ │ - subeq sl, pc, sl, lsr #27 │ │ │ │ - strheq sl, [pc], #-222 @ │ │ │ │ + rsbeq r7, r7, r4, lsl #17 │ │ │ │ + subeq sl, pc, r2, lsr #27 │ │ │ │ + strheq sl, [pc], #-214 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4010 <__bss_end__@@Base+0xfe299c6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0df8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec70 │ │ │ │ - rsbeq r7, r7, lr, asr r8 │ │ │ │ - subeq r3, pc, r0 │ │ │ │ - subeq r3, pc, r4, lsl r0 @ │ │ │ │ + rsbeq r7, r7, r6, asr r8 │ │ │ │ + strdeq r2, [pc], #-248 @ │ │ │ │ + subeq r3, pc, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4040 <__bss_end__@@Base+0xfe299c9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e28 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrrc 7, 15, pc, r6, cr12 @ │ │ │ │ - strhteq r7, [r7], #-208 @ 0xffffff30 │ │ │ │ - subseq r9, r6, r2, ror r7 │ │ │ │ - subseq sl, r6, r2, lsl #12 │ │ │ │ + rsbeq r7, r7, r8, lsr #27 │ │ │ │ + subseq r9, r6, sl, ror #14 │ │ │ │ + ldrsheq sl, [r6], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4070 <__bss_end__@@Base+0xfe299ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e58 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldc 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - ldrdeq r7, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - ldrheq fp, [r2], #-90 @ 0xffffffa6 │ │ │ │ - subseq fp, r6, r2, ror #18 │ │ │ │ + ldrdeq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq fp, [r2], #-82 @ 0xffffffae │ │ │ │ + subseq fp, r6, sl, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb40a0 <__bss_end__@@Base+0xfe299cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e88 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stc 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - rsbeq r7, r7, ip, lsr #31 │ │ │ │ - subseq fp, r2, sl, lsl #11 │ │ │ │ - subseq fp, r6, r2, lsr r9 │ │ │ │ + rsbeq r7, r7, r4, lsr #31 │ │ │ │ + subseq fp, r2, r2, lsl #11 │ │ │ │ + subseq fp, r6, sl, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb40d0 <__bss_end__@@Base+0xfe299d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0eb8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec10 │ │ │ │ - strhteq r8, [r7], #-42 @ 0xffffffd6 │ │ │ │ - subseq pc, r2, ip, lsl #20 │ │ │ │ - subseq pc, r2, r0, lsr sl @ │ │ │ │ + strhteq r8, [r7], #-34 @ 0xffffffde │ │ │ │ + subseq pc, r2, r4, lsl #20 │ │ │ │ + subseq pc, r2, r8, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4100 <__bss_end__@@Base+0xfe299d5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0ee8 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebf8 │ │ │ │ - rsbeq r8, r7, sl, lsl #5 │ │ │ │ - ldrsbeq pc, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - subseq pc, r2, r0, lsl #20 │ │ │ │ + rsbeq r8, r7, r2, lsl #5 │ │ │ │ + ldrsbeq pc, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq pc, [r2], #-152 @ 0xffffff68 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4130 <__bss_end__@@Base+0xfe299d8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f18 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl ffa1af3c <__bss_end__@@Base+0xfef00b98> │ │ │ │ - rsbeq r8, r7, r4, lsr #6 │ │ │ │ - ldrheq lr, [r6], #-54 @ 0xffffffca │ │ │ │ - @ instruction: 0x0056e592 │ │ │ │ + rsbeq r8, r7, ip, lsl r3 │ │ │ │ + subseq lr, r6, lr, lsr #7 │ │ │ │ + subseq lr, r6, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4160 <__bss_end__@@Base+0xfe299dbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f48 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ bl ff41af6c <__bss_end__@@Base+0xfe900bc8> │ │ │ │ - strdeq r8, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - subseq lr, r6, r6, lsl #7 │ │ │ │ - subseq lr, r6, lr, ror r5 │ │ │ │ + rsbeq r8, r7, ip, ror #5 │ │ │ │ + subseq lr, r6, lr, ror r3 │ │ │ │ + subseq lr, r6, r6, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4190 <__bss_end__@@Base+0xfe299dec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f78 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb0 │ │ │ │ - rsbeq r8, r7, sl, asr #16 │ │ │ │ - subseq r5, r7, r4, lsr pc │ │ │ │ - subseq r6, r7, ip, asr r0 │ │ │ │ + rsbeq r8, r7, r2, asr #16 │ │ │ │ + subseq r5, r7, ip, lsr #30 │ │ │ │ + subseq r6, r7, r4, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb41c0 <__bss_end__@@Base+0xfe299e1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0fa8 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb98 │ │ │ │ - rsbeq r8, r7, sl, lsl r8 │ │ │ │ - subseq r5, r7, r4, lsl #30 │ │ │ │ - subseq r6, r7, ip, asr #32 │ │ │ │ + rsbeq r8, r7, r2, lsl r8 │ │ │ │ + ldrsheq r5, [r7], #-236 @ 0xffffff14 │ │ │ │ + subseq r6, r7, r4, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb41f0 <__bss_end__@@Base+0xfe299e4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0fd8 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 221affc <__bss_end__@@Base+0x1700c58> │ │ │ │ - rsbeq r8, r7, ip, lsr r9 │ │ │ │ - subseq r6, r7, r6, lsr #4 │ │ │ │ - subseq r8, r8, r2, asr #12 │ │ │ │ + rsbeq r8, r7, r4, lsr r9 │ │ │ │ + subseq r6, r7, lr, lsl r2 │ │ │ │ + subseq r8, r8, sl, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4220 <__bss_end__@@Base+0xfe299e7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361008 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1c9b028 <__bss_end__@@Base+0x1180c84> │ │ │ │ - rsbeq r8, r7, r2, asr #23 │ │ │ │ - ldrsbeq r6, [r7], #-112 @ 0xffffff90 │ │ │ │ - ldrsbeq r6, [r7], #-126 @ 0xffffff82 │ │ │ │ + strhteq r8, [r7], #-186 @ 0xffffff46 │ │ │ │ + subseq r6, r7, r8, asr #15 │ │ │ │ + ldrsbeq r6, [r7], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb424c <__bss_end__@@Base+0xfe299ea8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361034 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 171b054 <__bss_end__@@Base+0xc00cb0> │ │ │ │ - rsbeq r8, r7, sl, asr #24 │ │ │ │ - subeq fp, lr, r8, lsr fp │ │ │ │ - subeq fp, lr, r2, asr fp │ │ │ │ + rsbeq r8, r7, r2, asr #24 │ │ │ │ + subeq fp, lr, r0, lsr fp │ │ │ │ + subeq fp, lr, sl, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4278 <__bss_end__@@Base+0xfe299ed4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1060 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb3c │ │ │ │ - rsbeq r8, r7, lr, lsl ip │ │ │ │ - subseq r6, r7, r0, lsl #19 │ │ │ │ - subseq r6, r7, r0, lsr #19 │ │ │ │ + rsbeq r8, r7, r6, lsl ip │ │ │ │ + subseq r6, r7, r8, ror r9 │ │ │ │ + @ instruction: 0x00576998 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb42a8 <__bss_end__@@Base+0xfe299f04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1090 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl b1b0b4 <__bss_end__@@Base+0xd10> │ │ │ │ - rsbeq r8, r7, ip, ror #23 │ │ │ │ - subseq r6, r7, lr, asr #18 │ │ │ │ - ldrheq r6, [r7], #-46 @ 0xffffffd2 │ │ │ │ + rsbeq r8, r7, r4, ror #23 │ │ │ │ + subseq r6, r7, r6, asr #18 │ │ │ │ + ldrheq r6, [r7], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb42d8 <__bss_end__@@Base+0xfe299f34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3610c0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 59b0e0 │ │ │ │ - rsbeq r8, r7, lr, ror pc │ │ │ │ - subeq fp, lr, ip, lsr #21 │ │ │ │ - subseq sp, r2, r6, lsr r3 │ │ │ │ + bl 59b0e0 │ │ │ │ + rsbeq r8, r7, r6, ror pc │ │ │ │ + subeq fp, lr, r4, lsr #21 │ │ │ │ + subseq sp, r2, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4304 <__bss_end__@@Base+0xfe299f60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a10ec │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf6 │ │ │ │ - rsbeq r8, r7, r2, asr pc │ │ │ │ - subeq fp, lr, r0, lsl #21 │ │ │ │ - umaaleq fp, lr, r8, sl │ │ │ │ + rsbeq r8, r7, sl, asr #30 │ │ │ │ + subeq fp, lr, r8, ror sl │ │ │ │ + umaaleq fp, lr, r0, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4334 <__bss_end__@@Base+0xfe299f90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36111c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffa1b13c <__bss_end__@@Base+0xfef00d98> │ │ │ │ - rsbeq r9, r7, lr, asr r4 │ │ │ │ - ldrheq r7, [r7], #-108 @ 0xffffff94 │ │ │ │ - subseq r7, r7, lr, asr #13 │ │ │ │ + rsbeq r9, r7, r6, asr r4 │ │ │ │ + ldrheq r7, [r7], #-100 @ 0xffffff9c │ │ │ │ + subseq r7, r7, r6, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4360 <__bss_end__@@Base+0xfe299fbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1148 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff41b16c <__bss_end__@@Base+0xfe900dc8> │ │ │ │ - rsbeq sl, r7, r0, lsr #26 │ │ │ │ - subseq ip, r7, lr, asr sp │ │ │ │ - subseq ip, r7, sl, ror #31 │ │ │ │ + rsbeq sl, r7, r8, lsl sp │ │ │ │ + subseq ip, r7, r6, asr sp │ │ │ │ + subseq ip, r7, r2, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4390 <__bss_end__@@Base+0xfe299fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1178 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab0 │ │ │ │ - rsbeq fp, r7, lr, lsr #5 │ │ │ │ - strdeq fp, [lr], #-148 @ 0xffffff6c │ │ │ │ - subseq sp, r2, ip, ror r2 │ │ │ │ + rsbeq fp, r7, r6, lsr #5 │ │ │ │ + subeq fp, lr, ip, ror #19 │ │ │ │ + subseq sp, r2, r4, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb43c0 <__bss_end__@@Base+0xfe29a01c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a11a8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea98 │ │ │ │ - rsbeq fp, r7, lr, ror r2 │ │ │ │ - subeq fp, lr, r4, asr #19 │ │ │ │ - ldrdeq fp, [lr], #-156 @ 0xffffff64 │ │ │ │ + rsbeq fp, r7, r6, ror r2 │ │ │ │ + strheq fp, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq fp, [lr], #-148 @ 0xffffff6c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb43f0 <__bss_end__@@Base+0xfe29a04c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a11d8 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b 221b1fc <__bss_end__@@Base+0x1700e58> │ │ │ │ - rsbeq fp, r7, lr, asr #4 │ │ │ │ - subseq lr, r7, r8, asr fp │ │ │ │ - subseq sl, r1, r6, lsr #20 │ │ │ │ + rsbeq fp, r7, r6, asr #4 │ │ │ │ + subseq lr, r7, r0, asr fp │ │ │ │ + subseq sl, r1, lr, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4420 <__bss_end__@@Base+0xfe29a07c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1208 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea68 │ │ │ │ - rsbeq fp, r7, r2, ror r8 │ │ │ │ - subeq fp, lr, r4, ror #18 │ │ │ │ - subseq sp, r2, ip, ror #3 │ │ │ │ + rsbeq fp, r7, sl, ror #16 │ │ │ │ + subeq fp, lr, ip, asr r9 │ │ │ │ + subseq sp, r2, r4, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4450 <__bss_end__@@Base+0xfe29a0ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1238 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - rsbeq fp, r7, r0, asr #16 │ │ │ │ - subseq r1, sl, r2, lsr r3 │ │ │ │ - subseq sl, r1, r4, asr #19 │ │ │ │ + rsbeq fp, r7, r8, lsr r8 │ │ │ │ + subseq r1, sl, sl, lsr #6 │ │ │ │ + ldrheq sl, [r1], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4484 <__bss_end__@@Base+0xfe29a0e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e126c │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea34 │ │ │ │ - rsbeq fp, r7, ip, lsl #16 │ │ │ │ - ldrsheq r1, [sl], #-46 @ 0xffffffd2 │ │ │ │ - @ instruction: 0x0051a990 │ │ │ │ + rsbeq fp, r7, r4, lsl #16 │ │ │ │ + ldrsheq r1, [sl], #-38 @ 0xffffffda │ │ │ │ + subseq sl, r1, r8, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb44b8 <__bss_end__@@Base+0xfe29a114> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e12a0 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1a │ │ │ │ - ldrdeq fp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r1, sl, sl, asr #5 │ │ │ │ - subseq sl, r1, ip, asr r9 │ │ │ │ + ldrdeq fp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r1, sl, r2, asr #5 │ │ │ │ + subseq sl, r1, r4, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb44ec <__bss_end__@@Base+0xfe29a148> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e12d4 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea00 │ │ │ │ - rsbeq fp, r7, r4, lsr #15 │ │ │ │ - @ instruction: 0x005a1296 │ │ │ │ - subseq sl, r1, r8, lsr #18 │ │ │ │ + mlseq r7, ip, r7, fp │ │ │ │ + subseq r1, sl, lr, lsl #5 │ │ │ │ + subseq sl, r1, r0, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4520 <__bss_end__@@Base+0xfe29a17c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1308 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e6 │ │ │ │ - rsbeq fp, r7, r0, ror r7 │ │ │ │ - subseq r1, sl, r2, ror #4 │ │ │ │ - ldrsheq sl, [r1], #-132 @ 0xffffff7c │ │ │ │ + rsbeq fp, r7, r8, ror #14 │ │ │ │ + subseq r1, sl, sl, asr r2 │ │ │ │ + subseq sl, r1, ip, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4554 <__bss_end__@@Base+0xfe29a1b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a133c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq fp, r7, lr, lsr r7 │ │ │ │ - subeq fp, lr, r0, lsr r8 │ │ │ │ - subeq fp, lr, r6, asr #16 │ │ │ │ + rsbeq fp, r7, r6, lsr r7 │ │ │ │ + subeq fp, lr, r8, lsr #16 │ │ │ │ + subeq fp, lr, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4584 <__bss_end__@@Base+0xfe29a1e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e136c │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - rsbeq fp, r7, ip, lsl #14 │ │ │ │ - ldrsheq r1, [sl], #-30 @ 0xffffffe2 │ │ │ │ - @ instruction: 0x0051a890 │ │ │ │ + rsbeq fp, r7, r4, lsl #14 │ │ │ │ + ldrsheq r1, [sl], #-22 @ 0xffffffea │ │ │ │ + subseq sl, r1, r8, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb45b8 <__bss_end__@@Base+0xfe29a214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e13a0 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99a │ │ │ │ - ldrdeq fp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r1, sl, sl, asr #3 │ │ │ │ - subseq sl, r1, ip, asr r8 │ │ │ │ + ldrdeq fp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq r1, sl, r2, asr #3 │ │ │ │ + subseq sl, r1, r4, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb45ec <__bss_end__@@Base+0xfe29a248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e13d4 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e980 │ │ │ │ - rsbeq fp, r7, r4, lsr #13 │ │ │ │ - @ instruction: 0x005a1196 │ │ │ │ - subseq sl, r1, r8, lsr #16 │ │ │ │ + mlseq r7, ip, r6, fp │ │ │ │ + subseq r1, sl, lr, lsl #3 │ │ │ │ + subseq sl, r1, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4620 <__bss_end__@@Base+0xfe29a27c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1408 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - rsbeq fp, r7, r0, ror r6 │ │ │ │ - subseq r1, sl, r2, ror #2 │ │ │ │ - ldrsheq sl, [r1], #-116 @ 0xffffff8c │ │ │ │ + rsbeq fp, r7, r8, ror #12 │ │ │ │ + subseq r1, sl, sl, asr r1 │ │ │ │ + subseq sl, r1, ip, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4654 <__bss_end__@@Base+0xfe29a2b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e143c │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e94c │ │ │ │ - rsbeq fp, r7, ip, lsr r6 │ │ │ │ - subseq r1, sl, lr, lsr #2 │ │ │ │ - subseq r0, r8, r4, asr #5 │ │ │ │ + rsbeq fp, r7, r4, lsr r6 │ │ │ │ + subseq r1, sl, r6, lsr #2 │ │ │ │ + ldrheq r0, [r8], #-44 @ 0xffffffd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4688 <__bss_end__@@Base+0xfe29a2e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1470 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e932 │ │ │ │ - rsbeq fp, r7, r8, lsl #12 │ │ │ │ - ldrsheq r1, [sl], #-10 │ │ │ │ - ldrheq r0, [r8], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq fp, r7, r0, lsl #12 │ │ │ │ + ldrsheq r1, [sl], #-2 │ │ │ │ + subseq r0, r8, r8, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb46bc <__bss_end__@@Base+0xfe29a318> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e14a4 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - ldrdeq fp, [r7], #-84 @ 0xffffffac @ │ │ │ │ - subseq r1, sl, r6, asr #1 │ │ │ │ - subseq sl, r1, r8, asr r7 │ │ │ │ + rsbeq fp, r7, ip, asr #11 │ │ │ │ + ldrheq r1, [sl], #-14 │ │ │ │ + subseq sl, r1, r0, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb46f0 <__bss_end__@@Base+0xfe29a34c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e14d8 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8fe │ │ │ │ - rsbeq fp, r7, r0, lsr #11 │ │ │ │ - @ instruction: 0x005a1092 │ │ │ │ - subseq sl, r1, r4, lsr #14 │ │ │ │ + mlseq r7, r8, r5, fp │ │ │ │ + subseq r1, sl, sl, lsl #1 │ │ │ │ + subseq sl, r1, ip, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4724 <__bss_end__@@Base+0xfe29a380> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e150c │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8e4 │ │ │ │ - rsbeq fp, r7, ip, ror #10 │ │ │ │ - subseq r1, sl, lr, asr r0 │ │ │ │ - ldrsheq sl, [r1], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq fp, r7, r4, ror #10 │ │ │ │ + subseq r1, sl, r6, asr r0 │ │ │ │ + subseq sl, r1, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4758 <__bss_end__@@Base+0xfe29a3b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361540 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r7, r2, lsl #19 │ │ │ │ - subseq r2, r8, r0, ror #2 │ │ │ │ - subseq r2, r8, sl, ror r1 │ │ │ │ + rsbeq ip, r7, sl, ror r9 │ │ │ │ + subseq r2, r8, r8, asr r1 │ │ │ │ + subseq r2, r8, r2, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4784 <__bss_end__@@Base+0xfe29a3e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a156c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8b6 │ │ │ │ - rsbeq ip, r7, r6, asr r9 │ │ │ │ - subseq r2, r8, r0, ror #2 │ │ │ │ - @ instruction: 0x0051a694 │ │ │ │ + rsbeq ip, r7, lr, asr #18 │ │ │ │ + subseq r2, r8, r8, asr r1 │ │ │ │ + subseq sl, r1, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb47b4 <__bss_end__@@Base+0xfe29a410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a159c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e89e │ │ │ │ - ldrdeq ip, [r7], #-170 @ 0xffffff56 @ │ │ │ │ - subseq r2, sl, r4, lsl fp │ │ │ │ - subseq r2, r8, r8, ror #5 │ │ │ │ + ldrdeq ip, [r7], #-162 @ 0xffffff5e @ │ │ │ │ + subseq r2, sl, ip, lsl #22 │ │ │ │ + subseq r2, r8, r0, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb47e4 <__bss_end__@@Base+0xfe29a440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a15cc │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e886 │ │ │ │ - rsbeq ip, r7, sl, lsr #21 │ │ │ │ - subseq r2, sl, r4, ror #21 │ │ │ │ - subseq r2, r8, r4, asr #5 │ │ │ │ + rsbeq ip, r7, r2, lsr #21 │ │ │ │ + ldrsbeq r2, [sl], #-172 @ 0xffffff54 │ │ │ │ + ldrheq r2, [r8], #-44 @ 0xffffffd4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4814 <__bss_end__@@Base+0xfe29a470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a15fc │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stmda ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r7, r8, ror sl │ │ │ │ - ldrheq r2, [sl], #-162 @ 0xffffff5e │ │ │ │ - ldrheq r2, [r8], #-42 @ 0xffffffd6 │ │ │ │ + rsbeq ip, r7, r0, ror sl │ │ │ │ + subseq r2, sl, sl, lsr #21 │ │ │ │ + ldrheq r2, [r8], #-34 @ 0xffffffde │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4844 <__bss_end__@@Base+0xfe29a4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4858 <__bss_end__@@Base+0xfe29a4b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1640 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e84c │ │ │ │ - rsbeq sp, r7, sl, ror r3 │ │ │ │ - subeq fp, lr, ip, lsr #10 │ │ │ │ - subeq fp, lr, r4, asr #10 │ │ │ │ + rsbeq sp, r7, r2, ror r3 │ │ │ │ + subeq fp, lr, r4, lsr #10 │ │ │ │ + subeq fp, lr, ip, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4888 <__bss_end__@@Base+0xfe29a4e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3800] @ 0xfffff128 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e82a │ │ │ │ - mlseq r7, sl, r4, sp │ │ │ │ - subseq r7, r8, ip, ror fp │ │ │ │ - subseq sl, r1, ip, ror r5 │ │ │ │ + mlseq r7, r2, r4, sp │ │ │ │ + subseq r7, r8, r4, ror fp │ │ │ │ + subseq sl, r1, r4, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb48cc <__bss_end__@@Base+0xfe29a528> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a16b4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sp, r7, r8, ror #8 │ │ │ │ - subseq r7, r8, sl, asr #22 │ │ │ │ - subseq sl, r1, sl, asr #10 │ │ │ │ + rsbeq sp, r7, r0, ror #8 │ │ │ │ + subseq r7, r8, r2, asr #22 │ │ │ │ + subseq sl, r1, r2, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb48fc <__bss_end__@@Base+0xfe29a558> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a16e4 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ svc 0x00f8f7fb │ │ │ │ - rsbeq sp, r7, r8, lsr r4 │ │ │ │ - subseq r7, r8, sl, lsl fp │ │ │ │ - subseq sl, r1, sl, lsl r5 │ │ │ │ + rsbeq sp, r7, r0, lsr r4 │ │ │ │ + subseq r7, r8, r2, lsl fp │ │ │ │ + subseq sl, r1, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb492c <__bss_end__@@Base+0xfe29a588> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1714 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00e0f7fb │ │ │ │ - rsbeq sp, r7, r8, lsl #8 │ │ │ │ - subseq r7, r8, sl, ror #21 │ │ │ │ - subseq sl, r1, sl, ror #9 │ │ │ │ + rsbeq sp, r7, r0, lsl #8 │ │ │ │ + subseq r7, r8, r2, ror #21 │ │ │ │ + subseq sl, r1, r2, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb495c <__bss_end__@@Base+0xfe29a5b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1744 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ svc 0x00c8f7fb │ │ │ │ - ldrdeq sp, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq r7, [r8], #-170 @ 0xffffff56 │ │ │ │ - ldrheq sl, [r1], #-74 @ 0xffffffb6 │ │ │ │ + ldrdeq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r7, [r8], #-162 @ 0xffffff5e │ │ │ │ + ldrheq sl, [r1], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb498c <__bss_end__@@Base+0xfe29a5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1774 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ svc 0x00b0f7fb │ │ │ │ - rsbeq sp, r7, r8, lsr #7 │ │ │ │ - subseq r7, r8, sl, lsl #21 │ │ │ │ - subseq sl, r1, sl, lsl #9 │ │ │ │ + rsbeq sp, r7, r0, lsr #7 │ │ │ │ + subseq r7, r8, r2, lsl #21 │ │ │ │ + subseq sl, r1, r2, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb49bc <__bss_end__@@Base+0xfe29a618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3617a4 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x009af7fb │ │ │ │ - rsbeq sp, r7, r6, lsl #20 │ │ │ │ - ldrsheq r1, [r8], #-236 @ 0xffffff14 │ │ │ │ - subseq r1, r8, r6, lsl pc │ │ │ │ + strdeq sp, [r7], #-158 @ 0xffffff62 @ │ │ │ │ + ldrsheq r1, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq r1, r8, lr, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb49e8 <__bss_end__@@Base+0xfe29a644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a17d0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef84 │ │ │ │ - rsbeq sp, r7, sl, asr ip │ │ │ │ - umaaleq fp, lr, ip, r3 │ │ │ │ - strheq fp, [lr], #-52 @ 0xffffffcc │ │ │ │ + rsbeq sp, r7, r2, asr ip │ │ │ │ + umaaleq fp, lr, r4, r3 │ │ │ │ + subeq fp, lr, ip, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a18 <__bss_end__@@Base+0xfe29a674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1800 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x006af7fb │ │ │ │ - rsbeq sp, r7, r0, asr #28 │ │ │ │ - subseq r8, r8, sl, ror #22 │ │ │ │ - subseq r8, r8, r6, ror #23 │ │ │ │ + rsbeq sp, r7, r8, lsr lr │ │ │ │ + subseq r8, r8, r2, ror #22 │ │ │ │ + ldrsbeq r8, [r8], #-190 @ 0xffffff42 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a48 <__bss_end__@@Base+0xfe29a6a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1830 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0052f7fb │ │ │ │ - rsbeq sp, r7, r0, lsl lr │ │ │ │ - subseq r8, r8, sl, lsr fp │ │ │ │ - ldrheq r8, [r8], #-182 @ 0xffffff4a │ │ │ │ + rsbeq sp, r7, r8, lsl #28 │ │ │ │ + subseq r8, r8, r2, lsr fp │ │ │ │ + subseq r8, r8, lr, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a78 <__bss_end__@@Base+0xfe29a6d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1860 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x003af7fb │ │ │ │ - rsbeq lr, r7, ip, lsr #2 │ │ │ │ - subseq r9, r8, r2, rrx │ │ │ │ - @ instruction: 0x0051a39e │ │ │ │ + rsbeq lr, r7, r4, lsr #2 │ │ │ │ + subseq r9, r8, sl, asr r0 │ │ │ │ + @ instruction: 0x0051a396 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4aa8 <__bss_end__@@Base+0xfe29a704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1890 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0022f7fb │ │ │ │ - strdeq lr, [r7], #-12 @ │ │ │ │ - subseq r9, r8, r2, lsr r0 │ │ │ │ - subseq r9, r8, sl, rrx │ │ │ │ + strdeq lr, [r7], #-4 @ │ │ │ │ + subseq r9, r8, sl, lsr #32 │ │ │ │ + subseq r9, r8, r2, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ad8 <__bss_end__@@Base+0xfe29a734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3618c0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x000cf7fb │ │ │ │ - strdeq lr, [r7], #-190 @ 0xffffff42 @ │ │ │ │ - subeq fp, lr, ip, lsr #5 │ │ │ │ - subseq ip, r2, r6, lsr fp │ │ │ │ + strdeq lr, [r7], #-182 @ 0xffffff4a @ │ │ │ │ + subeq fp, lr, r4, lsr #5 │ │ │ │ + subseq ip, r2, lr, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b04 <__bss_end__@@Base+0xfe29a760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a18ec │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eef6 │ │ │ │ - ldrdeq lr, [r7], #-178 @ 0xffffff4e @ │ │ │ │ - subeq fp, lr, r0, lsl #5 │ │ │ │ - umaaleq fp, lr, r8, r2 │ │ │ │ + rsbeq lr, r7, sl, asr #23 │ │ │ │ + subeq fp, lr, r8, ror r2 │ │ │ │ + umaaleq fp, lr, r0, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b34 <__bss_end__@@Base+0xfe29a790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a191c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mrc 7, 6, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbeq lr, r7, r6, lsl ip │ │ │ │ - subeq fp, lr, r0, asr r2 │ │ │ │ - subeq fp, lr, r6, ror #4 │ │ │ │ + rsbeq lr, r7, lr, lsl #24 │ │ │ │ + subeq fp, lr, r8, asr #4 │ │ │ │ + subeq fp, lr, lr, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b64 <__bss_end__@@Base+0xfe29a7c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e194c │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec4 │ │ │ │ - rsbeq lr, r7, r4, ror #23 │ │ │ │ - ldrheq fp, [r8], #-178 @ 0xffffff4e │ │ │ │ - ldrheq ip, [r8], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq lr, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + subseq fp, r8, sl, lsr #23 │ │ │ │ + ldrheq ip, [r8], #-52 @ 0xffffffcc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b98 <__bss_end__@@Base+0xfe29a7f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361980 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr12, cr11, {7} @ │ │ │ │ - rsbeq pc, r7, r2, ror #6 │ │ │ │ - subseq pc, r8, r0, lsl r3 @ │ │ │ │ - subseq pc, r8, r2, lsr #6 │ │ │ │ + rsbeq pc, r7, sl, asr r3 @ │ │ │ │ + subseq pc, r8, r8, lsl #6 │ │ │ │ + subseq pc, r8, sl, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4bc4 <__bss_end__@@Base+0xfe29a820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a19ac │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 4, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbeq pc, r7, r4, ror #7 │ │ │ │ - subseq pc, r8, r6, lsl r6 @ │ │ │ │ - subseq pc, r8, r2, lsr #12 │ │ │ │ + ldrdeq pc, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq pc, r8, lr, lsl #12 │ │ │ │ + subseq pc, r8, sl, lsl r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4bf4 <__bss_end__@@Base+0xfe29a850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a19dc │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 3, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - strdeq pc, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r0, r9, r6, ror #4 │ │ │ │ - subseq r0, r9, r2, lsl r4 │ │ │ │ + rsbeq pc, r7, r8, ror #11 │ │ │ │ + subseq r0, r9, lr, asr r2 │ │ │ │ + subseq r0, r9, sl, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c24 <__bss_end__@@Base+0xfe29a880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a0c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee66 │ │ │ │ - rsbeq pc, r7, r2, ror #21 │ │ │ │ - subseq r2, r9, r0, lsl #7 │ │ │ │ - ldrsheq sl, [r1], #-20 @ 0xffffffec │ │ │ │ + ldrdeq pc, [r7], #-170 @ 0xffffff56 @ │ │ │ │ + subseq r2, r9, r8, ror r3 │ │ │ │ + subseq sl, r1, ip, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c54 <__bss_end__@@Base+0xfe29a8b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a3c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee4e │ │ │ │ - strhteq pc, [r7], #-162 @ 0xffffff5e @ │ │ │ │ - subeq fp, lr, r0, lsr r1 │ │ │ │ - subeq fp, lr, r8, asr #2 │ │ │ │ + rsbeq pc, r7, sl, lsr #21 │ │ │ │ + subeq fp, lr, r8, lsr #2 │ │ │ │ + subeq fp, lr, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c84 <__bss_end__@@Base+0xfe29a8e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a6c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee36 │ │ │ │ - rsbeq pc, r7, lr, ror #29 │ │ │ │ - subeq fp, lr, r0, lsl #2 │ │ │ │ - subeq fp, lr, r8, lsl r1 │ │ │ │ + rsbeq pc, r7, r6, ror #29 │ │ │ │ + strdeq fp, [lr], #-8 │ │ │ │ + subeq fp, lr, r0, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4cb4 <__bss_end__@@Base+0xfe29a910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a9c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee1e │ │ │ │ - mlseq r8, r6, r6, r0 │ │ │ │ - ldrheq r5, [r9], #-32 @ 0xffffffe0 │ │ │ │ - subseq r5, r9, r4, lsr #6 │ │ │ │ + rsbeq r0, r8, lr, lsl #13 │ │ │ │ + subseq r5, r9, r8, lsr #5 │ │ │ │ + subseq r5, r9, ip, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ce4 <__bss_end__@@Base+0xfe29a940> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1acc │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 0, pc, cr4, cr11, {7} @ │ │ │ │ - rsbeq r0, r8, r4, ror #12 │ │ │ │ - subseq r5, r9, lr, ror r2 │ │ │ │ - subseq r5, r9, r2, lsl #6 │ │ │ │ + rsbeq r0, r8, ip, asr r6 │ │ │ │ + subseq r5, r9, r6, ror r2 │ │ │ │ + ldrsheq r5, [r9], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d14 <__bss_end__@@Base+0xfe29a970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1afc │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - rsbeq r0, r8, r4, lsr r6 │ │ │ │ - subseq r5, r9, lr, asr #4 │ │ │ │ - subseq r5, r9, r2, ror #5 │ │ │ │ + rsbeq r0, r8, ip, lsr #12 │ │ │ │ + subseq r5, r9, r6, asr #4 │ │ │ │ + ldrsbeq r5, [r9], #-42 @ 0xffffffd6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d44 <__bss_end__@@Base+0xfe29a9a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b2c │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edd6 │ │ │ │ - rsbeq r0, r8, r6, lsl #12 │ │ │ │ - subseq r5, r9, r0, lsr #4 │ │ │ │ - subseq r5, r9, ip, ror #5 │ │ │ │ + strdeq r0, [r8], #-94 @ 0xffffffa2 @ │ │ │ │ + subseq r5, r9, r8, lsl r2 │ │ │ │ + subseq r5, r9, r4, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d74 <__bss_end__@@Base+0xfe29a9d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b5c │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edbe │ │ │ │ - ldrdeq r0, [r8], #-86 @ 0xffffffaa @ │ │ │ │ - ldrsheq r5, [r9], #-16 │ │ │ │ - subseq r5, r9, r4, ror #4 │ │ │ │ + rsbeq r0, r8, lr, asr #11 │ │ │ │ + subseq r5, r9, r8, ror #3 │ │ │ │ + subseq r5, r9, ip, asr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4da4 <__bss_end__@@Base+0xfe29aa00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b8c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - rsbeq r0, r8, r6, lsr #11 │ │ │ │ - subseq r5, r9, r0, asr #3 │ │ │ │ - subseq r5, r9, ip, asr #5 │ │ │ │ + mlseq r8, lr, r5, r0 │ │ │ │ + ldrheq r5, [r9], #-24 @ 0xffffffe8 │ │ │ │ + subseq r5, r9, r4, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4dd4 <__bss_end__@@Base+0xfe29aa30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1bbc │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stc 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - ldrdeq r0, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r6, r9, r6, lsr #1 │ │ │ │ - ldrsbeq r6, [r9], #-10 │ │ │ │ + ldrdeq r0, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0059609e │ │ │ │ + ldrsbeq r6, [r9], #-2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e04 <__bss_end__@@Base+0xfe29aa60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361bec │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r1, r8, sl │ │ │ │ - subseq r9, r9, ip, lsr #7 │ │ │ │ - subseq sl, r1, r2, asr #11 │ │ │ │ + rsbeq r1, r8, r2 │ │ │ │ + subseq r9, r9, r4, lsr #7 │ │ │ │ + ldrheq sl, [r1], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e30 <__bss_end__@@Base+0xfe29aa8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e44 <__bss_end__@@Base+0xfe29aaa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1c2c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed56 │ │ │ │ - rsbeq r1, r8, r6, lsr #17 │ │ │ │ - subeq sl, lr, r0, asr #30 │ │ │ │ - subeq sl, lr, r8, asr pc │ │ │ │ + mlseq r8, lr, r8, r1 │ │ │ │ + subeq sl, lr, r8, lsr pc │ │ │ │ + subeq sl, lr, r0, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e74 <__bss_end__@@Base+0xfe29aad0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1c5c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed3e │ │ │ │ - rsbeq r1, r8, r2, asr #21 │ │ │ │ - subeq sl, lr, r0, lsl pc │ │ │ │ - subeq sl, lr, r8, lsr #30 │ │ │ │ + strhteq r1, [r8], #-170 @ 0xffffff56 │ │ │ │ + subeq sl, lr, r8, lsl #30 │ │ │ │ + subeq sl, lr, r0, lsr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ea4 <__bss_end__@@Base+0xfe29ab00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361c8c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r1, r8, sl, ror ip │ │ │ │ - subeq sl, lr, r0, ror #29 │ │ │ │ - strdeq sl, [lr], #-234 @ 0xffffff16 │ │ │ │ + rsbeq r1, r8, r2, ror ip │ │ │ │ + ldrdeq sl, [lr], #-232 @ 0xffffff18 │ │ │ │ + strdeq sl, [lr], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ed0 <__bss_end__@@Base+0xfe29ab2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361cb8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r2, r8, sl, ror pc │ │ │ │ - strheq sl, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq sl, lr, lr, asr #29 │ │ │ │ + rsbeq r2, r8, r2, ror pc │ │ │ │ + subeq sl, lr, ip, lsr #29 │ │ │ │ + subeq sl, lr, r6, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4efc <__bss_end__@@Base+0xfe29ab58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361ce4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - strdeq r3, [r8], #-2 @ │ │ │ │ - subeq sl, lr, r8, lsl #29 │ │ │ │ - subeq sl, lr, r2, lsr #29 │ │ │ │ + rsbeq r3, r8, sl, ror #1 │ │ │ │ + subeq sl, lr, r0, lsl #29 │ │ │ │ + umaaleq sl, lr, sl, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f28 <__bss_end__@@Base+0xfe29ab84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361d10 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], #1004 @ 0x3ec │ │ │ │ - rsbeq r3, r8, lr, lsl #11 │ │ │ │ - subeq sl, lr, ip, asr lr │ │ │ │ - subeq sl, lr, r6, ror lr │ │ │ │ + rsbeq r3, r8, r6, lsl #11 │ │ │ │ + subeq sl, lr, r4, asr lr │ │ │ │ + subeq sl, lr, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f54 <__bss_end__@@Base+0xfe29abb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361d3c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr], {251} @ 0xfb │ │ │ │ - rsbeq r3, r8, r6, lsl #19 │ │ │ │ - subeq sl, lr, r0, lsr lr │ │ │ │ - subeq sl, lr, sl, asr #28 │ │ │ │ + rsbeq r3, r8, lr, ror r9 │ │ │ │ + subeq sl, lr, r8, lsr #28 │ │ │ │ + subeq sl, lr, r2, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f80 <__bss_end__@@Base+0xfe29abdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361d68 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - rsbeq r3, r8, sl, lsl #22 │ │ │ │ - subeq sl, lr, r4, lsl #28 │ │ │ │ - subeq sl, lr, lr, lsl lr │ │ │ │ + rsbeq r3, r8, r2, lsl #22 │ │ │ │ + strdeq sl, [lr], #-220 @ 0xffffff24 │ │ │ │ + subeq sl, lr, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4fac <__bss_end__@@Base+0xfe29ac08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361d94 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - mlseq r8, sl, r0, r4 │ │ │ │ - ldrdeq sl, [lr], #-216 @ 0xffffff28 │ │ │ │ - strdeq sl, [lr], #-210 @ 0xffffff2e │ │ │ │ + mlseq r8, r2, r0, r4 │ │ │ │ + ldrdeq sl, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq sl, lr, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4fd8 <__bss_end__@@Base+0xfe29ac34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361dc0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - rsbeq r4, r8, r2, asr #9 │ │ │ │ - subeq sl, lr, ip, lsr #27 │ │ │ │ - subeq sl, lr, r6, asr #27 │ │ │ │ + strhteq r4, [r8], #-74 @ 0xffffffb6 │ │ │ │ + subeq sl, lr, r4, lsr #27 │ │ │ │ + strheq sl, [lr], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5004 <__bss_end__@@Base+0xfe29ac60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361dec │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, r6, ror r5 │ │ │ │ - subeq sl, lr, r0, lsl #27 │ │ │ │ - umaaleq sl, lr, sl, sp │ │ │ │ + rsbeq r4, r8, lr, ror #10 │ │ │ │ + subeq sl, lr, r8, ror sp │ │ │ │ + umaaleq sl, lr, r2, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5030 <__bss_end__@@Base+0xfe29ac8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e18 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, lr, lsl #15 │ │ │ │ - subeq sl, lr, r4, asr sp │ │ │ │ - subeq sl, lr, lr, ror #26 │ │ │ │ + rsbeq r4, r8, r6, lsl #15 │ │ │ │ + subeq sl, lr, ip, asr #26 │ │ │ │ + subeq sl, lr, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb505c <__bss_end__@@Base+0xfe29acb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e44 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcrr 7, 15, pc, sl, cr11 @ │ │ │ │ - rsbeq r4, r8, r2, lsl #31 │ │ │ │ - subeq sl, lr, r8, lsr #26 │ │ │ │ - subeq sl, lr, r2, asr #26 │ │ │ │ + rsbeq r4, r8, sl, ror pc │ │ │ │ + subeq sl, lr, r0, lsr #26 │ │ │ │ + subeq sl, lr, sl, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5088 <__bss_end__@@Base+0xfe29ace4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e70 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, r2, ror #7 │ │ │ │ - strdeq sl, [lr], #-204 @ 0xffffff34 │ │ │ │ - subeq sl, lr, r6, lsl sp │ │ │ │ + ldrdeq r5, [r8], #-58 @ 0xffffffc6 @ │ │ │ │ + strdeq sl, [lr], #-196 @ 0xffffff3c │ │ │ │ + subeq sl, lr, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb50b4 <__bss_end__@@Base+0xfe29ad10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e9c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], {251} @ 0xfb │ │ │ │ - rsbeq r5, r8, r2, asr #18 │ │ │ │ - ldrdeq sl, [lr], #-192 @ 0xffffff40 │ │ │ │ - subeq sl, lr, sl, ror #25 │ │ │ │ + rsbeq r5, r8, sl, lsr r9 │ │ │ │ + subeq sl, lr, r8, asr #25 │ │ │ │ + subeq sl, lr, r2, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb50e0 <__bss_end__@@Base+0xfe29ad3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361ec8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - ldrdeq r5, [r8], #-250 @ 0xffffff06 @ │ │ │ │ - subeq sl, lr, r4, lsr #25 │ │ │ │ - strheq sl, [lr], #-206 @ 0xffffff32 │ │ │ │ + ldrdeq r5, [r8], #-242 @ 0xffffff0e @ │ │ │ │ + umaaleq sl, lr, ip, ip │ │ │ │ + strheq sl, [lr], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb510c <__bss_end__@@Base+0xfe29ad68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1ef4 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl ffe9bf14 <__bss_end__@@Base+0xff381b70> │ │ │ │ - ldrdeq r5, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r3, ip, lr, asr ip │ │ │ │ - subseq r3, ip, r2, lsl #27 │ │ │ │ + rsbeq r5, r8, r8, asr #31 │ │ │ │ + subseq r3, ip, r6, asr ip │ │ │ │ + subseq r3, ip, sl, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb513c <__bss_end__@@Base+0xfe29ad98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1f24 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebda │ │ │ │ - rsbeq r6, r8, r2, lsr #1 │ │ │ │ - subseq r3, ip, ip, ror #27 │ │ │ │ - subseq r3, ip, r4, lsl #28 │ │ │ │ + mlseq r8, sl, r0, r6 │ │ │ │ + subseq r3, ip, r4, ror #27 │ │ │ │ + ldrsheq r3, [ip], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb516c <__bss_end__@@Base+0xfe29adc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f54 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff31bf70 <__bss_end__@@Base+0xfe801bcc> │ │ │ │ - rsbeq r6, r8, lr, lsr r1 │ │ │ │ - subeq sl, lr, r8, lsl ip │ │ │ │ - subeq sl, lr, r2, lsr ip │ │ │ │ + rsbeq r6, r8, r6, lsr r1 │ │ │ │ + subeq sl, lr, r0, lsl ip │ │ │ │ + subeq sl, lr, sl, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5198 <__bss_end__@@Base+0xfe29adf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f80 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fed9bf9c <__bss_end__@@Base+0xfe281bf8> │ │ │ │ - rsbeq r6, r8, r6, ror #6 │ │ │ │ - subeq sl, lr, ip, ror #23 │ │ │ │ - subseq ip, r2, r6, ror r4 │ │ │ │ + rsbeq r6, r8, lr, asr r3 │ │ │ │ + subeq sl, lr, r4, ror #23 │ │ │ │ + subseq ip, r2, lr, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb51c4 <__bss_end__@@Base+0xfe29ae20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1fac │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl fe79bfcc <__bss_end__@@Base+0xfdc81c28> │ │ │ │ - rsbeq r6, r8, r8, lsr r3 │ │ │ │ - subseq r4, ip, lr, lsl r5 │ │ │ │ - subseq r4, ip, r2, ror r5 │ │ │ │ + rsbeq r6, r8, r0, lsr r3 │ │ │ │ + subseq r4, ip, r6, lsl r5 │ │ │ │ + subseq r4, ip, sl, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb51f4 <__bss_end__@@Base+0xfe29ae50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1fdc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb7e │ │ │ │ - rsbeq r6, r8, sl, lsl #6 │ │ │ │ - umaaleq sl, lr, r0, fp │ │ │ │ - subeq sl, lr, r8, lsr #23 │ │ │ │ + rsbeq r6, r8, r2, lsl #6 │ │ │ │ + subeq sl, lr, r8, lsl #23 │ │ │ │ + subeq sl, lr, r0, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5224 <__bss_end__@@Base+0xfe29ae80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36200c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1c1c028 <__bss_end__@@Base+0x1101c84> │ │ │ │ - rsbeq r6, r8, r6, lsl #12 │ │ │ │ - subeq sl, lr, r0, ror #22 │ │ │ │ - subseq ip, r2, sl, ror #7 │ │ │ │ + strdeq r6, [r8], #-94 @ 0xffffffa2 @ │ │ │ │ + subeq sl, lr, r8, asr fp │ │ │ │ + subseq ip, r2, r2, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5250 <__bss_end__@@Base+0xfe29aeac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2038 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb50 │ │ │ │ - ldrdeq r6, [r8], #-90 @ 0xffffffa6 @ │ │ │ │ - subseq r4, ip, r0, asr #14 │ │ │ │ - subseq sl, r5, r4, lsr #11 │ │ │ │ + ldrdeq r6, [r8], #-82 @ 0xffffffae @ │ │ │ │ + subseq r4, ip, r8, lsr r7 │ │ │ │ + @ instruction: 0x0055a59c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5280 <__bss_end__@@Base+0xfe29aedc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2068 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - strdeq r6, [r8], #-114 @ 0xffffff8e @ │ │ │ │ - subeq sl, lr, r4, lsl #22 │ │ │ │ - subseq ip, r2, ip, lsl #7 │ │ │ │ + rsbeq r6, r8, sl, ror #15 │ │ │ │ + strdeq sl, [lr], #-172 @ 0xffffff54 │ │ │ │ + subseq ip, r2, r4, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb52b0 <__bss_end__@@Base+0xfe29af0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2098 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb20 │ │ │ │ - rsbeq r6, r8, r2, asr #15 │ │ │ │ - ldrdeq sl, [lr], #-164 @ 0xffffff5c │ │ │ │ - subeq sl, lr, ip, ror #21 │ │ │ │ + strhteq r6, [r8], #-122 @ 0xffffff86 │ │ │ │ + subeq sl, lr, ip, asr #21 │ │ │ │ + subeq sl, lr, r4, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb52e0 <__bss_end__@@Base+0xfe29af3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3620c8 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 49c0e4 │ │ │ │ - rsbeq r6, r8, lr, asr #17 │ │ │ │ - ldrheq r4, [ip], #-196 @ 0xffffff3c │ │ │ │ - subseq r4, ip, r6, asr #25 │ │ │ │ + rsbeq r6, r8, r6, asr #17 │ │ │ │ + subseq r4, ip, ip, lsr #25 │ │ │ │ + ldrheq r4, [ip], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb530c <__bss_end__@@Base+0xfe29af68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3620f4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fff1c110 <__bss_end__@@Base+0xff401d6c> │ │ │ │ - rsbeq r6, r8, lr, ror #17 │ │ │ │ - subeq sl, lr, r8, ror sl │ │ │ │ - umaaleq sl, lr, r2, sl │ │ │ │ + rsbeq r6, r8, r6, ror #17 │ │ │ │ + subeq sl, lr, r0, ror sl │ │ │ │ + subeq sl, lr, sl, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5338 <__bss_end__@@Base+0xfe29af94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362120 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff99c13c <__bss_end__@@Base+0xfee81d98> │ │ │ │ - rsbeq r6, r8, sl, lsl #18 │ │ │ │ - subeq sl, lr, ip, asr #20 │ │ │ │ - subeq sl, lr, r6, ror #20 │ │ │ │ + rsbeq r6, r8, r2, lsl #18 │ │ │ │ + subeq sl, lr, r4, asr #20 │ │ │ │ + subeq sl, lr, lr, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5364 <__bss_end__@@Base+0xfe29afc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36214c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff41c168 <__bss_end__@@Base+0xfe901dc4> │ │ │ │ - rsbeq r6, r8, lr, asr #18 │ │ │ │ - subeq sl, lr, r0, lsr #20 │ │ │ │ - subseq ip, r2, sl, lsr #5 │ │ │ │ + rsbeq r6, r8, r6, asr #18 │ │ │ │ + subeq sl, lr, r8, lsl sl │ │ │ │ + subseq ip, r2, r2, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5390 <__bss_end__@@Base+0xfe29afec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2178 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab0 │ │ │ │ - rsbeq r6, r8, r6, asr #18 │ │ │ │ - strdeq sl, [lr], #-148 @ 0xffffff6c │ │ │ │ - subseq ip, r2, ip, ror r2 │ │ │ │ + rsbeq r6, r8, lr, lsr r9 │ │ │ │ + subeq sl, lr, ip, ror #19 │ │ │ │ + subseq ip, r2, r4, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb53c0 <__bss_end__@@Base+0xfe29b01c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a21a8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea98 │ │ │ │ - rsbeq r6, r8, r6, lsl r9 │ │ │ │ - subeq sl, lr, r4, asr #19 │ │ │ │ - ldrdeq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r6, r8, lr, lsl #18 │ │ │ │ + strheq sl, [lr], #-156 @ 0xffffff64 │ │ │ │ + ldrdeq sl, [lr], #-148 @ 0xffffff6c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb53f0 <__bss_end__@@Base+0xfe29b04c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a21d8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea80 │ │ │ │ - strdeq r6, [r8], #-146 @ 0xffffff6e @ │ │ │ │ - umaaleq sl, lr, r4, r9 │ │ │ │ - subeq sl, lr, ip, lsr #19 │ │ │ │ + rsbeq r6, r8, sl, ror #19 │ │ │ │ + subeq sl, lr, ip, lsl #19 │ │ │ │ + subeq sl, lr, r4, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5420 <__bss_end__@@Base+0xfe29b07c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362208 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1c9c224 <__bss_end__@@Base+0x1181e80> │ │ │ │ - rsbeq r6, r8, r6, ror #20 │ │ │ │ - subeq sl, lr, r4, ror #18 │ │ │ │ - subseq ip, r2, lr, ror #3 │ │ │ │ + rsbeq r6, r8, lr, asr sl │ │ │ │ + subeq sl, lr, ip, asr r9 │ │ │ │ + subseq ip, r2, r6, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb544c <__bss_end__@@Base+0xfe29b0a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2234 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea52 │ │ │ │ - rsbeq r6, r8, sl, lsr sl │ │ │ │ - subeq sl, lr, r8, lsr r9 │ │ │ │ - subeq sl, lr, r0, asr r9 │ │ │ │ + rsbeq r6, r8, r2, lsr sl │ │ │ │ + subeq sl, lr, r0, lsr r9 │ │ │ │ + subeq sl, lr, r8, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb547c <__bss_end__@@Base+0xfe29b0d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2264 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 109c284 <__bss_end__@@Base+0x581ee0> │ │ │ │ - rsbeq r6, r8, r8, lsl #22 │ │ │ │ - subseq r5, ip, lr, lsr #7 │ │ │ │ - subseq r5, ip, r6, asr #7 │ │ │ │ + rsbeq r6, r8, r0, lsl #22 │ │ │ │ + subseq r5, ip, r6, lsr #7 │ │ │ │ + ldrheq r5, [ip], #-62 @ 0xffffffc2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb54ac <__bss_end__@@Base+0xfe29b108> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2294 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b a9c2b4 │ │ │ │ - ldrdeq r6, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r5, ip, lr, ror r3 │ │ │ │ - subseq r5, ip, sl, asr #7 │ │ │ │ + ldrdeq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r5, ip, r6, ror r3 │ │ │ │ + subseq r5, ip, r2, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb54dc <__bss_end__@@Base+0xfe29b138> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3622c4 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 51c2e0 │ │ │ │ - rsbeq r6, r8, sl, lsl sp │ │ │ │ - ldrheq r5, [ip], #-188 @ 0xffffff44 │ │ │ │ - ldrsbeq r5, [ip], #-182 @ 0xffffff4a │ │ │ │ + rsbeq r6, r8, r2, lsl sp │ │ │ │ + ldrheq r5, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r5, ip, lr, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5508 <__bss_end__@@Base+0xfe29b164> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a22f0 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9f4 │ │ │ │ - rsbeq r6, r8, lr, ror #25 │ │ │ │ - @ instruction: 0x005c5b90 │ │ │ │ - ldrheq r5, [ip], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r6, r8, r6, ror #25 │ │ │ │ + subseq r5, ip, r8, lsl #23 │ │ │ │ + ldrheq r5, [ip], #-180 @ 0xffffff4c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5538 <__bss_end__@@Base+0xfe29b194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2320 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9dc │ │ │ │ - strhteq r6, [r8], #-206 @ 0xffffff32 │ │ │ │ - subseq r5, ip, r0, ror #22 │ │ │ │ - subseq r5, ip, ip, lsl #23 │ │ │ │ + strhteq r6, [r8], #-198 @ 0xffffff3a │ │ │ │ + subseq r5, ip, r8, asr fp │ │ │ │ + subseq r5, ip, r4, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5568 <__bss_end__@@Base+0xfe29b1c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2350 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9c4 │ │ │ │ - rsbeq r7, r8, r6, lsr #3 │ │ │ │ - subeq sl, lr, ip, lsl r8 │ │ │ │ - subeq sl, lr, r4, lsr r8 │ │ │ │ + mlseq r8, lr, r1, r7 │ │ │ │ + subeq sl, lr, r4, lsl r8 │ │ │ │ + subeq sl, lr, ip, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5598 <__bss_end__@@Base+0xfe29b1f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2380 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9ac │ │ │ │ - rsbeq r7, r8, sl, lsl #4 │ │ │ │ - subeq sl, lr, ip, ror #15 │ │ │ │ - subseq ip, r2, r4, ror r0 │ │ │ │ + rsbeq r7, r8, r2, lsl #4 │ │ │ │ + subeq sl, lr, r4, ror #15 │ │ │ │ + subseq ip, r2, ip, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb55c8 <__bss_end__@@Base+0xfe29b224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3623b0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, sl, lsl #7 │ │ │ │ - strheq sl, [lr], #-124 @ 0xffffff84 │ │ │ │ - subseq ip, r2, r6, asr #32 │ │ │ │ + rsbeq r7, r8, r2, lsl #7 │ │ │ │ + strheq sl, [lr], #-116 @ 0xffffff8c │ │ │ │ + subseq ip, r2, lr, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb55f4 <__bss_end__@@Base+0xfe29b250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a23dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e97e │ │ │ │ - rsbeq r7, r8, lr, asr r3 │ │ │ │ - umaaleq sl, lr, r0, r7 │ │ │ │ - subeq sl, lr, r8, lsr #15 │ │ │ │ + rsbeq r7, r8, r6, asr r3 │ │ │ │ + subeq sl, lr, r8, lsl #15 │ │ │ │ + subeq sl, lr, r0, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5624 <__bss_end__@@Base+0xfe29b280> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a240c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - rsbeq r7, r8, sl, lsl #16 │ │ │ │ - subeq r1, pc, ip, ror #19 │ │ │ │ - subeq r1, pc, r0, lsl #20 │ │ │ │ + rsbeq r7, r8, r2, lsl #16 │ │ │ │ + subeq r1, pc, r4, ror #19 │ │ │ │ + strdeq r1, [pc], #-152 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5654 <__bss_end__@@Base+0xfe29b2b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36243c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrdeq r7, [r8], #-134 @ 0xffffff7a @ │ │ │ │ - subeq ip, pc, r8, ror r7 @ │ │ │ │ - subeq ip, pc, lr, lsl #15 │ │ │ │ + rsbeq r7, r8, lr, asr #17 │ │ │ │ + subeq ip, pc, r0, ror r7 @ │ │ │ │ + subeq ip, pc, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5680 <__bss_end__@@Base+0xfe29b2dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2468 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e938 │ │ │ │ - rsbeq r7, r8, sl, lsr #17 │ │ │ │ - subeq ip, pc, ip, asr #14 │ │ │ │ - umaaleq ip, pc, ip, r7 @ │ │ │ │ + rsbeq r7, r8, r2, lsr #17 │ │ │ │ + subeq ip, pc, r4, asr #14 │ │ │ │ + umaaleq ip, pc, r4, r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb56b0 <__bss_end__@@Base+0xfe29b30c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2498 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e920 │ │ │ │ - rsbeq r7, r8, sl, ror r8 │ │ │ │ - subeq ip, pc, ip, lsl r7 @ │ │ │ │ - subeq ip, pc, ip, ror #14 │ │ │ │ + rsbeq r7, r8, r2, ror r8 │ │ │ │ + subeq ip, pc, r4, lsl r7 @ │ │ │ │ + subeq ip, pc, r4, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb56e0 <__bss_end__@@Base+0xfe29b33c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3624c8 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, sl, lsr #17 │ │ │ │ - subeq ip, pc, ip, ror #13 │ │ │ │ - subeq ip, pc, lr, lsr r7 @ │ │ │ │ + rsbeq r7, r8, r2, lsr #17 │ │ │ │ + subeq ip, pc, r4, ror #13 │ │ │ │ + subeq ip, pc, r6, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb570c <__bss_end__@@Base+0xfe29b368> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a24f4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8f2 │ │ │ │ - rsbeq r7, r8, lr, ror r8 │ │ │ │ - subeq ip, pc, r0, asr #13 │ │ │ │ - subeq ip, pc, r0, lsl r7 @ │ │ │ │ + rsbeq r7, r8, r6, ror r8 │ │ │ │ + strheq ip, [pc], #-104 @ │ │ │ │ + subeq ip, pc, r8, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb573c <__bss_end__@@Base+0xfe29b398> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2524 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8da │ │ │ │ - rsbeq r7, r8, lr, asr #16 │ │ │ │ - umaaleq ip, pc, r0, r6 @ │ │ │ │ - subeq ip, pc, r0, ror #13 │ │ │ │ + rsbeq r7, r8, r6, asr #16 │ │ │ │ + subeq ip, pc, r8, lsl #13 │ │ │ │ + ldrdeq ip, [pc], #-104 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb576c <__bss_end__@@Base+0xfe29b3c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2554 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8c2 │ │ │ │ - rsbeq r7, r8, r0, asr #22 │ │ │ │ - subseq r7, ip, lr, lsr #27 │ │ │ │ - ldrsheq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + rsbeq r7, r8, r8, lsr fp │ │ │ │ + subseq r7, ip, r6, lsr #27 │ │ │ │ + ldrsheq r7, [ip], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb579c <__bss_end__@@Base+0xfe29b3f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2584 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmia r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, ip, lsr #27 │ │ │ │ - subseq r8, ip, sl, lsl #11 │ │ │ │ - ldrsbeq r6, [r5], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r7, r8, r4, lsr #27 │ │ │ │ + subseq r8, ip, r2, lsl #11 │ │ │ │ + ldrsbeq r6, [r5], #-162 @ 0xffffff5e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb57cc <__bss_end__@@Base+0xfe29b428> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a25b4 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, ip, ror sp │ │ │ │ - subseq r8, ip, sl, asr r5 │ │ │ │ - subseq r6, r5, sl, lsr #21 │ │ │ │ + rsbeq r7, r8, r4, ror sp │ │ │ │ + subseq r8, ip, r2, asr r5 │ │ │ │ + subseq r6, r5, r2, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb57fc <__bss_end__@@Base+0xfe29b458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a25e4 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmda r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r7, r8, ip, asr #26 │ │ │ │ - subseq r8, ip, sl, lsr #10 │ │ │ │ - subseq r8, ip, r2, ror r5 │ │ │ │ + rsbeq r7, r8, r4, asr #26 │ │ │ │ + subseq r8, ip, r2, lsr #10 │ │ │ │ + subseq r8, ip, sl, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb582c <__bss_end__@@Base+0xfe29b488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362614 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r7, r8, lr, ror pc │ │ │ │ - subseq r8, ip, r4, lsl #21 │ │ │ │ - @ instruction: 0x005c8a9e │ │ │ │ + rsbeq r7, r8, r6, ror pc │ │ │ │ + subseq r8, ip, ip, ror sl │ │ │ │ + @ instruction: 0x005c8a96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5858 <__bss_end__@@Base+0xfe29b4b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2640 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e84c │ │ │ │ - strhteq fp, [r8], #-102 @ 0xffffff9a │ │ │ │ - subseq r9, ip, r4, lsr pc │ │ │ │ - subseq r9, ip, ip, asr #30 │ │ │ │ + rsbeq fp, r8, lr, lsr #13 │ │ │ │ + subseq r9, ip, ip, lsr #30 │ │ │ │ + subseq r9, ip, r4, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b48b │ │ │ │ andeq r3, r0, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b483 │ │ │ │ muleq r3, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b47b │ │ │ │ andeq r2, r3, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b473 │ │ │ │ @ instruction: 0x00032fbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b46b │ │ │ │ @ instruction: 0x00032fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b463 │ │ │ │ andeq r6, r3, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b45b │ │ │ │ strdeq fp, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b453 │ │ │ │ strdeq fp, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b44b │ │ │ │ andeq sp, r3, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b443 │ │ │ │ andeq lr, r3, r9, lsl #27 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b43b │ │ │ │ andeq r0, r4, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b433 │ │ │ │ andeq r6, r5, r1, ror #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb5948 <__bss_end__@@Base+0xfe29b5a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 25e3f0 │ │ │ │ bmi e4a96c <__bss_end__@@Base+0x3305c8> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2740,1271 +2740,1271 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedefb8a <__bss_end__@@Base+0xfe2d57e6> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 39fba4 │ │ │ │ blne 191fcfc <__bss_end__@@Base+0xe05958> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 31fbae │ │ │ │ - blx 61abb6 │ │ │ │ + blx 61abb6 │ │ │ │ blx feb22bca <__bss_end__@@Base+0xfe008826> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 72a81c │ │ │ │ + blmi 72a81c │ │ │ │ b 12e0918 <__bss_end__@@Base+0x7c6574> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6b6940 │ │ │ │ + bmi 6b6940 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0bf4478 │ │ │ │ - andcs pc, r1, r7, ror r7 @ │ │ │ │ + andcs pc, r1, fp, ror r7 @ │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr12, {7} │ │ │ │ svc 0x0096f7fa │ │ │ │ ldrshteq ip, [r8], #-26 @ 0xffffffe6 │ │ │ │ andeq r4, r0, ip, lsl #7 │ │ │ │ addeq r6, r8, r8, asr #11 │ │ │ │ addeq r6, r8, sl, lsl #11 │ │ │ │ rsbseq ip, r8, r6, ror r1 │ │ │ │ - ldrdeq r2, [pc], #-148 @ │ │ │ │ + subeq r2, pc, ip, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ andeq r4, r6, sp, ror #19 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ andeq fp, r6, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ andeq ip, r6, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ andeq lr, r6, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b399 │ │ │ │ muleq r7, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b391 │ │ │ │ andeq r2, r7, r1, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b389 │ │ │ │ andeq r2, r7, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b381 │ │ │ │ andeq r3, r7, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b379 │ │ │ │ strdeq r5, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b371 │ │ │ │ strdeq r6, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b369 │ │ │ │ andeq r8, r7, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b361 │ │ │ │ andeq r8, r7, r1, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b359 │ │ │ │ ldrdeq sl, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b351 │ │ │ │ strdeq fp, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b349 │ │ │ │ andeq sp, r7, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b341 │ │ │ │ andeq lr, r7, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b339 │ │ │ │ andeq r0, r8, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b331 │ │ │ │ andeq r1, r8, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b329 │ │ │ │ @ instruction: 0x000834bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b321 │ │ │ │ andeq r4, r8, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b319 │ │ │ │ andeq r5, r8, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b311 │ │ │ │ andeq r6, r8, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b309 │ │ │ │ muleq r8, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b301 │ │ │ │ @ instruction: 0x00087ab1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ andeq r7, r8, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andeq r8, r8, r1, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ andeq r8, r8, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ strdeq r8, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ andeq r9, r8, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ andeq r9, r8, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ andeq r9, r8, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ andeq r9, r8, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ andeq fp, r8, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ ldrdeq fp, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andeq r1, r9, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ andeq r4, r9, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b299 │ │ │ │ andeq r4, r9, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b291 │ │ │ │ strdeq r8, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b289 │ │ │ │ strdeq r8, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b281 │ │ │ │ andeq r9, r9, r1, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b279 │ │ │ │ andeq sl, r9, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b271 │ │ │ │ andeq r0, sl, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b269 │ │ │ │ muleq fp, r1, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b261 │ │ │ │ andeq r8, fp, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b259 │ │ │ │ muleq fp, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b251 │ │ │ │ andeq pc, fp, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b249 │ │ │ │ @ instruction: 0x000c2fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b241 │ │ │ │ andeq r3, ip, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b239 │ │ │ │ andeq r4, ip, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b231 │ │ │ │ andeq r4, ip, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b229 │ │ │ │ andeq r5, ip, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b221 │ │ │ │ andeq r6, ip, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b219 │ │ │ │ andeq r6, ip, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b211 │ │ │ │ @ instruction: 0x000c69bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b209 │ │ │ │ andeq r7, ip, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b201 │ │ │ │ andeq sl, ip, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ andeq sl, ip, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ andeq sl, ip, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ andeq r0, sp, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ andeq r1, sp, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ andeq r1, sp, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ ldrdeq r2, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ andeq r3, sp, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ muleq sp, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ andeq r4, sp, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ andeq r5, sp, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ andeq r5, sp, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ ldrdeq r6, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b199 │ │ │ │ ldrdeq r7, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b191 │ │ │ │ andeq r9, sp, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b189 │ │ │ │ andeq sl, sp, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b181 │ │ │ │ andeq sl, sp, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b179 │ │ │ │ andeq fp, sp, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b171 │ │ │ │ andeq fp, sp, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b169 │ │ │ │ andeq fp, sp, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b161 │ │ │ │ andeq fp, sp, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b159 │ │ │ │ andeq ip, sp, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b151 │ │ │ │ andeq lr, sp, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b149 │ │ │ │ andeq lr, sp, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b141 │ │ │ │ andeq lr, sp, r9, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b139 │ │ │ │ andeq pc, sp, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b131 │ │ │ │ andeq pc, sp, r5, asr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b129 │ │ │ │ andeq r0, lr, sp, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b121 │ │ │ │ andeq r0, lr, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b119 │ │ │ │ andeq r1, lr, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b111 │ │ │ │ andeq r3, lr, r9, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b109 │ │ │ │ andeq r3, lr, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b101 │ │ │ │ andeq r4, lr, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ strdeq r4, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ andeq r4, lr, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ muleq lr, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ andeq r7, lr, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ andeq r7, lr, r9, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ andeq r8, lr, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ andeq r9, lr, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ muleq lr, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ andeq fp, lr, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ muleq lr, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ andeq ip, lr, r9, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ @ instruction: 0x000edcb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b099 │ │ │ │ andeq sp, lr, r9, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b091 │ │ │ │ ldrdeq pc, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b089 │ │ │ │ @ instruction: 0x000f2cb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b081 │ │ │ │ ldrdeq r8, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b079 │ │ │ │ andeq pc, pc, sp, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b071 │ │ │ │ @ instruction: 0x001008dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b069 │ │ │ │ andseq r7, r0, sp, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b061 │ │ │ │ andseq sl, r0, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + svclt 0x0000b059 │ │ │ │ @ instruction: 0x0010c5f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + svclt 0x0000b051 │ │ │ │ andseq r0, r1, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + svclt 0x0000b049 │ │ │ │ andseq r0, r1, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ + svclt 0x0000b041 │ │ │ │ @ instruction: 0x00112dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ + svclt 0x0000b039 │ │ │ │ andseq r4, r1, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b031 │ │ │ │ andseq r5, r1, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b029 │ │ │ │ andseq ip, r1, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b021 │ │ │ │ andseq ip, r1, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b019 │ │ │ │ andseq ip, r1, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b011 │ │ │ │ @ instruction: 0x0011d9b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b009 │ │ │ │ andseq lr, r1, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ ldrsbeq r1, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ andseq r2, r3, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ mulseq r3, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ andseq r3, r3, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ andseq r5, r3, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ andseq r6, r3, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ andseq r6, r3, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ andseq r6, r3, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ andseq r8, r3, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ andseq lr, r3, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ andseq pc, r3, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ andseq r5, r4, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ andseq r5, r4, sp, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b799 │ │ │ │ andseq r5, r4, r9, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b791 │ │ │ │ mulseq r4, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b789 │ │ │ │ andseq r5, r4, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b781 │ │ │ │ andseq r6, r4, r1, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ + svclt 0x0000b779 │ │ │ │ andseq r6, r4, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b76d │ │ │ │ + svclt 0x0000b771 │ │ │ │ andseq r6, r4, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b765 │ │ │ │ + svclt 0x0000b769 │ │ │ │ andseq r6, r4, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b75d │ │ │ │ + svclt 0x0000b761 │ │ │ │ @ instruction: 0x001474b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b755 │ │ │ │ + svclt 0x0000b759 │ │ │ │ andseq r8, r4, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b74d │ │ │ │ + svclt 0x0000b751 │ │ │ │ andseq r8, r4, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b745 │ │ │ │ + svclt 0x0000b749 │ │ │ │ mulseq r4, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b73d │ │ │ │ + svclt 0x0000b741 │ │ │ │ andseq sl, r4, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b735 │ │ │ │ + svclt 0x0000b739 │ │ │ │ andseq sl, r4, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b72d │ │ │ │ + svclt 0x0000b731 │ │ │ │ @ instruction: 0x0014b3d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b725 │ │ │ │ + svclt 0x0000b729 │ │ │ │ andseq fp, r4, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ + svclt 0x0000b721 │ │ │ │ andseq sp, r4, r1, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ + svclt 0x0000b719 │ │ │ │ andseq lr, r4, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ + svclt 0x0000b711 │ │ │ │ andseq lr, r4, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b705 │ │ │ │ + svclt 0x0000b709 │ │ │ │ andseq pc, r4, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6fd │ │ │ │ + svclt 0x0000b701 │ │ │ │ andseq pc, r4, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6f5 │ │ │ │ + svclt 0x0000b6f9 │ │ │ │ andseq r1, r5, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6ed │ │ │ │ + svclt 0x0000b6f1 │ │ │ │ @ instruction: 0x001554f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6e5 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ andseq sl, r5, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6dd │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ andseq fp, r5, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6d5 │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ andseq lr, r5, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6cd │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ andseq lr, r5, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6c5 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ @ instruction: 0x001638b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6bd │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ @ instruction: 0x00168eb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6b5 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ andseq ip, r6, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6ad │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ andseq pc, r6, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6a5 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ @ instruction: 0x001703b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b69d │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ mulseq r7, r9, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b695 │ │ │ │ + svclt 0x0000b699 │ │ │ │ andseq r5, r7, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b68d │ │ │ │ + svclt 0x0000b691 │ │ │ │ andseq r6, r7, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b685 │ │ │ │ + svclt 0x0000b689 │ │ │ │ ldrheq sl, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b67d │ │ │ │ + svclt 0x0000b681 │ │ │ │ @ instruction: 0x0017a2b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b679 │ │ │ │ andseq sl, r7, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b671 │ │ │ │ andseq sl, r7, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b669 │ │ │ │ mulseq r7, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b661 │ │ │ │ @ instruction: 0x0017eff5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b659 │ │ │ │ andseq pc, r7, r9, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b651 │ │ │ │ andseq r4, r8, r9, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b649 │ │ │ │ mulseq r8, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b641 │ │ │ │ andseq sl, r8, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b639 │ │ │ │ andseq pc, r8, sp, ror pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b631 │ │ │ │ @ instruction: 0x001904d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b629 │ │ │ │ @ instruction: 0x00190fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b621 │ │ │ │ andseq r7, r9, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b619 │ │ │ │ andseq r7, r9, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b611 │ │ │ │ andseq r7, r9, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b609 │ │ │ │ andseq r8, r9, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b601 │ │ │ │ andseq r8, r9, r5, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ ldrsbeq r9, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ andseq r9, r9, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ andseq r9, r9, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ andseq sl, r9, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ andseq sl, r9, sp, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ andseq sl, r9, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ ldrsheq ip, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ @ instruction: 0x0019cbfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ @ instruction: 0x0019d9bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ mulseq r9, r1, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ andseq r1, sl, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ andseq r3, sl, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b599 │ │ │ │ andseq r3, sl, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b591 │ │ │ │ andseq sl, sl, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b589 │ │ │ │ andseq fp, sl, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b581 │ │ │ │ andseq lr, sl, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b579 │ │ │ │ andseq pc, sl, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b571 │ │ │ │ andseq r3, fp, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b569 │ │ │ │ andseq r5, fp, r9, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b561 │ │ │ │ andseq r6, fp, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b559 │ │ │ │ andseq r8, fp, sp, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b551 │ │ │ │ @ instruction: 0x001bf4d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b549 │ │ │ │ andseq pc, fp, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b541 │ │ │ │ andseq pc, fp, r1, lsl pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b539 │ │ │ │ andseq r0, ip, r1, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b531 │ │ │ │ andseq r0, ip, sp, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b529 │ │ │ │ andseq r0, ip, r9, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b521 │ │ │ │ andseq r0, ip, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b519 │ │ │ │ andseq r0, ip, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b511 │ │ │ │ @ instruction: 0x001c05f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b509 │ │ │ │ andseq r0, ip, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b501 │ │ │ │ andseq r0, ip, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ andseq r0, ip, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ andseq r0, ip, r1, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ andseq r4, ip, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ andseq r5, ip, r1, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ andseq r5, ip, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ @ instruction: 0x001c5bdd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ andseq r5, ip, r9, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ andseq r5, ip, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ andseq r6, ip, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ andseq r6, ip, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ andseq r6, ip, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ andseq r6, ip, r1, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b499 │ │ │ │ andseq r6, ip, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b491 │ │ │ │ @ instruction: 0x001c6ad1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b489 │ │ │ │ andseq r6, ip, sp, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b481 │ │ │ │ andseq r6, ip, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b479 │ │ │ │ @ instruction: 0x001c6fd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b471 │ │ │ │ andseq r7, ip, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b469 │ │ │ │ @ instruction: 0x001c73f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b461 │ │ │ │ andseq r7, ip, r1, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b459 │ │ │ │ andseq r7, ip, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b451 │ │ │ │ andseq r7, ip, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b449 │ │ │ │ andseq r8, ip, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b441 │ │ │ │ andseq r9, ip, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b439 │ │ │ │ andseq r9, ip, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b431 │ │ │ │ @ instruction: 0x001cf8dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b429 │ │ │ │ andseq pc, ip, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b421 │ │ │ │ andseq r0, sp, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b419 │ │ │ │ andseq r1, sp, r1, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b411 │ │ │ │ andseq r1, sp, sp, asr #18 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b409 │ │ │ │ andseq r1, sp, sp, asr #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b401 │ │ │ │ @ instruction: 0x001d5eb9 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf0b83008 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b411 │ │ │ │ addeq r6, r9, sl, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ andseq r4, lr, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ andseq r5, lr, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ andseq r7, lr, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ mulseq pc, r1, sl @ │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ eoreq r1, r0, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ eoreq r2, r0, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ eoreq r2, r0, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ eoreq r3, r0, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ strdeq r4, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ eoreq r4, r0, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ ldrdeq r5, [r0], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b399 │ │ │ │ eoreq r5, r0, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b391 │ │ │ │ eoreq r5, r0, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b389 │ │ │ │ eoreq r6, r0, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b381 │ │ │ │ eoreq r6, r0, r9, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b379 │ │ │ │ eoreq r6, r0, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b371 │ │ │ │ eoreq r7, r0, sp, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b369 │ │ │ │ eoreq r7, r0, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b361 │ │ │ │ eoreq r7, r0, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b359 │ │ │ │ eoreq r7, r0, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b351 │ │ │ │ eoreq r8, r0, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b349 │ │ │ │ eoreq r8, r0, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b341 │ │ │ │ mlaeq r0, r9, lr, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b339 │ │ │ │ eoreq ip, r0, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b331 │ │ │ │ eoreq r3, r1, r5, lsl #7 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b329 │ │ │ │ mlaeq r1, r1, sl, fp │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b321 │ │ │ │ eoreq ip, r1, sp, lsl #6 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - msrlt CPSR_fsx, #184 @ 0xb8 │ │ │ │ + teqplt r2, #184 @ p-variant is OBSOLETE @ 0xb8 │ │ │ │ addeq r7, r9, r6, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b313 │ │ │ │ eoreq r0, r3, r1, asr #25 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b30b │ │ │ │ eoreq r6, r3, sp, lsr r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - tstplt r8, #184 @ p-variant is OBSOLETE @ 0xb8 │ │ │ │ + tstplt ip, #184 @ p-variant is OBSOLETE @ 0xb8 │ │ │ │ addeq r7, sl, r6, lsl #17 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb6ba4 <__bss_end__@@Base+0xfe29c800> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 88bbc4 │ │ │ │ + blmi 88bbc4 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf5f2f035 │ │ │ │ + @ instruction: 0xf5f6f035 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf5f0f0ad │ │ │ │ + @ instruction: 0xf5f4f0ad │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 675d64 │ │ │ │ + blmi 675d64 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 328600 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf5e0f0ad │ │ │ │ + @ instruction: 0xf5e4f0ad │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ @ instruction: 0x0078af9e │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r4, r0, r8, lsr #17 │ │ │ │ - subseq lr, r4, r6, lsl #15 │ │ │ │ + subseq lr, r4, lr, ror r7 │ │ │ │ andeq r1, r0, r8, asr #20 │ │ │ │ - subseq lr, r4, sl, ror r7 │ │ │ │ + subseq lr, r4, r2, ror r7 │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2b3 │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ eoreq ip, r3, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2ab │ │ │ │ + svclt 0x0000b2af │ │ │ │ eoreq lr, r3, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2a3 │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ eoreq lr, r3, r1, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b29b │ │ │ │ + svclt 0x0000b29f │ │ │ │ eoreq pc, r3, r5, lsl #6 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0b8207c │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ addeq r7, sl, ip, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b28b │ │ │ │ eoreq r6, r4, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b283 │ │ │ │ eoreq r9, r4, r9, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b27b │ │ │ │ eoreq r9, r4, r9, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b273 │ │ │ │ strhteq r2, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b26b │ │ │ │ eoreq r2, r5, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b263 │ │ │ │ eoreq r3, r5, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b25b │ │ │ │ eoreq r4, r8, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b253 │ │ │ │ eoreq ip, r8, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b24b │ │ │ │ eoreq sp, r9, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b243 │ │ │ │ eoreq sp, r9, sp, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb6d28 <__bss_end__@@Base+0xfe29c984> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ea66 │ │ │ │ @ instruction: 0xf0b8004c │ │ │ │ - bmi 85ca20 │ │ │ │ - blmi 830d44 │ │ │ │ + bmi 85ca30 │ │ │ │ + blmi 830d44 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ svc 0x006af7fa │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -4013,1842 +4013,1842 @@ │ │ │ │ tstcs r0, r0, ror #30 │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf0c56064 │ │ │ │ - stmdami sl, {r0, r2, r3, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r4, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - strlt pc, [r6, r7, ror #1] │ │ │ │ + strlt pc, [sl, r7, ror #1] │ │ │ │ addeq r7, fp, sl, ror #8 │ │ │ │ rsbseq sl, r8, r4, lsl #28 │ │ │ │ andeq r5, r0, ip, rrx │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr #29 │ │ │ │ andeq r4, r0, r8, lsr #20 │ │ │ │ eoreq pc, r9, r7, ror #15 │ │ │ │ eoreq pc, r9, r1, lsr #19 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf2a04479 │ │ │ │ svclt 0x0000bd1b │ │ │ │ - ldrdeq fp, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq fp, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ eoreq sl, sl, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ strhteq sl, [sl], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ strdeq fp, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ eoreq ip, sl, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ eoreq sp, sl, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ mlaeq sl, r9, r3, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ eoreq pc, sl, r9, ror r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ eoreq pc, sl, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ eoreq r0, fp, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b199 │ │ │ │ eoreq r0, fp, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b191 │ │ │ │ eoreq r1, fp, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b189 │ │ │ │ ldrdeq r2, [fp], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b181 │ │ │ │ eoreq r2, fp, r1, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b179 │ │ │ │ eoreq r3, fp, r9, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b171 │ │ │ │ strhteq r5, [fp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b169 │ │ │ │ eoreq r5, fp, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b161 │ │ │ │ eoreq r5, fp, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b159 │ │ │ │ eoreq r6, fp, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b151 │ │ │ │ ldrdeq r6, [fp], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b149 │ │ │ │ eoreq r6, fp, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b141 │ │ │ │ eoreq r7, fp, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b139 │ │ │ │ eoreq r9, fp, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b131 │ │ │ │ strhteq fp, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b129 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b121 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b119 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b111 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b109 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b101 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b099 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b091 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b089 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b081 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b079 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b071 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b069 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b061 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + svclt 0x0000b059 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + svclt 0x0000b051 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + svclt 0x0000b049 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ + svclt 0x0000b041 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ + svclt 0x0000b039 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b031 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b029 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b021 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b019 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b011 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b009 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ + @ instruction: 0xf0ba4478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b799 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b791 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b789 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b781 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ + svclt 0x0000b779 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b76d │ │ │ │ + svclt 0x0000b771 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b765 │ │ │ │ + svclt 0x0000b769 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b75d │ │ │ │ + svclt 0x0000b761 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b755 │ │ │ │ + svclt 0x0000b759 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b74d │ │ │ │ + svclt 0x0000b751 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b745 │ │ │ │ + svclt 0x0000b749 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b73d │ │ │ │ + svclt 0x0000b741 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b735 │ │ │ │ + svclt 0x0000b739 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b72d │ │ │ │ + svclt 0x0000b731 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b725 │ │ │ │ + svclt 0x0000b729 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ + svclt 0x0000b721 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ + svclt 0x0000b719 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ + svclt 0x0000b711 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b705 │ │ │ │ + svclt 0x0000b709 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6fd │ │ │ │ + svclt 0x0000b701 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6f5 │ │ │ │ + svclt 0x0000b6f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6ed │ │ │ │ + svclt 0x0000b6f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6e5 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6dd │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6d5 │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6cd │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6c5 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6bd │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6b5 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6ad │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b6a5 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b69d │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b695 │ │ │ │ + svclt 0x0000b699 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b68d │ │ │ │ + svclt 0x0000b691 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b685 │ │ │ │ + svclt 0x0000b689 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b67d │ │ │ │ + svclt 0x0000b681 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b679 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b671 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b669 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b661 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b659 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b651 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b649 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b641 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b639 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b631 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b629 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b621 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b619 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b611 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b609 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b601 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b599 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b591 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b589 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b581 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b579 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b571 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b569 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b561 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b559 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b551 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b549 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b541 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b539 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b531 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b529 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b521 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b519 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b511 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b509 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b501 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b499 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b491 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b489 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b481 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b479 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b471 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b469 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b461 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b459 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b451 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b449 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b441 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b439 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b431 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b429 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b421 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b419 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b411 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b409 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b401 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3f5 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b399 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b391 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b389 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b381 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b379 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b371 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b369 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b361 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b359 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b351 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b349 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b341 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b339 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b331 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b329 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b321 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b319 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b311 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b309 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b301 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b299 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b291 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b289 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b281 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b279 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b271 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b269 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b261 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b259 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b251 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b249 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b241 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b239 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b231 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b229 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b221 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b219 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b211 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b209 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b201 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b199 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b191 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b189 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b181 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b179 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b171 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b169 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b161 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b159 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b151 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b149 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b141 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b139 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b131 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b129 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b11d │ │ │ │ + svclt 0x0000b121 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b115 │ │ │ │ + svclt 0x0000b119 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b10d │ │ │ │ + svclt 0x0000b111 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b105 │ │ │ │ + svclt 0x0000b109 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0fd │ │ │ │ + svclt 0x0000b101 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0f5 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0ed │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0e5 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0dd │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0d5 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0cd │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0c5 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0bd │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0b5 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0ad │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b0a5 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ eoreq r7, ip, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b09d │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b095 │ │ │ │ + svclt 0x0000b099 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b08d │ │ │ │ + svclt 0x0000b091 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b085 │ │ │ │ + svclt 0x0000b089 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b07d │ │ │ │ + svclt 0x0000b081 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b075 │ │ │ │ + svclt 0x0000b079 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b06d │ │ │ │ + svclt 0x0000b071 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b065 │ │ │ │ + svclt 0x0000b069 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b05d │ │ │ │ + svclt 0x0000b061 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b055 │ │ │ │ + svclt 0x0000b059 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b04d │ │ │ │ + svclt 0x0000b051 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b045 │ │ │ │ + svclt 0x0000b049 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b03d │ │ │ │ + svclt 0x0000b041 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b035 │ │ │ │ + svclt 0x0000b039 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b031 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b029 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b021 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b019 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b011 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b009 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7fd │ │ │ │ + @ instruction: 0xf0b94478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7f5 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7ed │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7c5 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7bd │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7b5 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7ad │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b7a5 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b79d │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b795 │ │ │ │ + svclt 0x0000b799 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b78d │ │ │ │ + svclt 0x0000b791 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b785 │ │ │ │ + svclt 0x0000b789 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b77d │ │ │ │ + svclt 0x0000b781 │ │ │ │ eoreq r7, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b775 │ │ │ │ - eorseq ip, r3, r9, ror #12 │ │ │ │ + svclt 0x0000b779 │ │ │ │ + eorseq ip, r3, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b76d │ │ │ │ - eorseq ip, r3, r1, lsl #28 │ │ │ │ + svclt 0x0000b771 │ │ │ │ + eorseq ip, r3, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b765 │ │ │ │ - eorseq pc, r3, r1, asr #29 │ │ │ │ + svclt 0x0000b769 │ │ │ │ + eorseq pc, r3, r9, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b75d │ │ │ │ - mlaseq r4, r9, r0, r1 │ │ │ │ + svclt 0x0000b761 │ │ │ │ + eorseq r1, r4, r1, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b755 │ │ │ │ - eorseq r2, r4, r1, ror pc │ │ │ │ + svclt 0x0000b759 │ │ │ │ + eorseq r2, r4, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b74d │ │ │ │ - eorseq r3, r4, r9, lsl #10 │ │ │ │ + svclt 0x0000b751 │ │ │ │ + eorseq r3, r4, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b745 │ │ │ │ - eorseq r9, r4, r5, lsr #4 │ │ │ │ + svclt 0x0000b749 │ │ │ │ + eorseq r9, r4, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b73d │ │ │ │ - eorseq fp, r4, sp, asr #16 │ │ │ │ + svclt 0x0000b741 │ │ │ │ + eorseq fp, r4, r5, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b735 │ │ │ │ - ldrhteq sp, [r4], -r1 │ │ │ │ + svclt 0x0000b739 │ │ │ │ + ldrhteq sp, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b72d │ │ │ │ - ldrshteq lr, [r4], -r9 │ │ │ │ + svclt 0x0000b731 │ │ │ │ + eorseq lr, r4, r1, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b725 │ │ │ │ - ldrshteq r3, [r5], -r5 │ │ │ │ + svclt 0x0000b729 │ │ │ │ + ldrshteq r3, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b71d │ │ │ │ - eorseq r9, r5, sp, lsl #8 │ │ │ │ + svclt 0x0000b721 │ │ │ │ + eorseq r9, r5, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b715 │ │ │ │ - eorseq r6, r6, r9, lsr r3 │ │ │ │ + svclt 0x0000b719 │ │ │ │ + eorseq r6, r6, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b70d │ │ │ │ - eorseq r8, r6, r5, lsr #32 │ │ │ │ + svclt 0x0000b711 │ │ │ │ + eorseq r8, r6, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b705 │ │ │ │ - eorseq r8, r6, r9, lsr #24 │ │ │ │ + svclt 0x0000b709 │ │ │ │ + eorseq r8, r6, r1, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb839c <__bss_end__@@Base+0xfe29dff8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4e5164 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f89301 │ │ │ │ stmdami r7, {r1, r2, r4, r8, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 5192 @ 0x1448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f8eb04 │ │ │ │ svclt 0x0000b909 │ │ │ │ - eorseq sl, r6, r3, asr #3 │ │ │ │ + eorseq sl, r6, fp, asr #3 │ │ │ │ rsbseq r0, ip, r2, lsl #4 │ │ │ │ rsbseq pc, fp, r4, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6db │ │ │ │ - ldrshteq sl, [r6], -r5 │ │ │ │ + svclt 0x0000b6df │ │ │ │ + ldrshteq sl, [r6], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6d3 │ │ │ │ - eorseq sl, r6, r5, ror r6 │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ + eorseq sl, r6, sp, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6cb │ │ │ │ - eorseq ip, r6, r9, asr r8 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ + eorseq ip, r6, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6c3 │ │ │ │ - eorseq sp, r6, r1, asr #30 │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ + eorseq sp, r6, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6bb │ │ │ │ - eorseq lr, r6, r9, lsl r1 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ + eorseq lr, r6, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6b3 │ │ │ │ - eorseq lr, r6, r9, lsr #21 │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ + ldrhteq lr, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6ab │ │ │ │ - ldrhteq lr, [r6], -r5 │ │ │ │ + svclt 0x0000b6af │ │ │ │ + ldrhteq lr, [r6], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b6a3 │ │ │ │ - ldrshteq lr, [r6], -sp │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ + eorseq lr, r6, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b69b │ │ │ │ - eorseq pc, r6, sp, asr sl @ │ │ │ │ + svclt 0x0000b69f │ │ │ │ + eorseq pc, r6, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b693 │ │ │ │ - eorseq r0, r7, r9, lsr #18 │ │ │ │ + svclt 0x0000b697 │ │ │ │ + eorseq r0, r7, r1, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b68b │ │ │ │ - eorseq r5, r7, sp, lsr r1 │ │ │ │ + svclt 0x0000b68f │ │ │ │ + eorseq r5, r7, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b683 │ │ │ │ - ldrsbteq r5, [r7], -r5 │ │ │ │ + svclt 0x0000b687 │ │ │ │ + ldrsbteq r5, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b67b │ │ │ │ - eorseq sl, r7, sp, lsr #31 │ │ │ │ + svclt 0x0000b67f │ │ │ │ + ldrhteq sl, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b673 │ │ │ │ - eorseq fp, r7, sp, ror r3 │ │ │ │ + svclt 0x0000b677 │ │ │ │ + eorseq fp, r7, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b66b │ │ │ │ - ldrhteq fp, [r7], -sp │ │ │ │ + svclt 0x0000b66f │ │ │ │ + eorseq fp, r7, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b663 │ │ │ │ - eorseq ip, r7, sp, asr #10 │ │ │ │ + svclt 0x0000b667 │ │ │ │ + eorseq ip, r7, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b65b │ │ │ │ - eorseq ip, r7, r5, lsr #17 │ │ │ │ + svclt 0x0000b65f │ │ │ │ + eorseq ip, r7, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b653 │ │ │ │ - eorseq lr, r7, r5, asr r6 │ │ │ │ + svclt 0x0000b657 │ │ │ │ + eorseq lr, r7, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b64b │ │ │ │ - eorseq pc, r7, r9, lsr r6 @ │ │ │ │ + svclt 0x0000b64f │ │ │ │ + eorseq pc, r7, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b643 │ │ │ │ - eorseq r1, r8, r1, asr r4 │ │ │ │ + svclt 0x0000b647 │ │ │ │ + eorseq r1, r8, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b63b │ │ │ │ - eorseq r2, r8, r9, lsr fp │ │ │ │ + svclt 0x0000b63f │ │ │ │ + eorseq r2, r8, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b633 │ │ │ │ - eorseq r3, r8, r5, asr #1 │ │ │ │ + svclt 0x0000b637 │ │ │ │ + eorseq r3, r8, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b62b │ │ │ │ - eorseq r9, r8, r1, lsr r1 │ │ │ │ + svclt 0x0000b62f │ │ │ │ + eorseq r9, r8, r9, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b623 │ │ │ │ - eorseq r9, r8, r1, asr r9 │ │ │ │ + svclt 0x0000b627 │ │ │ │ + eorseq r9, r8, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b61b │ │ │ │ - eorseq r9, r8, r5, lsl #25 │ │ │ │ + svclt 0x0000b61f │ │ │ │ + eorseq r9, r8, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b613 │ │ │ │ - eorseq sl, r8, r9, lsl #9 │ │ │ │ + svclt 0x0000b617 │ │ │ │ + mlaseq r8, r1, r4, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b60b │ │ │ │ - ldrhteq sl, [r8], -sp │ │ │ │ + svclt 0x0000b60f │ │ │ │ + eorseq sl, r8, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b603 │ │ │ │ - eorseq sl, r8, r5, lsr #24 │ │ │ │ + svclt 0x0000b607 │ │ │ │ + eorseq sl, r8, sp, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5fb │ │ │ │ - ldrhteq sp, [r8], -r5 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ + ldrhteq sp, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5f3 │ │ │ │ - ldrhteq lr, [r8], -r9 │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ + eorseq lr, r8, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5eb │ │ │ │ - eorseq lr, r8, r9, lsr #8 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ + eorseq lr, r8, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5e3 │ │ │ │ - eorseq lr, r8, sp, lsl #20 │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ + eorseq lr, r8, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5db │ │ │ │ - mlaseq r8, sp, r1, pc @ │ │ │ │ + svclt 0x0000b5df │ │ │ │ + eorseq pc, r8, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5d3 │ │ │ │ - eorseq sp, r9, r1, asr sl │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ + eorseq sp, r9, r9, asr sl │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strblt pc, [r4, #182]! @ 0xb6 @ │ │ │ │ + strblt pc, [r8, #182]! @ 0xb6 @ │ │ │ │ addeq r6, fp, r2, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb860c <__bss_end__@@Base+0xfe29e268> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #13 │ │ │ │ - @ instruction: 0xf104f9b5 │ │ │ │ + @ instruction: 0xf104f9b9 │ │ │ │ vmla.i q0, , d16[0] │ │ │ │ - @ instruction: 0xf104f9b1 │ │ │ │ + @ instruction: 0xf104f9b5 │ │ │ │ vmla.i q0, , d0[0] │ │ │ │ - @ instruction: 0xf104f9ad │ │ │ │ + @ instruction: 0xf104f9b1 │ │ │ │ vshr.u64 q0, q8, #13 │ │ │ │ - @ instruction: 0xf504f9a9 │ │ │ │ + @ instruction: 0xf504f9ad │ │ │ │ vshr.u64 d7, d0, #13 │ │ │ │ - @ instruction: 0xf104f9a5 │ │ │ │ + @ instruction: 0xf104f9a9 │ │ │ │ vshr.u32 d0, d16, #13 │ │ │ │ - strtmi pc, [r0], -r1, lsr #19 │ │ │ │ - @ instruction: 0xf99ef3b3 │ │ │ │ + strtmi pc, [r0], -r5, lsr #19 │ │ │ │ + @ instruction: 0xf9a2f3b3 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf99af3b3 │ │ │ │ + @ instruction: 0xf99ef3b3 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf996f3b3 │ │ │ │ + @ instruction: 0xf99af3b3 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf992f3b3 │ │ │ │ + @ instruction: 0xf996f3b3 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf98ef3b3 │ │ │ │ + @ instruction: 0xf992f3b3 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf98af3b3 │ │ │ │ + @ instruction: 0xf98ef3b3 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf986f3b3 │ │ │ │ + @ instruction: 0xf98af3b3 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf982f3b3 │ │ │ │ + @ instruction: 0xf986f3b3 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf97ef3b3 │ │ │ │ + @ instruction: 0xf982f3b3 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf97af3b3 │ │ │ │ + @ instruction: 0xf97ef3b3 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf976f3b3 │ │ │ │ + @ instruction: 0xf97af3b3 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf972f3b3 │ │ │ │ + @ instruction: 0xf976f3b3 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf96ef3b3 │ │ │ │ + @ instruction: 0xf972f3b3 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf96af3b3 │ │ │ │ + @ instruction: 0xf96ef3b3 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf966f3b3 │ │ │ │ + @ instruction: 0xf96af3b3 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf962f3b3 │ │ │ │ + @ instruction: 0xf966f3b3 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf95ef3b3 │ │ │ │ + @ instruction: 0xf962f3b3 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf95af3b3 │ │ │ │ + @ instruction: 0xf95ef3b3 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf956f3b3 │ │ │ │ + @ instruction: 0xf95af3b3 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf952f3b3 │ │ │ │ + @ instruction: 0xf956f3b3 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf94ef3b3 │ │ │ │ + @ instruction: 0xf952f3b3 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf94af3b3 │ │ │ │ + @ instruction: 0xf94ef3b3 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - stmdblt r4, {r0, r1, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ + stmdblt r8, {r0, r1, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ rsbseq r9, r5, r4, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - eorseq r9, fp, r5, lsr r3 │ │ │ │ + svclt 0x0000b549 │ │ │ │ + eorseq r9, fp, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - ldrsbteq r9, [fp], -r9 │ │ │ │ + svclt 0x0000b541 │ │ │ │ + eorseq r9, fp, r1, ror #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - mlaseq fp, sp, r7, fp │ │ │ │ + svclt 0x0000b539 │ │ │ │ + eorseq fp, fp, r5, lsr #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - ldrshteq sp, [fp], -sp │ │ │ │ + svclt 0x0000b531 │ │ │ │ + eorseq sp, fp, r5, lsl #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - eorseq sp, fp, sp, ror #29 │ │ │ │ + svclt 0x0000b529 │ │ │ │ + ldrshteq sp, [fp], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ - eorseq r5, ip, r9, ror #17 │ │ │ │ + svclt 0x0000b521 │ │ │ │ + ldrshteq r5, [ip], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ - eorseq r6, ip, r9, lsr #11 │ │ │ │ + svclt 0x0000b519 │ │ │ │ + ldrhteq r6, [ip], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ - eorseq r6, ip, sp, lsr ip │ │ │ │ + svclt 0x0000b511 │ │ │ │ + eorseq r6, ip, r5, asr #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ - eorseq r9, ip, r9, ror fp │ │ │ │ + svclt 0x0000b509 │ │ │ │ + eorseq r9, ip, r1, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb879c <__bss_end__@@Base+0xfe29e3f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0b69001 │ │ │ │ - stmdals r1, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r4, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 39f72c │ │ │ │ - strblt pc, [r2, #-202] @ 0xffffff36 @ │ │ │ │ + strblt pc, [r6, #-202] @ 0xffffff36 @ │ │ │ │ @ instruction: 0x008b5eba │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ - eorseq r5, sp, r9, lsl #4 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ + eorseq r5, sp, r1, lsl r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ - eorseq r8, sp, r1, ror #17 │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ + eorseq r8, sp, r9, ror #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ - eorseq r8, sp, sp, asr #30 │ │ │ │ + svclt 0x0000b4db │ │ │ │ + eorseq r8, sp, r5, asr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ - eorseq sp, sp, sp, ror #16 │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ + eorseq sp, sp, r5, ror r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ - ldrshteq r6, [pc], -r9 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ + eorseq r6, pc, r1, lsl #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ - eorseq r7, pc, sp, ror #10 │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ + eorseq r7, pc, r5, ror r5 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ - eorseq r9, pc, r9, lsl #16 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ + eorseq r9, pc, r1, lsl r8 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ - eorseq r9, pc, r5, ror #17 │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ + eorseq r9, pc, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ - eorseq sl, pc, r1, lsr r1 @ │ │ │ │ + svclt 0x0000b4ab │ │ │ │ + eorseq sl, pc, r9, lsr r1 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ - eorseq fp, pc, r9, ror #4 │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ + eorseq fp, pc, r1, ror r2 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ - eorseq sp, pc, r9, ror r0 @ │ │ │ │ + svclt 0x0000b49b │ │ │ │ + eorseq sp, pc, r1, lsl #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ - eorseq pc, pc, r9, lsr #21 │ │ │ │ + svclt 0x0000b493 │ │ │ │ + ldrhteq pc, [pc], -r1 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ - subeq r2, r0, sp, lsr r4 │ │ │ │ + svclt 0x0000b48b │ │ │ │ + subeq r2, r0, r5, asr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ - subeq r6, r0, sp, ror #27 │ │ │ │ + svclt 0x0000b483 │ │ │ │ + strdeq r6, [r0], #-213 @ 0xffffff2b │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ - subeq r8, r0, sp, ror r7 │ │ │ │ + svclt 0x0000b47b │ │ │ │ + subeq r8, r0, r5, lsl #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ - strheq r8, [r0], #-213 @ 0xffffff2b │ │ │ │ + svclt 0x0000b473 │ │ │ │ + strheq r8, [r0], #-221 @ 0xffffff23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ - subeq r9, r0, r5, asr #8 │ │ │ │ + svclt 0x0000b46b │ │ │ │ + subeq r9, r0, sp, asr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ - subeq lr, r0, sp, asr lr │ │ │ │ + svclt 0x0000b463 │ │ │ │ + subeq lr, r0, r5, ror #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ - subeq r0, r1, sp, lsl #28 │ │ │ │ + svclt 0x0000b45b │ │ │ │ + subeq r0, r1, r5, lsl lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ - subeq r3, r1, sp, asr r5 │ │ │ │ + svclt 0x0000b453 │ │ │ │ + subeq r3, r1, r5, ror #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ - strdeq r7, [r1], #-81 @ 0xffffffaf │ │ │ │ + svclt 0x0000b44b │ │ │ │ + strdeq r7, [r1], #-89 @ 0xffffffa7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ - umaaleq sl, r1, r9, lr │ │ │ │ + svclt 0x0000b443 │ │ │ │ + subeq sl, r1, r1, lsr #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ - strheq sl, [r1], #-249 @ 0xffffff07 │ │ │ │ + svclt 0x0000b43b │ │ │ │ + subeq sl, r1, r1, asr #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ - subeq lr, r1, r9, asr #1 │ │ │ │ + svclt 0x0000b433 │ │ │ │ + ldrdeq lr, [r1], #-1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ - subeq r7, r2, r1, ror #7 │ │ │ │ + svclt 0x0000b42b │ │ │ │ + subeq r7, r2, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ - subeq r7, r2, r1, ror #16 │ │ │ │ + svclt 0x0000b423 │ │ │ │ + subeq r7, r2, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ - subeq r8, r2, sp, lsl r6 │ │ │ │ + svclt 0x0000b41b │ │ │ │ + subeq r8, r2, r5, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ - subeq r8, r2, r5, asr #23 │ │ │ │ + svclt 0x0000b413 │ │ │ │ + subeq r8, r2, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ - subeq r8, r2, r5, lsl ip │ │ │ │ + svclt 0x0000b40b │ │ │ │ + subeq r8, r2, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ - subeq r8, r2, r9, asr lr │ │ │ │ + svclt 0x0000b403 │ │ │ │ + subeq r8, r2, r1, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ - subeq r9, r2, sp, lsr #7 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ + strheq r9, [r2], #-53 @ 0xffffffcb │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ - strdeq r9, [r2], #-145 @ 0xffffff6f │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ + strdeq r9, [r2], #-153 @ 0xffffff67 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ - subeq ip, r2, sp, ror #23 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ + strdeq ip, [r2], #-181 @ 0xffffff4b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ - subeq ip, r2, sp, lsr #31 │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ + strheq ip, [r2], #-245 @ 0xffffff0b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ - subeq sp, r2, sp, ror #15 │ │ │ │ + svclt 0x0000b3db │ │ │ │ + strdeq sp, [r2], #-117 @ 0xffffff8b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ - subeq pc, r2, r5, lsl sl @ │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ + subeq pc, r2, sp, lsl sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ - strdeq r0, [r3], #-5 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ + strdeq r0, [r3], #-13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ - subeq r0, r3, r5, asr r5 │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ + subeq r0, r3, sp, asr r5 │ │ │ │ │ │ │ │ 0026181c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (26188c ) │ │ │ │ @@ -5871,658 +5871,658 @@ │ │ │ │ ldr r1, [pc, #68] @ (26189c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 718a38 │ │ │ │ + bl 718a40 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (2618a0 ) │ │ │ │ ldr r3, [pc, #32] @ (261890 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 261886 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 695564 │ │ │ │ + bl 69556c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - subs r5, #9 │ │ │ │ + subs r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2618b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - adcs r1, r0 │ │ │ │ + adcs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2618c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r7 │ │ │ │ + adcs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2618d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r7 │ │ │ │ + adcs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2618e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r6 │ │ │ │ + asrs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2618f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r6 │ │ │ │ + asrs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261900 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r5 │ │ │ │ + asrs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261910 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r5 │ │ │ │ + asrs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261920 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r4 │ │ │ │ + asrs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261930 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r4 │ │ │ │ + asrs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261940 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r3 │ │ │ │ + asrs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261950 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r3 │ │ │ │ + asrs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261960 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r2 │ │ │ │ + asrs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261970 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r2 │ │ │ │ + asrs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261980 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r1 │ │ │ │ + asrs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261990 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r1 │ │ │ │ + asrs r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r5, r0 │ │ │ │ + asrs r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - asrs r1, r0 │ │ │ │ + asrs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r7 │ │ │ │ + asrs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r7 │ │ │ │ + asrs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r6 │ │ │ │ + lsrs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r6 │ │ │ │ + lsrs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r5 │ │ │ │ + lsrs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r5 │ │ │ │ + lsrs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r4 │ │ │ │ + lsrs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r4 │ │ │ │ + lsrs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r3 │ │ │ │ + lsrs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r3 │ │ │ │ + lsrs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r2 │ │ │ │ + lsrs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r2 │ │ │ │ + lsrs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r1 │ │ │ │ + lsrs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r1 │ │ │ │ + lsrs r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261aa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r5, r0 │ │ │ │ + lsrs r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ab0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsrs r1, r0 │ │ │ │ + lsrs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ac0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r7 │ │ │ │ + lsrs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ad0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r7 │ │ │ │ + lsrs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ae0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r6 │ │ │ │ + lsls r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261af0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r6 │ │ │ │ + lsls r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r5 │ │ │ │ + lsls r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r5 │ │ │ │ + lsls r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r4 │ │ │ │ + lsls r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r4 │ │ │ │ + lsls r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r3 │ │ │ │ + lsls r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r3 │ │ │ │ + lsls r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r2 │ │ │ │ + lsls r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r2 │ │ │ │ + lsls r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r1 │ │ │ │ + lsls r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r1 │ │ │ │ + lsls r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ba0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r5, r0 │ │ │ │ + lsls r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - lsls r1, r0 │ │ │ │ + lsls r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r7 │ │ │ │ + lsls r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r7 │ │ │ │ + lsls r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261be0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r6 │ │ │ │ + eors r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r6 │ │ │ │ + eors r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r5 │ │ │ │ + eors r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r5 │ │ │ │ + eors r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r4 │ │ │ │ + eors r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r4 │ │ │ │ + eors r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r3 │ │ │ │ + eors r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r3 │ │ │ │ + eors r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r2 │ │ │ │ + eors r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r2 │ │ │ │ + eors r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r1 │ │ │ │ + eors r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r1 │ │ │ │ + eors r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ca0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r5, r0 │ │ │ │ + eors r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - eors r1, r0 │ │ │ │ + eors r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r7 │ │ │ │ + eors r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r7 │ │ │ │ + eors r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ce0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r6 │ │ │ │ + ands r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r6 │ │ │ │ + ands r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r5 │ │ │ │ + ands r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r5 │ │ │ │ + ands r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r4 │ │ │ │ + ands r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r4 │ │ │ │ + ands r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r3 │ │ │ │ + ands r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r3 │ │ │ │ + ands r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r2 │ │ │ │ + ands r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r2 │ │ │ │ + ands r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r1 │ │ │ │ + ands r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r1 │ │ │ │ + ands r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r5, r0 │ │ │ │ + ands r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - ands r1, r0 │ │ │ │ + ands r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #253 @ 0xfd │ │ │ │ + ands r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #249 @ 0xf9 │ │ │ │ + ands r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #245 @ 0xf5 │ │ │ │ + subs r7, #253 @ 0xfd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #241 @ 0xf1 │ │ │ │ + subs r7, #249 @ 0xf9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #237 @ 0xed │ │ │ │ + subs r7, #245 @ 0xf5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #233 @ 0xe9 │ │ │ │ + subs r7, #241 @ 0xf1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - subs r7, #229 @ 0xe5 │ │ │ │ + subs r7, #237 @ 0xed │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 261f08 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -6674,59 +6674,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (261fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strh r6, [r2, #2] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - adds r4, #180 @ 0xb4 │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #8 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #18 │ │ │ │ + movs r6, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (262000 ) │ │ │ │ ldr r1, [pc, #24] @ (262004 ) │ │ │ │ ldr r0, [pc, #28] @ (262008 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 747ab8 │ │ │ │ + bl 747ac0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 722e44 │ │ │ │ + b.w 722e4c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #27 │ │ │ │ + lsrs r5, r0, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r3, r7, #4 │ │ │ │ + lsrs r3, r0, #5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r5, r3, #6 │ │ │ │ + lsrs r5, r4, #6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (262018 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 717fc4 │ │ │ │ + b.w 717fcc │ │ │ │ nop │ │ │ │ strh r6, [r7, #8] │ │ │ │ lsls r3, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (262028 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - str r1, [sp, #884] @ 0x374 │ │ │ │ + str r1, [sp, #916] @ 0x394 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2620cc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -6735,15 +6735,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2620d4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr r0, [pc, #128] @ (2620d8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 25acac │ │ │ │ @@ -6771,15 +6771,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26206a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -6790,15 +6790,15 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #14] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - asrs r6, r2 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r2, #12] │ │ │ │ lsls r3, r1, #2 │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (2620fc ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -6809,42 +6809,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strh r6, [r1, #12] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - @ instruction: 0xf339004c │ │ │ │ + sbfx r0, r1, #1, #13 │ │ │ │ ldr r0, [pc, #8] @ (262110 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 717fc4 │ │ │ │ + b.w 717fcc │ │ │ │ nop │ │ │ │ strh r2, [r7, #10] │ │ │ │ lsls r3, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (262120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - b.n 261f96 │ │ │ │ + b.n 261fa6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (262130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - b.n 261f9e │ │ │ │ + b.n 261fae │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (262140 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 719f94 │ │ │ │ + b.w 719f9c │ │ │ │ nop │ │ │ │ - @ instruction: 0xe995004d │ │ │ │ + @ instruction: 0xe99d004d │ │ │ │ │ │ │ │ 00262144 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ push {r2} │ │ │ │ @@ -6960,15 +6960,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (262254 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strh r6, [r1, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ vldr d7, [pc, #60] @ 262298 <_start@@Base+0x154> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -7021,15 +7021,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 25b7d8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5cd480 │ │ │ │ + bl 5cd488 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b9c8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26233e <_start@@Base+0x1fa> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7043,15 +7043,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (262394 <_start@@Base+0x250>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7073,29 +7073,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - bcs.n 262388 <_start@@Base+0x244> │ │ │ │ + bne.n 262378 <_start@@Base+0x234> │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 262360 <_start@@Base+0x21c> │ │ │ │ + bne.n 262350 <_start@@Base+0x20c> │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r0, #24] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r0, #22] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (262404 <_start@@Base+0x2c0>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7107,19 +7107,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 264068 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2623d2 <_start@@Base+0x28e> │ │ │ │ movs r1, #1 │ │ │ │ blx 258f14 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 7291a4 │ │ │ │ + bl 7291ac │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 718440 │ │ │ │ + bl 718448 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 2594b8 │ │ │ │ @@ -7132,31 +7132,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (262484 <_start@@Base+0x340>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 26245a <_start@@Base+0x316> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #80] @ 262488 <_start@@Base+0x344> │ │ │ │ ldr r2, [pc, #80] @ (26248c <_start@@Base+0x348>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ cbz r0, 26245a <_start@@Base+0x316> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 262472 <_start@@Base+0x32e> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7168,68 +7168,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 440444 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 440c68 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r2, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (262568 <_start@@Base+0x424>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (26256c <_start@@Base+0x428>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #192] @ (262570 <_start@@Base+0x42c>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ bl 2e9ed0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 259184 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (262574 <_start@@Base+0x430>) │ │ │ │ blx 259184 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 718390 │ │ │ │ + bl 718398 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 729198 │ │ │ │ + bl 7291a0 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -7251,19 +7251,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4ff944 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r2, [r4, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r6, [pc, #976] @ (26294c ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7276,35 +7276,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (262634 <_start@@Base+0x4f0>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (262638 <_start@@Base+0x4f4>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (26263c <_start@@Base+0x4f8>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (262640 <_start@@Base+0x4fc>) │ │ │ │ ldr r1, [pc, #128] @ (262644 <_start@@Base+0x500>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #112] @ (262648 <_start@@Base+0x504>) │ │ │ │ ldr r3, [pc, #116] @ (26264c <_start@@Base+0x508>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (262650 <_start@@Base+0x50c>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -7335,27 +7335,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r3, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -7405,15 +7405,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 723828 │ │ │ │ + bl 723830 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26271e <_start@@Base+0x5da> │ │ │ │ ldr r2, [pc, #84] @ (26273c <_start@@Base+0x5f8>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -7429,29 +7429,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72382c │ │ │ │ + b.w 723834 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strh r0, [r3, #20] │ │ │ │ lsls r0, r7, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262740 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7512,29 +7512,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r1, [pc, #100] @ (262844 ) │ │ │ │ ldr r2, [pc, #104] @ (262848 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (26284c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cbz r0, 262826 │ │ │ │ ldr r2, [pc, #80] @ (262850 ) │ │ │ │ ldr r3, [pc, #60] @ (262840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -7546,29 +7546,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #25] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r2, [r1, #10] │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00262854 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -7634,16 +7634,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (26295c ) │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce5d0 │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce5d8 │ │ │ │ ldr r3, [pc, #84] @ (262960 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 262928 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7664,63 +7664,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262914 │ │ │ │ ldr r0, [pc, #44] @ (26296c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #21] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r2, #120] @ 0x78 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r0, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #512] @ (262b68 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262970 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (262a0c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ ldr r2, [pc, #132] @ (262a10 ) │ │ │ │ ldr r1, [pc, #132] @ (262a14 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2629e6 │ │ │ │ cbz r4, 2629f8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ cbz r0, 2629d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d288c │ │ │ │ + bl 5d2894 │ │ │ │ cbnz r0, 2629d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -7746,27 +7746,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (262a24 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r6, r1] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262a28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7774,15 +7774,15 @@ │ │ │ │ bl 2644f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (262aa4 ) │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 262a64 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 2599c4 │ │ │ │ cbnz r0, 262a78 │ │ │ │ mov r0, r5 │ │ │ │ @@ -7807,15 +7807,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldr r0, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 262b1c │ │ │ │ sub sp, #20 │ │ │ │ @@ -7824,50 +7824,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (262b24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ bl 262a28 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 262b02 │ │ │ │ ldr r0, [pc, #60] @ (262b28 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71eb7c │ │ │ │ + bl 71eb84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r0, [pc, #40] @ (262b2c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71eb7c │ │ │ │ + bl 71eb84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2594b4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r1, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [r2 :64], r2 │ │ │ │ + ldrsb.w r0, [sl, r2, lsl #1] │ │ │ │ │ │ │ │ 00262b30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #144] @ (262bd0 ) │ │ │ │ @@ -7881,27 +7881,27 @@ │ │ │ │ cbz r3, 262baa │ │ │ │ mov r4, r0 │ │ │ │ bl 2644f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 262970 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 262bb8 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ ldr r3, [pc, #112] @ (262bd8 ) │ │ │ │ ldr r2, [pc, #112] @ (262bdc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (262be0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #96] @ (262be4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -7914,41 +7914,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (262be8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #48] @ (262bec ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mov r0, r4 │ │ │ │ blx 25bbd8 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r5, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r4, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262bf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7994,73 +7994,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (262cc8 ) │ │ │ │ bl 2644f4 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ ldr r1, [pc, #80] @ (262ccc ) │ │ │ │ ldr r2, [pc, #80] @ (262cd0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 262c9c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2c4c │ │ │ │ + bl 5d2c54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (262cd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71eb7c │ │ │ │ + bl 71eb84 │ │ │ │ ldr r1, [pc, #36] @ (262cd8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25b0e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25a508 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r6, #6] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #384] @ (262e54 ) │ │ │ │ + ldr r7, [pc, #352] @ (262e34 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2630d8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (262dc0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #204] @ (262dc4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (262dc8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 259948 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 262d6a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -8120,57 +8120,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (262de8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 262d34 │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #832] @ (263108 ) │ │ │ │ + ldr r6, [pc, #800] @ (2630e8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, r0] │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #832] @ (26311c ) │ │ │ │ + ldr r7, [pc, #800] @ (2630fc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #808] @ (263108 ) │ │ │ │ + ldr r7, [pc, #776] @ (2630e8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (2631dc ) │ │ │ │ + ldr r7, [pc, #984] @ (2631bc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #872] @ (263150 ) │ │ │ │ + ldr r7, [pc, #840] @ (263130 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #744] @ (2630d4 ) │ │ │ │ + ldr r7, [pc, #712] @ (2630b4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r3, [pc, #1540] @ 263410 │ │ │ │ ldr.w r2, [pc, #1540] @ 263414 │ │ │ │ ldr.w r1, [pc, #1540] @ 263418 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2630cc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -8359,30 +8359,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (263424 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 262ef2 │ │ │ │ ldr r3, [pc, #944] @ (263428 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (26342c ) │ │ │ │ ldr r1, [pc, #944] @ (263430 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -8441,15 +8441,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -8491,15 +8491,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 263350 │ │ │ │ @@ -8514,15 +8514,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 263140 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (263440 ) │ │ │ │ ldr r4, [pc, #564] @ (263444 ) │ │ │ │ @@ -8531,15 +8531,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (263448 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 262f52 │ │ │ │ ldr r3, [pc, #528] @ (26344c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -8547,15 +8547,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (263454 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 262f62 │ │ │ │ ldr r3, [pc, #500] @ (263458 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -8563,15 +8563,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (263460 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -8596,15 +8596,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (26346c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2631c6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 262f74 │ │ │ │ ldr r3, [pc, #392] @ (263470 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -8612,15 +8612,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (263478 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 262f84 │ │ │ │ ldr r3, [pc, #364] @ (26347c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -8628,15 +8628,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (263484 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 262f94 │ │ │ │ ldr r3, [pc, #336] @ (263488 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -8644,15 +8644,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (263490 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 26308e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 2633aa │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -8661,15 +8661,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 263140 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 2633aa │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -8678,15 +8678,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 263140 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 263140 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -8694,15 +8694,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 263140 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26327a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -8716,79 +8716,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 263194 │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #720] @ (2636e8 ) │ │ │ │ + ldr r5, [pc, #688] @ (2636c8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r0, [r4, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (263794 ) │ │ │ │ + ldr r7, [pc, #848] @ (263774 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #528] @ (263638 ) │ │ │ │ + ldr r4, [pc, #496] @ (263618 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #272] @ (263540 ) │ │ │ │ + ldr r5, [pc, #240] @ (263520 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #400] @ (2635c4 ) │ │ │ │ + ldr r4, [pc, #368] @ (2635a4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #888] @ (2637b0 ) │ │ │ │ + ldr r5, [pc, #856] @ (263790 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r5, #20] │ │ │ │ + strb r4, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #184] @ (2634f8 ) │ │ │ │ + ldr r3, [pc, #152] @ (2634d8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #864] @ (2637a8 ) │ │ │ │ + ldr r5, [pc, #832] @ (263788 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #792] @ (263764 ) │ │ │ │ + ldr r2, [pc, #760] @ (263744 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #808] @ (26377c ) │ │ │ │ + ldr r3, [pc, #776] @ (26375c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #648] @ (2636e0 ) │ │ │ │ + ldr r2, [pc, #616] @ (2636c0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #17] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #888] @ (2637d8 ) │ │ │ │ + ldr r3, [pc, #856] @ (2637b8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #488] @ (26364c ) │ │ │ │ + ldr r2, [pc, #456] @ (26362c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r3, #16] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #424] @ (263614 ) │ │ │ │ + ldr r4, [pc, #392] @ (2635f4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #104] @ (2634d8 ) │ │ │ │ + ldr r2, [pc, #72] @ (2634b8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r4, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #592] @ (2636c8 ) │ │ │ │ + ldr r3, [pc, #560] @ (2636a8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #976] @ (26384c ) │ │ │ │ + ldr r1, [pc, #944] @ (26382c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #656] @ (263714 ) │ │ │ │ + ldr r3, [pc, #624] @ (2636f4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #816] @ (2637b8 ) │ │ │ │ + ldr r1, [pc, #784] @ (263798 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #14] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #720] @ (263760 ) │ │ │ │ + ldr r3, [pc, #688] @ (263740 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #656] @ (263724 ) │ │ │ │ + ldr r1, [pc, #624] @ (263704 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263494 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -8801,25 +8801,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (2636d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #532] @ (2636dc ) │ │ │ │ ldr r2, [pc, #536] @ (2636e0 ) │ │ │ │ ldr r1, [pc, #536] @ (2636e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 263552 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -8845,27 +8845,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2634ea │ │ │ │ ldr r3, [pc, #444] @ (2636e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #436] @ (2636ec ) │ │ │ │ ldr r2, [pc, #440] @ (2636f0 ) │ │ │ │ ldr r1, [pc, #440] @ (2636f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2635f4 │ │ │ │ ldr r3, [pc, #420] @ (2636f8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (2636fc ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -8880,21 +8880,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 263680 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 263652 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #368] @ (263700 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2635c0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 26362e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 26361e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8911,27 +8911,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2635b2 │ │ │ │ ldr r3, [pc, #312] @ (263704 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #300] @ (263708 ) │ │ │ │ ldr r2, [pc, #304] @ (26370c ) │ │ │ │ ldr r1, [pc, #304] @ (263710 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (263714 ) │ │ │ │ ldr r3, [pc, #216] @ (2636d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8969,114 +8969,114 @@ │ │ │ │ bne.n 26356a │ │ │ │ b.n 2635b8 │ │ │ │ ldr r3, [pc, #176] @ (263704 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #180] @ (263718 ) │ │ │ │ ldr r2, [pc, #180] @ (26371c ) │ │ │ │ ldr r1, [pc, #184] @ (263720 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2635f4 │ │ │ │ ldr r3, [pc, #100] @ (2636e8 ) │ │ │ │ ldr r4, [pc, #160] @ (263724 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #148] @ (263728 ) │ │ │ │ ldr r1, [pc, #148] @ (26372c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2635f4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #120] @ (263730 ) │ │ │ │ ldr r2, [pc, #120] @ (263734 ) │ │ │ │ ldr r1, [pc, #124] @ (263738 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ b.n 2635b2 │ │ │ │ nop │ │ │ │ strb r0, [r4, #18] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #18] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov lr, pc │ │ │ │ + mov lr, lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r3, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #240] @ (2637e4 ) │ │ │ │ + ldr r3, [pc, #208] @ (2637c4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, fp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #416] @ (2638a4 ) │ │ │ │ + ldr r7, [pc, #384] @ (263884 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #240] @ (263800 ) │ │ │ │ + ldr r3, [pc, #208] @ (2637e0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + mov sl, pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r2, #13] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #520] @ (263928 ) │ │ │ │ + ldr r2, [pc, #488] @ (263908 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov r0, pc │ │ │ │ + mov r0, lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #224] @ (263808 ) │ │ │ │ + ldr r2, [pc, #192] @ (2637e8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, r8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #224] @ (26381c ) │ │ │ │ + ldr r6, [pc, #192] @ (2637fc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0026373c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -9151,15 +9151,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (263840 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9170,29 +9170,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (26384c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 263802 │ │ │ │ bl 25bcd8 │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #488] @ (263a28 ) │ │ │ │ + ldr r1, [pc, #456] @ (263a08 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r8, lr │ │ │ │ + add r8, sp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #656] @ (263adc ) │ │ │ │ + ldr r1, [pc, #624] @ (263abc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (263864 ) │ │ │ │ ldr r2, [pc, #20] @ (263868 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26386c ) │ │ │ │ @@ -9200,22 +9200,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r7, #3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #760] @ (263b68 ) │ │ │ │ + ldr r1, [pc, #728] @ (263b48 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (26387c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #672] @ (263b20 ) │ │ │ │ + ldr r1, [pc, #640] @ (263b00 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (2638d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -9235,44 +9235,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 262878 │ │ │ │ strb r6, [r6, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r2, r2 │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002638e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (26391c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 718390 │ │ │ │ + bl 718398 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 718390 │ │ │ │ + bl 718398 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 718390 │ │ │ │ + b.w 718398 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #21 │ │ │ │ lsls r6, r0, #2 │ │ │ │ │ │ │ │ 00263920 : │ │ │ │ ldr r3, [pc, #20] @ (263938 ) │ │ │ │ ldr r2, [pc, #24] @ (26393c ) │ │ │ │ @@ -9288,28 +9288,28 @@ │ │ │ │ bx r3 │ │ │ │ strb r0, [r5, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #20 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - negs r6, r0 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263948 : │ │ │ │ ldr r0, [pc, #12] @ (263958 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (26395c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ lsrs r6, r5, #19 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - tst r0, r5 │ │ │ │ + tst r0, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263960 : │ │ │ │ ldr r3, [pc, #40] @ (26398c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 263982 │ │ │ │ @@ -9421,33 +9421,33 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #17 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - ldr r0, [pc, #360] @ (263bd8 ) │ │ │ │ + ldr r0, [pc, #328] @ (263bb8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmia r6!, {r2, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r6, r0, #17 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r0, [r6, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - blx pc │ │ │ │ + blx lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r4 │ │ │ │ + asrs r2, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #32] @ (263ab4 ) │ │ │ │ + ldr r0, [pc, #0] @ (263a94 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263a94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9494,15 +9494,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #14 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - bx ip │ │ │ │ + bx fp │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r2, r3, #13 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r5!, {r2} │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00263b20 : │ │ │ │ @@ -9609,15 +9609,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r6, r6, #9 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r7, #156 @ 0x9c │ │ │ │ + subs r7, #148 @ 0x94 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 00263c30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -9740,15 +9740,15 @@ │ │ │ │ bgt.n 263d4a │ │ │ │ ldr r0, [pc, #116] @ (263dd4 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (263dd8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -9774,35 +9774,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #5 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #5 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r3!, {r1} │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r2, r1, #4 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r0, r3, #3 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r6, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add lr, fp │ │ │ │ + add lr, sl │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263de8 : │ │ │ │ ldr r2, [pc, #104] @ (263e54 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (263e58 ) │ │ │ │ add r1, pc │ │ │ │ @@ -9833,30 +9833,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 7184c8 │ │ │ │ + bl 7184d0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #32 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263e68 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -9889,15 +9889,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 263e86 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (263f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 263e86 │ │ │ │ ldr r3, [pc, #108] @ (263f3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (263f40 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -9937,25 +9937,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #30 │ │ │ │ lsls r6, r0, #2 │ │ │ │ movs r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r2 │ │ │ │ + mvns r0, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r0 │ │ │ │ + orrs r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r2, #29 │ │ │ │ lsls r6, r0, #2 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263f50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -10015,45 +10015,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 263f80 │ │ │ │ ldr r0, [pc, #80] @ (264028 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 263faa │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 718488 │ │ │ │ + bl 718490 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 263faa │ │ │ │ nop │ │ │ │ ldr r6, [r4, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r2, r1, #27 │ │ │ │ lsls r6, r0, #2 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r7 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r1, #26 │ │ │ │ lsls r6, r0, #2 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r2 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026402c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10147,15 +10147,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26419e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 26417e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -10171,20 +10171,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264112 │ │ │ │ ldr r1, [pc, #96] @ (2641c4 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r0, [pc, #84] @ (2641c8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 7184c8 │ │ │ │ + b.w 7184d0 │ │ │ │ bl 440ac8 │ │ │ │ bl 263c6c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 263de8 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -10194,22 +10194,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 264128 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #14 │ │ │ │ + subs r2, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r0, #19 │ │ │ │ lsls r6, r0, #2 │ │ │ │ │ │ │ │ 002641cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10277,25 +10277,25 @@ │ │ │ │ bpl.n 264230 │ │ │ │ ldr r0, [pc, #32] @ (26429c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 264230 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r0 │ │ │ │ + ands r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002642a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10332,25 +10332,25 @@ │ │ │ │ bpl.n 2642d2 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (26431c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2642d2 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10534,15 +10534,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 707ab4 │ │ │ │ + b.w 707abc │ │ │ │ str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ (264530 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (2646e4 ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -10630,15 +10630,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ b.n 2645a0 │ │ │ │ nop │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ (26462c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (2647e0 ) │ │ │ │ @@ -10675,15 +10675,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ b.n 264610 │ │ │ │ nop │ │ │ │ str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #64] @ (26469c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (264850 ) │ │ │ │ @@ -10719,15 +10719,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10866,23 +10866,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r4, #4 │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (264910 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -10907,15 +10907,15 @@ │ │ │ │ bl 2646fc │ │ │ │ cmp r6, fp │ │ │ │ bge.n 2648ae │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r1, [pc, #140] @ (264914 ) │ │ │ │ ldr r3, [pc, #140] @ (264918 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -10965,25 +10965,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + subs r2, #232 @ 0xe8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, pc, #272 @ (adr r2, 264a2c ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 264a0c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11182,17 +11182,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r0, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r2, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #108 @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264b30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -11268,15 +11268,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264bf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -11414,23 +11414,23 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #232 @ 0xe8 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264d94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -11518,33 +11518,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r5, #242 @ 0xf2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (264e9c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [ip], #-352 @ 0xfffffea0 │ │ │ │ + ldc2l 0, cr0, [r4], #-352 @ 0xfffffea0 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ ldrd r2, ip, [lr, #72] @ 0x48 │ │ │ │ @@ -11681,15 +11681,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ str r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -11829,21 +11829,21 @@ │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r2, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265174 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -12009,47 +12009,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r1, #192 @ 0xc0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265328 : │ │ │ │ ldr r3, [pc, #4] @ (265330 ) │ │ │ │ add r3, pc │ │ │ │ b.n 265258 │ │ │ │ nop │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265334 : │ │ │ │ ldr r3, [pc, #4] @ (26533c ) │ │ │ │ add r3, pc │ │ │ │ b.n 265258 │ │ │ │ nop │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (265358 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - bvs.n 265320 │ │ │ │ + bvs.n 265310 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12065,17 +12065,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (265394 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265398 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -12158,19 +12158,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r0, #214 @ 0xd6 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r2, r5] │ │ │ │ + strh r4, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265484 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -12248,15 +12248,15 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf2180085 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0026554c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265550 : │ │ │ │ @@ -12874,23 +12874,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (265bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #88] @ (265c3c ) │ │ │ │ + ldr r4, [pc, #56] @ (265c1c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #8] @ (265bf4 ) │ │ │ │ + ldr r3, [pc, #1000] @ (265fd4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #128 @ 0x80 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -12975,29 +12975,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 25919c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r3, [pc, #296] @ (265e14 ) │ │ │ │ + ldr r3, [pc, #264] @ (265df4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #144] @ (265d84 ) │ │ │ │ + ldr r3, [pc, #112] @ (265d64 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #40] @ (265d28 ) │ │ │ │ + ldr r3, [pc, #8] @ (265d08 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -13963,61 +13963,61 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r4, [pc, #144] @ (26685c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #136] @ (26685c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - add r4, r5 │ │ │ │ + add r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r1, #202 @ 0xca │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bics r4, r2 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r2, #3 │ │ │ │ + subs r0, r1, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r3, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r1, #3 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r1, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - eors r4, r2 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + adds r0, r2, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ands r6, r7 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ands r4, r5 │ │ │ │ + ands r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ands r0, r3 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r7, #7 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r2, #0 │ │ │ │ + subs r6, r1, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 2672d4 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -14967,61 +14967,61 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r7 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r1, #32 │ │ │ │ + subs r1, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r0, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #84 @ 0x54 │ │ │ │ + adds r5, #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 267e9c │ │ │ │ @@ -16028,61 +16028,61 @@ │ │ │ │ blx 25919c │ │ │ │ adds r5, #242 @ 0xf2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #194 @ 0xc2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r3, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r5, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r4, #28 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r1, #28 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r0, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #27 │ │ │ │ + lsls r0, r0, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 2689b0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17035,47 +17035,47 @@ │ │ │ │ nop │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #34 @ 0x22 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - vmla.i q0, q5, d13[0] │ │ │ │ - vmla.i16 q8, q1, d5[1] │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vmla.i q0, q3, d13[0] │ │ │ │ - vhadd.u32 q0, q0, │ │ │ │ - subs r6, r2, #4 │ │ │ │ + vswp q0, │ │ │ │ + vmla.i q8, q5, d1[3] │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r8], #308 @ 0x134 │ │ │ │ - ldc2 0, cr0, [r4, #-308] @ 0xfffffecc │ │ │ │ - subs r4, r5, #2 │ │ │ │ + vmla.i32 q0, q7, d13[0] │ │ │ │ + vhadd.u16 q0, q4, │ │ │ │ + subs r6, r1, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r6], {77} @ 0x4d │ │ │ │ - stc2 0, cr0, [ip], #-308 @ 0xfffffecc │ │ │ │ - subs r4, r2, #2 │ │ │ │ + ldc2l 0, cr0, [r0], #308 @ 0x134 │ │ │ │ + stc2 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [sl], {77} @ 0x4d │ │ │ │ - ldc2 0, cr0, [r4], {77} @ 0x4d │ │ │ │ - subs r0, r7, #1 │ │ │ │ + stc2l 0, cr0, [lr], {77} @ 0x4d │ │ │ │ + stc2 0, cr0, [r4], #-308 @ 0xfffffecc │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 0, cr0, [r2], {77} @ 0x4d │ │ │ │ - mrrc2 0, 4, r0, r6, cr13 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + stc2 0, cr0, [ip], {77} @ 0x4d │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfbde004d │ │ │ │ - subs r4, r0, #1 │ │ │ │ + stc2l 0, cr0, [sl], {77} @ 0x4d │ │ │ │ + mcrr2 0, 4, r0, lr, cr13 │ │ │ │ + subs r2, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfbc8004d │ │ │ │ - subs r2, r6, #0 │ │ │ │ + @ instruction: 0xfbd6004d │ │ │ │ + subs r4, r7, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfbb6004d │ │ │ │ + @ instruction: 0xfbc0004d │ │ │ │ + subs r2, r5, #0 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + @ instruction: 0xfbae004d │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 268b04 │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ @@ -17160,17 +17160,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb2c004d │ │ │ │ + @ instruction: 0xfb24004d │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ @@ -18952,58 +18952,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (26a04c ) │ │ │ │ ldr r0, [pc, #104] @ (26a050 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc 0, cr0, [ip], {77} @ 0x4d │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + ldc 0, cr0, [r4], {77} @ 0x4d │ │ │ │ + lsrs r6, r3, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xebfc004d │ │ │ │ - sbc.w r0, r6, sp, lsl #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + @ instruction: 0xebf4004d │ │ │ │ + adcs.w r0, lr, sp, lsl #1 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269d54 │ │ │ │ + b.n 269d44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269c04 │ │ │ │ + b.n 269bf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269d88 │ │ │ │ + b.n 269d78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269c94 │ │ │ │ + b.n 269c84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269d40 │ │ │ │ + b.n 269d30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269bb8 │ │ │ │ + b.n 269ba8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r5, #32 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269b94 │ │ │ │ + b.n 269b84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269c30 │ │ │ │ + b.n 269c20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269c6c │ │ │ │ + b.n 269c5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269b54 │ │ │ │ + b.n 269b44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269b34 │ │ │ │ + b.n 269b24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269b68 │ │ │ │ + b.n 269b58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19082,15 +19082,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19111,15 +19111,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26a336 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -19850,44 +19850,44 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #26 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26ab8c │ │ │ │ + b.n 26ab7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 26a980 │ │ │ │ + b.n 26a970 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u32 q8, q4, │ │ │ │ - ble.n 26a9fc │ │ │ │ + vqadd.u32 q8, q0, │ │ │ │ + ble.n 26a9ec │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 26aa38 │ │ │ │ + ble.n 26aa28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u8 q0, q4, │ │ │ │ - bgt.n 26a88c │ │ │ │ + vqadd.u8 q0, q0, │ │ │ │ + bgt.n 26a87c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc2 0, 6, r0, cr8, cr11, {2} │ │ │ │ - ble.n 26a9e0 │ │ │ │ + mrc2 0, 6, r0, cr0, cr11, {2} │ │ │ │ + ble.n 26a9d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 26a8ec │ │ │ │ + bgt.n 26a8dc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc2 0, 5, r0, cr8, cr11, {2} │ │ │ │ - bgt.n 26aa00 │ │ │ │ + mrc2 0, 5, r0, cr0, cr11, {2} │ │ │ │ + bgt.n 26a9f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 5, r0, cr6, cr11, {2} │ │ │ │ - bgt.n 26a9e4 │ │ │ │ + mrc2 0, 4, r0, cr14, cr11, {2} │ │ │ │ + bgt.n 26a9d4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 26b2f8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -19971,15 +19971,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20000,15 +20000,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26aca0 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20766,36 +20766,36 @@ │ │ │ │ blx 25919c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ vshr.u32 q0, , #32 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r6, #-476]! @ 0xfffffe24 │ │ │ │ - str??.w r0, [ip, #91] @ 0x5b │ │ │ │ - bvc.n 26b3f0 │ │ │ │ + str??.w r0, [r4, #91] @ 0x5b │ │ │ │ + bvc.n 26b3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 26b3e4 │ │ │ │ + bvs.n 26b3d4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb.w r0, [r4, #91] @ 0x5b │ │ │ │ - bvs.n 26b32c │ │ │ │ + ldr??.w r0, [ip, fp, lsl #1] │ │ │ │ + bvs.n 26b31c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 26b360 │ │ │ │ + bvs.n 26b350 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf588005b │ │ │ │ - bcc.n 26b3f8 │ │ │ │ + @ instruction: 0xf580005b │ │ │ │ + bcc.n 26b3e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 26b234 │ │ │ │ + bcc.n 26b424 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf52a005b │ │ │ │ - bcs.n 26b28c │ │ │ │ + @ instruction: 0xf522005b │ │ │ │ + bcs.n 26b27c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4f6005b │ │ │ │ - bcc.n 26b3d8 │ │ │ │ + @ instruction: 0xf4ee005b │ │ │ │ + bcc.n 26b3c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 26b2e4 │ │ │ │ + bcs.n 26b2d4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (26b364 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (26b368 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -20806,19 +20806,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (26b370 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - eors.w r0, r0, #14352384 @ 0xdb0000 │ │ │ │ - bcs.n 26b394 │ │ │ │ + eor.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ + bcs.n 26b384 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orns r0, sl, #14352384 @ 0xdb0000 │ │ │ │ - bne.n 26b370 │ │ │ │ + orns r0, r2, #14352384 @ 0xdb0000 │ │ │ │ + bne.n 26b360 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -20994,21 +20994,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (26b574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf290005b │ │ │ │ - beq.n 26b594 │ │ │ │ + @ instruction: 0xf288005b │ │ │ │ + beq.n 26b584 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf27e005b │ │ │ │ - beq.n 26b634 │ │ │ │ + @ instruction: 0xf276005b │ │ │ │ + beq.n 26b624 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 26b670 │ │ │ │ + beq.n 26b660 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 26b5fe │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21071,16 +21071,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - rsb r0, r0, #91 @ 0x5b │ │ │ │ - beq.n 26b694 │ │ │ │ + subs.w r0, r8, #91 @ 0x5b │ │ │ │ + beq.n 26b684 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -21248,19 +21248,19 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 25919c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - vshr.s32 q8, , #10 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + vshr.s32 q8, , #18 │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.s16 q8, , #2 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + vshr.s16 q8, , #10 │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21358,16 +21358,16 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - mrc 0, 5, r0, cr4, cr11, {2} │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + mcr 0, 5, r0, cr12, cr11, {2} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21482,16 +21482,16 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r8, #-364] @ 0xfffffe94 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldcl 0, cr0, [r0, #-364] @ 0xfffffe94 │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -21577,16 +21577,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (26bb7c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 25919c │ │ │ │ - stcl 0, cr0, [sl], #-364 @ 0xfffffe94 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stcl 0, cr0, [r2], #-364 @ 0xfffffe94 │ │ │ │ + ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -21816,18 +21816,18 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26bd3e │ │ │ │ b.n 26bc9e │ │ │ │ nop │ │ │ │ - eor.w r0, r8, fp, lsr #1 │ │ │ │ - ldmia r1, {r1, r3, r5} │ │ │ │ + eor.w r0, r0, fp, lsr #1 │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22058,18 +22058,18 @@ │ │ │ │ bne.n 26bf7a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26bfa0 │ │ │ │ b.n 26bf1c │ │ │ │ - @ instruction: 0xe826005b │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + @ instruction: 0xe81e005b │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -22342,19 +22342,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 26c288 │ │ │ │ b.n 26c1c6 │ │ │ │ - b.n 26bde0 │ │ │ │ + b.n 26bdd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22585,19 +22585,19 @@ │ │ │ │ bne.n 26c4ea │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26c510 │ │ │ │ b.n 26c48c │ │ │ │ - b.n 26cb4c │ │ │ │ + b.n 26cb3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23032,19 +23032,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 26c938 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 26c7d8 │ │ │ │ nop │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r3, r4, r6, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23278,25 +23278,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (26cdc4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - bgt.n 26ccf0 │ │ │ │ + bgt.n 26cce0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 26ce90 │ │ │ │ + bge.n 26ce80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb846 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 26ce20 │ │ │ │ + bge.n 26ce10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -23358,15 +23358,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 26cf1e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24008,57 +24008,57 @@ │ │ │ │ ... │ │ │ │ blt.n 26d5e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 26d43c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bpl.n 26d44c │ │ │ │ + bpl.n 26d43c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 26d572 │ │ │ │ + cbz r0, 26d570 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r0, 26d57c │ │ │ │ + cbz r0, 26d57a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 26d4b0 │ │ │ │ + bcc.n 26d4a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 26d548 │ │ │ │ + cbz r2, 26d546 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 26d61c │ │ │ │ + bcc.n 26d60c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 26d554 │ │ │ │ + cbz r2, 26d552 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r6, 26d55e │ │ │ │ + cbz r6, 26d55c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 26d55c │ │ │ │ + bcc.n 26d54c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 26d564 │ │ │ │ + cbz r4, 26d562 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 26d53c │ │ │ │ + bcs.n 26d52c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 26d584 │ │ │ │ + cbz r2, 26d582 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #456 @ 0x1c8 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 26d504 │ │ │ │ + bcs.n 26d4f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (26d578 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (26d57c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - bcs.n 26d648 │ │ │ │ + bcs.n 26d638 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 26ddd8 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24125,15 +24125,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 26d716 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24813,41 +24813,41 @@ │ │ │ │ ... │ │ │ │ bcc.n 26dd38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 26dce4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #568 @ 0x238 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #624 @ (adr r7, 26e08c ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 26e06c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (26de44 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (26de48 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -24858,21 +24858,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (26de50 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - ldmia r1!, {r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #208 @ (adr r7, 26df1c ) │ │ │ │ + add r7, pc, #176 @ (adr r7, 26defc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #120 @ (adr r7, 26decc ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 26deac ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (26e210 ) │ │ │ │ @@ -24934,31 +24934,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -25203,27 +25203,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 26e230 ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 26e610 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 26e2a4 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 26e284 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, pc, #336 @ (adr r3, 26e384 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 26e364 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (26e260 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -25233,19 +25233,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25919c │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, pc, #896 @ (adr r3, 26e5e8 ) │ │ │ │ + add r3, pc, #864 @ (adr r3, 26e5c8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #400 @ (adr r3, 26e3fc ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 26e3dc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 26e282 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -25723,23 +25723,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 26e6bc │ │ │ │ b.n 26e5b6 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r1!, {r1} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 26f42c │ │ │ │ @@ -26817,25 +26817,25 @@ │ │ │ │ b.n 26eda8 │ │ │ │ stmia r1!, {r1, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ite mi │ │ │ │ lslmi r7, r6, #1 │ │ │ │ - poppl {r2, r4, r5, r6, pc} │ │ │ │ + poppl {r2, r3, r5, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, 26f494 │ │ │ │ + cbnz r6, 26f492 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 26f494 │ │ │ │ + cbnz r2, 26f492 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rev r4, r2 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb69c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26fcf8 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 26f46a │ │ │ │ @@ -27934,77 +27934,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (270150 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - cbz r2, 270130 │ │ │ │ + cbz r2, 27012e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r0, r5 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r6, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2704a4 ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 270484 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #832 @ (adr r7, 270448 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 270428 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2703f4 ) │ │ │ │ + add r7, pc, #704 @ (adr r7, 2703d4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #488 @ (adr r7, 270308 ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 2702e8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 2702b4 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 270294 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #304 @ (adr r7, 270264 ) │ │ │ │ + add r7, pc, #272 @ (adr r7, 270244 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r2, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 270214 ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 2701f4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r2, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #128 @ (adr r7, 2701c8 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 2701a8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 270178 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 270158 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27016e │ │ │ │ @@ -28355,19 +28355,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (270564 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 25919c │ │ │ │ - add r3, pc, #16 @ (adr r3, 270570 ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 270950 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, pc, #536 @ (adr r2, 27077c ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 27075c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -28652,19 +28652,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2708d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27090e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -28728,17 +28728,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 25919c │ │ │ │ bl 26e234 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -28870,17 +28870,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (270ae8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25919c │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r7, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29069,21 +29069,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (270d10 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 25919c │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -29198,21 +29198,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 270e52 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -29243,15 +29243,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 270ed8 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -29260,21 +29260,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -29368,24 +29368,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27104e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -29452,22 +29452,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -29850,15 +29850,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 25919c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27124c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2716ca │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -29993,19 +29993,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 271412 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 271428 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r3, #4] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -30349,21 +30349,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (271b24 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 25919c │ │ │ │ - ldrh r2, [r4, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30461,17 +30461,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (271c38 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 25919c │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r4, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -30562,17 +30562,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (271d38 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 25919c │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r6, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30764,21 +30764,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 25919c │ │ │ │ ldrh r2, [r5, #30] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r4, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30953,21 +30953,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 25919c │ │ │ │ ldrh r0, [r6, #12] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r7, #2] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #76] @ 0x4c │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -31592,23 +31592,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (27287c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25919c │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r6, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2729c8 ) │ │ │ │ @@ -31733,27 +31733,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ strh r6, [r6, #4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r2, [r3, #2] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r3, #24] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -31846,19 +31846,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -31955,23 +31955,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (272c40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r6, #14] │ │ │ │ + ldrb r2, [r5, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32118,23 +32118,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r5, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -32287,37 +32287,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (272f98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #3] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + ldrsb r2, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r1, r0] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r6, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -32499,21 +32499,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r5, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -32592,15 +32592,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r0, #30] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r4, #27] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32681,15 +32681,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r7, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r5, #23] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32768,15 +32768,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r3, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r7, #19] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32859,15 +32859,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r5, #18] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -33070,36 +33070,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33152,15 +33152,15 @@ │ │ │ │ b.n 273694 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 273694 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -33296,23 +33296,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (273a78 ) │ │ │ │ ldr r0, [pc, #28] @ (273a7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #72] @ (273abc ) │ │ │ │ + ldr r3, [pc, #40] @ (273a9c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #344] @ (273bd4 ) │ │ │ │ + ldr r3, [pc, #312] @ (273bb4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [pc, #456] @ (273c48 ) │ │ │ │ + ldr r3, [pc, #424] @ (273c28 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (273d88 ) │ │ │ │ @@ -33384,22 +33384,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 273b5e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33427,28 +33427,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 273bdc │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -33605,23 +33605,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 273dde │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -33650,15 +33650,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 273f62 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 273f5c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -33667,15 +33667,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33883,29 +33883,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (274104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add ip, fp │ │ │ │ + add ip, sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r8, pc │ │ │ │ + add r8, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -33947,15 +33947,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -33976,15 +33976,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 27426e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34121,25 +34121,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (274380 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs r0, r3 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - negs r4, r6 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (27450c ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34173,15 +34173,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -34289,27 +34289,27 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - tst r2, r1 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r2 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 274b2c │ │ │ │ @@ -34369,15 +34369,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 274632 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -34837,41 +34837,41 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #32] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #4 │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #84 @ 0x54 │ │ │ │ + subs r3, #76 @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r2, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00274b70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -34901,19 +34901,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (274bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #248 @ 0xf8 │ │ │ │ + subs r1, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00274bd8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -35379,19 +35379,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (275030 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #4 │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00275034 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -36031,15 +36031,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r0, r4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r2, [r5, r1] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00275714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36115,15 +36115,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r3, r0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [r1, r6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002757f4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 267f08 │ │ │ │ @@ -36415,15 +36415,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 275b80 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37071,57 +37071,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [pc, #1016] @ (27658c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #152] @ (276234 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r1, [pc, #112] @ (276210 ) │ │ │ │ + ldr r1, [pc, #80] @ (2761f0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bxns r8 │ │ │ │ + bxns r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r8, pc │ │ │ │ + mov r8, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov sl, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, lr │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2761f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2761f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, ip │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002761f8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2762d4 │ │ │ │ @@ -37410,15 +37410,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r8, sl │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r0 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, r8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00276540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -37484,15 +37484,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 276696 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38134,57 +38134,57 @@ │ │ │ │ ... │ │ │ │ mvns r2, r5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ tst r2, r2 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r6, #30 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r4, r6 │ │ │ │ + subs r4, r3, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r7, r6 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r3, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r5, r7 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r6, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (276cf0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (276cf4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00276cf8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -38296,35 +38296,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -39290,23 +39290,23 @@ │ │ │ │ nop │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #110 @ 0x6e │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r1, #22 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -39398,39 +39398,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r0, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r0, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #160 @ 0xa0 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #136 @ 0x88 │ │ │ │ + cmp r5, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00277ab8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39557,35 +39557,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -40519,40 +40519,40 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2781fc │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #66 @ 0x42 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #226 @ 0xe2 │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp2 0, 9, cr0, cr2, cr12, {2} │ │ │ │ - cdp2 0, 10, cr0, cr10, cr12, {2} │ │ │ │ + cdp2 0, 8, cr0, cr10, cr12, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr12, {2} │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ lsrs r1, r2 │ │ │ │ @@ -41139,41 +41139,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (278e54 ) │ │ │ │ ldr r0, [pc, #84] @ (278e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - adds r4, r1, #6 │ │ │ │ + adds r4, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfb6e004c │ │ │ │ - @ instruction: 0xfb8a004c │ │ │ │ - subs r2, r5, r5 │ │ │ │ + @ instruction: 0xfb66004c │ │ │ │ + @ instruction: 0xfb82004c │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [lr, #76] @ 0x4c │ │ │ │ - subs r0, r6, r1 │ │ │ │ + ldr??.w r0, [r6, #76] @ 0x4c │ │ │ │ + subs r0, r5, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str.w r0, [sl, #76] @ 0x4c │ │ │ │ - str.w r0, [lr, ip] │ │ │ │ - subs r6, r4, r0 │ │ │ │ + str.w r0, [r2, #76] @ 0x4c │ │ │ │ + str.w r0, [r6, ip] │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb.w r0, [sl, #76] @ 0x4c │ │ │ │ - subs r6, r1, r0 │ │ │ │ + ldrb.w r0, [r2, #76] @ 0x4c │ │ │ │ + subs r6, r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf792004c │ │ │ │ - adds r4, r7, r7 │ │ │ │ + @ instruction: 0xf78a004c │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf780004c │ │ │ │ - adds r6, r4, r7 │ │ │ │ + @ instruction: 0xf778004c │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf76a004c │ │ │ │ - adds r0, r2, r7 │ │ │ │ + @ instruction: 0xf762004c │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf756004c │ │ │ │ - @ instruction: 0xf76e004c │ │ │ │ + @ instruction: 0xf74e004c │ │ │ │ + @ instruction: 0xf766004c │ │ │ │ │ │ │ │ 00278e5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r4, [pc, #3060] @ 279a64 │ │ │ │ @@ -41288,15 +41288,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 278ff2 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42247,25 +42247,25 @@ │ │ │ │ b.w 2790ac │ │ │ │ subs r4, r2, r3 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #27 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [r0, #-304]! @ 0xfffffed0 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + stc 0, cr0, [r8, #-304]! @ 0xfffffed0 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 9, cr0, cr0, cr12, {2} │ │ │ │ - ldcl 0, cr0, [lr], {76} @ 0x4c │ │ │ │ - lsrs r2, r7, #28 │ │ │ │ + cdp 0, 8, cr0, cr8, cr12, {2} │ │ │ │ + ldcl 0, cr0, [r6], {76} @ 0x4c │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [ip, #-304] @ 0xfffffed0 │ │ │ │ - ldc 0, cr0, [r8, #-304]! @ 0xfffffed0 │ │ │ │ + ldc 0, cr0, [r4, #-304] @ 0xfffffed0 │ │ │ │ + ldc 0, cr0, [r0, #-304]! @ 0xfffffed0 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 279e4c │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 279de4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -42687,45 +42687,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (279f8c ) │ │ │ │ ldr r0, [pc, #72] @ (279f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279ef4 │ │ │ │ + b.n 279ee4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 279c7c │ │ │ │ + b.n 279c6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279c5c │ │ │ │ + b.n 279c4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r1, #3 │ │ │ │ + lsrs r6, r0, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279dc0 │ │ │ │ + b.n 279db0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 279ccc │ │ │ │ + b.n 279cbc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279bf0 │ │ │ │ + b.n 279be0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279bd4 │ │ │ │ + b.n 279bc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 279c08 │ │ │ │ + b.n 279bf8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279bb8 │ │ │ │ + b.n 279ba8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 279ec8 │ │ │ │ + b.n 279eb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00279f94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -42862,15 +42862,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 27a15e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43816,26 +43816,26 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r5, #5 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #22 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - mrc2 0, 2, r0, cr0, cr10, {2} │ │ │ │ - blt.n 27ab84 │ │ │ │ + mcr2 0, 2, r0, cr8, cr10, {2} │ │ │ │ + blt.n 27ab74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr2 0, 0, r0, cr2, cr10, {2} │ │ │ │ - ble.n 27ac4c │ │ │ │ + ldc2l 0, cr0, [sl, #360]! @ 0x168 │ │ │ │ + ble.n 27ac3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 27aaec │ │ │ │ + blt.n 27acdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #360] @ 0x168 │ │ │ │ - blt.n 27ab70 │ │ │ │ + ldc2l 0, cr0, [r6, #360] @ 0x168 │ │ │ │ + blt.n 27ab60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 27abac │ │ │ │ + blt.n 27ab9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 27afb6 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 27af4e │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -44260,39 +44260,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (27b0f4 ) │ │ │ │ ldr r0, [pc, #72] @ (27b0f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7a6005a │ │ │ │ - bvs.n 27b18c │ │ │ │ + @ instruction: 0xf79e005a │ │ │ │ + bvs.n 27b17c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 27b114 │ │ │ │ + bpl.n 27b104 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf78e005a │ │ │ │ - bpl.n 27b0f4 │ │ │ │ + @ instruction: 0xf786005a │ │ │ │ + bpl.n 27b0e4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf766005a │ │ │ │ - bpl.n 27b058 │ │ │ │ + @ instruction: 0xf75e005a │ │ │ │ + bpl.n 27b048 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 27b164 │ │ │ │ + bpl.n 27b154 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf74e005a │ │ │ │ - bmi.n 27b088 │ │ │ │ + @ instruction: 0xf746005a │ │ │ │ + bmi.n 27b078 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf73a005a │ │ │ │ - bmi.n 27b06c │ │ │ │ + @ instruction: 0xf732005a │ │ │ │ + bmi.n 27b05c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 27b0a0 │ │ │ │ + bmi.n 27b090 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf726005a │ │ │ │ - bmi.n 27b050 │ │ │ │ + @ instruction: 0xf71e005a │ │ │ │ + bmi.n 27b040 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 27b160 │ │ │ │ + bvs.n 27b150 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027b0fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -44415,15 +44415,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 27b2b6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -45393,26 +45393,26 @@ │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ bne.w 27b4ea │ │ │ │ b.n 27bbce │ │ │ │ ldrh.w r0, [r2, r6, lsl #3] │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, sl, #16121856 @ 0xf60000 │ │ │ │ - stcl 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldc 0, cr0, [ip], #360 @ 0x168 │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc 0, cr0, [sl], {90} @ 0x5a │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ + stc 0, cr0, [r2], {90} @ 0x5a │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r2!, {} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stcl 0, cr0, [r0], #-360 @ 0xfffffe98 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + mrrc 0, 5, r0, r8, cr10 │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -45813,45 +45813,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (27c2d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 27be38 │ │ │ │ + b.n 27be28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r7} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27be10 │ │ │ │ + b.n 27be00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27bdf0 │ │ │ │ + b.n 27bde0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27bda4 │ │ │ │ + b.n 27bd94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27bd88 │ │ │ │ + b.n 27bd78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27bd64 │ │ │ │ + b.n 27bd54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027c2d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46274,15 +46274,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - b.n 27c9f4 │ │ │ │ + b.n 27c9e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 27ccd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27cb2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -46403,15 +46403,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 27c976 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -47372,29 +47372,29 @@ │ │ │ │ nop │ │ │ │ b.n 27d718 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27d520 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bls.n 27d43c │ │ │ │ + bls.n 27d42c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 27d42c │ │ │ │ + bpl.n 27d41c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r0, 27d4da │ │ │ │ + cbz r0, 27d4d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 27d3f0 │ │ │ │ + bpl.n 27d3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 27d4f0 │ │ │ │ + cbz r6, 27d4ee │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 27d4fc │ │ │ │ + cbz r2, 27d4fa │ │ │ │ lsls r4, r1, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 27cbc2 │ │ │ │ b.n 27d274 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -47781,45 +47781,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (27d924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #752 @ 0x2f0 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r7!, {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #584 @ 0x248 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027d928 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48001,35 +48001,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -50424,29 +50424,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 27f096 │ │ │ │ nop │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -50596,45 +50596,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (27f7d8 ) │ │ │ │ ldr r0, [pc, #72] @ (27f7dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sub sp, #24 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027f7e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -50714,15 +50714,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 27f8d8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sub sp, #216 @ 0xd8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0027f8d0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -51006,15 +51006,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r5, sp, #544 @ 0x220 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0027fbf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51097,15 +51097,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51126,15 +51126,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27fedc │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -51864,49 +51864,49 @@ │ │ │ │ nop │ │ │ │ add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 2808d0 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 2808b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #632 @ (adr r6, 28075c ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 28073c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #864 @ (adr r3, 280850 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 280830 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r6, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #496 @ (adr r3, 2806ec ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 2806cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #304 @ (adr r3, 280634 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 280614 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 2805c0 ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 2805a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #104 @ (adr r3, 280580 ) │ │ │ │ + add r3, pc, #72 @ (adr r3, 280560 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028051c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52042,25 +52042,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2806a6 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52088,36 +52088,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 280722 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 280a28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52191,21 +52191,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 280868 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52235,31 +52235,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2808ee │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -53451,49 +53451,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r3, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028161c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53628,24 +53628,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2817b6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -53674,15 +53674,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28183a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 281b50 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -53690,22 +53690,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -53781,21 +53781,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28197c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53826,33 +53826,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 281a08 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ vldr d7, [pc, #328] @ 281b50 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54040,19 +54040,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 270990 │ │ │ │ mov r1, r0 │ │ │ │ b.n 281b16 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #32] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00281c34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54132,15 +54132,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54225,15 +54225,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281e1c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54319,15 +54319,15 @@ │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r6, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r6, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281f18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54667,21 +54667,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 282200 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00282290 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54767,21 +54767,21 @@ │ │ │ │ b.n 2822f0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #40] @ 0x28 │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00282388 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54868,17 +54868,17 @@ │ │ │ │ b.n 2823ec │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r3, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282484 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -54992,17 +54992,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 28252e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r5, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002825c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55078,19 +55078,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 282620 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r6, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r7, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002826a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55165,17 +55165,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 282704 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r2, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r2, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55253,17 +55253,17 @@ │ │ │ │ b.n 2827e4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r6, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028286c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55340,17 +55340,17 @@ │ │ │ │ b.n 2828cc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r1, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282950 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55428,19 +55428,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2829ac │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r4, [r4, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r5, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282a34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55541,17 +55541,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 282b24 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r1, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282b58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55655,17 +55655,17 @@ │ │ │ │ b.n 282c4e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #23] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282c84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55745,15 +55745,15 @@ │ │ │ │ b.n 282d02 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #12] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r6, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282d64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55835,15 +55835,15 @@ │ │ │ │ b.n 282df2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282e54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55965,23 +55965,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrb r0, [r4, #11] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #2] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r2, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r4, r0] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00282fb8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56103,23 +56103,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrb r4, [r7, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r5, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r3, r3] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283120 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56213,19 +56213,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283228 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56303,15 +56303,15 @@ │ │ │ │ b.n 2832a6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283308 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56393,15 +56393,15 @@ │ │ │ │ b.n 283396 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r5, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #18] │ │ │ │ + strb r4, [r2, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002833f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56476,15 +56476,15 @@ │ │ │ │ b.n 283464 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #14] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r1, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002834c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56578,23 +56578,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25919c │ │ │ │ strb r6, [r5, #17] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r6, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r4, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #696] @ (28388c ) │ │ │ │ + ldr r7, [pc, #664] @ (28386c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002835d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56686,23 +56686,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ strb r2, [r4, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #7] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r4, #11] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #656] @ (283970 ) │ │ │ │ + ldr r6, [pc, #624] @ (283950 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002836e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56795,25 +56795,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25919c │ │ │ │ strb r6, [r2, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r1, #7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #568] @ (283a2c ) │ │ │ │ + ldr r5, [pc, #536] @ (283a0c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002837f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56905,23 +56905,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 25919c │ │ │ │ strb r2, [r0, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r5, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r1, #3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #520] @ (283b08 ) │ │ │ │ + ldr r4, [pc, #488] @ (283ae8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283900 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57010,21 +57010,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 25919c │ │ │ │ strb r6, [r6, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [r7, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #504] @ (283bf8 ) │ │ │ │ + ldr r3, [pc, #472] @ (283bd8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283a00 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57118,19 +57118,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #496] @ (283cf4 ) │ │ │ │ + ldr r2, [pc, #464] @ (283cd4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283b04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57197,15 +57197,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283bc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57273,15 +57273,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmulh.s q11, , d30[0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283c88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57349,15 +57349,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283d48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57424,15 +57424,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r6, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283e08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57500,15 +57500,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d22, {d15-d18}, d30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283ec8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57576,15 +57576,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283f88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57651,15 +57651,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r6, [r5, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284048 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57725,15 +57725,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubw.u q10, , d12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #116] @ 0x74 │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldr r4, [r1, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284108 : │ │ │ │ @@ -57801,15 +57801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002841c8 : │ │ │ │ @@ -57874,15 +57874,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284280 : │ │ │ │ @@ -57952,15 +57952,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284340 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58028,15 +58028,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.64 q11, q11, #63 @ 0x3f │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284400 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58104,15 +58104,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #56] @ 0x38 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002844c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58179,15 +58179,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284580 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58250,15 +58250,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284634 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58321,15 +58321,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002846ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58391,15 +58391,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002847a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58459,15 +58459,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284850 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58530,15 +58530,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r6, [r4, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284908 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58600,15 +58600,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r0, [r1, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002849bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58668,15 +58668,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r7, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r2, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284a6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58739,15 +58739,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r1, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r6, [r0, r5] │ │ │ │ + ldrb r6, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284b2c : │ │ │ │ @@ -58809,15 +58809,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r1, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284be4 : │ │ │ │ @@ -58879,15 +58879,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r2, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284c9c : │ │ │ │ @@ -58956,15 +58956,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284d68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59029,15 +59029,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r1, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r1] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284e30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59173,19 +59173,19 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00284fb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59266,19 +59266,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r0, [r1, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002850a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59342,15 +59342,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d21, {d31}, d12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r6, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285168 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59414,15 +59414,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsb r0, [r1, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r6, [r5, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59486,15 +59486,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrsb r0, [r1, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r6, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002852e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59559,15 +59559,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmlsl.u , d15, d8[0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r2] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r5, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002853a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59631,15 +59631,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r1, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r5, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285468 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59703,15 +59703,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r1, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r5, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285528 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59778,15 +59778,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vraddhn.i d21, , q6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002855f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59853,15 +59853,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r4, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002856b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59925,15 +59925,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r4, [r7, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r3] │ │ │ │ + str r2, [r4, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285778 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60000,15 +60000,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r7, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r7, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285844 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60073,15 +60073,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r2, [r6, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #464] @ (285ad8 ) │ │ │ │ + ldr r7, [pc, #432] @ (285ab8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028590c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60214,19 +60214,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r7, [pc, #688] @ (285d18 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #344] @ (285bc8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r5, [pc, #496] @ (285c64 ) │ │ │ │ + ldr r5, [pc, #464] @ (285c44 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #94 @ 0x5e │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00285a7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -60306,19 +60306,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #752] @ (285e48 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #408] @ (285cf8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [pc, #568] @ (285d9c ) │ │ │ │ + ldr r4, [pc, #536] @ (285d7c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00285b6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60379,15 +60379,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #808] @ (285f3c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #216] @ (285cf4 ) │ │ │ │ + ldr r4, [pc, #184] @ (285cd4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #408] @ (285db8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285c20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60450,15 +60450,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #88] @ (285d24 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #520] @ (285edc ) │ │ │ │ + ldr r3, [pc, #488] @ (285ebc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #688] @ (285f88 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285cd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60520,15 +60520,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #376] @ (285ef8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #808] @ (2860b0 ) │ │ │ │ + ldr r2, [pc, #776] @ (286090 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #992] @ (28616c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285d8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60588,15 +60588,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #680] @ (2860d8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #88] @ (285e90 ) │ │ │ │ + ldr r2, [pc, #56] @ (285e70 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #272] @ (285f4c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285e3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60662,15 +60662,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [pc, #976] @ (2862c4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #368] @ (28606c ) │ │ │ │ + ldr r1, [pc, #336] @ (28604c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #616] @ (286168 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285f00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60735,15 +60735,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vshll.u32 q10, d16, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #608] @ (28621c ) │ │ │ │ + ldr r0, [pc, #576] @ (2861fc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #856] @ (286318 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285fc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60807,15 +60807,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [pc, #448] @ (286234 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - blx fp │ │ │ │ + blx sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #88] @ (2860d8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286080 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60879,15 +60879,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [pc, #704] @ (2863f4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #344] @ (286298 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60942,15 +60942,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ blx lr │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, lr │ │ │ │ + mov r0, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0x479e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002861e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61005,15 +61005,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, sl │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov lr, pc │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61077,15 +61077,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r4 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r4, fp │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286330 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61148,15 +61148,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, lr │ │ │ │ + add r0, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp ip, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002863e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61219,15 +61219,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, sl │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r0 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add ip, pc │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286490 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61288,15 +61288,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add lr, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r2 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, r9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286540 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61359,15 +61359,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002865f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61430,15 +61430,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r6 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmn r4, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002866a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61499,15 +61499,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286750 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61568,15 +61568,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r4 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ sbcs r4, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286800 : │ │ │ │ @@ -61639,15 +61639,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsrs r4, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002868b0 : │ │ │ │ @@ -61706,15 +61706,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ eors r4, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ ands r4, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286958 : │ │ │ │ @@ -61780,15 +61780,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286a08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61851,15 +61851,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286ab8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61922,15 +61922,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286b68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61991,15 +61991,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r5, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286c18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62059,15 +62059,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #198 @ 0xc6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286cc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62126,15 +62126,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r4, #118 @ 0x76 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286d68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62193,15 +62193,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #58 @ 0x3a │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286e10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62259,15 +62259,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #38 @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #202 @ 0xca │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286eb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62326,15 +62326,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r2, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286f60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62393,15 +62393,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #214 @ 0xd6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #66 @ 0x42 │ │ │ │ + subs r0, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287008 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62459,15 +62459,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #210 @ 0xd2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002870b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62526,15 +62526,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #38 @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287160 : │ │ │ │ @@ -62593,15 +62593,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #118 @ 0x76 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028720c : │ │ │ │ @@ -62659,15 +62659,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002872b8 : │ │ │ │ @@ -62733,15 +62733,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62804,15 +62804,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #190 @ 0xbe │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #70 @ 0x46 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287438 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62923,15 +62923,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287570 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62990,15 +62990,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #110 @ 0x6e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287620 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63056,15 +63056,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r3, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #120 @ 0x78 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #190 @ 0xbe │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002876d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63124,15 +63124,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287780 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63191,15 +63191,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287830 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63257,15 +63257,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r1, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, #174 @ 0xae │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002878e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63327,15 +63327,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #248 @ 0xf8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287998 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63397,15 +63397,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r6, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287a50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63463,15 +63463,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r6, #136 @ 0x88 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287b00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63535,15 +63535,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287bc0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63606,15 +63606,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #118 @ 0x76 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287c80 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63725,15 +63725,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287da8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63792,15 +63792,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287e50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63859,15 +63859,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #230 @ 0xe6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63925,15 +63925,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #226 @ 0xe2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287fa0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63994,15 +63994,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #248 @ 0xf8 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288050 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64062,15 +64062,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64129,15 +64129,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r6, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r7, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002881b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64195,15 +64195,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r7, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288260 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64298,15 +64298,15 @@ │ │ │ │ b.n 28833c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288378 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64401,15 +64401,15 @@ │ │ │ │ b.n 288452 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #190 @ 0xbe │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r5, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028848c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64504,15 +64504,15 @@ │ │ │ │ b.n 288566 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #170 @ 0xaa │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002885a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64596,15 +64596,15 @@ │ │ │ │ bne.n 2885f2 │ │ │ │ b.n 288662 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028869c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64687,15 +64687,15 @@ │ │ │ │ b.n 288756 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288790 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64778,15 +64778,15 @@ │ │ │ │ b.n 28884a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #166 @ 0xa6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288884 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64869,15 +64869,15 @@ │ │ │ │ b.n 28893e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #178 @ 0xb2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, #66 @ 0x42 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64896,15 +64896,15 @@ │ │ │ │ cbnz r2, 2889e6 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2889e6 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2889e6 │ │ │ │ - bl 7476bc │ │ │ │ + bl 7476c4 │ │ │ │ ldr r2, [pc, #240] @ (288ab4 ) │ │ │ │ ldr r3, [pc, #236] @ (288ab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64983,15 +64983,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r2, r7, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288abc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 288978 │ │ │ │ @@ -65021,15 +65021,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 288b3a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 288b3a │ │ │ │ - bl 7476bc │ │ │ │ + bl 7476c4 │ │ │ │ ldr r2, [pc, #204] @ (288be4 ) │ │ │ │ ldr r3, [pc, #200] @ (288be0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65098,15 +65098,15 @@ │ │ │ │ nop │ │ │ │ subs r0, r4, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288bec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65197,15 +65197,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r1, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r1, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288cf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65296,15 +65296,15 @@ │ │ │ │ nop │ │ │ │ adds r0, r0, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288e04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65321,15 +65321,15 @@ │ │ │ │ cbnz r2, 288e70 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 288e70 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 288e70 │ │ │ │ - bl 7474c0 │ │ │ │ + bl 7474c8 │ │ │ │ ldr r2, [pc, #244] @ (288f44 ) │ │ │ │ ldr r3, [pc, #240] @ (288f40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65411,15 +65411,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r6, r5, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r7, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288f4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65526,15 +65526,15 @@ │ │ │ │ nop │ │ │ │ adds r2, r5, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r4, r0, #30 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028908c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65641,15 +65641,15 @@ │ │ │ │ nop │ │ │ │ adds r2, r5, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r4, r0, #25 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002891cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65665,15 +65665,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 289230 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 289230 │ │ │ │ - bl 7474c0 │ │ │ │ + bl 7474c8 │ │ │ │ ldr r2, [pc, #208] @ (2892e0 ) │ │ │ │ ldr r3, [pc, #204] @ (2892dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65745,15 +65745,15 @@ │ │ │ │ nop │ │ │ │ asrs r0, r5, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r0, r5, #20 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002892e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65848,15 +65848,15 @@ │ │ │ │ nop │ │ │ │ asrs r0, r2, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002893fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65951,15 +65951,15 @@ │ │ │ │ nop │ │ │ │ asrs r4, r7, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00289510 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66052,15 +66052,15 @@ │ │ │ │ b.n 2895ec │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289628 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -66687,15 +66687,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 289c40 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r7, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r2, r5, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289cf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66766,15 +66766,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 289d5e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r0, #17 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #9 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r1, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289dcc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66845,15 +66845,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 289e3a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r5, #13 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r0, r6, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289ea8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66923,15 +66923,15 @@ │ │ │ │ b.n 289ee8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r0, r4, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289f7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66990,15 +66990,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r7, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a02c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67057,15 +67057,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r1, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r6, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a0dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67124,15 +67124,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r0, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a18c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67150,15 +67150,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 28a1ee │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 28a1ee │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 28a1ee │ │ │ │ - bl 7476ac │ │ │ │ + bl 7476b4 │ │ │ │ ldr r2, [pc, #184] @ (28a284 ) │ │ │ │ ldr r3, [pc, #180] @ (28a280 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67220,15 +67220,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r5, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a28c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67307,15 +67307,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r5, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a37c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67394,15 +67394,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r7, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r3, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a46c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67417,15 +67417,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 28a4c8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 28a4c8 │ │ │ │ - bl 7476ac │ │ │ │ + bl 7476b4 │ │ │ │ ldr r2, [pc, #168] @ (28a54c ) │ │ │ │ ldr r3, [pc, #160] @ (28a548 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67479,15 +67479,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r1, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a554 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67554,15 +67554,15 @@ │ │ │ │ nop │ │ │ │ lsls r4, r4, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a614 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67629,15 +67629,15 @@ │ │ │ │ nop │ │ │ │ lsls r4, r4, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a6d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67653,15 +67653,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 28a734 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 28a734 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 28a734 │ │ │ │ - bl 7474b0 │ │ │ │ + bl 7474b8 │ │ │ │ ldr r2, [pc, #188] @ (28a7d0 ) │ │ │ │ ldr r3, [pc, #184] @ (28a7cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67725,15 +67725,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r2, r7 │ │ │ │ + movs r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a7d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67815,15 +67815,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r3, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - vmov.i32 q0, #169 @ 0x000000a9 │ │ │ │ + vqadd.u64 q8, q5, │ │ │ │ │ │ │ │ 0028a8d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #216] @ 28a9b8 │ │ │ │ @@ -67904,15 +67904,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mcr2 0, 4, r0, cr10, cr9, {2} │ │ │ │ + mcr2 0, 4, r0, cr2, cr9, {2} │ │ │ │ │ │ │ │ 0028a9c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 28aaa4 │ │ │ │ @@ -67926,15 +67926,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 28aa22 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 28aa22 │ │ │ │ - bl 7474b0 │ │ │ │ + bl 7474b8 │ │ │ │ ldr r2, [pc, #172] @ (28aaac ) │ │ │ │ ldr r3, [pc, #164] @ (28aaa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67988,15 +67988,15 @@ │ │ │ │ b.n 28aa3c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u32 q8, q6, │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u8 q8, q5, │ │ │ │ - stc2l 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ + stc2l 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ │ │ │ │ 0028aab4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #168] @ (28ab6c ) │ │ │ │ @@ -68063,15 +68063,15 @@ │ │ │ │ b.n 28aaee │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr2 0, 4, r0, cr4, cr5, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 2, r0, cr10, cr5, {3} │ │ │ │ - ldc2 0, cr0, [r2], {89} @ 0x59 │ │ │ │ + stc2 0, cr0, [sl], {89} @ 0x59 │ │ │ │ │ │ │ │ 0028ab7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #168] @ (28ac34 ) │ │ │ │ @@ -68138,15 +68138,15 @@ │ │ │ │ b.n 28abb6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [ip, #468]! @ 0x1d4 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r2, #468] @ 0x1d4 │ │ │ │ - @ instruction: 0xfbca0059 │ │ │ │ + @ instruction: 0xfbc20059 │ │ │ │ │ │ │ │ 0028ac44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ (28ad28 ) │ │ │ │ @@ -68221,15 +68221,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 28ac88 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [r2], #468 @ 0x1d4 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb020059 │ │ │ │ + @ instruction: 0xfafa0059 │ │ │ │ stc2l 0, cr0, [r2], #-468 @ 0xfffffe2c │ │ │ │ │ │ │ │ 0028ad38 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 28ac44 │ │ │ │ @@ -68317,15 +68317,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 28ad9c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbd80075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa0a0059 │ │ │ │ + @ instruction: 0xfa020059 │ │ │ │ @ instruction: 0xfb6c0075 │ │ │ │ │ │ │ │ 0028ae30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68381,15 +68381,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb040075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [ip :64], r9 │ │ │ │ + vst4.16 {d16-d19}, [r4 :64], r9 │ │ │ │ @ instruction: 0xfab20075 │ │ │ │ │ │ │ │ 0028aee0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68445,15 +68445,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa540075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [ip, #89] @ 0x59 │ │ │ │ + ldrb.w r0, [r4, #89] @ 0x59 │ │ │ │ @ instruction: 0xfa020075 │ │ │ │ │ │ │ │ 0028af90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68509,15 +68509,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vld1.8 @ instruction: 0xf9a40075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ec0059 │ │ │ │ + @ instruction: 0xf7e40059 │ │ │ │ ldr??.w r0, [r2, r5, lsl #3] │ │ │ │ │ │ │ │ 0028b040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -69074,15 +69074,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2e40059 │ │ │ │ + @ instruction: 0xf2dc0059 │ │ │ │ orrs.w r0, r4, #16056320 @ 0xf50000 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3ac0075 │ │ │ │ │ │ │ │ 0028b5dc : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69174,15 +69174,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rsbs r0, r0, #89 @ 0x59 │ │ │ │ + rsb r0, r8, #89 @ 0x59 │ │ │ │ @ instruction: 0xf3400075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2980075 │ │ │ │ │ │ │ │ 0028b6f0 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69274,15 +69274,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0bc0059 │ │ │ │ + @ instruction: 0xf0b40059 │ │ │ │ @ instruction: 0xf22c0075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1840075 │ │ │ │ │ │ │ │ 0028b804 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69374,15 +69374,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vshr.s32 q0, , #24 │ │ │ │ + vshr.s32 q0, , #32 │ │ │ │ adds.w r0, r8, #117 @ 0x75 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, r0, #117 @ 0x75 │ │ │ │ │ │ │ │ 0028b918 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69474,15 +69474,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mrc 0, 4, r0, cr4, cr9, {2} │ │ │ │ + mcr 0, 4, r0, cr12, cr9, {2} │ │ │ │ and.w r0, r4, #117 @ 0x75 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s16 q8, q6, │ │ │ │ │ │ │ │ 0028ba2c : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69574,15 +69574,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0, #356] @ 0x164 │ │ │ │ + ldcl 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ mrc 0, 7, r0, cr0, cr5, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 2, r0, cr8, cr5, {3} │ │ │ │ │ │ │ │ 0028bb40 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69674,15 +69674,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ + stcl 0, cr0, [r4], #-356 @ 0xfffffe9c │ │ │ │ ldcl 0, cr0, [ip, #468] @ 0x1d4 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r4, #-468]! @ 0xfffffe2c │ │ │ │ │ │ │ │ 0028bc54 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69774,15 +69774,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adcs.w r0, r8, r9, lsr #1 │ │ │ │ + adcs.w r0, r0, r9, lsr #1 │ │ │ │ stcl 0, cr0, [r8], {117} @ 0x75 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r0], #-468 @ 0xfffffe2c │ │ │ │ │ │ │ │ 0028bd68 : │ │ │ │ movs r3, #0 │ │ │ │ @@ -70176,22 +70176,22 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25919c │ │ │ │ @ instruction: 0xe8de0075 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c004 │ │ │ │ + b.n 28bff4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28bf3c │ │ │ │ + b.n 28bf2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ strex r0, r0, [r2, #468] @ 0x1d4 │ │ │ │ - b.n 28be80 │ │ │ │ + b.n 28be70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c178 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70291,23 +70291,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ b.n 28c1fc │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28bee4 │ │ │ │ + b.n 28bed4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28be1c │ │ │ │ + b.n 28be0c │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28c0d4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28bd64 │ │ │ │ + b.n 28bd54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c298 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70408,25 +70408,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25919c │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28bde0 │ │ │ │ + b.n 28bdd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28c0d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28bcfc │ │ │ │ + b.n 28bcec │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28bfa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28bc38 │ │ │ │ + b.n 28bc28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c3c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70526,23 +70526,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 25919c │ │ │ │ b.n 28bfb4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28cc9c │ │ │ │ + b.n 28cc8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28cbd4 │ │ │ │ + b.n 28cbc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28be90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28cb18 │ │ │ │ + b.n 28cb08 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c4e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70637,25 +70637,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 25919c │ │ │ │ b.n 28be78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28cb70 │ │ │ │ + b.n 28cb60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28cd68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28ca00 │ │ │ │ + b.n 28c9f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itee hi │ │ │ │ + itte hi │ │ │ │ lslhi r3, r1, #1 │ │ │ │ │ │ │ │ 0028c5f0 : │ │ │ │ - subls sp, #8 │ │ │ │ + subhi sp, #8 │ │ │ │ movls.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -70745,17 +70745,17 @@ │ │ │ │ blx 25919c │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28cd50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 28cc74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28c8f0 │ │ │ │ + b.n 28c8e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x007a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c6f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -70992,25 +70992,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (28c9dc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - b.n 28cae0 │ │ │ │ + b.n 28cad0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r3, r4, r5} │ │ │ │ + pop {r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #24 │ │ │ │ + udf #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 28ca46 │ │ │ │ + cbnz r4, 28ca44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c9e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71183,31 +71183,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -71345,33 +71345,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ udf #52 @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bgt.n 28ccf8 │ │ │ │ + bgt.n 28cce8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 28ce34 │ │ │ │ + bgt.n 28ce24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 28ce00 │ │ │ │ + blt.n 28cdf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bgt.n 28cccc │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bge.n 28ce7c │ │ │ │ + bge.n 28ce6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 28ce50 │ │ │ │ + bge.n 28ce40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb824 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028cdc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71606,25 +71606,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (28d0a8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - bls.n 28d01c │ │ │ │ + bls.n 28d00c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 28cfac │ │ │ │ + bvc.n 28cf9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r5, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvc.n 28d13c │ │ │ │ + bvc.n 28d12c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028d0ac : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -71715,59 +71715,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -71788,38 +71788,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -71875,33 +71875,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -71961,53 +71961,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 28d504 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ bhi.n 28d5e4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28d57c │ │ │ │ + bvs.n 28d56c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72058,15 +72058,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -72582,33 +72582,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 25919c │ │ │ │ bne.n 28dae0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028db78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72695,58 +72695,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -72770,42 +72770,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72862,33 +72862,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72950,44 +72950,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 28dfbc │ │ │ │ ... │ │ │ │ ldmia r5, {r1, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73045,15 +73045,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 71b020 │ │ │ │ + bl 71b028 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73235,17 +73235,17 @@ │ │ │ │ blx 25919c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #896 @ (adr r2, 28e61c ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 28e5fc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e29c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -73306,15 +73306,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e354 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73380,15 +73380,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r5!, {r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e418 : │ │ │ │ @@ -73418,19 +73418,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #368 @ (adr r1, 28e5e0 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 28e5c0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #480 @ (adr r1, 28e654 ) │ │ │ │ + add r1, pc, #448 @ (adr r1, 28e634 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e474 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73456,19 +73456,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e4cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #0 @ (adr r1, 28e4cc ) │ │ │ │ + add r0, pc, #992 @ (adr r0, 28e8ac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 28e540 ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 28e520 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e4d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73497,19 +73497,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #608 @ (adr r0, 28e794 ) │ │ │ │ + add r0, pc, #576 @ (adr r0, 28e774 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #720 @ (adr r0, 28e808 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 28e7e8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e538 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73542,19 +73542,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e5a8 ) │ │ │ │ ldr r0, [pc, #20] @ (28e5ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #120 @ (adr r0, 28e624 ) │ │ │ │ + add r0, pc, #88 @ (adr r0, 28e604 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 28e698 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 28e678 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e5b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73575,19 +73575,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e5f4 ) │ │ │ │ ldr r0, [pc, #20] @ (28e5f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e5fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74560,17 +74560,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 28eebe │ │ │ │ b.n 28edf2 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f0ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -74871,25 +74871,25 @@ │ │ │ │ bne.n 28f39c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 28f41e │ │ │ │ @ instruction: 0xb758 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb60e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 28f498 │ │ │ │ + cbz r6, 28f496 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #424] @ 0x1a8 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f420 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74963,15 +74963,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (28f524 ) │ │ │ │ ldr r1, [pc, #76] @ (28f528 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 28f4fa │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -74986,24 +74986,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - rev16 r0, r2 │ │ │ │ + rev16 r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (28f538 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ add r6, sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0028f53c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75011,110 +75011,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (28f594 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2954 │ │ │ │ + bl 5d295c │ │ │ │ ldr.w ip, [pc, #56] @ 28f598 │ │ │ │ ldr r2, [pc, #56] @ (28f59c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (28f5a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r6, 28f5cc │ │ │ │ + cbnz r6, 28f5ca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, r2] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f5a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4e3df0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #44] @ 28f5ec │ │ │ │ ldr r2, [pc, #44] @ (28f5f0 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (28f5f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 28f608 │ │ │ │ + cbnz r6, 28f606 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #512] @ 0x200 │ │ │ │ + str r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f5f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4e3ed4 │ │ │ │ bl 2644f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ cbz r0, 28f660 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (28f678 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 28f64c │ │ │ │ ldr r0, [pc, #64] @ (28f67c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d2aa0 │ │ │ │ + b.w 5d2aa8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75126,22 +75126,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r7, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f68c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 28f69a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75157,25 +75157,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4e3df0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #80] @ (28f714 ) │ │ │ │ ldr r2, [pc, #84] @ (28f718 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (28f71c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 28f6f0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 28f6f0 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75195,99 +75195,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb866 │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f720 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4e3df0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #60] @ 28f778 │ │ │ │ ldr r2, [pc, #60] @ (28f77c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (28f780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 28f764 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4e3df0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #60] @ 28f7dc │ │ │ │ ldr r2, [pc, #60] @ (28f7e0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (28f7e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 28f7c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (28f7fc ) │ │ │ │ ldr r2, [pc, #20] @ (28f800 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28f804 ) │ │ │ │ @@ -75295,22 +75295,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ cbz r0, 28f818 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (28f814 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 71838c │ │ │ │ + b.w 718394 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -75384,26 +75384,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 728784 │ │ │ │ + bl 72878c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2594b4 │ │ │ │ blx 259fbc │ │ │ │ ldr r1, [pc, #104] @ (28f964 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (28f968 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 28f8b2 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 28f896 │ │ │ │ ldr r2, [pc, #92] @ (28f96c ) │ │ │ │ ldr r3, [pc, #96] @ (28f970 ) │ │ │ │ ldr r1, [pc, #96] @ (28f974 ) │ │ │ │ add r2, pc │ │ │ │ @@ -75428,44 +75428,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ ldr r0, [pc, #64] @ (28f990 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ cbz r4, 28f966 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6a6 │ │ │ │ + @ instruction: 0xb69e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb684 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (28fb3c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -75568,58 +75568,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 707b40 │ │ │ │ + bl 707b48 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28fa3a │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 259a98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28fb26 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (28fb64 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r0, [pc, #168] @ (28fb68 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e30c │ │ │ │ b.n 28fa48 │ │ │ │ ldr r3, [pc, #160] @ (28fb6c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (28fb70 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (28fb74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #1 │ │ │ │ b.n 28fa68 │ │ │ │ ldr r3, [pc, #144] @ (28fb78 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (28fb7c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (28fb80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 28fae2 │ │ │ │ movs r0, #20 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -75642,49 +75642,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 28fab4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #648 @ 0x288 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r6, sp, #896 @ 0x380 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (28fbdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -75705,23 +75705,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 28f818 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71838c │ │ │ │ + b.w 718394 │ │ │ │ nop │ │ │ │ add r5, sp, #664 @ 0x298 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028fbec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75758,15 +75758,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 724edc │ │ │ │ + bl 724ee4 │ │ │ │ cbz r0, 28fc94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -75782,19 +75782,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 28fd08 │ │ │ │ + cbz r2, 28fd06 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028fcc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75811,31 +75811,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (28fd60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (28fd64 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71f1bc │ │ │ │ + bl 71f1c4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 721224 │ │ │ │ + bl 72122c │ │ │ │ cbz r0, 28fd4e │ │ │ │ ldr r3, [pc, #92] @ (28fd68 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (28fd6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 720bec │ │ │ │ + bl 720bf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 720f98 │ │ │ │ + bl 720fa0 │ │ │ │ ldr r2, [pc, #72] @ (28fd70 ) │ │ │ │ ldr r3, [pc, #52] @ (28fd5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75852,15 +75852,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r4, sp, #304 @ 0x130 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ add r4, sp, #144 @ 0x90 │ │ │ │ @@ -75938,27 +75938,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 28f818 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71838c │ │ │ │ + b.w 718394 │ │ │ │ b.n 2901b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r3, sp, #768 @ 0x300 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028fe58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76008,15 +76008,15 @@ │ │ │ │ beq.w 290180 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 728720 │ │ │ │ + bl 728728 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b008 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76115,15 +76115,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 290122 │ │ │ │ ldr r1, [pc, #464] @ (2901e4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 71838c │ │ │ │ + bl 718394 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 28fed0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 28fed2 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76136,18 +76136,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 728784 │ │ │ │ + bl 72878c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #396] @ (2901f4 ) │ │ │ │ ldr r3, [pc, #348] @ (2901c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76173,15 +76173,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25b210 │ │ │ │ b.n 290056 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76191,43 +76191,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29020c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2900b4 │ │ │ │ ldr r2, [pc, #300] @ (290210 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (290214 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (290218 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2900b4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 259fbc │ │ │ │ ldr r3, [pc, #276] @ (29021c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (290220 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (290224 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2900b4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (290228 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76237,21 +76237,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (290230 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 290184 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 71838c │ │ │ │ + bl 718394 │ │ │ │ b.n 29005e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (290234 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76259,25 +76259,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (290238 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29023c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2900b4 │ │ │ │ movs r7, #0 │ │ │ │ b.n 29005e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 28fd74 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 71838c │ │ │ │ + bl 718394 │ │ │ │ b.n 29005e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 28ff76 │ │ │ │ ldr r3, [pc, #152] @ (290240 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (290244 ) │ │ │ │ ldr r1, [pc, #156] @ (290248 ) │ │ │ │ @@ -76293,75 +76293,75 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #824 @ 0x338 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #16] │ │ │ │ + ldrh r2, [r6, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, sp, #912 @ 0x390 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r0, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029024c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -76410,19 +76410,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25bd08 │ │ │ │ add r6, pc, #952 @ (adr r6, 29067c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r5, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002902d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -76471,19 +76471,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25bd08 │ │ │ │ add r6, pc, #408 @ (adr r6, 2904e4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029035c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -76495,32 +76495,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2903e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #92] @ (2903e8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 70e450 │ │ │ │ + bl 70e458 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 73d0d0 │ │ │ │ + bl 73d0d8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2903b0 │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ ldr r2, [pc, #56] @ (2903ec ) │ │ │ │ ldr r3, [pc, #44] @ (2903e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76535,17 +76535,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #872 @ (adr r5, 290748 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r1 │ │ │ │ + movs r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r5, pc, #608 @ (adr r5, 290650 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002903f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76559,40 +76559,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29049c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 290488 │ │ │ │ mov r1, sp │ │ │ │ - bl 73cfdc │ │ │ │ + bl 73cfe4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 290482 │ │ │ │ cbz r7, 290454 │ │ │ │ ldr r6, [pc, #108] @ (2904a0 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290436 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ee104 │ │ │ │ + bl 6ee10c │ │ │ │ ldr r2, [pc, #72] @ (2904a4 ) │ │ │ │ ldr r3, [pc, #56] @ (290498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76602,31 +76602,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 29045a │ │ │ │ ldr r0, [pc, #28] @ (2904a8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 290422 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #280 @ (adr r5, 2905b0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 q8, q1, │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + vqadd.u32 q8, q5, │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r4, pc, #952 @ (adr r4, 290860 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002904ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76641,15 +76641,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25a82c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73576c │ │ │ │ + bl 735774 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29050c │ │ │ │ ldr r2, [pc, #108] @ (290554 ) │ │ │ │ ldr r3, [pc, #104] @ (290550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76671,35 +76671,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 2591f8 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 73c948 │ │ │ │ + bl 73c950 │ │ │ │ b.n 290534 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7356a8 │ │ │ │ + bl 7356b0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 73c974 │ │ │ │ + bl 73c97c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29052c │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ b.n 2904e4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #536 @ (adr r4, 290768 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #400 @ (adr r4, 2906e8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029055c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -76714,15 +76714,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25a82c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73576c │ │ │ │ + bl 735774 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2905c0 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2905fa │ │ │ │ ldr r2, [pc, #156] @ (290638 ) │ │ │ │ ldr r3, [pc, #152] @ (290634 ) │ │ │ │ add r2, pc │ │ │ │ @@ -76746,31 +76746,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 2591f8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 73c948 │ │ │ │ + bl 73c950 │ │ │ │ b.n 2905e8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7356a8 │ │ │ │ + bl 7356b0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 73c974 │ │ │ │ + bl 73c97c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2905e0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ b.n 290598 │ │ │ │ ldr r2, [pc, #68] @ (290640 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 735724 │ │ │ │ + bl 73572c │ │ │ │ ldr r2, [pc, #60] @ (290644 ) │ │ │ │ ldr r3, [pc, #40] @ (290634 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76778,64 +76778,64 @@ │ │ │ │ bne.n 29062c │ │ │ │ ldr r2, [pc, #44] @ (290648 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 735724 │ │ │ │ + b.w 73572c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #856 @ (adr r3, 29098c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #704 @ (adr r3, 2908fc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb788 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, pc, #264 @ (adr r3, 290750 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xfb7c004f │ │ │ │ + @ instruction: 0xfb74004f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 25b6b0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2906dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r3, [pc, #92] @ (2906e4 ) │ │ │ │ ldr r1, [pc, #92] @ (2906e8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #80] @ (2906ec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ ldr r1, [pc, #68] @ (2906f0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 25a2d0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2906ce │ │ │ │ @@ -76852,36 +76852,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 258f10 │ │ │ │ ldr.w r8, [pc, #20] @ 2906f4 │ │ │ │ add r8, pc │ │ │ │ b.n 290680 │ │ │ │ - b.n 28ff78 │ │ │ │ + b.n 28ff68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 290ee0 │ │ │ │ + b.n 290ed0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25ac24 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76915,20 +76915,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (290804 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2907ea │ │ │ │ mov r1, sp │ │ │ │ - bl 6927c0 │ │ │ │ + bl 6927c8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2907c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #104] @ (290808 ) │ │ │ │ ldr r3, [pc, #96] @ (290800 ) │ │ │ │ @@ -76951,40 +76951,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (29080c ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2907cc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6e1cdc │ │ │ │ + bl 6e1ce4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 290796 │ │ │ │ ldr r1, [pc, #36] @ (290810 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 29079c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #888 @ (adr r1, 290b78 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r1, pc, #688 @ (adr r1, 290abc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r3, #28] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76998,42 +76998,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e634 │ │ │ │ + bl 70e63c │ │ │ │ ldr r1, [pc, #188] @ (290904 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #180] @ (290908 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #172] @ (29090c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2908b8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d5998 │ │ │ │ + bl 5d59a0 │ │ │ │ cbz r0, 2908d4 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d4830 │ │ │ │ + bl 5d4838 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #128] @ (290910 ) │ │ │ │ ldr r3, [pc, #104] @ (2908fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77047,59 +77047,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 70f668 │ │ │ │ + bl 70f670 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 290888 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 692980 │ │ │ │ + bl 692988 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 290888 │ │ │ │ ldr r2, [pc, #60] @ (290914 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (290918 ) │ │ │ │ ldr r1, [pc, #64] @ (29091c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 290888 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #128 @ (adr r1, 29097c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - it ls │ │ │ │ - lslls r3, r2, #1 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + nop {9} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, pc, #744 @ (adr r0, 290bfc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - svc 0 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #672 @ (adr r7, 290bbc ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 290b9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290920 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77112,26 +77112,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #192] @ (290a10 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6929f4 │ │ │ │ + bl 6929fc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2909c8 │ │ │ │ cbz r3, 290990 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2909ee │ │ │ │ @@ -77161,25 +77161,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 70f8bc │ │ │ │ + bl 70f8c4 │ │ │ │ b.n 290990 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 70f85c │ │ │ │ + bl 70f864 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (290a18 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 259008 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29096e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (290a1c ) │ │ │ │ @@ -77192,26 +77192,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #88 @ (adr r0, 290a60 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x0094 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf31c004f │ │ │ │ - add r6, pc, #584 @ (adr r6, 290c68 ) │ │ │ │ + @ instruction: 0xf314004f │ │ │ │ + add r6, pc, #552 @ (adr r6, 290c48 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290a28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -77223,21 +77223,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (290ad0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 290aa2 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5d5998 │ │ │ │ + bl 5d59a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 290ab6 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 290aaa │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -77255,40 +77255,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ mov r1, r0 │ │ │ │ b.n 290a72 │ │ │ │ ldr r1, [pc, #44] @ (290ad8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 290a7a │ │ │ │ ldr r1, [pc, #36] @ (290adc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 290a7a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290ae0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77300,19 +77300,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (290b54 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5d6d9c │ │ │ │ + bl 5d6da4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #56] @ (290b58 ) │ │ │ │ ldr r3, [pc, #44] @ (290b50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77331,15 +77331,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2907a0 │ │ │ │ + b.n 290790 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290b5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77353,19 +77353,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (290bd0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5d6e8c │ │ │ │ + bl 5d6e94 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #56] @ (290bd4 ) │ │ │ │ ldr r3, [pc, #44] @ (290bcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77384,15 +77384,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290bd8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 290bea │ │ │ │ @@ -77411,43 +77411,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 25a82c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73576c │ │ │ │ + bl 735774 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2b7c │ │ │ │ + bl 5d2b84 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 290c48 │ │ │ │ mov r4, r0 │ │ │ │ b.n 290c26 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 290c48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 290c22 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 735724 │ │ │ │ + bl 73572c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290c26 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25a508 │ │ │ │ nop │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290c58 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 290c6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77462,19 +77462,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 25a82c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73576c │ │ │ │ + bl 735774 │ │ │ │ ldr r0, [pc, #68] @ (290cd4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6927c0 │ │ │ │ + bl 6927c8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 290cc8 │ │ │ │ ldr r6, [pc, #56] @ (290cd8 ) │ │ │ │ add r6, pc │ │ │ │ b.n 290ca8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -77485,29 +77485,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 25956c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 290ca4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 735724 │ │ │ │ + bl 73572c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290ca8 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6e1cdc │ │ │ │ + b.w 6e1ce4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (290ce4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77516,48 +77516,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (290d4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (290d50 ) │ │ │ │ ldr r1, [pc, #64] @ (290d54 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (290d58 ) │ │ │ │ ldr r3, [pc, #52] @ (290d5c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #672 @ (adr r3, 290fe8 ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 290fc8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77570,15 +77570,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (290dc4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 290da2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -77589,26 +77589,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (290dc8 ) │ │ │ │ ldr r4, [pc, #32] @ (290dcc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 290d8e │ │ │ │ nop │ │ │ │ - add r3, pc, #192 @ (adr r3, 290e80 ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 290e60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -77628,15 +77628,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (290f8c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -77718,15 +77718,15 @@ │ │ │ │ blx 25b6a4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (290f9c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 290e72 │ │ │ │ blx 25a560 │ │ │ │ ldr r3, [pc, #160] @ (290fa0 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (290fa4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -77734,15 +77734,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 290e9a │ │ │ │ ldr r3, [pc, #136] @ (290fac ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -77750,15 +77750,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (290f98 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 290e28 │ │ │ │ ldr r0, [pc, #112] @ (290fb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 290e28 │ │ │ │ ldr r3, [pc, #104] @ (290fb4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290e94 │ │ │ │ @@ -77767,52 +77767,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 290e94 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (290fb8 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 290e94 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - add r2, pc, #768 @ (adr r2, 291278 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 291258 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r2, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #648 @ (adr r1, 29122c ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 29120c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsb r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #22] │ │ │ │ + ldrb r0, [r5, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r4, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 290ff8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77821,25 +77821,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (291000 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 290dd0 │ │ │ │ nop │ │ │ │ - add r0, pc, #840 @ (adr r0, 291344 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 291324 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291004 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77851,15 +77851,15 @@ │ │ │ │ cbz r1, 291030 │ │ │ │ ldr r0, [pc, #40] @ (291048 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71f798 │ │ │ │ + b.w 71f7a0 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29104c ) │ │ │ │ add r0, pc │ │ │ │ bl 45f334 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -77939,15 +77939,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 291110 │ │ │ │ ldr r0, [pc, #112] @ (291168 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 291110 │ │ │ │ ldr r3, [pc, #84] @ (29115c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29112a │ │ │ │ movs r3, #1 │ │ │ │ @@ -77974,29 +77974,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29110e │ │ │ │ ldr r0, [pc, #40] @ (29116c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29110e │ │ │ │ ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #106 @ 0x6a │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291170 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78070,15 +78070,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (291274 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f7d8 │ │ │ │ b.n 2911ba │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 291234 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2911a8 │ │ │ │ ldr r3, [pc, #64] @ (291278 ) │ │ │ │ @@ -78108,25 +78108,25 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r5, #0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r7, [sp, #96] @ 0x60 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291290 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78192,15 +78192,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 291340 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 291324 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 71f7b0 │ │ │ │ + b.w 71f7b8 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -78330,19 +78330,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29148c ) │ │ │ │ ldr r0, [pc, #20] @ (291490 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291494 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78387,15 +78387,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 45ef84 │ │ │ │ cbz r0, 291530 │ │ │ │ ldr r0, [pc, #120] @ (291578 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f7d8 │ │ │ │ ldr r2, [pc, #112] @ (29157c ) │ │ │ │ ldr r3, [pc, #92] @ (291568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78422,15 +78422,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (291588 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2914ca │ │ │ │ ldr r0, [pc, #60] @ (29158c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2914ca │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #600] @ 0x258 │ │ │ │ @@ -78449,15 +78449,15 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r0, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 2915d2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2915e0 ) │ │ │ │ @@ -78542,21 +78542,21 @@ │ │ │ │ b.n 291634 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (291678 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (291688 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78569,51 +78569,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2916f4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4e6c │ │ │ │ + bl 5d4e74 │ │ │ │ ldr r3, [pc, #60] @ (2916f8 ) │ │ │ │ ldr r2, [pc, #64] @ (2916fc ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (291700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #1] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (29170c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71e758 │ │ │ │ - ldrb r2, [r3, #0] │ │ │ │ + b.w 71e760 │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -78672,25 +78672,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 291780 │ │ │ │ ldr r0, [pc, #24] @ (2917c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 291780 │ │ │ │ str r1, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -78728,26 +78728,26 @@ │ │ │ │ bne.n 291800 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 291854 │ │ │ │ movs r0, #0 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #56] @ (291890 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29182c │ │ │ │ ldr r3, [pc, #48] @ (291894 ) │ │ │ │ @@ -78759,29 +78759,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29182c │ │ │ │ ldr r0, [pc, #36] @ (29189c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29182c │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 291820 │ │ │ │ str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ blx fp │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #27] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -78806,15 +78806,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2918d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78831,80 +78831,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2919cc ) │ │ │ │ ldr r2, [pc, #100] @ (2919d0 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2919d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29198a │ │ │ │ bl 291764 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29199e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2919b8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2594b4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r5, #24] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (291b5c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -78913,21 +78913,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (291b64 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (291b68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 291b1a │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 72c03c │ │ │ │ + bl 72c044 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (291b6c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 259184 │ │ │ │ add r5, pc │ │ │ │ @@ -78936,45 +78936,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 291af6 │ │ │ │ ldr r6, [pc, #296] @ (291b74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 291ac4 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf0dc │ │ │ │ + bl 5cf0e4 │ │ │ │ cbnz r0, 291ac4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 291a74 │ │ │ │ b.n 291a80 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 291a80 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 291a6a │ │ │ │ ldr r1, [pc, #244] @ (291b78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 291b26 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -79050,27 +79050,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (291b80 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 291aa8 │ │ │ │ cmp r5, #72 @ 0x48 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 29178c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #21] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r6, #20] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 291648 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 291538 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79085,28 +79085,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (291bd4 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 708b1c │ │ │ │ + b.w 708b24 │ │ │ │ nop │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r1, #16] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 291c30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -79114,50 +79114,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (291c38 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 291c1a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d2de8 │ │ │ │ + b.w 5d2df0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r2, #14] │ │ │ │ + strb r6, [r1, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r6, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 291c64 │ │ │ │ ldr r1, [pc, #56] @ (291c90 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 291c76 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -79167,22 +79167,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (291c98 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 291c64 │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 291ce8 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 291cf6 │ │ │ │ push {lr} │ │ │ │ @@ -79197,15 +79197,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 291cd4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c1ac │ │ │ │ + b.w 72c1b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -79214,22 +79214,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c1ac │ │ │ │ + b.w 72c1b4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00291d00 : │ │ │ │ cbz r0, 291d0a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c1ac │ │ │ │ + b.w 72c1b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291d14 : │ │ │ │ cbz r0, 291d60 │ │ │ │ @@ -79249,15 +79249,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 291d4c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c1ac │ │ │ │ + b.w 72c1b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -79266,40 +79266,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c1ac │ │ │ │ + b.w 72c1b4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00291d78 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 72c250 │ │ │ │ + bl 72c258 │ │ │ │ cbnz r0, 291da0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72c048 │ │ │ │ - bl 72b3f0 │ │ │ │ + b.w 72c050 │ │ │ │ + bl 72b3f8 │ │ │ │ ldr r3, [pc, #12] @ (291db4 ) │ │ │ │ ldr r1, [pc, #16] @ (291db8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72a984 │ │ │ │ + bl 72a98c │ │ │ │ b.n 291d90 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00291dbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79345,31 +79345,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 291df2 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #36] @ (291e88 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (291e8c ) │ │ │ │ ldr r0, [pc, #40] @ (291e90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -79380,25 +79380,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (291e98 ) │ │ │ │ ldr r0, [pc, #32] @ (291e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r6, #5] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291ea0 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291ea4 : │ │ │ │ @@ -79463,17 +79463,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00291f38 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 291f70 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79522,19 +79522,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (291fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r6, #0] │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r3, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291fc8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -79599,15 +79599,15 @@ │ │ │ │ bpl.n 291ff6 │ │ │ │ ldr r0, [pc, #64] @ (2920a8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 291ff6 │ │ │ │ ldr r3, [pc, #48] @ (2920ac ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2920b0 ) │ │ │ │ ldr r0, [pc, #48] @ (2920b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -79616,27 +79616,27 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrh r0, [r4, #10] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #64] @ (2920dc ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #0] │ │ │ │ + strb r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002920b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79674,26 +79674,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2920d8 │ │ │ │ ldr r0, [pc, #28] @ (292138 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2920d8 │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029213c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79728,25 +79728,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292160 │ │ │ │ ldr r0, [pc, #24] @ (2921b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 292160 │ │ │ │ strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002921b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -79839,17 +79839,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002922c4 : │ │ │ │ cbz r0, 2922ca │ │ │ │ b.w 291764 │ │ │ │ @@ -79973,29 +79973,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (292428 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029242c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80007,34 +80007,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (292478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r3, [pc, #28] @ (29247c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (292480 ) │ │ │ │ ldr r0, [pc, #28] @ (292484 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #76] @ 0x4c │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292488 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80121,28 +80121,28 @@ │ │ │ │ beq.w 292726 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 292690 │ │ │ │ ldr r6, [pc, #580] @ (2927a4 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292626 │ │ │ │ ldr r5, [pc, #564] @ (2927a8 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2927ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2925ac │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 29259c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 29259c │ │ │ │ @@ -80179,15 +80179,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2927b8 ) │ │ │ │ ldr r2, [pc, #476] @ (2927bc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r6, [pc, #460] @ (2927c0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 292736 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 29261c │ │ │ │ @@ -80207,27 +80207,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 291710 │ │ │ │ b.n 29255e │ │ │ │ ldr r6, [pc, #420] @ (2927cc ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2925ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2927d0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2927d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 29bec8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 29be64 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -80245,15 +80245,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2927e0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2925f0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 29255e │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -80288,15 +80288,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2927ec ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2925f0 │ │ │ │ ldr r3, [pc, #248] @ (2927f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2924b2 │ │ │ │ ldr r3, [pc, #240] @ (2927f4 ) │ │ │ │ @@ -80305,15 +80305,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2924b2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2927f8 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2924b2 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29252e │ │ │ │ b.n 29266c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -80362,67 +80362,67 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r1, #32] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #30] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #70 @ 0x46 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r1, #46 @ 0x2e │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r1, #38 @ 0x26 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #20] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r0, #22] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r6, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292810 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 292828 │ │ │ │ @@ -80444,15 +80444,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ nop │ │ │ │ │ │ │ │ 0029285c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80496,26 +80496,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29287e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2928e0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 29287e │ │ │ │ strh r2, [r3, #6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002928e4 : │ │ │ │ cbz r0, 2928f0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -80544,19 +80544,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292934 ) │ │ │ │ ldr r0, [pc, #20] @ (292938 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, #2] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r0, #108] @ 0x6c │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029293c : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2929d0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -80588,25 +80588,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -80712,23 +80712,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (292ae4 ) │ │ │ │ ldr r0, [pc, #28] @ (292ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292aec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80909,15 +80909,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (292ce0 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 292cc0 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -80945,19 +80945,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292ce4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80969,15 +80969,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 29440c │ │ │ │ mov r0, r6 │ │ │ │ bl 294400 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -81007,19 +81007,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r3, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292d70 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292d7a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -81033,19 +81033,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292da4 ) │ │ │ │ ldr r0, [pc, #20] @ (292da8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292dac : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292db6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -81059,19 +81059,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292de0 ) │ │ │ │ ldr r0, [pc, #20] @ (292de4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292de8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292df2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -81085,19 +81085,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292e1c ) │ │ │ │ ldr r0, [pc, #20] @ (292e20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292e24 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81393,19 +81393,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2930bc ) │ │ │ │ ldr r0, [pc, #20] @ (2930c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002930c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81418,18 +81418,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 2591f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d532c │ │ │ │ + bl 5d5334 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2930e2 │ │ │ │ ldr r3, [pc, #28] @ (293128 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81438,17 +81438,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str??.w r0, [r8, r0, lsl #1] │ │ │ │ + str??.w r0, [r0, r0, lsl #1] │ │ │ │ asrs r6, r5, #24 │ │ │ │ lsls r3, r0, #2 │ │ │ │ │ │ │ │ 0029312c : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81467,15 +81467,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (29318c ) │ │ │ │ add r5, pc │ │ │ │ b.n 29315a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 293172 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293154 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -81486,15 +81486,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293194 : │ │ │ │ ldr r3, [pc, #28] @ (2931b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81539,27 +81539,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2931fa │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29323a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2931f4 │ │ │ │ ldr r1, [pc, #80] @ (293268 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4684 │ │ │ │ + bl 5d468c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2931f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81577,36 +81577,36 @@ │ │ │ │ nop │ │ │ │ ldmia r6, {r1, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r7, #29] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r3, [pc, #64] @ (29329c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #48] @ (293298 ) │ │ │ │ + ldr r2, [pc, #16] @ (293278 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #392] @ (2933f4 ) │ │ │ │ + ldr r6, [pc, #360] @ (2933d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0029326c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2f85ac │ │ │ │ mov r1, r4 │ │ │ │ - bl 5ce80c │ │ │ │ + bl 5ce814 │ │ │ │ cbz r0, 2932ae │ │ │ │ mov r1, r5 │ │ │ │ bl 2931b8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2932d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -81626,79 +81626,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ b.n 29329a │ │ │ │ ldr r3, [pc, #44] @ (293304 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (293308 ) │ │ │ │ ldr r1, [pc, #48] @ (29330c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29329a │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r3, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293310 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (293360 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 29334c │ │ │ │ ldr.w ip, [pc, #52] @ 293364 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (293368 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r1, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029336c : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -81709,67 +81709,67 @@ │ │ │ │ cbz r0, 2933a4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2933b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, r0] │ │ │ │ + ldrb r2, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002933b4 : │ │ │ │ cbz r0, 2933e0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (293408 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2933ea │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (29340c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293410 : │ │ │ │ cbz r0, 293426 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -81788,56 +81788,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (293450 ) │ │ │ │ ldr r0, [pc, #20] @ (293454 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293458 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2935a4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293518 │ │ │ │ ldr r4, [pc, #300] @ (2935a8 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2935ac ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293570 │ │ │ │ ldr r2, [pc, #276] @ (2935b0 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2935b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #264] @ (2935b8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29354e │ │ │ │ ldr r7, [pc, #256] @ (2935bc ) │ │ │ │ @@ -81845,25 +81845,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2934ca │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29354e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r2, [pc, #236] @ (2935c0 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2934c2 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2934c2 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -81876,36 +81876,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2591f4 │ │ │ │ ldr r4, [pc, #172] @ (2935c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 293560 │ │ │ │ ldr r0, [pc, #164] @ (2935cc ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2935d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 29bc3c │ │ │ │ cbz r0, 293560 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25b7d4 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293544 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ b.n 293544 │ │ │ │ ldr r0, [pc, #112] @ (2935d4 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2591f4 │ │ │ │ @@ -81921,45 +81921,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29350a │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bx sl │ │ │ │ + bx r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r5, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002935dc : │ │ │ │ cbz r0, 2935e2 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -81972,45 +81972,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (293648 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 293626 │ │ │ │ ldr.w ip, [pc, #64] @ 29364c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (293650 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293654 : │ │ │ │ cbz r0, 293672 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29367e │ │ │ │ @@ -82192,28 +82192,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 29380a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2938da │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293802 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 293802 │ │ │ │ ldr r3, [pc, #292] @ (293944 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (293948 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293802 │ │ │ │ ldr r3, [pc, #280] @ (29394c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2938f6 │ │ │ │ @@ -82231,27 +82231,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (293958 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 293888 │ │ │ │ ldr r3, [pc, #204] @ (293944 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (29395c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ ldr r2, [pc, #212] @ (293960 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2921b4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -82264,15 +82264,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -82282,15 +82282,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 293916 │ │ │ │ ldr r0, [pc, #132] @ (293968 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 293850 │ │ │ │ ldr r3, [pc, #116] @ (29396c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29383c │ │ │ │ @@ -82298,66 +82298,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29383c │ │ │ │ ldr r0, [pc, #104] @ (293974 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29383c │ │ │ │ ldr r3, [pc, #96] @ (293978 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2938e2 │ │ │ │ ldr r3, [pc, #76] @ (293970 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2938e2 │ │ │ │ ldr r0, [pc, #80] @ (29397c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2938e2 │ │ │ │ ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r4, #5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #64] @ (293988 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r1, #4] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vmlsl.u , d31, d8[0] │ │ │ │ + vmlsl.u , d31, d0[0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293980 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82379,15 +82379,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (293a24 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (293a28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (293a2c ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -82414,33 +82414,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2939b4 │ │ │ │ ldr r0, [pc, #40] @ (293a3c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2939b4 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #64] @ (293a68 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r1, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293a40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82452,15 +82452,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 293a64 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 293a8c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293a5e │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 293a5e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -82483,15 +82483,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293ab4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82502,15 +82502,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 293b32 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 293b04 │ │ │ │ cbz r7, 293af0 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -82546,21 +82546,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (293b58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293b5c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -82640,19 +82640,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82699,54 +82699,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (293cfc ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (293d00 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71a138 │ │ │ │ + bl 71a140 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 293cd2 │ │ │ │ ldr r2, [pc, #64] @ (293d04 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293c70 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 293c74 │ │ │ │ b.n 293c62 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 293cc0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #11 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [pc, #640] @ (293f80 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r6, r6, #9 │ │ │ │ lsls r3, r0, #2 │ │ │ │ │ │ │ │ 00293d08 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82805,54 +82805,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (293e3c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (293e40 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71a138 │ │ │ │ + bl 71a140 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 293de6 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (293e44 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293d44 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #124] @ (293e48 ) │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cbnz r0, 293df2 │ │ │ │ ldr r2, [pc, #120] @ (293e4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (293e50 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 293da8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #88] @ (293e54 ) │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293dd2 │ │ │ │ ldr r2, [pc, #80] @ (293e58 ) │ │ │ │ add r2, pc │ │ │ │ @@ -82876,33 +82876,33 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [pc, #640] @ (2940c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r1, #6 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r3, r6] │ │ │ │ + strb r4, [r2, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + strb r2, [r5, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293e68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82942,25 +82942,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #2 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r4, [r5, #11] │ │ │ │ + strb r4, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293ef0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83000,23 +83000,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293f70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83043,30 +83043,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2599b8 │ │ │ │ ldr r3, [pc, #140] @ (294040 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 293fca │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ adds r4, #1 │ │ │ │ blx 2599b8 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 293ff6 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293fb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71a138 │ │ │ │ + bl 71a140 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 294018 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293fb8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -83082,36 +83082,36 @@ │ │ │ │ bne.n 294020 │ │ │ │ ldr r0, [pc, #60] @ (294048 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2599b4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 293fea │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r0, #28] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r4, #30 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r2, [pc, #640] @ (2942c4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (294274 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -83330,41 +83330,41 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r4, [r4, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #784] @ (2945a8 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r1, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, r5] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002942b8 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (29437c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -83440,17 +83440,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (294694 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + strh r6, [r0, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029438c : │ │ │ │ ldr r0, [pc, #4] @ (294394 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29404c │ │ │ │ nop │ │ │ │ @@ -83817,19 +83817,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (294714 ) │ │ │ │ ldr r0, [pc, #20] @ (294718 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, r7] │ │ │ │ + str r0, [r4, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029471c : │ │ │ │ cbz r0, 294722 │ │ │ │ b.w 2594b4 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83856,19 +83856,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29476c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294770 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83912,25 +83912,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2947f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r0, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r2, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002947fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83962,19 +83962,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29485c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r4, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294860 : │ │ │ │ cbz r0, 294870 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83991,19 +83991,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29489c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #10] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002948a0 : │ │ │ │ cbz r0, 2948b0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84020,19 +84020,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2948dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002948e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84051,19 +84051,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29491c ) │ │ │ │ ldr r0, [pc, #20] @ (294920 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #856] @ (294c78 ) │ │ │ │ + ldr r7, [pc, #824] @ (294c58 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, r0] │ │ │ │ + str r2, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294924 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84082,19 +84082,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (294960 ) │ │ │ │ ldr r0, [pc, #20] @ (294964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #584] @ (294bac ) │ │ │ │ + ldr r7, [pc, #552] @ (294b8c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #824] @ (294ca0 ) │ │ │ │ + ldr r7, [pc, #792] @ (294c80 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294968 : │ │ │ │ cbz r0, 294978 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84111,19 +84111,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2949a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #336] @ (294af4 ) │ │ │ │ + ldr r7, [pc, #304] @ (294ad4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #576] @ (294be8 ) │ │ │ │ + ldr r7, [pc, #544] @ (294bc8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002949a8 : │ │ │ │ cbz r0, 2949b8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84140,19 +84140,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2949e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #80] @ (294a34 ) │ │ │ │ + ldr r7, [pc, #48] @ (294a14 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #320] @ (294b28 ) │ │ │ │ + ldr r7, [pc, #288] @ (294b08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002949e8 : │ │ │ │ cbz r0, 2949f8 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -84168,19 +84168,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #848] @ (294d74 ) │ │ │ │ + ldr r6, [pc, #816] @ (294d54 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #64] @ (294a68 ) │ │ │ │ + ldr r7, [pc, #32] @ (294a48 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294a28 : │ │ │ │ cbz r0, 294a38 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84197,19 +84197,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #592] @ (294cb4 ) │ │ │ │ + ldr r6, [pc, #560] @ (294c94 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #832] @ (294da8 ) │ │ │ │ + ldr r6, [pc, #800] @ (294d88 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294a68 : │ │ │ │ cbz r0, 294a78 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84225,19 +84225,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294aa0 ) │ │ │ │ ldr r0, [pc, #20] @ (294aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #336] @ (294bf4 ) │ │ │ │ + ldr r6, [pc, #304] @ (294bd4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #568] @ (294ce0 ) │ │ │ │ + ldr r6, [pc, #536] @ (294cc0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294aa8 : │ │ │ │ cbz r0, 294ab8 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84253,19 +84253,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294ae0 ) │ │ │ │ ldr r0, [pc, #20] @ (294ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #80] @ (294b34 ) │ │ │ │ + ldr r6, [pc, #48] @ (294b14 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #312] @ (294c20 ) │ │ │ │ + ldr r6, [pc, #280] @ (294c00 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294ae8 : │ │ │ │ cbz r0, 294af8 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84281,19 +84281,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294b20 ) │ │ │ │ ldr r0, [pc, #20] @ (294b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #848] @ (294e74 ) │ │ │ │ + ldr r5, [pc, #816] @ (294e54 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #56] @ (294b60 ) │ │ │ │ + ldr r6, [pc, #24] @ (294b40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294b28 : │ │ │ │ cbz r0, 294b38 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84309,19 +84309,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294b60 ) │ │ │ │ ldr r0, [pc, #20] @ (294b64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #592] @ (294db4 ) │ │ │ │ + ldr r5, [pc, #560] @ (294d94 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #824] @ (294ea0 ) │ │ │ │ + ldr r5, [pc, #792] @ (294e80 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294b68 : │ │ │ │ cbz r0, 294b7a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84338,19 +84338,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #328] @ (294cf0 ) │ │ │ │ + ldr r5, [pc, #296] @ (294cd0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #560] @ (294ddc ) │ │ │ │ + ldr r5, [pc, #528] @ (294dbc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294bac : │ │ │ │ cbz r0, 294bbc │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84366,19 +84366,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294be4 ) │ │ │ │ ldr r0, [pc, #20] @ (294be8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #64] @ (294c28 ) │ │ │ │ + ldr r5, [pc, #32] @ (294c08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #296] @ (294d14 ) │ │ │ │ + ldr r5, [pc, #264] @ (294cf4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294bec : │ │ │ │ cbz r0, 294bfc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84394,19 +84394,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294c24 ) │ │ │ │ ldr r0, [pc, #20] @ (294c28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #832] @ (294f68 ) │ │ │ │ + ldr r4, [pc, #800] @ (294f48 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #40] @ (294c54 ) │ │ │ │ + ldr r5, [pc, #8] @ (294c34 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294c2c : │ │ │ │ cbz r0, 294c3e │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84423,19 +84423,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294c6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #22] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #568] @ (294ea4 ) │ │ │ │ + ldr r4, [pc, #536] @ (294e84 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #800] @ (294f90 ) │ │ │ │ + ldr r4, [pc, #768] @ (294f70 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294c70 : │ │ │ │ cbz r0, 294c82 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84452,19 +84452,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #296] @ (294dd8 ) │ │ │ │ + ldr r4, [pc, #264] @ (294db8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #528] @ (294ec4 ) │ │ │ │ + ldr r4, [pc, #496] @ (294ea4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294cb4 : │ │ │ │ cbz r0, 294cc6 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84482,19 +84482,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294cf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #19] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #24] @ (294d0c ) │ │ │ │ + ldr r3, [pc, #1016] @ (2950ec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #256] @ (294df8 ) │ │ │ │ + ldr r4, [pc, #224] @ (294dd8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294cf8 : │ │ │ │ cbz r0, 294d0a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84512,19 +84512,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294d38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #776] @ (295040 ) │ │ │ │ + ldr r3, [pc, #744] @ (295020 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (29512c ) │ │ │ │ + ldr r3, [pc, #976] @ (29510c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294d3c : │ │ │ │ cbz r0, 294d4e │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84542,19 +84542,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294d7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #504] @ (294f74 ) │ │ │ │ + ldr r3, [pc, #472] @ (294f54 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #736] @ (295060 ) │ │ │ │ + ldr r3, [pc, #704] @ (295040 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294d80 : │ │ │ │ cbz r0, 294d94 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84572,19 +84572,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #216] @ (294e9c ) │ │ │ │ + ldr r3, [pc, #184] @ (294e7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #448] @ (294f88 ) │ │ │ │ + ldr r3, [pc, #416] @ (294f68 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294dc8 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 294ddc │ │ │ │ ldr r3, [pc, #20] @ (294de4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84592,15 +84592,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294de8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84627,15 +84627,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25bd60 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294e3c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 294e50 │ │ │ │ ldr r3, [pc, #20] @ (294e58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84643,15 +84643,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294e5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84681,21 +84681,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (294ebc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #696] @ (295174 ) │ │ │ │ + ldr r2, [pc, #664] @ (295154 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #752] @ (2951b0 ) │ │ │ │ + ldr r2, [pc, #720] @ (295190 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294ec0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84754,15 +84754,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25bd60 │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 295006 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 294fde │ │ │ │ cmp r3, #1 │ │ │ │ @@ -84878,17 +84878,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294fce │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 294fae │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -84970,24 +84970,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 295158 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 29517c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25956c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 295152 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295152 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85195,15 +85195,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r6, sp, #0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (295380 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r6, [r7, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 295408 │ │ │ │ @@ -85268,125 +85268,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2954d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #148] @ (2954d8 ) │ │ │ │ ldr r3, [pc, #148] @ (2954dc ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2954e0 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2954e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #140] @ (2954e8 ) │ │ │ │ ldr r2, [pc, #140] @ (2954ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2954f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #132] @ (2954f4 ) │ │ │ │ ldr r2, [pc, #136] @ (2954f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2954fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #128] @ (295500 ) │ │ │ │ ldr r2, [pc, #128] @ (295504 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (295508 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #120] @ (29550c ) │ │ │ │ ldr r2, [pc, #124] @ (295510 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (295514 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #116] @ (295518 ) │ │ │ │ ldr r2, [pc, #116] @ (29551c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (295520 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #108] @ (295524 ) │ │ │ │ ldr r2, [pc, #112] @ (295528 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (29552c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d5bb8 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + b.w 5d5bc0 │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + add sl, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, pc │ │ │ │ + add ip, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (295618 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -85396,61 +85396,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2955e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (295624 ) │ │ │ │ ldr r6, [pc, #188] @ (295628 ) │ │ │ │ - bl 5de9ec │ │ │ │ + bl 5de9f4 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #168] @ (29562c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5debac │ │ │ │ + bl 5debb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2955ce │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e3270 │ │ │ │ + bl 5e3278 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #112] @ (295630 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85461,41 +85461,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (295638 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, fp │ │ │ │ + add r2, sl │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, ip │ │ │ │ + add r4, fp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, lr │ │ │ │ + add r6, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sl, r1 │ │ │ │ + add sl, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add r4, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #584 @ 0x248 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29567c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85503,29 +85503,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295684 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295688 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2591f4 │ │ │ │ - strb r6, [r5, r0] │ │ │ │ + strb r6, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + muls r2, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, r0 │ │ │ │ + mvns r4, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2956cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -85533,29 +85533,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2956d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2956d8 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2591f4 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r2, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs r2, r1 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bics r4, r6 │ │ │ │ + bics r4, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29571c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85563,29 +85563,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295724 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295728 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2591f4 │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r4, r4 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29576c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85593,29 +85593,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295774 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295778 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2591f4 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - negs r2, r5 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + orrs r4, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 295828 │ │ │ │ sub sp, #16 │ │ │ │ @@ -85632,22 +85632,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295834 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295838 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2957da │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2957fa │ │ │ │ @@ -85658,15 +85658,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295844 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #76] @ (295848 ) │ │ │ │ ldr r3, [pc, #48] @ (295830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85678,29 +85678,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r6, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r5, r6] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r0 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rors r0, r6 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, r2] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sbcs r4, r6 │ │ │ │ + sbcs r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r6, [r1, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85719,22 +85719,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295904 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295908 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2958aa │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2958ca │ │ │ │ @@ -85745,15 +85745,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295914 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #76] @ (295918 ) │ │ │ │ ldr r3, [pc, #48] @ (295900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85765,29 +85765,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r3, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sbcs r0, r2 │ │ │ │ + sbcs r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r4 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r6, [r7, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85806,22 +85806,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2959d4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2959d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29597a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 29599a │ │ │ │ @@ -85832,15 +85832,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2959e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #76] @ (2959e8 ) │ │ │ │ ldr r3, [pc, #48] @ (2959d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85852,29 +85852,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r2, r5] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r1, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r4 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + eors r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r6 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ands r4, r2 │ │ │ │ + ands r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [pc, #696] @ (295ca4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85893,22 +85893,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295aa4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295aa8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295a4a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 295a6a │ │ │ │ @@ -85919,15 +85919,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295ab4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #76] @ (295ab8 ) │ │ │ │ ldr r3, [pc, #48] @ (295aa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85939,29 +85939,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [pc, #240] @ (295b90 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r4, r1 │ │ │ │ + eors r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [pc, #888] @ (295e34 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85971,24 +85971,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295afc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - ldr r7, [pc, #696] @ (295db0 ) │ │ │ │ + ldr r7, [pc, #664] @ (295d90 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 295b38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -85996,24 +85996,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295b40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - ldr r7, [pc, #424] @ (295ce4 ) │ │ │ │ + ldr r7, [pc, #392] @ (295cc4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 295b7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -86021,24 +86021,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295b84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - ldr r7, [pc, #152] @ (295c18 ) │ │ │ │ + ldr r7, [pc, #120] @ (295bf8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 295bd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -86047,34 +86047,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (295be0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [pc, #904] @ (295f64 ) │ │ │ │ + ldr r6, [pc, #872] @ (295f44 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r5, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #14 │ │ │ │ + subs r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 295c34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -86083,34 +86083,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (295c3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [pc, #536] @ (295e50 ) │ │ │ │ + ldr r6, [pc, #504] @ (295e30 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (295cbc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -86118,58 +86118,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (295cc4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 295cb0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 295c98 │ │ │ │ ldr.w ip, [pc, #84] @ 295cc8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (295ccc ) │ │ │ │ ldr r1, [pc, #84] @ (295cd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2d7c │ │ │ │ + bl 5e2d84 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2594b4 │ │ │ │ blx 2597f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 295c6c │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #176] @ (295d70 ) │ │ │ │ + ldr r6, [pc, #144] @ (295d50 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #40] @ (295cf4 ) │ │ │ │ + ldr r6, [pc, #8] @ (295cd4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (295d50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -86180,15 +86180,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 295d26 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -86203,30 +86203,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (295d5c ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #600] @ (295fb0 ) │ │ │ │ + ldr r5, [pc, #568] @ (295f90 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #164 @ 0xa4 │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (295e08 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -86236,15 +86236,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (295e14 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (295e18 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 295d9c │ │ │ │ ldr r3, [pc, #132] @ (295e1c ) │ │ │ │ add r3, pc │ │ │ │ @@ -86292,28 +86292,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 297b34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 295d9c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #48] @ (295e3c ) │ │ │ │ + ldr r5, [pc, #16] @ (295e1c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #800] @ (296138 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [sl, #520] @ 0x208 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47b2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86344,19 +86344,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2be0 │ │ │ │ + bl 5e2be8 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 295eac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 295edc │ │ │ │ @@ -86379,20 +86379,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e2be0 │ │ │ │ + bl 5e2be8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295eac │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 295fc8 │ │ │ │ ldr.w r2, [pc, #1192] @ 2963ac │ │ │ │ movs r4, #0 │ │ │ │ @@ -86536,19 +86536,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2963c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e2c78 │ │ │ │ + bl 5e2c80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 295eac │ │ │ │ movs r0, #1 │ │ │ │ b.n 295eb2 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 295eac │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -86848,43 +86848,43 @@ │ │ │ │ b.n 29625e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #0] @ (296398 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #64] @ (2963e4 ) │ │ │ │ + ldr r4, [pc, #32] @ (2963c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #584] @ (2965f4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp ip, sp │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #184] @ (296474 ) │ │ │ │ + ldr r2, [pc, #152] @ (296454 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #14 │ │ │ │ + subs r2, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #232 @ 0xe8 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #856] @ (296728 ) │ │ │ │ + ldr r0, [pc, #824] @ (296708 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #712] @ (29669c ) │ │ │ │ + ldr r0, [pc, #680] @ (29667c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r0, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (296434 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 29640e │ │ │ │ @@ -86952,15 +86952,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2964a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f7d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -86992,15 +86992,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2964ec ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2964f0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 71f7d0 │ │ │ │ + b.w 71f7d8 │ │ │ │ ldr r0, [pc, #24] @ (2964f4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2964b0 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2964c6 │ │ │ │ @@ -87026,15 +87026,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (296530 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 71f7d0 │ │ │ │ + b.w 71f7d8 │ │ │ │ ldr r2, [pc, #16] @ (296534 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 296502 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -87056,15 +87056,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [pc, #20] @ (296574 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 71f7d0 │ │ │ │ + b.w 71f7d8 │ │ │ │ ldr r1, [pc, #12] @ (296578 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 296550 │ │ │ │ nop │ │ │ │ b.n 296978 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -87109,15 +87109,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2965b8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r0, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ @@ -87146,15 +87146,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (296824 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #488] @ (296828 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2967f6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -87189,15 +87189,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 29664e │ │ │ │ ldr r3, [pc, #404] @ (29682c ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #384] @ (296828 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29664c │ │ │ │ ldr r3, [pc, #384] @ (296830 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -87210,24 +87210,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 29664c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (296838 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29664e │ │ │ │ ldr r2, [pc, #356] @ (29683c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #320] @ (296828 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29664c │ │ │ │ ldr r2, [pc, #332] @ (296840 ) │ │ │ │ @@ -87241,24 +87241,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29664c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (296844 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29664e │ │ │ │ ldr r2, [pc, #264] @ (296824 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #252] @ (296828 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29664c │ │ │ │ ldr r2, [pc, #272] @ (296848 ) │ │ │ │ @@ -87272,24 +87272,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 29664c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (29684c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29664e │ │ │ │ ldr r2, [pc, #200] @ (296824 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #188] @ (296828 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29664c │ │ │ │ ldr r2, [pc, #212] @ (296850 ) │ │ │ │ @@ -87303,25 +87303,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 29664c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (296854 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29664e │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 294e3c │ │ │ │ ldr r3, [pc, #128] @ (29682c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r2, [pc, #112] @ (296828 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29664c │ │ │ │ ldr r3, [pc, #148] @ (296858 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -87337,15 +87337,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (29685c ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29664e │ │ │ │ ldr r2, [pc, #104] @ (296860 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29664c │ │ │ │ @@ -87355,52 +87355,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 29664c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (296864 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29664c │ │ │ │ nop │ │ │ │ orrs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add ip, pc │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #112] @ (2968d0 ) │ │ │ │ + ldr r7, [pc, #80] @ (2968b0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #752] @ (296b54 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #968] @ (296c30 ) │ │ │ │ + ldr r7, [pc, #936] @ (296c10 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296868 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87437,19 +87437,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2968d4 ) │ │ │ │ ldr r0, [pc, #16] @ (2968d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - cmp r6, r3 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #448] @ (296a98 ) │ │ │ │ + ldr r7, [pc, #416] @ (296a78 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #488] @ (296ac4 ) │ │ │ │ + ldr r7, [pc, #456] @ (296aa4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -87482,30 +87482,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 29695e │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2969a4 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 29696c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 296868 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 6fe174 │ │ │ │ + bl 6fe17c │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2969c0 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -87560,25 +87560,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ udf #88 @ 0x58 │ │ │ │ lsls r2, r0, #2 │ │ │ │ udf #62 @ 0x3e │ │ │ │ lsls r2, r0, #2 │ │ │ │ - sbcs r4, r2 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #824] @ (296d40 ) │ │ │ │ + ldr r6, [pc, #792] @ (296d20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #392] @ (296b94 ) │ │ │ │ + ldr r6, [pc, #360] @ (296b74 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs r4, r7 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #824] @ (296d4c ) │ │ │ │ + ldr r6, [pc, #792] @ (296d2c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #296] @ (296b40 ) │ │ │ │ + ldr r6, [pc, #264] @ (296b20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296a18 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87617,27 +87617,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (296a8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 296a32 │ │ │ │ ldr r0, [pc, #28] @ (296a90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 296a32 │ │ │ │ subs r7, #34 @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r0, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #432] @ (296c44 ) │ │ │ │ + ldr r6, [pc, #400] @ (296c24 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296a94 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87736,15 +87736,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 45ef84 │ │ │ │ cbz r0, 296b92 │ │ │ │ bl 4b5a84 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6fe174 │ │ │ │ + b.w 6fe17c │ │ │ │ nop │ │ │ │ str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bgt.n 296c64 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00296ba8 : │ │ │ │ @@ -87799,25 +87799,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (296d14 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (296d18 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #228] @ (296d1c ) │ │ │ │ ldr r1, [pc, #232] @ (296d20 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #216] @ (296d24 ) │ │ │ │ ldr r3, [pc, #188] @ (296d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87841,26 +87841,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (296d30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 296c4a │ │ │ │ bl 45f11c │ │ │ │ cbnz r0, 296ca8 │ │ │ │ movs r0, #12 │ │ │ │ bl 45ef84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 296c4a │ │ │ │ bl 4b5a84 │ │ │ │ b.n 296c4a │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 296c4a │ │ │ │ movs r7, #1 │ │ │ │ b.n 296cc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 296868 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -87897,27 +87897,27 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #122 @ 0x7a │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #888] @ (297094 ) │ │ │ │ + ldr r4, [pc, #856] @ (297074 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #1000] @ (29710c ) │ │ │ │ + ldr r3, [pc, #968] @ (2970ec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, #254 @ 0xfe │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r6, #220 @ 0xdc │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #424] @ (296ed8 ) │ │ │ │ + ldr r4, [pc, #392] @ (296eb8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #680] @ (296fdc ) │ │ │ │ + ldr r3, [pc, #648] @ (296fbc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296d34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88022,26 +88022,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 45ef84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 296dba │ │ │ │ b.n 296e14 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #48] @ (296e98 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -88050,15 +88050,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (296e9c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 296dc4 │ │ │ │ bls.n 296de0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ bls.n 296dd0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -88234,15 +88234,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -88343,15 +88343,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -88496,15 +88496,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -88547,21 +88547,21 @@ │ │ │ │ adds r6, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00297378 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (297384 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f798 │ │ │ │ + b.w 71f7a0 │ │ │ │ nop │ │ │ │ bcc.n 297358 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00297388 : │ │ │ │ - b.w 71f7b0 │ │ │ │ + b.w 71f7b8 │ │ │ │ │ │ │ │ 0029738c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (297408 ) │ │ │ │ @@ -88636,15 +88636,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 297460 │ │ │ │ bl 2964a4 │ │ │ │ ldr r0, [pc, #96] @ (2974a4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f7d8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88657,45 +88657,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2974b0 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ b.n 29744e │ │ │ │ ldr r3, [pc, #48] @ (2974b4 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2974b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2974bc ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29747e │ │ │ │ ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bcc.n 2974e4 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r6, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mvns r2, r1 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add lr, fp │ │ │ │ + add lr, sl │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r6, #210 @ 0xd2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -88959,15 +88959,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (29779c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ movs r0, #12 │ │ │ │ blx 259184 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -88990,26 +88990,26 @@ │ │ │ │ bpl.n 29772e │ │ │ │ ldr r0, [pc, #36] @ (2977ac ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - tst r0, r5 │ │ │ │ + tst r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r1 │ │ │ │ + tst r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (297850 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -89280,103 +89280,103 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (297b10 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 297a1a │ │ │ │ ldr r3, [pc, #160] @ (297b14 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2978c4 │ │ │ │ ldr r3, [pc, #152] @ (297b18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2978c4 │ │ │ │ ldr r0, [pc, #144] @ (297b1c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2978c4 │ │ │ │ ldr r2, [pc, #136] @ (297b20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (297b24 ) │ │ │ │ ldr r1, [pc, #140] @ (297b28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 297a20 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (297b2c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (297b30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71dea4 │ │ │ │ + bl 71deac │ │ │ │ b.n 297aac │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #210 @ 0xd2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #190 @ 0xbe │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs r4, r1 │ │ │ │ + adcs r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r7, #216 @ 0xd8 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #94 @ 0x5e │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #102 @ 0x66 │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #2 │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297b34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89491,15 +89491,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (297c8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 297c66 │ │ │ │ ldr r0, [pc, #52] @ (297c90 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ movs r0, #0 │ │ │ │ b.n 297be0 │ │ │ │ ldr r3, [pc, #44] @ (297c94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297c58 │ │ │ │ @@ -89507,28 +89507,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297c58 │ │ │ │ ldr r0, [pc, #32] @ (297c9c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 297c58 │ │ │ │ nop │ │ │ │ cmp r5, #162 @ 0xa2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297ca0 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -89564,15 +89564,15 @@ │ │ │ │ blx 259040 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7190c0 │ │ │ │ + b.w 7190c8 │ │ │ │ │ │ │ │ 00297d08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -89709,17 +89709,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (297ea4 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297ea8 : │ │ │ │ cbz r1, 297eb8 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 297ed0 │ │ │ │ @@ -89746,15 +89746,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00297ef4 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -90020,19 +90020,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29819c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002981a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -90236,15 +90236,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 718f5c │ │ │ │ + bl 718f64 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29841e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -90254,15 +90254,15 @@ │ │ │ │ cbz r0, 298422 │ │ │ │ ldr r1, [pc, #156] @ (298470 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25a09c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #140] @ (298474 ) │ │ │ │ ldr r3, [pc, #124] @ (298464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -90291,19 +90291,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (298488 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7190c0 │ │ │ │ + bl 7190c8 │ │ │ │ b.n 29841e │ │ │ │ ldr r1, [pc, #64] @ (29848c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (298490 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -90318,27 +90318,27 @@ │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #174 @ 0xae │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #190 @ 0xbe │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -90354,25 +90354,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (298550 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #128] @ (298554 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #120] @ (298558 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25ae40 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -90406,33 +90406,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 296ea0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 296a94 │ │ │ │ nop │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029855c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2985ac ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2985b0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 298596 │ │ │ │ ldr r1, [pc, #48] @ (2985b4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -90448,15 +90448,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r4, [r4, #15] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002985b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90472,15 +90472,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ mov r1, sp │ │ │ │ bl 29740c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #56] @ (298634 ) │ │ │ │ ldr r3, [pc, #44] @ (29862c ) │ │ │ │ @@ -90501,15 +90501,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00298638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90542,35 +90542,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 298666 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fde68 │ │ │ │ + b.w 6fde70 │ │ │ │ ldr r1, [pc, #24] @ (2986c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6935e4 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + b.w 6935ec │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002986c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -90614,15 +90614,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2988a0 │ │ │ │ ldr r3, [pc, #480] @ (298928 ) │ │ │ │ ldr r1, [pc, #484] @ (29892c ) │ │ │ │ ldr.w r9, [pc, #484] @ 298930 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -90633,100 +90633,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (298938 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 298788 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (29893c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (298940 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (298944 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2987d6 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (298948 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 298768 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #392] @ (29894c ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ b.n 298772 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29884e │ │ │ │ ldr.w r8, [pc, #364] @ 298950 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 29880c │ │ │ │ ldr r1, [pc, #352] @ (298954 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 298844 │ │ │ │ ldr r1, [pc, #344] @ (298958 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 29884a │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (29895c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2987f0 │ │ │ │ ldr r2, [pc, #288] @ (298960 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2987f0 │ │ │ │ ldr r2, [pc, #284] @ (298964 ) │ │ │ │ @@ -90738,22 +90738,22 @@ │ │ │ │ cbz r3, 2988a6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 298864 │ │ │ │ ldr r1, [pc, #268] @ (298968 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29872a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6fddf0 │ │ │ │ + bl 6fddf8 │ │ │ │ ldr r2, [pc, #244] @ (29896c ) │ │ │ │ ldr r3, [pc, #152] @ (298914 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -90773,103 +90773,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2988d2 │ │ │ │ ldr r3, [pc, #120] @ (298928 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (298970 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (298974 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 298854 │ │ │ │ ldr r3, [pc, #84] @ (298928 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #108] @ (29894c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ b.n 2988c0 │ │ │ │ ldr r2, [pc, #52] @ (29892c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2987e0 │ │ │ │ ldr r1, [pc, #120] @ (298978 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 298876 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r4, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #96] @ (298990 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 298690 │ │ │ │ + b.n 298680 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #5 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #48 @ 0x30 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r3, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ sbcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #220 @ 0xdc │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 298514 │ │ │ │ + b.n 298504 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29850c │ │ │ │ + b.n 2984fc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, #210 @ 0xd2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 298428 │ │ │ │ + b.n 298418 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029897c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90882,51 +90882,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 298b08 │ │ │ │ ldr r1, [pc, #380] @ (298b24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 298ad4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298ab6 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298ab0 │ │ │ │ ldr r2, [pc, #356] @ (298b28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (298b2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #348] @ (298b30 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #340] @ (298b34 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [pc, #332] @ (298b38 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #324] @ (298b3c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 298af2 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 298af2 │ │ │ │ ldr.w r9, [pc, #300] @ 298b40 │ │ │ │ @@ -90935,47 +90935,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 298a32 │ │ │ │ ldr r1, [pc, #296] @ (298b4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 298afc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (298b50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (298b54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (298b58 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 298b5c │ │ │ │ ldr r2, [pc, #212] @ (298b60 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -90994,92 +90994,92 @@ │ │ │ │ b.n 2989c6 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (298b6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2989c2 │ │ │ │ b.n 298ab0 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (298b70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2989bc │ │ │ │ b.n 298ab6 │ │ │ │ ldr r1, [pc, #128] @ (298b74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fdbd4 │ │ │ │ + b.w 6fdbdc │ │ │ │ ldr r1, [pc, #108] @ (298b78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fdbd4 │ │ │ │ + b.w 6fdbdc │ │ │ │ nop │ │ │ │ subs r2, r6, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + adds r2, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #166 @ 0xa6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ strb r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #176 @ 0xb0 │ │ │ │ + adds r2, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb8ca │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #86 @ 0x56 │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #202 @ 0xca │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298b7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -91094,30 +91094,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (298c70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #192] @ (298c74 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #184] @ (298c78 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ ldr r1, [pc, #176] @ (298c7c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (298c80 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -91125,15 +91125,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 298c32 │ │ │ │ mov r0, r7 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #120] @ (298c84 ) │ │ │ │ ldr r3, [pc, #92] @ (298c68 ) │ │ │ │ @@ -91155,15 +91155,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (298c88 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 298c02 │ │ │ │ cbnz r0, 298c52 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -91173,23 +91173,23 @@ │ │ │ │ b.n 298c02 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r7, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r5, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvs.n 298d34 │ │ │ │ + bvs.n 298d24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r7, #156 @ 0x9c │ │ │ │ ... │ │ │ │ @@ -91210,37 +91210,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (298d50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #144] @ (298d54 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #136] @ (298d58 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (298d5c ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 298d2a │ │ │ │ mov r0, r9 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #92] @ (298d60 ) │ │ │ │ ldr r3, [pc, #68] @ (298d48 ) │ │ │ │ @@ -91269,21 +91269,21 @@ │ │ │ │ b.n 298cfa │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r5, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00298d64 : │ │ │ │ @@ -91321,15 +91321,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ ldr r1, [pc, #56] @ (298e04 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 499fac │ │ │ │ @@ -91337,30 +91337,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (298e0c ) │ │ │ │ ldr r1, [pc, #40] @ (298e10 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 298dba │ │ │ │ - adds r0, #6 │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 298d00 │ │ │ │ + bmi.n 298ef0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 15ae06 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298e14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -91377,38 +91377,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 298f9c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 70e2c8 │ │ │ │ + bl 70e2d0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 298ebe │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 713464 │ │ │ │ + bl 71346c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 298f06 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 298f76 │ │ │ │ bne.n 298f06 │ │ │ │ @@ -91438,15 +91438,15 @@ │ │ │ │ beq.n 298efe │ │ │ │ movs r0, #16 │ │ │ │ blx 259184 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7132a0 │ │ │ │ + bl 7132a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 298e78 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 295134 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 298f06 │ │ │ │ @@ -91459,20 +91459,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 298ed4 │ │ │ │ ldr r1, [pc, #156] @ (298fa4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fdf1c │ │ │ │ + bl 6fdf24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fdf58 │ │ │ │ + bl 6fdf60 │ │ │ │ ldr r2, [pc, #132] @ (298fa8 ) │ │ │ │ ldr r3, [pc, #104] @ (298f90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -91511,31 +91511,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ subs r0, r4, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r0 │ │ │ │ + hlt 0x003a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, r4, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, r7, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #194 @ 0xc2 │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298fb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91552,37 +91552,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 25a82c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73576c │ │ │ │ + bl 735774 │ │ │ │ ldr r3, [pc, #76] @ (299040 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 298ffe │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 29902a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25956c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 298ff8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7356a8 │ │ │ │ + bl 7356b0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 298ffe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91609,44 +91609,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (299128 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #176] @ (29912c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ ldr r1, [pc, #168] @ (299130 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (299134 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ ldr r3, [pc, #148] @ (299138 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707ab4 │ │ │ │ + bl 707abc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2990ee │ │ │ │ mov r0, r6 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #116] @ (29913c ) │ │ │ │ ldr r3, [pc, #88] @ (299120 ) │ │ │ │ add r2, pc │ │ │ │ @@ -91683,22 +91683,22 @@ │ │ │ │ b.n 2990be │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r6, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r2, r4, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r2, r2 │ │ │ │ + movs r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.s32 q8, , #16 │ │ │ │ - stcl 0, cr0, [r0], {83} @ 0x53 │ │ │ │ + vshr.s32 q8, , #24 │ │ │ │ + ldc 0, cr0, [r8], #332 @ 0x14c │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00299140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -91717,48 +91717,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (299238 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #196] @ (29923c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (299240 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e2c8 │ │ │ │ + bl 70e2d0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e2c8 │ │ │ │ + bl 70e2d0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ ldr r1, [pc, #128] @ (299244 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e690 │ │ │ │ + bl 70e698 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -91795,23 +91795,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 2991b4 │ │ │ │ + bvc.n 2991a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2999b8 │ │ │ │ + b.n 2999a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #104 @ 0x68 │ │ │ │ + cmp r4, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, r0] │ │ │ │ + str r2, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r2, r1, #29 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029924c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -91847,15 +91847,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (29935c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91884,15 +91884,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (299370 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91903,55 +91903,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (29937c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ b.n 29927c │ │ │ │ ldr r3, [pc, #68] @ (299380 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (299384 ) │ │ │ │ ldr r0, [pc, #68] @ (299388 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r5, #27 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r3, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #68 @ 0x44 │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029938c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -92034,27 +92034,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (299514 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 299402 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 29948e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 71390c │ │ │ │ + bl 713914 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2994b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -92071,27 +92071,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (299520 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ b.n 299402 │ │ │ │ ldr r3, [pc, #104] @ (299524 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (299528 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (29952c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 299402 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (299530 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (299534 ) │ │ │ │ ldr r0, [pc, #88] @ (299538 ) │ │ │ │ add r3, pc │ │ │ │ @@ -92099,49 +92099,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ asrs r0, r5, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r3, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #21 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r2, r1, r1 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #244 @ 0xf4 │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #192 @ 0xc0 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029953c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92166,29 +92166,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2995a8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r1, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002995ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92225,15 +92225,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (299660 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92244,33 +92244,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (29966c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29961a │ │ │ │ asrs r6, r0, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r3, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299670 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92313,15 +92313,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (299710 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 71dd0c │ │ │ │ + bl 71dd14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92329,19 +92329,19 @@ │ │ │ │ nop │ │ │ │ asrs r4, r3, #10 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #23 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299714 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92432,15 +92432,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -92463,63 +92463,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ ldr r1, [pc, #88] @ (2998a8 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2998ac ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2998b0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71dd0c │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + b.w 71dd14 │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r2, r0, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r7, #16 │ │ │ │ + asrs r4, r6, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002998b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -92557,15 +92557,15 @@ │ │ │ │ beq.w 299c02 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25a950 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 712d2c │ │ │ │ + bl 712d34 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 299c3c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -92665,15 +92665,15 @@ │ │ │ │ b.w 298234 │ │ │ │ blx 2598e8 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 25bc44 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5dd56c │ │ │ │ + bl 5dd574 │ │ │ │ ldr r3, [pc, #828] @ (299da0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 299cb8 │ │ │ │ ldr r0, [pc, #820] @ (299da4 ) │ │ │ │ @@ -92693,23 +92693,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25a82c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e394c │ │ │ │ + bl 5e3954 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 299bb4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298150 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -92729,40 +92729,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2981a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2592b0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 259040 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e394c │ │ │ │ + bl 5e3954 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 299ada │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 299b30 │ │ │ │ mov r0, fp │ │ │ │ bl 298234 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 299b42 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 299bc6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 299a2a │ │ │ │ ldr r2, [pc, #612] @ (299db4 ) │ │ │ │ ldr r3, [pc, #572] @ (299d8c ) │ │ │ │ add r2, pc │ │ │ │ @@ -92807,17 +92807,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 299bf8 │ │ │ │ mov r0, fp │ │ │ │ blx 2594b8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 299bc6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 712dfc │ │ │ │ + bl 712e04 │ │ │ │ b.n 299a24 │ │ │ │ ldr r2, [pc, #504] @ (299dc8 ) │ │ │ │ ldr r3, [pc, #440] @ (299d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -92832,15 +92832,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ ldr r2, [pc, #468] @ (299dd8 ) │ │ │ │ ldr r3, [pc, #388] @ (299d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -92854,15 +92854,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 299b24 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259844 │ │ │ │ ldr r2, [pc, #416] @ (299de8 ) │ │ │ │ @@ -92873,15 +92873,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (299df0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 299b4c │ │ │ │ ldr r2, [pc, #388] @ (299df4 ) │ │ │ │ ldr r3, [pc, #284] @ (299d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92900,15 +92900,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (299e00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 299bc6 │ │ │ │ mov r0, r9 │ │ │ │ bl 298234 │ │ │ │ b.n 299bc6 │ │ │ │ ldr r3, [pc, #328] @ (299e04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -92920,24 +92920,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 299a6e │ │ │ │ ldr r0, [pc, #312] @ (299e0c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 299a6e │ │ │ │ cbz r0, 299cfa │ │ │ │ bl 298234 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 299a24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ b.n 299a24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 299cf2 │ │ │ │ b.n 299a24 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ @@ -92950,29 +92950,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (299e18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299cb0 │ │ │ │ b.n 299bc6 │ │ │ │ ldr r3, [pc, #232] @ (299e1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (299e20 ) │ │ │ │ ldr r1, [pc, #232] @ (299e24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, fp │ │ │ │ blx 2593b4 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299cb0 │ │ │ │ b.n 299bc6 │ │ │ │ ldr r3, [pc, #204] @ (299e28 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -92980,106 +92980,106 @@ │ │ │ │ ldr r1, [pc, #208] @ (299e30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, fp │ │ │ │ blx 2593b4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 258fd4 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299cb0 │ │ │ │ b.n 299bc6 │ │ │ │ asrs r2, r0, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r6, r3, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vhadd.u16 q8, q7, q5 │ │ │ │ - vhadd.u q8, q1, q5 │ │ │ │ + vhadd.u16 q8, q3, q5 │ │ │ │ + vhadd.u32 q8, q5, q5 │ │ │ │ lsrs r4, r7, #23 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsrs r0, r0, #23 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #204 @ 0xcc │ │ │ │ + movs r2, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r2, r7, #21 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r4, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r6, r0, #21 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r2, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r3, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r1, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [pc, #352] @ (299f68 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r6, #29 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #188 @ 0xbc │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -93091,23 +93091,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #120] @ (299ee0 ) │ │ │ │ ldr r1, [pc, #120] @ (299ee4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 299e86 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 299e34 │ │ │ │ mov r0, r6 │ │ │ │ blx 25a82c │ │ │ │ @@ -93136,24 +93136,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r5, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 299e30 │ │ │ │ + ble.n 299e20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf23a0052 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf2320052 │ │ │ │ + movs r3, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #40 @ 0x28 │ │ │ │ + movs r3, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299eec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -93166,26 +93166,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (299fb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (299fb4 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #140] @ (299fb8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 299f60 │ │ │ │ ldr r1, [pc, #132] @ (299fbc ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25a01c │ │ │ │ @@ -93205,15 +93205,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (299fc4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -93222,51 +93222,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (299fcc ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 299f76 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #9 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r3, [pc, #64] @ (299fec ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1860052 │ │ │ │ - bgt.n 299f6c │ │ │ │ + sbcs.w r0, lr, #82 @ 0x52 │ │ │ │ + bgt.n 299f5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #156 @ 0x9c │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (299fe0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ subs r6, r2, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (299ff0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ nop │ │ │ │ subs r2, r1, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -93370,29 +93370,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r0, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, pc, #16 @ (adr r7, 29a128 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r0, r7, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r6, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r6, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (29a1e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93400,39 +93400,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68f840 │ │ │ │ + bl 68f848 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 71d890 │ │ │ │ + bl 71d898 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 29a1ba │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 71d734 │ │ │ │ + bl 71d73c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 68f890 │ │ │ │ + bl 68f898 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 68f840 │ │ │ │ + bl 68f848 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -93475,73 +93475,73 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 259184 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 6901c0 │ │ │ │ + bl 6901c8 │ │ │ │ ldr r1, [pc, #124] @ (29a29c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ cbz r0, 29a236 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (29a2a0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ cbz r0, 29a250 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (29a2a4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ cbz r0, 29a26c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (29a2a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ cbz r0, 29a288 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia.w lr!, {r0, r4, r6} │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + stmia.w r6!, {r0, r4, r6} │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #992] @ (29a688 ) │ │ │ │ + ldr r6, [pc, #960] @ (29a668 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 29a274 │ │ │ │ + bgt.n 29a264 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29a30c │ │ │ │ sub sp, #12 │ │ │ │ @@ -93549,15 +93549,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (29a314 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #60] @ 29a318 │ │ │ │ ldr r3, [pc, #60] @ (29a31c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (29a320 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (29a324 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -93571,19 +93571,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r0, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -93614,15 +93614,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93648,31 +93648,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (29a3f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #7 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r7, #2 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + subs r6, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29a434 │ │ │ │ sub sp, #12 │ │ │ │ @@ -93680,24 +93680,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (29a43c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 29a130 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r4, #1 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (29a4a0 ) │ │ │ │ add r4, pc │ │ │ │ @@ -93711,24 +93711,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ add r3, pc, #144 @ (adr r3, 29a534 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (29a520 ) │ │ │ │ @@ -93738,54 +93738,54 @@ │ │ │ │ ldr r1, [pc, #108] @ (29a528 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 71d4dc │ │ │ │ + bl 71d4e4 │ │ │ │ ldr r1, [pc, #80] @ (29a52c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #56] @ (29a530 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xead0004a │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + pkhbt r0, r8, sl, lsl #1 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r0, #-296] @ 0xfffffed8 │ │ │ │ - pkhbt r0, r6, sl, lsl #1 │ │ │ │ + ldc 0, cr0, [r8, #-296]! @ 0xfffffed8 │ │ │ │ + @ instruction: 0xeabe004a │ │ │ │ asrs r6, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 29a5b8 │ │ │ │ @@ -93797,15 +93797,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (29a5c0 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 29336c │ │ │ │ cbz r0, 29a5a2 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -93829,18 +93829,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - orr.w r0, lr, sl, lsl #1 │ │ │ │ - bics.w r0, r2, sl, lsl #1 │ │ │ │ + orr.w r0, r6, sl, lsl #1 │ │ │ │ + bic.w r0, sl, sl, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (29a734 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #348] @ (29a738 ) │ │ │ │ @@ -93848,15 +93848,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (29a73c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 29a720 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2598e8 │ │ │ │ @@ -93966,21 +93966,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (29a740 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (29a744 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xe9a8004a │ │ │ │ - @ instruction: 0xe9bc004a │ │ │ │ - subs r4, r2, r5 │ │ │ │ + @ instruction: 0xe9a0004a │ │ │ │ + @ instruction: 0xe9b4004a │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -94001,15 +94001,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 29a802 │ │ │ │ @@ -94030,15 +94030,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -94053,33 +94053,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - b.n 29a7c0 │ │ │ │ + b.n 29a7b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r5, #23 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a7c4 │ │ │ │ + b.n 29a7b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -94113,15 +94113,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (29aa44 ) │ │ │ │ ldr r7, [pc, #404] @ (29aa48 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29a9d8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -94140,37 +94140,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29a9f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29a9ae │ │ │ │ ldr r0, [pc, #348] @ (29aa50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #344] @ (29aa54 ) │ │ │ │ ldr r2, [pc, #344] @ (29aa58 ) │ │ │ │ ldr r1, [pc, #348] @ (29aa5c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (29aa60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (29aa64 ) │ │ │ │ ldr r1, [pc, #332] @ (29aa68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2920b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -94192,15 +94192,15 @@ │ │ │ │ blx 2591f8 │ │ │ │ mov r4, r0 │ │ │ │ blx 25a82c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68f738 │ │ │ │ + bl 68f740 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -94215,24 +94215,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29aa1a │ │ │ │ ldr r4, [pc, #192] @ (29aa70 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #176] @ (29aa74 ) │ │ │ │ ldr r2, [pc, #180] @ (29aa78 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ b.n 29a912 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29a8ca │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -94252,68 +94252,68 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29a8ee │ │ │ │ ldr r0, [pc, #116] @ (29aa84 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29a8ee │ │ │ │ ldr r3, [pc, #96] @ (29aa7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29a9ae │ │ │ │ ldr r3, [pc, #88] @ (29aa80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29a9ae │ │ │ │ ldr r0, [pc, #88] @ (29aa88 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29a9ae │ │ │ │ nop │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + adds r0, r7, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r0, r2, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #296] @ 0x128 │ │ │ │ - lsls r0, r7, #18 │ │ │ │ + strd r0, r0, [r8, #296] @ 0x128 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a76c │ │ │ │ + b.n 29a75c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrd r0, r0, [ip], #296 @ 0x128 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + ldrd r0, r0, [r4], #296 @ 0x128 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a748 │ │ │ │ + b.n 29a738 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a774 │ │ │ │ + b.n 29a764 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r2, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strex r0, r0, [ip, #296] @ 0x128 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + strex r0, r0, [r4, #296] @ 0x128 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a600 │ │ │ │ + b.n 29a5f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r1, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (29abbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -94322,15 +94322,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (29abc4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 29ab66 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 29ab26 │ │ │ │ @@ -94374,15 +94374,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (29abd0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 292ba4 │ │ │ │ @@ -94407,45 +94407,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (29abdc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 292b54 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a590 │ │ │ │ + b.n 29a580 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29aa74 │ │ │ │ + b.n 29aa64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a488 │ │ │ │ + b.n 29a478 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a4b4 │ │ │ │ + b.n 29a4a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r5, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a3e0 │ │ │ │ + b.n 29b3d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a40c │ │ │ │ + b.n 29a3fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (29ad18 ) │ │ │ │ @@ -94466,15 +94466,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -94497,15 +94497,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (29ad2c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 299ff4 │ │ │ │ ldr r2, [pc, #152] @ (29ad30 ) │ │ │ │ @@ -94548,42 +94548,42 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 299ff4 │ │ │ │ b.n 29ac94 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r4, #-464] @ 0xfffffe30 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r0, #5 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b358 │ │ │ │ + b.n 29b348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b388 │ │ │ │ + b.n 29b378 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldc2 0, cr0, [r4], #464 @ 0x1d0 │ │ │ │ ldc2 0, cr0, [r2], {116} @ 0x74 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b278 │ │ │ │ + b.n 29b268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b2a4 │ │ │ │ + b.n 29b294 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (29af18 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -94601,15 +94601,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 293b5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29af06 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -94622,15 +94622,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2598e8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25bc44 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -94676,15 +94676,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 299ff4 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -94710,15 +94710,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (29af40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2598e8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25bc44 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94752,34 +94752,34 @@ │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfbf00074 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29b370 │ │ │ │ + b.n 29b360 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b39c │ │ │ │ + b.n 29b38c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.u16 q0, q6, #10 │ │ │ │ - b.n 29b1f4 │ │ │ │ + vshr.u8 q0, q6, #2 │ │ │ │ + b.n 29b1e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b1ec │ │ │ │ + b.n 29b1dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.u16 q0, q1, q6 │ │ │ │ - b.n 29b108 │ │ │ │ + vqadd.u8 q0, q5, q6 │ │ │ │ + b.n 29b0f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b134 │ │ │ │ + b.n 29b124 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfa740074 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (29afac ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94789,41 +94789,41 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #60] @ (29afb8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 29af92 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29ad44 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 29a5c4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29ad44 │ │ │ │ - b.n 29b4e8 │ │ │ │ + b.n 29b4d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mcr2 0, 2, r0, cr14, cr12, {2} │ │ │ │ - b.n 29aff4 │ │ │ │ + mcr2 0, 2, r0, cr6, cr12, {2} │ │ │ │ + b.n 29afe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b648 │ │ │ │ + b.n 29b638 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (29b1ac ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -94858,15 +94858,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 29b06c │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -94925,15 +94925,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 293b5c │ │ │ │ @@ -94955,15 +94955,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25a140 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -95003,22 +95003,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr??.w r0, [r8, r4, lsl #3] │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r4, #116] @ 0x74 │ │ │ │ - ldc2l 0, cr0, [r2], #368 @ 0x170 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + stc2l 0, cr0, [sl], #368 @ 0x170 │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 29bc00 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -95032,15 +95032,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 29bc0c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -95257,15 +95257,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 29b55a │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -95349,15 +95349,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 29bc1c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2936c4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -95389,15 +95389,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29b25a │ │ │ │ ldr.w r0, [pc, #1676] @ 29bc28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29b25a │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -95531,15 +95531,15 @@ │ │ │ │ blx 2591f8 │ │ │ │ mov r6, r0 │ │ │ │ blx 25a82c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 68f890 │ │ │ │ + bl 68f898 │ │ │ │ b.n 29b25c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -95802,22 +95802,22 @@ │ │ │ │ bpl.w 29b390 │ │ │ │ ldr r0, [pc, #536] @ (29bc34 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29b390 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (29bc38 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 68f890 │ │ │ │ + bl 68f898 │ │ │ │ b.n 29b25a │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 29b25a │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -95873,15 +95873,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -95914,15 +95914,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -95980,40 +95980,40 @@ │ │ │ │ bgt.w 29b25a │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 29bbdc │ │ │ │ b.w 29b25a │ │ │ │ - @ instruction: 0xfbd2005c │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + @ instruction: 0xfbca005c │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r7, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf74c0074 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r6, #92] @ 0x5c │ │ │ │ - bge.n 29bcec │ │ │ │ + strb.w r0, [lr, #92] @ 0x5c │ │ │ │ + bge.n 29bcdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 29bd18 │ │ │ │ + bge.n 29bd08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bc3c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 29bc44 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -96059,22 +96059,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29be18 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71d884 │ │ │ │ + bl 71d88c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71d57c │ │ │ │ + bl 71d584 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a130 │ │ │ │ b.n 29bcfe │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 29bcf8 │ │ │ │ @@ -96193,38 +96193,38 @@ │ │ │ │ beq.n 29be2e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 68f738 │ │ │ │ + bl 68f740 │ │ │ │ b.n 29bcb6 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 29bcb6 │ │ │ │ ldr r1, [pc, #48] @ (29be60 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 68f738 │ │ │ │ + bl 68f740 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 29bcb0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r6], #464 @ 0x1d0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mcrr 0, 7, r0, sl, cr4 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029be64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96240,24 +96240,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldrh r0, [r0, #8] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 0029bec8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96269,46 +96269,46 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (29bf0c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 292c08 │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr8, cr12, {2} │ │ │ │ - beq.n 29be4c │ │ │ │ + mrc 0, 6, r0, cr0, cr12, {2} │ │ │ │ + beq.n 29be3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 29be7c │ │ │ │ + beq.n 29be6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029bf10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (29bf44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ cbz r0, 29bf36 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (29bf48 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5d21e4 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + b.w 5d21ec │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2l 0, cr0, [r4], #-404 @ 0xfffffe6c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96317,28 +96317,28 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (29bf90 ) │ │ │ │ ldr r1, [pc, #44] @ (29bf94 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r0, r1, #17 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.u64 q8, q3, q6 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + vqadd.u32 q8, q7, q6 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -96352,18 +96352,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (29bfd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r7, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bfdc : │ │ │ │ ldr r3, [pc, #48] @ (29c010 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 29bfe6 │ │ │ │ @@ -96383,15 +96383,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ sbcs r2, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (29c01c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ mrrc2 0, 6, r0, r2, cr5 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 29c08c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 29c07e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -96478,15 +96478,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 29700c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 29c062 │ │ │ │ - mcr2 0, 3, r0, cr10, cr12, {2} │ │ │ │ + mcr2 0, 3, r0, cr2, cr12, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ @@ -96494,41 +96494,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 6901c0 │ │ │ │ + bl 6901c8 │ │ │ │ ldr r1, [pc, #52] @ (29c16c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldr r1, [pc, #40] @ (29c170 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r7, #21 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29c1d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96536,15 +96536,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (29c1dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #60] @ 29c1e0 │ │ │ │ ldr r3, [pc, #60] @ (29c1e4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (29c1e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (29c1ec ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -96559,18 +96559,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldc2l 0, cr0, [r2, #-368]! @ 0xfffffe90 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + stc2l 0, cr0, [sl, #-368]! @ 0xfffffe90 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -96628,26 +96628,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (29c29c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c210 │ │ │ │ ldr r0, [pc, #24] @ (29c2a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29c210 │ │ │ │ nop │ │ │ │ b.n 29c11c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29c334 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96665,33 +96665,33 @@ │ │ │ │ b.n 29c2fc │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 68f890 │ │ │ │ + bl 68f898 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 25a674 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 29c31e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ - bl 68f840 │ │ │ │ + bl 5d262c │ │ │ │ + bl 68f848 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 29c2d2 │ │ │ │ @@ -96706,17 +96706,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r8], #-368 @ 0xfffffe90 │ │ │ │ - vmla.i q8, q7, d2[2] │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + ldc2 0, cr0, [r0], #-368 @ 0xfffffe90 │ │ │ │ + vmla.i q8, q3, d2[2] │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -96812,19 +96812,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (29c480 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c3a4 │ │ │ │ ldr r0, [pc, #64] @ (29c484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29c3a4 │ │ │ │ ldr r0, [pc, #56] @ (29c488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 29c3f6 │ │ │ │ ldr r1, [pc, #52] @ (29c48c ) │ │ │ │ add r1, pc │ │ │ │ b.n 29c39a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ b.n 29c01c │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -96833,22 +96833,22 @@ │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [sl, #101] @ 0x65 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29bf1c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - vmla.i16 q8, q6, d2[1] │ │ │ │ + vmla.i16 q8, q2, d2[1] │ │ │ │ ldr r5, [pc, #688] @ (29c730 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q8, q0, d2[2] │ │ │ │ - vmla.i q8, q7, d2[2] │ │ │ │ - vmla.i32 q0, q4, d10[0] │ │ │ │ + vrev64.32 q0, q5 │ │ │ │ + vmla.i q8, q3, d2[2] │ │ │ │ + vmla.i32 q0, q0, d10[0] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #28 │ │ │ │ @@ -97175,15 +97175,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29c748 │ │ │ │ ldr r0, [pc, #804] @ (29cb08 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29c748 │ │ │ │ ldr r3, [pc, #792] @ (29cb0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97192,15 +97192,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29c6b2 │ │ │ │ ldr r0, [pc, #772] @ (29cb10 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 29c6b2 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 29c982 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -97379,15 +97379,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 29c918 │ │ │ │ ldr r1, [pc, #316] @ (29cb38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (29cb3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 29c938 │ │ │ │ ldr r2, [pc, #296] @ (29cb34 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29c938 │ │ │ │ @@ -97405,15 +97405,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (29cb04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29c8b2 │ │ │ │ ldr r0, [pc, #264] @ (29cb44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29c8b2 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2913a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -97440,15 +97440,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 29c9d0 │ │ │ │ ldr r0, [pc, #192] @ (29cb4c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29c9d0 │ │ │ │ bl 291170 │ │ │ │ b.n 29c9d0 │ │ │ │ ldr.w sl, [pc, #180] @ 29cb50 │ │ │ │ add sl, pc │ │ │ │ b.n 29ca6e │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -97466,59 +97466,59 @@ │ │ │ │ ldr r3, [pc, #60] @ (29cb04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29ca56 │ │ │ │ ldr r0, [pc, #132] @ (29cb58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29ca56 │ │ │ │ nop │ │ │ │ b.n 29d0a4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r2, #15007744 @ 0xe50000 │ │ │ │ adc.w r0, r2, #15007744 @ 0xe50000 │ │ │ │ - ldc2l 0, cr0, [r2], {74} @ 0x4a │ │ │ │ - ldc2l 0, cr0, [r8], {74} @ 0x4a │ │ │ │ + stc2l 0, cr0, [sl], {74} @ 0x4a │ │ │ │ + ldc2l 0, cr0, [r0], {74} @ 0x4a │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - mcrr2 0, 4, r0, r2, cr10 │ │ │ │ + ldc2 0, cr0, [sl], #-296 @ 0xfffffed8 │ │ │ │ ldr r0, [pc, #160] @ (29cba4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [ip], #-296 @ 0xfffffed8 │ │ │ │ + ldc2l 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ ldr r3, [pc, #816] @ (29ce40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], #-296 @ 0xfffffed8 │ │ │ │ - @ instruction: 0xfbbc004a │ │ │ │ - vhadd.u8 q0, q1, q5 │ │ │ │ + stc2 0, cr0, [r8], #-296 @ 0xfffffed8 │ │ │ │ + @ instruction: 0xfbb4004a │ │ │ │ + cdp2 0, 15, cr0, cr10, cr10, {2} │ │ │ │ @ instruction: 0xf35e0065 │ │ │ │ - @ instruction: 0xfaf2004a │ │ │ │ - sbcs.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ - @ instruction: 0xfb94004a │ │ │ │ + @ instruction: 0xfaea004a │ │ │ │ + sbc.w r0, ip, #14417920 @ 0xdc0000 │ │ │ │ + @ instruction: 0xfb8c004a │ │ │ │ movt r0, #49253 @ 0xc065 │ │ │ │ - @ instruction: 0xfa4e004a │ │ │ │ + @ instruction: 0xfa46004a │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa04004a │ │ │ │ - @ instruction: 0xfae4004a │ │ │ │ + ldr??.w r0, [ip, #74] @ 0x4a │ │ │ │ + @ instruction: 0xfadc004a │ │ │ │ asrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4a004a │ │ │ │ + @ instruction: 0xfa42004a │ │ │ │ ldr r1, [pc, #32] @ (29cb6c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa20004a │ │ │ │ - vld4.16 {d16-d19}, [r2], sl │ │ │ │ + @ instruction: 0xfa18004a │ │ │ │ + ldr??.w r0, [sl, sl] │ │ │ │ strb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa32004a │ │ │ │ + @ instruction: 0xfa2a004a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97539,22 +97539,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (29ccd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 29cb7a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 68f6dc │ │ │ │ + b.w 68f6e4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -97662,17 +97662,17 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 29cc16 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29cc9a │ │ │ │ b.n 29cc46 │ │ │ │ - bfi r0, sl, #1, #28 │ │ │ │ - @ instruction: 0xf6fc004a │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + bfi r0, r2, #1, #28 │ │ │ │ + @ instruction: 0xf6f4004a │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (29ce94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -97684,15 +97684,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 29cea0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 29cd8a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -97807,113 +97807,113 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (29cea8 ) │ │ │ │ ldr r0, [pc, #132] @ (29ceac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29cdfa │ │ │ │ b.n 29cdfe │ │ │ │ ldr r1, [pc, #112] @ (29ceb0 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (29ceb4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 29ce04 │ │ │ │ ldr r3, [pc, #100] @ (29ceb8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29cdac │ │ │ │ ldr r3, [pc, #92] @ (29cebc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cdac │ │ │ │ ldr r0, [pc, #84] @ (29cec0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 29cdac │ │ │ │ mov r0, r5 │ │ │ │ bl 29c650 │ │ │ │ b.n 29ce04 │ │ │ │ ldr r3, [pc, #68] @ (29cec4 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (29cec8 ) │ │ │ │ ldr r0, [pc, #68] @ (29cecc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - addw r0, sl, #92 @ 0x5c │ │ │ │ - strh.w r0, [r4, sl] │ │ │ │ - ldrh.w r0, [r2, sl] │ │ │ │ + addw r0, r2, #92 @ 0x5c │ │ │ │ + ldrb.w r0, [ip, sl] │ │ │ │ + strh.w r0, [sl, sl] │ │ │ │ bgt.n 29cf2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0d8005c │ │ │ │ - @ instruction: 0xf772004a │ │ │ │ - @ instruction: 0xf0bc005c │ │ │ │ - @ instruction: 0xf734004a │ │ │ │ + @ instruction: 0xf0d0005c │ │ │ │ + @ instruction: 0xf76a004a │ │ │ │ + @ instruction: 0xf0b4005c │ │ │ │ + @ instruction: 0xf72c004a │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6f4004a │ │ │ │ - orns r0, r8, #92 @ 0x5c │ │ │ │ - @ instruction: 0xf69a004a │ │ │ │ - @ instruction: 0xf6be004a │ │ │ │ + @ instruction: 0xf6ec004a │ │ │ │ + orns r0, r0, #92 @ 0x5c │ │ │ │ + @ instruction: 0xf692004a │ │ │ │ + @ instruction: 0xf6b6004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29cf08 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (29cf0c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (29cf10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29c2a4 │ │ │ │ nop │ │ │ │ - ands.w r0, r6, #92 @ 0x5c │ │ │ │ - @ instruction: 0xf634004a │ │ │ │ - movw r0, #10314 @ 0x284a │ │ │ │ + and.w r0, lr, #92 @ 0x5c │ │ │ │ + @ instruction: 0xf62c004a │ │ │ │ + @ instruction: 0xf63a004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 29cf78 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #80] @ (29cf7c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (29cf80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 25b020 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (29cf84 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -97927,17 +97927,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - vshr.s16 q8, q6, #14 │ │ │ │ - @ instruction: 0xf5f0004a │ │ │ │ - @ instruction: 0xf5fa004a │ │ │ │ + vshr.s8 q8, q6, #6 │ │ │ │ + @ instruction: 0xf5e8004a │ │ │ │ + @ instruction: 0xf5f2004a │ │ │ │ ldc 0, cr0, [r6, #-404] @ 0xfffffe6c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29cfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97945,15 +97945,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (29cff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ bl 29c1f4 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 29cfc2 │ │ │ │ bl 296538 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -97966,17 +97966,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - vqadd.s16 q8, q7, q6 │ │ │ │ - sbcs.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ - @ instruction: 0xf58a004a │ │ │ │ + vqadd.s16 q8, q3, q6 │ │ │ │ + sbcs.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf582004a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 29d0a0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97985,15 +97985,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (29d0a4 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (29d0a8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 29d06e │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -98035,17 +98035,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mrc 0, 7, r0, cr4, cr12, {2} │ │ │ │ - adds.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ - add.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ + mcr 0, 7, r0, cr12, cr12, {2} │ │ │ │ + adds.w r0, r2, #13238272 @ 0xca0000 │ │ │ │ + add.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ stc 0, cr0, [r2], #-404 @ 0xfffffe6c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 29d144 │ │ │ │ sub sp, #20 │ │ │ │ @@ -98053,15 +98053,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (29d14c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29d0ea │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 29d110 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -98094,20 +98094,20 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 291004 │ │ │ │ b.n 29d0fc │ │ │ │ nop │ │ │ │ - mrc 0, 1, r0, cr6, cr12, {2} │ │ │ │ - orrs.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ - orn r0, r2, #13238272 @ 0xca0000 │ │ │ │ - sbfx r0, lr, #1, #11 │ │ │ │ + mcr 0, 1, r0, cr14, cr12, {2} │ │ │ │ + orrs.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ + orrs.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ + sbfx r0, r6, #1, #11 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 65d15a │ │ │ │ + bl 65d15a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 29d230 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (29d234 ) │ │ │ │ @@ -98117,15 +98117,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (29d23c ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #176] @ (29d240 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 29d1e0 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -98142,15 +98142,15 @@ │ │ │ │ cbnz r2, 29d20c │ │ │ │ mov r0, r3 │ │ │ │ bl 29c1f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68f6dc │ │ │ │ + b.w 68f6e4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98167,15 +98167,15 @@ │ │ │ │ bpl.n 29d198 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (29d24c ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 29d198 │ │ │ │ ldr r2, [pc, #64] @ (29d250 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29d1b8 │ │ │ │ @@ -98183,33 +98183,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29d1b8 │ │ │ │ ldr r0, [pc, #48] @ (29d254 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 29d1b8 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl, #368] @ 0x170 │ │ │ │ - usat r0, #10, r8, asr #1 │ │ │ │ - @ instruction: 0xf3b6004a │ │ │ │ + stc 0, cr0, [r2, #368] @ 0x170 │ │ │ │ + usat r0, #10, r0, asr #1 │ │ │ │ + usat r0, #10, lr, asr #1 │ │ │ │ bvc.n 29d1b8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b4004a │ │ │ │ + usat r0, #10, ip, asr #1 │ │ │ │ strb r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #10, ip, asr #1 │ │ │ │ + usat r0, #10, r4, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 29d340 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #212] @ (29d344 ) │ │ │ │ @@ -98229,15 +98229,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25b008 │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 29d2e8 │ │ │ │ @@ -98258,15 +98258,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (29d35c ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da78c │ │ │ │ + bl 5da794 │ │ │ │ ldr r2, [pc, #116] @ (29d360 ) │ │ │ │ ldr r3, [pc, #96] @ (29d34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -98291,23 +98291,23 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 29d2ca │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [lr], {92} @ 0x5c │ │ │ │ + stc 0, cr0, [r6], {92} @ 0x5c │ │ │ │ bvs.n 29d2ec │ │ │ │ lsls r4, r6, #1 │ │ │ │ bvs.n 29d2d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf298004a │ │ │ │ - subw r0, r2, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf290004a │ │ │ │ + @ instruction: 0xf29a004a │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe98e0065 │ │ │ │ bvs.n 29d424 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98328,15 +98328,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (29d480 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b008 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -98369,15 +98369,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5d9438 │ │ │ │ + bl 5d9440 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 29d464 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d3be │ │ │ │ @@ -98409,35 +98409,35 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (29d494 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 291004 │ │ │ │ b.n 29d3ee │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 29d3c0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xeb84005c │ │ │ │ + sbcs.w r0, ip, ip, lsr #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 29d3fc │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf194004a │ │ │ │ - sub.w r0, r2, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf18c004a │ │ │ │ + @ instruction: 0xf19a004a │ │ │ │ bpl.n 29d398 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrd r0, r0, [r2], #-404 @ 0x194 │ │ │ │ - bic.w r0, lr, #74 @ 0x4a │ │ │ │ + bic.w r0, r6, #74 @ 0x4a │ │ │ │ bl 1a7492 │ │ │ │ bl 33b496 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29d4a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strd r0, r0, [lr, #404] @ 0x194 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #136] @ (29d544 ) │ │ │ │ @@ -98445,44 +98445,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (29d54c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #128] @ (29d550 ) │ │ │ │ ldr r3, [pc, #128] @ (29d554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (29d558 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (29d55c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (29d560 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r3, [pc, #120] @ (29d564 ) │ │ │ │ ldr r2, [pc, #124] @ (29d568 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (29d56c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r3, [pc, #112] @ (29d570 ) │ │ │ │ ldr r2, [pc, #116] @ (29d574 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (29d578 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #108] @ (29d57c ) │ │ │ │ ldr r3, [pc, #108] @ (29d580 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (29d584 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -98490,56 +98490,56 @@ │ │ │ │ ldr r4, [pc, #104] @ (29d588 ) │ │ │ │ ldr r2, [pc, #104] @ (29d58c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d5d88 │ │ │ │ + bl 5d5d90 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xeae0005c │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xead8005c │ │ │ │ + @ instruction: 0xb76a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb74a │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f0004a │ │ │ │ + @ instruction: 0xf3e8004a │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 29d614 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3de004a │ │ │ │ + @ instruction: 0xf3d6004a │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d6004a │ │ │ │ + ubfx r0, lr, #1, #11 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b8004a │ │ │ │ + @ instruction: 0xf3b0004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -98604,15 +98604,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -98631,15 +98631,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 25bb68 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 29d7a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 716e94 │ │ │ │ + bl 716e9c │ │ │ │ cbnz r0, 29d6c4 │ │ │ │ ldr r2, [pc, #744] @ (29d984 ) │ │ │ │ ldr r3, [pc, #728] @ (29d974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -98740,15 +98740,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dea4 │ │ │ │ + bl 71deac │ │ │ │ b.n 29d698 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 25a490 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -98761,33 +98761,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (29d990 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 259f10 │ │ │ │ b.n 29d698 │ │ │ │ ldr r4, [pc, #392] @ (29d994 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29d698 │ │ │ │ ldr r1, [pc, #372] @ (29d998 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d8b6 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (29d99c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -98806,15 +98806,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (29d9a0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29d800 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -98869,75 +98869,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (29d9ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29d800 │ │ │ │ ldr r2, [pc, #132] @ (29d9b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (29d9b4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (29d9b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29d800 │ │ │ │ ldr r2, [pc, #112] @ (29d9bc ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (29d9c0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (29d9c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29d800 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 29d9cc │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2d2004a │ │ │ │ - ldrd r0, r0, [r2, #-368]! @ 0x170 │ │ │ │ - @ instruction: 0xf2e0004a │ │ │ │ + movt r0, #41034 @ 0xa04a │ │ │ │ + strd r0, r0, [sl, #-368]! @ 0x170 │ │ │ │ + @ instruction: 0xf2d8004a │ │ │ │ bcs.n 29d8e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - rsbs r0, lr, #74 @ 0x4a │ │ │ │ - b.n 29d8e4 │ │ │ │ + rsbs r0, r6, #74 @ 0x4a │ │ │ │ + b.n 29d8d4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add.w r0, r2, #74 @ 0x4a │ │ │ │ - add.w r0, r8, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf0fa004a │ │ │ │ + add.w r0, r0, #74 @ 0x4a │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #114 @ 0x72 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf0d0004a │ │ │ │ - eors.w r0, r2, #74 @ 0x4a │ │ │ │ - b.n 29d6b0 │ │ │ │ + @ instruction: 0xf0c8004a │ │ │ │ + eor.w r0, sl, #74 @ 0x4a │ │ │ │ + b.n 29d6a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vmla.i16 d16, d10, d2[1] │ │ │ │ - bic.w r0, r2, #74 @ 0x4a │ │ │ │ - b.n 29d67c │ │ │ │ + vmla.i16 d16, d2, d2[1] │ │ │ │ + ands.w r0, sl, #74 @ 0x4a │ │ │ │ + b.n 29d66c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vext.8 q0, q5, q5, #0 │ │ │ │ - bic.w r0, sl, #74 @ 0x4a │ │ │ │ - b.n 29d648 │ │ │ │ + vext.8 q0, q1, q5, #0 │ │ │ │ + bic.w r0, r2, #74 @ 0x4a │ │ │ │ + b.n 29d638 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vmla.i16 d0, d10, d2[1] │ │ │ │ + vmla.i16 d0, d2, d2[1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (29dd34 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -99125,15 +99125,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 259f0c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29da6e │ │ │ │ b.n 29dba4 │ │ │ │ @@ -99253,17 +99253,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 296ea0 │ │ │ │ b.n 29d9e8 │ │ │ │ ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (29e04c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e4dc │ │ │ │ + b.n 29e4cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp 0, 1, cr0, cr2, cr10, {2} │ │ │ │ + cdp 0, 0, cr0, cr10, cr10, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 29dd8c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99271,57 +99271,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (29dd94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 29e214 │ │ │ │ + b.n 29e204 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb98004a │ │ │ │ - sub.w r0, sl, sl, lsl #1 │ │ │ │ + @ instruction: 0xeb90004a │ │ │ │ + sub.w r0, r2, sl, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29dddc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (29dde0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (29dde4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 29e1bc │ │ │ │ + b.n 29e1ac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adc.w r0, r4, sl, lsl #1 │ │ │ │ - adcs.w r0, r6, sl, lsl #1 │ │ │ │ + @ instruction: 0xeb3c004a │ │ │ │ + adc.w r0, lr, sl, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29de2c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99329,55 +99329,55 @@ │ │ │ │ ldr r1, [pc, #48] @ (29de34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 29e16c │ │ │ │ + b.n 29e15c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeaf4004a │ │ │ │ - add.w r0, r6, sl, lsl #1 │ │ │ │ + @ instruction: 0xeaec004a │ │ │ │ + @ instruction: 0xeafe004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29de78 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (29de7c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (29de80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 29e118 │ │ │ │ + b.n 29e108 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeaa4004a │ │ │ │ - @ instruction: 0xeab6004a │ │ │ │ + eors.w r0, ip, sl, lsl #1 │ │ │ │ + @ instruction: 0xeaae004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29dec8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99385,121 +99385,121 @@ │ │ │ │ ldr r1, [pc, #48] @ (29ded0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 29e0d0 │ │ │ │ + b.n 29e0c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orrs.w r0, r8, sl, lsl #1 │ │ │ │ - orn r0, sl, sl, lsl #1 │ │ │ │ + orrs.w r0, r0, sl, lsl #1 │ │ │ │ + orn r0, r2, sl, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29df14 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (29df18 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (29df1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 29e07c │ │ │ │ + b.n 29e06c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - and.w r0, r8, sl, lsl #1 │ │ │ │ - ands.w r0, sl, sl, lsl #1 │ │ │ │ + and.w r0, r0, sl, lsl #1 │ │ │ │ + ands.w r0, r2, sl, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29df58 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (29df5c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (29df60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - b.n 29e028 │ │ │ │ + b.n 29e018 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe9bc004a │ │ │ │ - strd r0, r0, [lr, #296] @ 0x128 │ │ │ │ + @ instruction: 0xe9b4004a │ │ │ │ + strd r0, r0, [r6, #296] @ 0x128 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (29dfcc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (29dfd0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (29dfd4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 29dfb8 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 29dfc4 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 259f10 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r1, [pc, #16] @ (29dfd8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 29dfa0 │ │ │ │ - b.n 29e018 │ │ │ │ + b.n 29e008 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [ip, #-296]! @ 0x128 │ │ │ │ - @ instruction: 0xe98c004a │ │ │ │ + ldrd r0, r0, [r4, #-296]! @ 0x128 │ │ │ │ + @ instruction: 0xe984004a │ │ │ │ movs r1, #242 @ 0xf2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (29e058 ) │ │ │ │ @@ -99511,15 +99511,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 29e02e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -99534,28 +99534,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (29e064 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmdb r8, {r1, r3, r6} │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + stmdb r0, {r1, r3, r6} │ │ │ │ + svc 162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmdb lr, {r1, r3, r6} │ │ │ │ - strd r0, r0, [r0, #296] @ 0x128 │ │ │ │ + stmdb r6, {r1, r3, r6} │ │ │ │ + @ instruction: 0xe9b8004a │ │ │ │ │ │ │ │ 0029e068 : │ │ │ │ ldr r3, [pc, #124] @ (29e0e8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 29e082 │ │ │ │ ldr r3, [pc, #120] @ (29e0ec ) │ │ │ │ @@ -99592,32 +99592,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259844 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (29e0f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r1, #86 @ 0x56 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrd r0, r0, [ip, #-296]! @ 0x128 │ │ │ │ + ldrd r0, r0, [r4, #-296]! @ 0x128 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrd r0, r0, [r8, #-296] @ 0x128 │ │ │ │ + ldrd r0, r0, [r0, #-296] @ 0x128 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29e17e │ │ │ │ cmp r3, #3 │ │ │ │ @@ -99797,40 +99797,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (29e2e0 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r0, [r5, #24] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcs.n 29e2e0 │ │ │ │ + bcs.n 29e2d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia.w r8, {r1, r3, r6} │ │ │ │ - stmia.w r2, {r1, r3, r6} │ │ │ │ stmia.w r0, {r1, r3, r6} │ │ │ │ - ldrd r0, r0, [lr], #-296 @ 0x128 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + ldrd r0, r0, [sl], #-296 @ 0x128 │ │ │ │ + ldrd r0, r0, [r8], #-296 @ 0x128 │ │ │ │ + ldrd r0, r0, [r6], #-296 @ 0x128 │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bne.n 29e2a4 │ │ │ │ + bne.n 29e294 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r2, #10 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xe80a004a │ │ │ │ - @ instruction: 0xe830004a │ │ │ │ - @ instruction: 0xe836004a │ │ │ │ - ldmia.w r0, {r1, r3, r6} │ │ │ │ - ldmia.w sl, {r1, r3, r6} │ │ │ │ - strd r0, r0, [r8], #-296 @ 0x128 │ │ │ │ - strex r0, r0, [sl, #296] @ 0x128 │ │ │ │ - @ instruction: 0xe82c004a │ │ │ │ - @ instruction: 0xe80e004a │ │ │ │ - ldrd r0, r0, [ip], #-296 @ 0x128 │ │ │ │ + @ instruction: 0xe802004a │ │ │ │ + @ instruction: 0xe828004a │ │ │ │ + @ instruction: 0xe82e004a │ │ │ │ + stmia.w r8, {r1, r3, r6} │ │ │ │ + ldmia.w r2, {r1, r3, r6} │ │ │ │ + strd r0, r0, [r0], #-296 @ 0x128 │ │ │ │ + strex r0, r0, [r2, #296] @ 0x128 │ │ │ │ + @ instruction: 0xe824004a │ │ │ │ + @ instruction: 0xe806004a │ │ │ │ + ldrd r0, r0, [r4], #-296 @ 0x128 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 29e302 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ lsrs r5, r4, #8 │ │ │ │ @@ -100022,26 +100022,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 29e52e │ │ │ │ ldr r2, [pc, #152] @ (29e538 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #144] @ (29e53c ) │ │ │ │ ldr r3, [pc, #144] @ (29e540 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (29e544 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100084,19 +100084,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e220 │ │ │ │ + b.n 29e210 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 29e5e8 │ │ │ │ + blt.n 29e5d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29e1f8 │ │ │ │ + b.n 29e1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (29e5f8 ) │ │ │ │ @@ -100108,32 +100108,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5de9cc │ │ │ │ + bl 5de9d4 │ │ │ │ cbz r0, 29e5a6 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 259184 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e474 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 29e5d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fdd3c │ │ │ │ + bl 6fdd44 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (29e600 ) │ │ │ │ ldr r3, [pc, #80] @ (29e5fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -100229,25 +100229,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (29e6dc ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29e66c │ │ │ │ stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29dfe0 │ │ │ │ + b.n 29dfd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (29e7a4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -100259,35 +100259,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e782 │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e782 │ │ │ │ movs r0, #20 │ │ │ │ blx 259184 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5e4f08 │ │ │ │ + bl 5e4f10 │ │ │ │ cbz r0, 29e786 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5de9cc │ │ │ │ + bl 5de9d4 │ │ │ │ cbz r0, 29e742 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 29e474 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ mov r0, r5 │ │ │ │ bl 29e18c │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 29e776 │ │ │ │ ldr r2, [pc, #88] @ (29e7ac ) │ │ │ │ @@ -100303,114 +100303,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fdc4c │ │ │ │ + bl 6fdc54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ movs r4, #0 │ │ │ │ b.n 29e752 │ │ │ │ ldr r3, [pc, #40] @ (29e7b0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (29e7b4 ) │ │ │ │ ldr r1, [pc, #40] @ (29e7b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29e742 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bhi.n 29e8a8 │ │ │ │ + bhi.n 29e898 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29e038 │ │ │ │ + b.n 29e028 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29eeb8 │ │ │ │ + b.n 29eea8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 29e806 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5e4a50 │ │ │ │ + bl 5e4a58 │ │ │ │ ldr r1, [pc, #128] @ (29e85c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5e4aac │ │ │ │ + bl 5e4ab4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5e4b88 │ │ │ │ + bl 5e4b90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29e848 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e7e2 │ │ │ │ ldr r1, [pc, #100] @ (29e860 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4cb8 │ │ │ │ + bl 5e4cc0 │ │ │ │ cbz r5, 29e83a │ │ │ │ - bl 5e4a50 │ │ │ │ + bl 5e4a58 │ │ │ │ ldr r1, [pc, #84] @ (29e864 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5e4aac │ │ │ │ + bl 5e4ab4 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5e4b88 │ │ │ │ + bl 5e4b90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29e848 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29e816 │ │ │ │ ldr r1, [pc, #56] @ (29e868 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4cb8 │ │ │ │ + bl 5e4cc0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - b.n 29e088 │ │ │ │ + b.n 29e078 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29f040 │ │ │ │ + b.n 29f030 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -100495,15 +100495,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 714178 │ │ │ │ + bl 714180 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 29eab6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -100570,18 +100570,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (29eaf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ b.n 29e8dc │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 29ea7e │ │ │ │ ldr r0, [pc, #220] @ (29eafc ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -100604,115 +100604,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (29eb08 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29ea0c │ │ │ │ ldr r3, [pc, #168] @ (29eb0c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (29eb10 ) │ │ │ │ ldr r1, [pc, #168] @ (29eb14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29ea0c │ │ │ │ ldr r3, [pc, #152] @ (29eb18 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (29eb1c ) │ │ │ │ ldr r1, [pc, #152] @ (29eb20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29ea0c │ │ │ │ ldr r3, [pc, #136] @ (29eb24 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (29eb28 ) │ │ │ │ ldr r1, [pc, #136] @ (29eb2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29ea0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (29eb30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (29eb34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (29eb38 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29ea0c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 29f188 │ │ │ │ + b.n 29f178 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbz r0, 29eaf0 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvs.n 29eb10 │ │ │ │ + bvs.n 29eb00 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29ef28 │ │ │ │ + b.n 29ef18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ed20 │ │ │ │ + b.n 29ed10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bpl.n 29ea7c │ │ │ │ + bpl.n 29ea6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29efcc │ │ │ │ + b.n 29efbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ec88 │ │ │ │ + b.n 29ec78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29ea4c │ │ │ │ + bpl.n 29ea3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29eee4 │ │ │ │ + b.n 29eed4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ec5c │ │ │ │ + b.n 29ec4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29ea20 │ │ │ │ + bpl.n 29ec10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29eef0 │ │ │ │ + b.n 29eee0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ec30 │ │ │ │ + b.n 29ec20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29ebf4 │ │ │ │ + bpl.n 29ebe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29ee5c │ │ │ │ + b.n 29ee4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ec04 │ │ │ │ + b.n 29ebf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29ebc4 │ │ │ │ + bpl.n 29ebb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29eed4 │ │ │ │ + b.n 29eec4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ebd0 │ │ │ │ + b.n 29ebc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -100743,20 +100743,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (29ec24 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r1, [pc, #136] @ (29ec28 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 29ebfa │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 29ebc4 │ │ │ │ cbz r5, 29ebd0 │ │ │ │ @@ -100778,82 +100778,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 29eb6e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 29eb6e │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r3, [pc, #40] @ (29ec2c ) │ │ │ │ ldr r2, [pc, #44] @ (29ec30 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (29ec34 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 29eb70 │ │ │ │ - b.n 29ee9c │ │ │ │ + b.n 29ee8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ee9c │ │ │ │ + b.n 29ee8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 29ec30 │ │ │ │ + bcc.n 29ec20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29edf4 │ │ │ │ + b.n 29ede4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 6 │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 29ec56 │ │ │ │ - bl 5e4ee8 │ │ │ │ + bl 5e4ef0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 29ec68 │ │ │ │ - bl 5e4ee8 │ │ │ │ + bl 5e4ef0 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 29ec8c │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 29ec9c │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 29ecde │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 29ecbe │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -100867,15 +100867,15 @@ │ │ │ │ bl 295304 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 29ecae │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29ecf4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f398 │ │ │ │ + b.w 71f3a0 │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 29ed08 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100906,19 +100906,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29ed60 ) │ │ │ │ ldr r0, [pc, #20] @ (29ed64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - bcs.n 29ecd0 │ │ │ │ + bcs.n 29ecc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 29ece8 │ │ │ │ + ble.n 29ecd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (29ee4c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100935,15 +100935,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 29edcc │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 29edac │ │ │ │ - bl 5ee4b8 │ │ │ │ + bl 5ee4c0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 29edbe │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 29edbe │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -100957,30 +100957,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 259184 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5de9dc │ │ │ │ + bl 5de9e4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 29edfc │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 29e474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ed96 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6fdc88 │ │ │ │ + bl 6fdc90 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29edcc │ │ │ │ ldr r2, [pc, #52] @ (29ee54 ) │ │ │ │ ldr r3, [pc, #44] @ (29ee50 ) │ │ │ │ add r2, pc │ │ │ │ @@ -101069,15 +101069,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 71c968 │ │ │ │ + bl 71c970 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 29ef02 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -101196,15 +101196,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 29f0a2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2d7c │ │ │ │ + bl 5e2d84 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101238,26 +101238,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f046 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (29f0ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f046 │ │ │ │ nop │ │ │ │ cbnz r0, 29f0e4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29f194 │ │ │ │ + bgt.n 29f184 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (29f1a4 ) │ │ │ │ @@ -101269,26 +101269,26 @@ │ │ │ │ beq.n 29f132 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29f178 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (29f1a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29f17e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 29f132 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f028 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101308,15 +101308,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29f128 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (29f1b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f128 │ │ │ │ ldr r0, [pc, #60] @ (29f1b8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29f120 │ │ │ │ ldr r3, [pc, #60] @ (29f1bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -101328,32 +101328,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f128 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (29f1c0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f128 │ │ │ │ nop │ │ │ │ @ instruction: 0xb846 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29f1c8 │ │ │ │ + bgt.n 29f1b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 29f1a8 │ │ │ │ + blt.n 29f198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29f1e0 │ │ │ │ + bgt.n 29f1d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (29f338 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -101375,15 +101375,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f296 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2c78 │ │ │ │ + bl 5e2c80 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 29f2bc │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 29f22c │ │ │ │ @@ -101392,15 +101392,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 731248 │ │ │ │ + bl 731250 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 29f252 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 29f2c8 │ │ │ │ cbnz r3, 29f26e │ │ │ │ @@ -101410,15 +101410,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (29f344 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (29f348 ) │ │ │ │ ldr r3, [pc, #204] @ (29f340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -101435,15 +101435,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29f204 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2c78 │ │ │ │ + bl 5e2c80 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 29f2bc │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 29f21a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -101466,15 +101466,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29f252 │ │ │ │ ldr r0, [pc, #112] @ (29f358 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f26e │ │ │ │ b.n 29f254 │ │ │ │ blx 2597f8 │ │ │ │ b.n 29f25a │ │ │ │ ldr r2, [pc, #72] @ (29f34c ) │ │ │ │ @@ -101493,15 +101493,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 29f22a │ │ │ │ ldr r0, [pc, #60] @ (29f360 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29f22a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb770 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xb768 │ │ │ │ @@ -101514,19 +101514,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 29f404 │ │ │ │ + blt.n 29f3f4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 29f2f0 │ │ │ │ + bge.n 29f2e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 29f8cc │ │ │ │ @@ -101552,28 +101552,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 297528 │ │ │ │ ldr.w r7, [pc, #1308] @ 29f8d0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f584 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 29f8d4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 29f8d8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2974f8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -102019,15 +102019,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29f680 │ │ │ │ ldr r0, [pc, #188] @ (29f8e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f680 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2974f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f61c │ │ │ │ @@ -102045,70 +102045,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 29f6e6 │ │ │ │ ldr r0, [pc, #128] @ (29f8f0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f6e6 │ │ │ │ ldr r3, [pc, #100] @ (29f8e0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f680 │ │ │ │ ldr r3, [pc, #88] @ (29f8e4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 29f680 │ │ │ │ ldr r0, [pc, #92] @ (29f8f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f680 │ │ │ │ ldr r3, [pc, #72] @ (29f8ec ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f6e6 │ │ │ │ ldr r3, [pc, #48] @ (29f8e4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29f6e6 │ │ │ │ ldr r0, [pc, #56] @ (29f8f8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f6e6 │ │ │ │ nop │ │ │ │ push {r2, r3, r6, r7, lr} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (29f9f4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 29f80c │ │ │ │ + bvs.n 29f7fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 29f950 │ │ │ │ + bvs.n 29f940 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 29f93c │ │ │ │ + bvs.n 29f92c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29f8b8 │ │ │ │ + bpl.n 29f8a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (29f9a8 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -102133,15 +102133,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 294e3c │ │ │ │ ldr r2, [pc, #100] @ (29f9ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r2, [pc, #92] @ (29f9b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 29f982 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -102168,27 +102168,27 @@ │ │ │ │ bpl.n 29f95a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (29f9bc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29f95a │ │ │ │ add sp, #216 @ 0xd8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 29fa30 │ │ │ │ + bpl.n 29fa20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029f9c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -102203,21 +102203,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 29f9f6 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 29f9f6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ cbnz r0, 29fa16 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102228,46 +102228,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 29ed68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5e4f20 │ │ │ │ + bl 5e4f28 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29fa6c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 29faa6 │ │ │ │ bls.n 29fa7c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 29fac2 │ │ │ │ ldr r3, [pc, #136] @ (29fad0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #128] @ (29fad4 ) │ │ │ │ ldr r2, [pc, #132] @ (29fad8 ) │ │ │ │ ldr r1, [pc, #132] @ (29fadc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fdd00 │ │ │ │ + bl 6fdd08 │ │ │ │ movs r4, #0 │ │ │ │ b.n 29fa02 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -102299,19 +102299,19 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r2, r1, #32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 29fa6c │ │ │ │ + beq.n 29fa5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 29fa44 │ │ │ │ + beq.n 29fa34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fae0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102347,58 +102347,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 29e2e4 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 29fb76 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ cbz r0, 29fb76 │ │ │ │ ldr r2, [pc, #184] @ (29fc18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 29fbaa │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29fbaa │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5e4f08 │ │ │ │ + bl 5e4f10 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 29e548 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 29fb86 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 29fbde │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29fbde │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5e4f08 │ │ │ │ + bl 5e4f10 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 29e548 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -102420,19 +102420,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ lsls r0, r7, #27 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fc1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102454,15 +102454,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29fc3e │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 29fc76 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5eb768 │ │ │ │ + b.w 5eb770 │ │ │ │ cbz r4, 29fca4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29fc5c │ │ │ │ ldr r3, [pc, #76] @ (29fcc4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -102470,15 +102470,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29fccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102489,29 +102489,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (29fcd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 29fc90 │ │ │ │ lsls r4, r7, #22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n 29fc2c │ │ │ │ + bcs.n 29fc1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcs.n 29fda4 │ │ │ │ + bcs.n 29fd94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fcdc : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 25903c │ │ │ │ │ │ │ │ @@ -102676,24 +102676,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 29febe │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 29e6e0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 29febe │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 703d6c │ │ │ │ + bl 703d74 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fdc4c │ │ │ │ + bl 6fdc54 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6fdc88 │ │ │ │ + bl 6fdc90 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a614c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a9c00 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2aedf0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -102724,32 +102724,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 29ffac │ │ │ │ ldr r1, [pc, #156] @ (29ffe8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 29ff66 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29130c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 29ff78 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2594b4 │ │ │ │ @@ -102768,31 +102768,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29fe7e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (29fff4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 29fe7e │ │ │ │ add r2, sp, #872 @ 0x368 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29ffe4 │ │ │ │ + beq.n 29ffd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2a0070 │ │ │ │ + beq.n 2a0060 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2a0a50 │ │ │ │ @@ -102927,15 +102927,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2a0388 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -103113,25 +103113,25 @@ │ │ │ │ b.n 2a012c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2a0222 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 298234 │ │ │ │ ldr.w r1, [pc, #1756] @ 2a0a68 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a068c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -103283,35 +103283,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2a05fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 71d244 │ │ │ │ + bl 71d24c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71cb04 │ │ │ │ + bl 71cb0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2a05d8 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -103319,15 +103319,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2a05ce │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 71cb04 │ │ │ │ + bl 71cb0c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2a05d8 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2a05bc │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -103394,15 +103394,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a03f6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2a0a7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a03f6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -103528,21 +103528,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 7474c0 │ │ │ │ + bl 7474c8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 7474c0 │ │ │ │ + bl 7474c8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -103645,15 +103645,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 71c968 │ │ │ │ + bl 71c970 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2a0976 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a0946 │ │ │ │ @@ -103705,15 +103705,15 @@ │ │ │ │ bpl.w 2a03f6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2a0a88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a03f6 │ │ │ │ ldr r3, [pc, #92] @ (2a0a8c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2a0a90 ) │ │ │ │ ldr r0, [pc, #92] @ (2a0a94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -103730,41 +103730,41 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r6, pc, #136 @ (adr r6, 2a0af0 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #984 @ (adr r4, 2a0e4c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r2, pc, #576 @ (adr r2, 2a0cc4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r4, r6, r7, lr} │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a0a98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -103826,24 +103826,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0bd2 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 731168 │ │ │ │ + bl 731170 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2be0 │ │ │ │ + bl 5e2be8 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2a0c78 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -103866,15 +103866,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0c82 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a0b8e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 731248 │ │ │ │ + bl 731250 │ │ │ │ b.n 2a0b92 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0b06 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f028 │ │ │ │ b.n 2a0b06 │ │ │ │ @@ -103913,22 +103913,22 @@ │ │ │ │ cbnz r3, 2a0c8a │ │ │ │ ldr r2, [pc, #180] @ (2a0cdc ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2a0ce0 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ b.n 2a0af6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2a0c62 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2a0c62 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2a0c62 │ │ │ │ @@ -103979,30 +103979,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 2a0d40 │ │ │ │ + cbz r6, 2a0d3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0070 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 2a0d48 │ │ │ │ + cbz r0, 2a0d46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a0cfc : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2a0d0e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -104037,15 +104037,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2c78 │ │ │ │ + bl 5e2c80 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a0d84 │ │ │ │ ldr r2, [pc, #64] @ (2a0da0 ) │ │ │ │ ldr r3, [pc, #56] @ (2a0d9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -104097,15 +104097,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2be0 │ │ │ │ + bl 5e2be8 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a0e10 │ │ │ │ ldr r2, [pc, #64] @ (2a0e2c ) │ │ │ │ ldr r3, [pc, #56] @ (2a0e28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -104167,53 +104167,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2a0f04 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2a0ec0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73115c │ │ │ │ + bl 731164 │ │ │ │ cbz r0, 2a0ec0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a0f1a │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2a0f3c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73120c │ │ │ │ + b.w 731214 │ │ │ │ ldr r2, [pc, #108] @ (2a0f40 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2a0f0e │ │ │ │ ldr r2, [pc, #104] @ (2a0f44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a0f0e │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2a0f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2a0f0e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104242,23 +104242,23 @@ │ │ │ │ ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r4, [pc, #656] @ (2a11d4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, 2a0fd2 │ │ │ │ + cbnz r0, 2a0fd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a0fdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104699,15 +104699,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2a1510 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ ldr r3, [pc, #228] @ (2a1504 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2a1514 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -104789,21 +104789,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5} │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbnz r0, 2a1576 │ │ │ │ + cbnz r0, 2a1574 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 2a1570 │ │ │ │ + cbnz r2, 2a156e │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105018,15 +105018,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2a1784 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2a1760 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2a1760 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2a176e │ │ │ │ mov r0, r4 │ │ │ │ @@ -105038,17 +105038,17 @@ │ │ │ │ bl 2b1650 │ │ │ │ b.n 2a172e │ │ │ │ nop │ │ │ │ str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb844 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2a1a3c ) │ │ │ │ @@ -105188,15 +105188,15 @@ │ │ │ │ bl 2a0e30 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a16f8 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2a1978 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2a19b0 │ │ │ │ - bl 5ee4b8 │ │ │ │ + bl 5ee4c0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2a195c │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2a195c │ │ │ │ blx 25b7d8 │ │ │ │ @@ -105204,17 +105204,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2a1978 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 29e6e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a1978 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 703bf4 │ │ │ │ + bl 703bfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fdc4c │ │ │ │ + bl 6fdc54 │ │ │ │ ldr r3, [pc, #216] @ (2a1a54 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2a17fa │ │ │ │ mov r0, r5 │ │ │ │ bl 29f028 │ │ │ │ @@ -105293,31 +105293,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a2138 │ │ │ │ + b.n 2a2128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 2a1e30 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 2a1e10 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 2a1ddc ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 2a1dbc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb708 │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2a1b94 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -105408,30 +105408,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1164 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a16f8 │ │ │ │ b.n 2a1ac0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2a1c80 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -105486,15 +105486,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2a0e30 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #52] @ (2a1c94 ) │ │ │ │ ldr r3, [pc, #36] @ (2a1c84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105509,15 +105509,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2a1d00 │ │ │ │ + cbz r0, 2a1cfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -105562,25 +105562,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a1cb6 │ │ │ │ ldr r0, [pc, #36] @ (2a1d28 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a1cb6 │ │ │ │ ldrh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2a1de4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -105626,15 +105626,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2a0e30 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #56] @ (2a1df8 ) │ │ │ │ ldr r3, [pc, #36] @ (2a1de8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105650,15 +105650,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r2, [r1, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105732,15 +105732,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e30 │ │ │ │ ldr r1, [pc, #180] @ (2a1f80 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #168] @ (2a1f84 ) │ │ │ │ ldr r3, [pc, #144] @ (2a1f6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105763,15 +105763,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a1ec8 │ │ │ │ ldr r0, [pc, #120] @ (2a1f90 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a1ec8 │ │ │ │ ldr r3, [pc, #112] @ (2a1f94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1e56 │ │ │ │ ldr r3, [pc, #92] @ (2a1f8c ) │ │ │ │ @@ -105781,15 +105781,15 @@ │ │ │ │ bpl.n 2a1e56 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2a1f98 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a1e56 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2a1f9c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2a1fa0 ) │ │ │ │ ldr r0, [pc, #76] @ (2a1fa4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -105804,35 +105804,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2a1f8a │ │ │ │ + cbz r6, 2a1f88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r0, [r6, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2a1fd8 │ │ │ │ + cbz r2, 2a1fd6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #704 @ (adr r0, 2a2260 ) │ │ │ │ + add r0, pc, #672 @ (adr r0, 2a2240 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2a2188 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105892,15 +105892,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #316] @ (2a21a0 ) │ │ │ │ ldr r3, [pc, #296] @ (2a218c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105960,15 +105960,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #164] @ (2a21ac ) │ │ │ │ ldr r3, [pc, #128] @ (2a218c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105986,15 +105986,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a20ae │ │ │ │ ldr r0, [pc, #132] @ (2a21b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a20ae │ │ │ │ ldr r2, [pc, #116] @ (2a21bc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a200a │ │ │ │ @@ -106004,15 +106004,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a200a │ │ │ │ ldr r0, [pc, #96] @ (2a21c0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a200a │ │ │ │ ldr r3, [pc, #84] @ (2a21c4 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2a21c8 ) │ │ │ │ ldr r0, [pc, #84] @ (2a21cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -106027,39 +106027,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #10] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r0, [r5, #6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r0, [r1, #6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2a21de │ │ │ │ + cbz r0, 2a21dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2a21ca │ │ │ │ + cbz r2, 2a21c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2a237c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -106174,15 +106174,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2a0e30 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #112] @ (2a2394 ) │ │ │ │ ldr r3, [pc, #88] @ (2a2380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -106207,36 +106207,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2a23a0 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a220a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #112] @ (2a240c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2a2598 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -106320,15 +106320,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2a1164 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [pc, #248] @ (2a25b0 ) │ │ │ │ ldr r3, [pc, #228] @ (2a259c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -106373,15 +106373,15 @@ │ │ │ │ bpl.n 2a2442 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2a25c0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a2442 │ │ │ │ ldr r2, [pc, #136] @ (2a25c4 ) │ │ │ │ ldr r3, [pc, #92] @ (2a259c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -106421,39 +106421,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ orrs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r1, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 2a2850 ) │ │ │ │ + add r5, pc, #608 @ (adr r5, 2a2830 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #544 @ (adr r5, 2a27fc ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 2a27dc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2a31f8 │ │ │ │ @@ -106511,15 +106511,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a37ea │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a3506 │ │ │ │ ldr.w r0, [pc, #2940] @ 2a3208 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a3380 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -106550,15 +106550,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a36f4 │ │ │ │ ldr.w r0, [pc, #2828] @ 2a320c │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2a2a72 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a30e6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -106634,15 +106634,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 747828 │ │ │ │ + bl 747830 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -106650,18 +106650,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 747828 │ │ │ │ + bl 747830 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 747828 │ │ │ │ + bl 747830 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2a282e │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -107034,15 +107034,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2a1164 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a16f8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2a2970 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2a2c4e │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -107262,15 +107262,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2a3230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -107429,15 +107429,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a28a8 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2a3248 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 2a28a8 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2a2c36 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -107447,15 +107447,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2a2c36 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2a2a86 │ │ │ │ ldr r0, [pc, #352] @ (2a324c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2a3386 │ │ │ │ ldr r3, [pc, #256] @ (2a3204 ) │ │ │ │ @@ -107471,15 +107471,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2a2c4e │ │ │ │ ldr r0, [pc, #284] @ (2a3250 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -107551,49 +107551,49 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #26] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2a3276 │ │ │ │ + cbz r6, 2a3274 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2a2f1e │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff7ebe │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #920 @ (adr r3, 2a35bc ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2a359c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bmi.n 2a3258 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #320 @ 0x140 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #368 @ (adr r0, 2a33a8 ) │ │ │ │ + add r0, pc, #336 @ (adr r0, 2a3388 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #608 @ (adr r5, 2a34ac ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 2a348c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #88 @ (adr r7, 2a32ac ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 2a328c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2a3252 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -107668,45 +107668,45 @@ │ │ │ │ bl 2a0e30 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2a32b4 │ │ │ │ ldr.w r1, [pc, #1560] @ 2a3950 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ b.w 2a28b2 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a21d0 │ │ │ │ b.w 2a2a72 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2a2a86 │ │ │ │ ldr.w r0, [pc, #1528] @ 2a3954 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ ldr.w r0, [pc, #1512] @ 2a3958 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2a2a86 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2a2a86 │ │ │ │ ldr.w r0, [pc, #1484] @ 2a395c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ b.n 2a2c78 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2a283c │ │ │ │ @@ -107722,15 +107722,15 @@ │ │ │ │ bpl.w 2a2b20 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2a3968 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -107772,15 +107772,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -107804,28 +107804,28 @@ │ │ │ │ bpl.w 2a2a66 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2a397c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2a2a66 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 294e3c │ │ │ │ ldr.w r3, [pc, #1188] @ 2a3980 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a38ac │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -107901,15 +107901,15 @@ │ │ │ │ bpl.w 2a2a72 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2a3990 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 2a2a72 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2a3588 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2a3588 │ │ │ │ @@ -107948,15 +107948,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2a3998 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 2a2d0c │ │ │ │ ldr r2, [pc, #812] @ (2a399c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a2df2 │ │ │ │ ldr r2, [pc, #740] @ (2a3964 ) │ │ │ │ @@ -107965,15 +107965,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2a2df2 │ │ │ │ ldr r0, [pc, #788] @ (2a39a0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2a2df2 │ │ │ │ ldr r3, [pc, #768] @ (2a39a4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107985,15 +107985,15 @@ │ │ │ │ bpl.w 2a3172 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2a39a8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -108023,15 +108023,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 42c714 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a2a72 │ │ │ │ ldr r0, [pc, #652] @ (2a39b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.w 2a2a72 │ │ │ │ ldr r2, [pc, #592] @ (2a3988 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a353e │ │ │ │ @@ -108066,34 +108066,34 @@ │ │ │ │ bpl.w 2a274e │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2a39c0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2a274e │ │ │ │ ldr r0, [pc, #516] @ (2a39c4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a353e │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2a39c8 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2a277a │ │ │ │ ldr r3, [pc, #480] @ (2a39cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -108106,22 +108106,22 @@ │ │ │ │ bpl.w 2a2682 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2a39d0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 2a2682 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2a39d4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -108129,15 +108129,15 @@ │ │ │ │ bne.w 2a3066 │ │ │ │ b.w 2a28a8 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2a39d8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -108147,15 +108147,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2a39dc ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -108176,15 +108176,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2a39e4 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a34f6 │ │ │ │ ldr r3, [pc, #264] @ (2a39e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a26e8 │ │ │ │ ldr r3, [pc, #116] @ (2a3964 ) │ │ │ │ @@ -108192,15 +108192,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2a26e8 │ │ │ │ ldr r0, [pc, #240] @ (2a39ec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 2a26e8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2a39f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3622 │ │ │ │ @@ -108209,106 +108209,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2a3622 │ │ │ │ ldr r0, [pc, #200] @ (2a39f4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a3622 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3588 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f028 │ │ │ │ b.n 2a3588 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #448 @ (adr r5, 2a3b18 ) │ │ │ │ + add r5, pc, #416 @ (adr r5, 2a3af8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #176 @ (adr r5, 2a3a0c ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 2a39ec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #448 @ (adr r7, 2a3b20 ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 2a3b00 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #72 @ (adr r4, 2a39b4 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 2a3994 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ blx sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #864] @ (2a3cd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #48 @ (adr r0, 2a39a8 ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 2a3988 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #840 @ (adr r2, 2a3cc8 ) │ │ │ │ + add r2, pc, #808 @ (adr r2, 2a3ca8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #480] @ (2a3b68 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #96 @ (adr r6, 2a39f4 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 2a39d4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #992 @ (adr r5, 2a3d7c ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 2a3d5c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mvns r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #952 @ (adr r2, 2a3d5c ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 2a3d3c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r5, [pc, #176] @ (2a3a58 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #624 @ (adr r3, 2a3c1c ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2a3bfc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vmls.i q13, , d22[0] │ │ │ │ + vsri.32 q13, q7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #488 @ (adr r1, 2a3bac ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 2a3b8c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #896 @ (adr r1, 2a3d54 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 2a3d34 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ blxns pc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #984 @ (adr r1, 2a3dc0 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2a3da0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #176 @ (adr r2, 2a3aa0 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 2a3a80 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ muls r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #496 @ (adr r2, 2a3be8 ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 2a3bc8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2a3ab4 │ │ │ │ @@ -108382,15 +108382,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2a3e9c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -108430,15 +108430,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a3b22 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2a3bba │ │ │ │ mov r0, r4 │ │ │ │ @@ -108466,15 +108466,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a3b76 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 298234 │ │ │ │ @@ -108550,15 +108550,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2a1164 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0fec │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2a3ccc │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2a3ccc │ │ │ │ @@ -108701,15 +108701,15 @@ │ │ │ │ bpl.w 2a3c14 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2a3ed0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a3c14 │ │ │ │ ldr r3, [pc, #100] @ (2a3ed4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3d96 │ │ │ │ ldr r3, [pc, #80] @ (2a3ecc ) │ │ │ │ @@ -108719,47 +108719,47 @@ │ │ │ │ bpl.n 2a3d96 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2a3ed8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a3d96 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2a3ea6 │ │ │ │ vtbl.8 d22, {d31- │ │ │ │ vsra.u64 , q6, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2a41dc ) │ │ │ │ @@ -108831,23 +108831,23 @@ │ │ │ │ bne.n 2a3f8e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e8d84 │ │ │ │ + bl 5e8d8c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a407a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5e9008 │ │ │ │ + bl 5e9010 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a40d6 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 25af68 │ │ │ │ @@ -108866,15 +108866,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2a16f8 │ │ │ │ ldr r3, [pc, #460] @ (2a41ec ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5e9044 │ │ │ │ + bl 5e904c │ │ │ │ ldr r2, [pc, #448] @ (2a41f0 ) │ │ │ │ ldr r3, [pc, #432] @ (2a41e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108889,33 +108889,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a414a │ │ │ │ mov r0, r7 │ │ │ │ bl 2a39f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e9044 │ │ │ │ + bl 5e904c │ │ │ │ b.n 2a402c │ │ │ │ ldr r3, [pc, #380] @ (2a41e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a4118 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2a405c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #352] @ (2a41e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a417c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ b.n 2a4076 │ │ │ │ ldr r3, [pc, #332] @ (2a41e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4076 │ │ │ │ ldr r3, [pc, #332] @ (2a41f4 ) │ │ │ │ @@ -108933,25 +108933,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2a4200 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2a4204 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4076 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #264] @ (2a41e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a41aa │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ b.n 2a405c │ │ │ │ ldr r3, [pc, #276] @ (2a4208 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4008 │ │ │ │ ldr r3, [pc, #248] @ (2a41f8 ) │ │ │ │ @@ -108959,15 +108959,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a4008 │ │ │ │ ldr r0, [pc, #256] @ (2a420c ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4008 │ │ │ │ ldr r3, [pc, #216] @ (2a41f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4076 │ │ │ │ ldr r3, [pc, #208] @ (2a41f8 ) │ │ │ │ @@ -108980,15 +108980,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2a4214 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2a4218 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4076 │ │ │ │ ldr r3, [pc, #168] @ (2a41f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a405c │ │ │ │ ldr r3, [pc, #160] @ (2a41f8 ) │ │ │ │ @@ -109001,15 +109001,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2a4220 ) │ │ │ │ ldr r0, [pc, #184] @ (2a4224 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a405c │ │ │ │ ldr r3, [pc, #116] @ (2a41f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4090 │ │ │ │ ldr r3, [pc, #108] @ (2a41f8 ) │ │ │ │ @@ -109020,15 +109020,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2a4228 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2a422c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4090 │ │ │ │ ldr r3, [pc, #72] @ (2a41f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a40e8 │ │ │ │ ldr r3, [pc, #64] @ (2a41f8 ) │ │ │ │ @@ -109039,15 +109039,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2a4230 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2a4234 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a40e8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -109058,43 +109058,43 @@ │ │ │ │ bvc.n 2a42b6 │ │ │ │ vqshrn.u64 d22, q6, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #624 @ 0x270 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -109122,94 +109122,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a462a │ │ │ │ add r3, pc, #968 @ (adr r3, 2a4658 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5d2cc8 │ │ │ │ + bl 5d2cd0 │ │ │ │ ldr r3, [pc, #976] @ (2a4670 ) │ │ │ │ ldr r2, [pc, #976] @ (2a4674 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2a4678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5d2cc8 │ │ │ │ + bl 5d2cd0 │ │ │ │ ldr r1, [pc, #952] @ (2a467c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #928] @ (2a4680 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #920] @ (2a4684 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #908] @ (2a4688 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #900] @ (2a468c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #888] @ (2a4690 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #876] @ (2a4694 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #864] @ (2a4698 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #856] @ (2a469c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #844] @ (2a46a0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #836] @ (2a46a4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r1, [pc, #824] @ (2a46a8 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2a451a │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -109217,15 +109217,15 @@ │ │ │ │ bl 292810 │ │ │ │ ldr r3, [pc, #784] @ (2a46ac ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2d10 │ │ │ │ + bl 5e2d18 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a45ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a4592 │ │ │ │ @@ -109239,75 +109239,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 259184 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5de9dc │ │ │ │ + bl 5de9e4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2a4412 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 29e474 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2a4434 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6fdc88 │ │ │ │ + bl 6fdc90 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2a4454 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 29e6e0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2a4454 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 703a7c │ │ │ │ + bl 703a84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fdc4c │ │ │ │ + bl 6fdc54 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e100 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr r2, [pc, #556] @ (2a46b4 ) │ │ │ │ ldr r0, [pc, #556] @ (2a46b8 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -109365,15 +109365,15 @@ │ │ │ │ bl 292810 │ │ │ │ ldr r3, [pc, #368] @ (2a46ac ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2d10 │ │ │ │ + bl 5e2d18 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a43be │ │ │ │ blx 2597f8 │ │ │ │ b.n 2a43be │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -109386,34 +109386,34 @@ │ │ │ │ bl 292810 │ │ │ │ ldr r3, [pc, #304] @ (2a46ac ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2d10 │ │ │ │ + bl 5e2d18 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a461c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2a46c0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ b.n 2a43e6 │ │ │ │ ldr r2, [pc, #284] @ (2a46c4 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ b.n 2a43e6 │ │ │ │ ldr r1, [pc, #268] @ (2a46c8 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2a0e30 │ │ │ │ mov r0, r4 │ │ │ │ @@ -109462,82 +109462,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2a428c │ │ │ │ ldr r0, [pc, #152] @ (2a46e0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a428c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2a46d2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r6, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r1, r5] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #64] @ (2a46f0 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsri.32 q11, q5, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vsli.64 d18, d28, #63 @ 0x3f │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2a45f6 │ │ │ │ @ instruction: 0xffff634a │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [pc, #288] @ (2a47fc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2a4760 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109550,60 +109550,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2a475a │ │ │ │ ldr r1, [pc, #76] @ (2a476c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r1, [pc, #72] @ (2a4770 ) │ │ │ │ ldr r2, [pc, #76] @ (2a4774 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2a4778 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e3270 │ │ │ │ + bl 5e3278 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2a4238 │ │ │ │ ldr r1, [pc, #32] @ (2a477c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a4720 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + ldr r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a4780 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -109651,15 +109651,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 73c860 │ │ │ │ + bl 73c868 │ │ │ │ cbnz r0, 2a4840 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16f8 │ │ │ │ @@ -109682,21 +109682,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #84] @ (2a48a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a4860 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a39f8 │ │ │ │ b.n 2a4818 │ │ │ │ ldr r3, [pc, #64] @ (2a48a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109709,15 +109709,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2a48ac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2a48b0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4852 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #20] │ │ │ │ @@ -109727,17 +109727,17 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a4a94 ) │ │ │ │ @@ -109807,15 +109807,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2a4ab4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2a4ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2a0e30 │ │ │ │ mov r0, r5 │ │ │ │ @@ -109905,15 +109905,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a493a │ │ │ │ ldr r0, [pc, #112] @ (2a4acc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a493a │ │ │ │ ldr r3, [pc, #96] @ (2a4ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109923,49 +109923,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a4a34 │ │ │ │ ldr r0, [pc, #80] @ (2a4ad4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4a34 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #472 @ (adr r1, 2a4c8c ) │ │ │ │ + add r1, pc, #440 @ (adr r1, 2a4c6c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r4, [r0, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vabal.u q10, d15, d12 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2a4d54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -110069,15 +110069,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a4b18 │ │ │ │ ldr r0, [pc, #388] @ (2a4d74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4b18 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a0e30 │ │ │ │ @@ -110154,15 +110154,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2a4d84 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2a4d88 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4b18 │ │ │ │ ldr r3, [pc, #208] @ (2a4d8c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4bce │ │ │ │ ldr r3, [pc, #168] @ (2a4d70 ) │ │ │ │ @@ -110170,20 +110170,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a4bce │ │ │ │ ldr r0, [pc, #188] @ (2a4d90 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a4bce │ │ │ │ ldr r0, [pc, #176] @ (2a4d94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2a4c84 │ │ │ │ add r1, pc, #8 @ (adr r1, 2a4d00 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -110221,31 +110221,31 @@ │ │ │ │ ldrsh r2, [r5, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vsubw.u , , d16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #280] @ 0x118 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a4d98 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110378,15 +110378,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 297378 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2a4f22 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002a4f24 : │ │ │ │ @@ -110462,15 +110462,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a4f62 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ bl 2b0168 │ │ │ │ ldr r2, [pc, #132] @ (2a5084 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 292488 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -110505,15 +110505,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2a5098 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2a4fda │ │ │ │ ldr r0, [pc, #60] @ (2a509c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2a4fda │ │ │ │ nop │ │ │ │ uxth r2, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r6, [r1, r0] │ │ │ │ @@ -110525,23 +110525,23 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r1, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vshr.u32 , q13, #1 │ │ │ │ + vshr.u32 , q9, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a50a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110577,24 +110577,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2a5114 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2a50d8 │ │ │ │ ldr r0, [pc, #24] @ (2a5128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69383c │ │ │ │ + bl 693844 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cbz r2, 2a5136 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r2, [r6, #60] @ 0x3c │ │ │ │ + ldrh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a512c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -110657,17 +110657,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2a51f8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2a51e6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e4ee8 │ │ │ │ + bl 5e4ef0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -110687,25 +110687,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2a5238 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2a51f8 │ │ │ │ nop │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a523c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -110737,94 +110737,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5282 │ │ │ │ ldr.w r0, [pc, #2368] @ 2a5be0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 720c60 │ │ │ │ + bl 720c68 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ec38 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2a549e │ │ │ │ ldr.w r1, [pc, #2344] @ 2a5be4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2a5be8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2a5bec │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldr.w r1, [pc, #2332] @ 2a5bf0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldr.w r1, [pc, #2256] @ 2a5bf4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5914 │ │ │ │ ldr.w r1, [pc, #2236] @ 2a5bf8 │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a54ce │ │ │ │ ldr.w r1, [pc, #2224] @ 2a5bfc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ cbz r0, 2a5362 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5eef0c │ │ │ │ + bl 5eef14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5994 │ │ │ │ ldr.w r2, [pc, #2204] @ 2a5c00 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 720618 │ │ │ │ + bl 720620 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2a53c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -110844,15 +110844,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72062c │ │ │ │ + bl 720634 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5390 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2a53e6 │ │ │ │ @@ -110862,15 +110862,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2a5c04 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 720618 │ │ │ │ + bl 720620 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2a545a │ │ │ │ @@ -110902,37 +110902,37 @@ │ │ │ │ bne.w 2a5a0c │ │ │ │ movs r0, #8 │ │ │ │ blx 259184 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72062c │ │ │ │ + bl 720634 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a540e │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2a54d2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c60 │ │ │ │ + bl 720c68 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2a52ac │ │ │ │ ldr.w r3, [pc, #1928] @ 2a5c08 │ │ │ │ ldr.w r2, [pc, #1928] @ 2a5c0c │ │ │ │ ldr.w r1, [pc, #1928] @ 2a5c10 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr.w r2, [pc, #1908] @ 2a5c14 │ │ │ │ ldr.w r3, [pc, #1848] @ 2a5bdc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -110947,39 +110947,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2a5c18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a58d0 │ │ │ │ ldr.w r1, [pc, #1844] @ 2a5c1c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ cbz r0, 2a5550 │ │ │ │ ldr.w r3, [pc, #1832] @ 2a5c20 │ │ │ │ ldr.w r2, [pc, #1832] @ 2a5c24 │ │ │ │ ldr.w r1, [pc, #1832] @ 2a5c28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ec38 │ │ │ │ cbz r7, 2a5524 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a549e │ │ │ │ ldr.w r2, [pc, #1792] @ 2a5c2c │ │ │ │ ldr.w r3, [pc, #1708] @ 2a5bdc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -110987,98 +110987,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2a5944 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6eb490 │ │ │ │ + b.w 6eb498 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eab64 │ │ │ │ + bl 5eab6c │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5516 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5e8d54 │ │ │ │ + bl 5e8d5c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a59ee │ │ │ │ ldr.w r1, [pc, #1720] @ 2a5c30 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2a5c34 │ │ │ │ add r1, pc │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldr.w r1, [pc, #1712] @ 2a5c38 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ ldr.w r1, [pc, #1696] @ 2a5c3c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a55f0 │ │ │ │ - bl 5d5514 │ │ │ │ + bl 5d551c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d52e4 │ │ │ │ + bl 5d52ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a24 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a44 │ │ │ │ - bl 5d2cc8 │ │ │ │ + bl 5d2cd0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5eb67c │ │ │ │ + bl 5eb684 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5516 │ │ │ │ ldr.w r1, [pc, #1612] @ 2a5c40 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a560e │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5a64 │ │ │ │ ldr.w r1, [pc, #1588] @ 2a5c44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2a59d0 │ │ │ │ ldr.w r1, [pc, #1560] @ 2a5c48 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a595e │ │ │ │ ldr.w r1, [pc, #1544] @ 2a5c4c │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111098,37 +111098,37 @@ │ │ │ │ bne.w 2a5b46 │ │ │ │ ldr.w r1, [pc, #1500] @ 2a5c58 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ ldr.w r1, [pc, #1488] @ 2a5c5c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldr.w r1, [pc, #1472] @ 2a5c60 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2a5c64 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2a56dc │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -111178,35 +111178,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a5a90 │ │ │ │ ldr.w r1, [pc, #1284] @ 2a5c6c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a9e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 42d1fc │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5516 │ │ │ │ ldr.w r1, [pc, #1252] @ 2a5c70 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5aa8 │ │ │ │ ldr.w r1, [pc, #1236] @ 2a5c74 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 29326c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -111236,100 +111236,100 @@ │ │ │ │ beq.w 2a5ab0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a5b78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a5bb0 │ │ │ │ - bl 5de9ec │ │ │ │ + bl 5de9f4 │ │ │ │ ldr.w r3, [pc, #1120] @ 2a5c78 │ │ │ │ ldr.w r2, [pc, #1120] @ 2a5c7c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2a5c80 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [pc, #1100] @ 2a5c84 │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5debac │ │ │ │ + bl 5debb4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a5ba2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a4238 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr.w r1, [pc, #1056] @ 2a5c88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ cbz r0, 2a58ac │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2a58ac │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ cbz r0, 2a58ac │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e4f20 │ │ │ │ + bl 5e4f28 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5acc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2a58a0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2a5c8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69383c │ │ │ │ + bl 693844 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ cbz r7, 2a58ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ ldr r2, [pc, #992] @ (2a5c90 ) │ │ │ │ ldr r3, [pc, #812] @ (2a5bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2a5544 │ │ │ │ b.n 2a5944 │ │ │ │ ldr r0, [pc, #972] @ (2a5c94 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 720c60 │ │ │ │ + bl 720c68 │ │ │ │ b.n 2a547c │ │ │ │ ldr r1, [pc, #964] @ (2a5c98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 72075c │ │ │ │ + bl 720764 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a5564 │ │ │ │ b.n 2a5574 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2a5948 │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ ldr r2, [pc, #932] @ (2a5c9c ) │ │ │ │ ldr r3, [pc, #740] @ (2a5bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111341,20 +111341,20 @@ │ │ │ │ b.w 29ec38 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2a54d2 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a58ec │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a58f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ ldr r2, [pc, #876] @ (2a5ca0 ) │ │ │ │ ldr r3, [pc, #680] @ (2a5bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111387,64 +111387,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2a5cb0 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a5752 │ │ │ │ ldr r3, [pc, #796] @ (2a5cb4 ) │ │ │ │ ldr r2, [pc, #800] @ (2a5cb8 ) │ │ │ │ ldr r1, [pc, #800] @ (2a5cbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #780] @ (2a5cc0 ) │ │ │ │ ldr r3, [pc, #552] @ (2a5bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2a5908 │ │ │ │ b.n 2a5944 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720c60 │ │ │ │ + bl 720c68 │ │ │ │ b.n 2a547c │ │ │ │ ldr r3, [pc, #752] @ (2a5cc4 ) │ │ │ │ ldr r2, [pc, #756] @ (2a5cc8 ) │ │ │ │ ldr r1, [pc, #756] @ (2a5ccc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ ldr r3, [pc, #736] @ (2a5cd0 ) │ │ │ │ ldr r2, [pc, #736] @ (2a5cd4 ) │ │ │ │ ldr r1, [pc, #740] @ (2a5cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2a544e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -111459,40 +111459,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2a5ce4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ ldr r3, [pc, #672] @ (2a5ce8 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2a5cec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2a5cf0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ ldr r3, [pc, #652] @ (2a5cf4 ) │ │ │ │ ldr r2, [pc, #656] @ (2a5cf8 ) │ │ │ │ ldr r1, [pc, #656] @ (2a5cfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2b1584 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a575a │ │ │ │ b.n 2a5516 │ │ │ │ ldr r0, [pc, #620] @ (2a5d00 ) │ │ │ │ @@ -111513,30 +111513,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29e7bc │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2a5b64 │ │ │ │ ldr r1, [pc, #576] @ (2a5d04 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ cbnz r0, 2a5ad4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a58a6 │ │ │ │ b.n 2a58ac │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5acc │ │ │ │ - bl 5e4f04 │ │ │ │ + bl 5e4f0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a587c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a58a6 │ │ │ │ b.n 2a58ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2a5516 │ │ │ │ ldr r3, [pc, #432] @ (2a5ca8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5724 │ │ │ │ ldr r3, [pc, #424] @ (2a5cac ) │ │ │ │ @@ -111547,15 +111547,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2a5d08 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2a5724 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a549e │ │ │ │ ldr r2, [pc, #480] @ (2a5d0c ) │ │ │ │ ldr r3, [pc, #172] @ (2a5bdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -111573,233 +111573,233 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5516 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ec38 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a552a │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ b.n 2a552a │ │ │ │ ldr r3, [pc, #416] @ (2a5d1c ) │ │ │ │ ldr r2, [pc, #420] @ (2a5d20 ) │ │ │ │ ldr r1, [pc, #420] @ (2a5d24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ec38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb490 │ │ │ │ + bl 6eb498 │ │ │ │ b.n 2a552a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ec38 │ │ │ │ b.n 2a552a │ │ │ │ ldr r3, [pc, #372] @ (2a5d28 ) │ │ │ │ ldr r2, [pc, #376] @ (2a5d2c ) │ │ │ │ ldr r1, [pc, #376] @ (2a5d30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2a5ba8 │ │ │ │ nop │ │ │ │ ldrsb r4, [r6, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r7, sp, #576 @ 0x240 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsb r4, [r4, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #288 @ 0x120 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r6, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r4, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r3, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r2, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r7, #34] @ 0x22 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, #124] @ 0x7c │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r1, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [r3, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r2, r1] │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [r3, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [r0, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r4, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r5, #100] @ 0x64 │ │ │ │ + str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r5, #5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r7, [pc, #608] @ (2a5f24 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r6, #62] @ 0x3e │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #88] @ 0x58 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vaddl.u , d31, d12 │ │ │ │ + vaddl.u , d31, d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r3, #0] │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [pc, #120] @ (2a5d88 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r7, #72] @ 0x48 │ │ │ │ + str r4, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5d34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111819,78 +111819,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5d5a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5deb28 │ │ │ │ + bl 5deb30 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a5dba │ │ │ │ ldr r3, [pc, #80] @ (2a5dd0 ) │ │ │ │ ldr r2, [pc, #80] @ (2a5dd4 ) │ │ │ │ ldr r1, [pc, #84] @ (2a5dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #68] @ (2a5ddc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a4238 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d2de8 │ │ │ │ + b.w 5d2df0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a5d72 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, pc, #640 @ (adr r4, 2a6050 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r4, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5de0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a5e40 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71f1bc │ │ │ │ + bl 71f1c4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2a5e24 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2a5e24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 721224 │ │ │ │ + bl 72122c │ │ │ │ cbz r0, 2a5e3a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111904,17 +111904,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2a5e06 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5e48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111927,15 +111927,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2a5f24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 720f8c │ │ │ │ + bl 720f94 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a5ec0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2a4f24 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -111962,15 +111962,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2a5f2c ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2a5f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f1bc │ │ │ │ + bl 71f1c4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 25b9f0 │ │ │ │ ldr r3, [pc, #92] @ (2a5f34 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111984,38 +111984,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 2591f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 720c60 │ │ │ │ + bl 720c68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5ee6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 720f90 │ │ │ │ + bl 720f98 │ │ │ │ b.n 2a5e7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a5e98 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #920] @ (2a62bc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #704] @ (2a61ec ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5f38 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 259180 │ │ │ │ @@ -112054,15 +112054,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2a1580 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -112118,15 +112118,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -112192,21 +112192,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2a6102 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #872] @ (2a649c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #784] @ (2a6458 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a614c : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2a617e │ │ │ │ push {lr} │ │ │ │ @@ -112217,17 +112217,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25b538 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73117c │ │ │ │ + b.w 731184 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 73117c │ │ │ │ + b.w 731184 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -112789,19 +112789,19 @@ │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x479a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, r9 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -113330,19 +113330,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a6cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -113461,15 +113461,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 630e12 │ │ │ │ + bl 630e12 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -113600,28 +113600,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -113947,15 +113947,15 @@ │ │ │ │ bl 2a7154 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 25bbe4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298150 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2592b0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -113975,15 +113975,15 @@ │ │ │ │ blx 25add0 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 25bbe4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298150 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2592b0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -114037,15 +114037,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a7018 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e30 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2a74b4 ) │ │ │ │ ldr r3, [pc, #108] @ (2a7494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -114085,17 +114085,17 @@ │ │ │ │ b.n 2a7422 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #74 @ 0x4a │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #912] @ (2a782c ) │ │ │ │ + ldr r6, [pc, #880] @ (2a780c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #1008] @ (2a7890 ) │ │ │ │ + ldr r7, [pc, #976] @ (2a7870 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -114108,15 +114108,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 25924c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 259fcc │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -114161,15 +114161,15 @@ │ │ │ │ blx 2595d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7662 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -114197,15 +114197,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2a7018 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a0e30 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -114268,21 +114268,21 @@ │ │ │ │ nop │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #92] @ 0x5c │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #784] @ (2a79a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2a7898 ) │ │ │ │ @@ -114416,15 +114416,15 @@ │ │ │ │ bgt.n 2a772e │ │ │ │ cbz r5, 2a7868 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a7868 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -114441,15 +114441,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a784c │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ b.n 2a786a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a78a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2a789c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114605,15 +114605,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2a7a70 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a7a70 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -114630,15 +114630,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a7a54 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ b.n 2a7a72 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a7aa8 ) │ │ │ │ ldr r3, [pc, #44] @ (2a7aa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114759,15 +114759,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2a7b26 │ │ │ │ cbz r6, 2a7c14 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2a7c14 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -114785,15 +114785,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a7bf4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ b.n 2a7c16 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a7c4c ) │ │ │ │ ldr r3, [pc, #44] @ (2a7c48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114821,15 +114821,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -114967,23 +114967,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2a7cce │ │ │ │ - add r8, r7 │ │ │ │ + add r8, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc │ │ │ │ + add r2, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, ip │ │ │ │ + add r2, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2a7f00 ) │ │ │ │ @@ -115068,15 +115068,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2a6e18 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2a7e58 │ │ │ │ nop │ │ │ │ - add r2, r0 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -115123,15 +115123,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a80aa │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 25aee0 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 25aea4 │ │ │ │ @@ -115204,15 +115204,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2a7018 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0e30 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2a80d8 ) │ │ │ │ ldr r3, [pc, #68] @ (2a80c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -115441,15 +115441,15 @@ │ │ │ │ b.n 2a81dc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1 │ │ │ │ + asrs r6, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ lsls r4, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r6, #246 @ 0xf6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -115984,15 +115984,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2a8850 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -116026,15 +116026,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2a1164 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -116086,15 +116086,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2a8bb4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2a8b8c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -116243,17 +116243,17 @@ │ │ │ │ b.n 2a8bd0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #54 @ 0x36 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2a8ebc │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2a8bc8 │ │ │ │ @@ -116407,15 +116407,15 @@ │ │ │ │ bl 2a16c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2a9208 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -116515,15 +116515,15 @@ │ │ │ │ blx 25b9f0 │ │ │ │ ldr r3, [pc, #456] @ (2a9068 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2a9084 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 718a20 │ │ │ │ + bl 718a28 │ │ │ │ b.n 2a893a │ │ │ │ mov r3, r4 │ │ │ │ b.n 2a8aea │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a8a60 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a8bda │ │ │ │ @@ -116689,28 +116689,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r1, #2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r5, #24 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2a92f2 │ │ │ │ vqrshrn.u64 d17, q10, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blx 25b008 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -116796,15 +116796,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2a8e00 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -116992,15 +116992,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a943a │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -117059,15 +117059,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -117119,15 +117119,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -117442,15 +117442,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2a1164 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -117803,17 +117803,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29fcdc │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2a9bbc │ │ │ │ b.n 2a9610 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002a9be4 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2a9464 │ │ │ │ nop │ │ │ │ @@ -117837,24 +117837,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2a9c22 │ │ │ │ blx 25b538 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2a9c18 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73117c │ │ │ │ + b.w 731184 │ │ │ │ │ │ │ │ 002a9c54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -118128,23 +118128,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -118254,15 +118254,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a9fde │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -118567,23 +118567,23 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r1, #3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r2, #224 @ 0xe0 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r2, r3, #24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r2, #6 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adcs r4, r3 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adcs r0, r6 │ │ │ │ + adcs r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -118801,23 +118801,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2aa724 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2aa6d0 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -118861,15 +118861,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2aa720 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2aa642 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2aa6a6 │ │ │ │ @@ -119649,23 +119649,23 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldc2 0, cr0, [r2, #460]! @ 0x1cc │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r5, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfb840073 │ │ │ │ @ instruction: 0xfb540073 │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -119997,22 +119997,22 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa040073 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb.w r0, [r4, r3, lsl #3] │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120344,22 +120344,22 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf6640073 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ orns r0, r6, #15925248 @ 0xf30000 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -121080,23 +121080,23 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ mrc 0, 5, r0, cr10, cr3, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc 0, cr0, [ip], {115} @ 0x73 │ │ │ │ mrrc 0, 7, r0, ip, cr3 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121428,22 +121428,22 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add.w r0, ip, r3, ror #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmdb ip, {r0, r1, r4, r5, r6} │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121776,23 +121776,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ b.n 2ac414 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #8 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2ac044 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r1, #7 │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -122509,23 +122509,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ad4d0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa3c005b │ │ │ │ + @ instruction: 0xfa34005b │ │ │ │ ble.n 2acc54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ble.n 2acdf0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr.w r0, [sl, fp, lsl #1] │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + ldr.w r0, [r2, fp, lsl #1] │ │ │ │ + asrs r0, r5, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -123242,23 +123242,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2ad4c4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf230005b │ │ │ │ + @ instruction: 0xf228005b │ │ │ │ bpl.n 2ad648 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bpl.n 2ad5e4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - orr.w r0, lr, #91 @ 0x5b │ │ │ │ - lsrs r4, r4, #30 │ │ │ │ + orr.w r0, r6, #91 @ 0x5b │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -123977,23 +123977,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2adcc0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, lr, fp, lsr #1 │ │ │ │ + ands.w r0, r6, fp, lsr #1 │ │ │ │ ldmia r5, {r2, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r5, {r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xe83c005b │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + @ instruction: 0xe834005b │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -124712,24 +124712,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae994 │ │ │ │ + b.n 2ae984 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r5!, {r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r5!, {r2, r3, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2ae5dc │ │ │ │ + b.n 2ae5cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u q8, q7, │ │ │ │ - vmla.i16 q0, q0, d1[1] │ │ │ │ + vhadd.u q8, q3, │ │ │ │ + vmla.i q0, q4, d1[2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -124749,15 +124749,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2ae8fc │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -124838,15 +124838,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2ae72c │ │ │ │ ldr.w r3, [pc, #1660] @ 2aed68 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -124868,15 +124868,15 @@ │ │ │ │ blx 25a8c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aed4e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -125493,19 +125493,19 @@ │ │ │ │ b.n 2aed48 │ │ │ │ stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ + stc2 0, cr0, [r6, #-292] @ 0xfffffedc │ │ │ │ ldr r1, [pc, #784] @ (2af088 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7da0049 │ │ │ │ - movt r0, #34889 @ 0x8849 │ │ │ │ + @ instruction: 0xf7d20049 │ │ │ │ + movt r0, #2121 @ 0x849 │ │ │ │ │ │ │ │ 002aed80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -125554,20 +125554,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2aee0e │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 25b538 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73117c │ │ │ │ + b.w 731184 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2aef28 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -125635,15 +125635,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2aef3c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2aeef0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2aee98 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125664,32 +125664,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2aef48 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2aef4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2aee58 │ │ │ │ cbnz r0, 2aef6e │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c0049 │ │ │ │ + @ instruction: 0xf6540049 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbbc0051 │ │ │ │ - @ instruction: 0xf6760049 │ │ │ │ - cdp 0, 5, cr0, cr0, cr9, {2} │ │ │ │ + @ instruction: 0xfbb40051 │ │ │ │ + @ instruction: 0xf66e0049 │ │ │ │ + cdp 0, 4, cr0, cr8, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2af164 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (2af168 ) │ │ │ │ @@ -125751,55 +125751,55 @@ │ │ │ │ bne.n 2af06c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e01dc │ │ │ │ + bl 5e01e4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af0c8 │ │ │ │ ldr r2, [pc, #356] @ (2af178 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2af17c ) │ │ │ │ ldr r7, [pc, #360] @ (2af180 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #344] @ (2af184 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af112 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e053c │ │ │ │ + bl 5e0544 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2af188 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e0414 │ │ │ │ + bl 5e041c │ │ │ │ b.n 2aefae │ │ │ │ blx 2597f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2aeff2 │ │ │ │ ldr r3, [pc, #276] @ (2af18c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -125830,33 +125830,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2af19c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2af1a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2aef9a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af138 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0d14 │ │ │ │ b.n 2aefae │ │ │ │ ldr r0, [pc, #184] @ (2af1a4 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2aefda │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125874,15 +125874,15 @@ │ │ │ │ bpl.n 2af04e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2af1ac ) │ │ │ │ ldr r0, [pc, #132] @ (2af1b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af04e │ │ │ │ ldr r3, [pc, #88] @ (2af194 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af0da │ │ │ │ ldr r3, [pc, #76] @ (2af190 ) │ │ │ │ @@ -125893,53 +125893,53 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2af1b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2af1b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af0da │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cbnz r4, 2af1a0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2af1a6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2af19e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2af0e8 │ │ │ │ + bge.n 2af0d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - addw r0, r2, #2121 @ 0x849 │ │ │ │ + @ instruction: 0xf5fa0049 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1c0051 │ │ │ │ - @ instruction: 0xf53a0049 │ │ │ │ - ldc 0, cr0, [r0], #292 @ 0x124 │ │ │ │ - @ instruction: 0xf4b60049 │ │ │ │ + @ instruction: 0xfa140051 │ │ │ │ + @ instruction: 0xf5320049 │ │ │ │ + stc 0, cr0, [r8], #292 @ 0x124 │ │ │ │ + @ instruction: 0xf4ae0049 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xf4c20049 │ │ │ │ - ldc 0, cr0, [r8], {73} @ 0x49 │ │ │ │ + add.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xf4ba0049 │ │ │ │ + ldc 0, cr0, [r0], {73} @ 0x49 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2af32c ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -125950,28 +125950,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2af334 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e54b0 │ │ │ │ + bl 5e54b8 │ │ │ │ cbnz r0, 2af22c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2af226 │ │ │ │ ldr r2, [pc, #324] @ (2af338 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af298 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -125980,24 +125980,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2597f8 │ │ │ │ b.n 2af1f2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #256] @ (2af33c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af2d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0d14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ ldr r2, [pc, #236] @ (2af340 ) │ │ │ │ ldr r3, [pc, #224] @ (2af334 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126059,15 +126059,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2af350 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2af354 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af244 │ │ │ │ ldr r3, [pc, #76] @ (2af348 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af2a0 │ │ │ │ ldr r3, [pc, #72] @ (2af34c ) │ │ │ │ @@ -126080,15 +126080,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2af360 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af2a0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb77a │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xb770 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -126096,25 +126096,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bhi.n 2af35c │ │ │ │ + bhi.n 2af34c │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #9, lr, lsl #1 │ │ │ │ - eor.w r0, r0, r9, lsl #1 │ │ │ │ - @ instruction: 0xf7c20051 │ │ │ │ - @ instruction: 0xf37c0049 │ │ │ │ - orrs.w r0, r4, r9, lsl #1 │ │ │ │ + usat r0, #9, r6, lsl #1 │ │ │ │ + orns r0, r8, r9, lsl #1 │ │ │ │ + @ instruction: 0xf7ba0051 │ │ │ │ + @ instruction: 0xf3740049 │ │ │ │ + orr.w r0, ip, r9, lsl #1 │ │ │ │ │ │ │ │ 002af364 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -126143,26 +126143,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5e54b0 │ │ │ │ + bl 5e54b8 │ │ │ │ cbnz r0, 2af410 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2af40a │ │ │ │ ldr r2, [pc, #92] @ (2af42c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2af430 ) │ │ │ │ ldr r3, [pc, #64] @ (2af428 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -126178,15 +126178,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2597f8 │ │ │ │ b.n 2af3ce │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0d14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ b.n 2af3e2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r7, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -126208,20 +126208,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2af4d0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e54b0 │ │ │ │ + bl 5e54b8 │ │ │ │ cbz r0, 2af49a │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0d14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ ldr r2, [pc, #96] @ (2af4d4 ) │ │ │ │ ldr r3, [pc, #88] @ (2af4d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126243,15 +126243,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2af472 │ │ │ │ blx 2597f8 │ │ │ │ b.n 2af4a4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, lr} │ │ │ │ @@ -126277,49 +126277,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af588 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2af56c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e25a4 │ │ │ │ + bl 5e25ac │ │ │ │ ldr r6, [pc, #176] @ (2af5bc ) │ │ │ │ ldr r2, [pc, #180] @ (2af5c0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2af5c4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #164] @ (2af5c8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (2af5cc ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2af592 │ │ │ │ ldr r1, [pc, #132] @ (2af5d0 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e267c │ │ │ │ + bl 5e2684 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -126350,35 +126350,35 @@ │ │ │ │ bpl.n 2af548 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2af5dc ) │ │ │ │ ldr r0, [pc, #52] @ (2af5e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af548 │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bpl.n 2af598 │ │ │ │ + bpl.n 2af588 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 2af90c ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 2af8ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #920 @ (adr r4, 2af960 ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 2af940 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf18c0049 │ │ │ │ + @ instruction: 0xf1840049 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eor.w r0, ip, #73 @ 0x49 │ │ │ │ + eor.w r0, r4, #73 @ 0x49 │ │ │ │ │ │ │ │ 002af5e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -126403,58 +126403,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e01dc │ │ │ │ + bl 5e01e4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af6c8 │ │ │ │ ldr r2, [pc, #208] @ (2af714 ) │ │ │ │ ldr r1, [pc, #212] @ (2af718 ) │ │ │ │ ldr r3, [pc, #212] @ (2af71c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #196] @ (2af720 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e28fc │ │ │ │ + bl 5e2904 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #168] @ (2af724 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2af6de │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e053c │ │ │ │ + bl 5e0544 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2af728 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e0414 │ │ │ │ + bl 5e041c │ │ │ │ ldr r2, [pc, #140] @ (2af72c ) │ │ │ │ ldr r3, [pc, #104] @ (2af70c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126465,15 +126465,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0d14 │ │ │ │ b.n 2af69e │ │ │ │ blx 2597f8 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2af618 │ │ │ │ ldr r3, [pc, #80] @ (2af730 ) │ │ │ │ @@ -126488,42 +126488,42 @@ │ │ │ │ bpl.n 2af682 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2af738 ) │ │ │ │ ldr r0, [pc, #68] @ (2af73c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2af682 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cbz r4, 2af75e │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2af764 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, pc, #632 @ (adr r3, 2af990 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 2af970 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 2af9ec ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 2af9cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2af680 │ │ │ │ + bmi.n 2af670 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orn r0, ip, #73 @ 0x49 │ │ │ │ + orn r0, r4, #73 @ 0x49 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ uxth r2, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vhadd.s8 q8, q0, │ │ │ │ + vhadd.s q0, q4, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -126582,15 +126582,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af7cc │ │ │ │ ldr.w r4, [pc, #1120] @ 2afc54 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2afd4a │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -126616,15 +126616,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af8da │ │ │ │ ldr.w r1, [pc, #1032] @ 2afc5c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2afc60 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -126636,17 +126636,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2afc64 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7184c8 │ │ │ │ + bl 7184d0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2afc68 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2afc3c ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -126663,36 +126663,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 73115c │ │ │ │ + bl 731164 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2afcbc │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2afc6c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2afc70 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 730fc8 │ │ │ │ + bl 730fd0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2afc30 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -126812,15 +126812,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2afc80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2afa06 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2af7f0 │ │ │ │ ldr.w lr, [pc, #480] @ 2afc84 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -126833,15 +126833,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2afc88 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -126878,21 +126878,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2af864 │ │ │ │ mov r5, sl │ │ │ │ @@ -126908,15 +126908,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2afc90 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -126936,98 +126936,98 @@ │ │ │ │ beq.n 2afc98 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 731340 │ │ │ │ + bl 731348 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 72a9c4 │ │ │ │ + bl 72a9cc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2afc94 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ b.n 2af864 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2afcaa │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ cbz r6, 2afc70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 2afc70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q0, │ │ │ │ - vhadd.s16 q0, q2, │ │ │ │ + vhadd.s16 q0, q4, │ │ │ │ + vhadd.s8 q0, q6, │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr4, cr9, {2} │ │ │ │ - bvc.n 2afd0c │ │ │ │ + cdp 0, 13, cr0, cr12, cr9, {2} │ │ │ │ + bvc.n 2afcfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2afccc │ │ │ │ + bvc.n 2afcbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 6, cr0, cr14, cr9, {2} │ │ │ │ - cdp 0, 5, cr0, cr2, cr9, {2} │ │ │ │ + cdp 0, 6, cr0, cr6, cr9, {2} │ │ │ │ + cdp 0, 4, cr0, cr10, cr9, {2} │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvs.n 2afba0 │ │ │ │ + bvs.n 2afb90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [r4, #292]! @ 0x124 │ │ │ │ + stcl 0, cr0, [ip, #292]! @ 0x124 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-292]! @ 0xfffffedc │ │ │ │ + stc 0, cr0, [r6, #-292]! @ 0xfffffedc │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 4, r0, r0, cr9 @ │ │ │ │ - bmi.n 2afd38 │ │ │ │ + mcrr 0, 4, r0, r8, cr9 │ │ │ │ + bmi.n 2afd28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2afc80 │ │ │ │ + bcc.n 2afc70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2afd7c │ │ │ │ + bcc.n 2afd6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 731174 │ │ │ │ + bl 73117c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 73117c │ │ │ │ + bl 731184 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2afc16 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 731278 │ │ │ │ + bl 731280 │ │ │ │ b.n 2af8ee │ │ │ │ ldr.w ip, [pc, #140] @ 2afd64 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2af9ee │ │ │ │ ldr.w ip, [pc, #124] @ 2afd68 │ │ │ │ @@ -127038,15 +127038,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2afd6c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2af9ee │ │ │ │ ldr r3, [pc, #84] @ (2afd70 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2afb88 │ │ │ │ @@ -127061,15 +127061,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2afb92 │ │ │ │ ldr r0, [pc, #60] @ (2afd78 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2afb92 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2af8a4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2afd7c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2afd80 ) │ │ │ │ @@ -127077,41 +127077,41 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, r9, lsl #1 │ │ │ │ + orn r0, r0, r9, lsl #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead20049 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + pkhbt r0, sl, r9, lsl #1 │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe98e0049 │ │ │ │ + @ instruction: 0xe9860049 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 718d0c │ │ │ │ + bl 718d14 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afd9a │ │ │ │ ldr r5, [pc, #36] @ (2afdcc ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 718440 │ │ │ │ + bl 718448 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -127154,15 +127154,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -127177,19 +127177,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r5, [pc, #496] @ (2b0050 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c00049 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia.w r8!, {r0, r3, r6} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia.w lr, {r0, r3, r6} │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia.w r6, {r0, r3, r6} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002afe74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -127232,15 +127232,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2aff48 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -127259,35 +127259,35 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2aff54 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2afea2 │ │ │ │ nop │ │ │ │ add r2, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #904] @ (2b02c4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81c0049 │ │ │ │ + @ instruction: 0xe8140049 │ │ │ │ ldr r4, [pc, #704] @ (2b0208 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2aff48 │ │ │ │ + b.n 2aff38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r2!, {r0, r3, r6} │ │ │ │ + ldmdb sl, {r0, r3, r6} │ │ │ │ │ │ │ │ 002aff58 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2affc0 ) │ │ │ │ @@ -127311,39 +127311,39 @@ │ │ │ │ cbz r2, 2affa2 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7184c8 │ │ │ │ + bl 7184d0 │ │ │ │ b.n 2affa8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [pc, #36] @ (2affd0 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2affd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ nop │ │ │ │ add r1, sp, #888 @ 0x378 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r4, [pc, #96] @ (2b0028 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afe8c │ │ │ │ + b.n 2afe7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #872] @ (2b033c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2afe30 │ │ │ │ + b.n 2afe20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002affd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -127364,19 +127364,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2b0044 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2b0024 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 73115c │ │ │ │ + bl 731164 │ │ │ │ cbnz r0, 2b0078 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 731340 │ │ │ │ + bl 731348 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -127384,53 +127384,53 @@ │ │ │ │ cbz r3, 2b0066 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2b0066 │ │ │ │ ldr r1, [pc, #92] @ (2b00ac ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2a16f8 │ │ │ │ ldr r1, [pc, #72] @ (2b00b0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2b0098 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0024 │ │ │ │ ldr r2, [pc, #48] @ (2b00b4 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2b0024 │ │ │ │ blx 2597f8 │ │ │ │ b.n 2b007c │ │ │ │ nop │ │ │ │ add r1, sp, #368 @ 0x170 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002b00b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127481,34 +127481,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0102 │ │ │ │ ldr r1, [pc, #48] @ (2b0164 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2affd8 │ │ │ │ nop │ │ │ │ add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [pc, #728] @ (2b0428 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afd48 │ │ │ │ + b.n 2afd38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #600] @ (2b03b4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2afd30 │ │ │ │ + b.n 2afd20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afcb4 │ │ │ │ + b.n 2afca4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b0168 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -127524,45 +127524,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 259184 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 718390 │ │ │ │ + bl 718398 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2b01e4 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2b01e8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 718a38 │ │ │ │ + bl 718a40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #56] @ (2b021c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - b.n 2aff88 │ │ │ │ + b.n 2aff78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -127659,15 +127659,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0e30 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a16f8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #128] @ (2b0398 ) │ │ │ │ ldr r3, [pc, #108] @ (2b0384 ) │ │ │ │ add r2, pc │ │ │ │ @@ -127712,19 +127712,19 @@ │ │ │ │ b.n 2b0280 │ │ │ │ add r7, pc, #272 @ (adr r7, 2b0494 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #224 @ (adr r7, 2b046c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2b0710 │ │ │ │ + b.n 2b0700 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, pc, #208 @ (adr r6, 2b046c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r6, pc, #8 @ (adr r6, 2b03a8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127766,25 +127766,25 @@ │ │ │ │ bl 2a15ec │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b03f8 │ │ │ │ ldr r1, [pc, #32] @ (2b0428 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a16f8 │ │ │ │ add r5, pc, #600 @ (adr r5, 2b0678 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r3, r7} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2b0490 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128131,15 +128131,15 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #776 @ (adr r3, 2b0a9c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #384 @ (adr r3, 2b091c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ble.n 2b0774 │ │ │ │ + ble.n 2b0764 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, pc, #616 @ (adr r2, 2b0a0c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r2, pc, #240 @ (adr r2, 2b0898 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r2, pc, #0 @ (adr r2, 2b07ac ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -128245,15 +128245,15 @@ │ │ │ │ add r1, pc, #288 @ (adr r1, 2b09cc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #176 @ (adr r1, 2b0964 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ add r0, pc, #840 @ (adr r0, 2b0c0c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -128322,15 +128322,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b093c │ │ │ │ ldr r0, [pc, #48] @ (2b0994 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b093c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #448 @ (adr r0, 2b0b3c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r0, pc, #408 @ (adr r0, 2b0b18 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -128340,15 +128340,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2b0a94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -128423,15 +128423,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b09c8 │ │ │ │ ldr r0, [pc, #76] @ (2b0aa8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b09c8 │ │ │ │ ldr r3, [pc, #64] @ (2b0aac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0a34 │ │ │ │ ldr r3, [pc, #48] @ (2b0aa4 ) │ │ │ │ @@ -128442,34 +128442,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2b0ab0 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2b0ab4 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0a34 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2b0a88 │ │ │ │ + bcs.n 2b0a78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2b0b80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128524,15 +128524,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2b0b9c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0b06 │ │ │ │ ldr r3, [pc, #60] @ (2b0b8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0b06 │ │ │ │ ldr r3, [pc, #52] @ (2b0b90 ) │ │ │ │ @@ -128546,36 +128546,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2b0ba8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0b06 │ │ │ │ ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 2b0b8c │ │ │ │ + ble.n 2b0b7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2b0bf4 │ │ │ │ + bcs.n 2b0be4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 2b0b64 │ │ │ │ + ble.n 2b0b54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b0b9c │ │ │ │ + bne.n 2b0b8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -128609,15 +128609,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b0c5c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2b0c30 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5ef710 │ │ │ │ + bl 5ef718 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0ce4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0cc2 │ │ │ │ @@ -128648,15 +128648,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b0c90 │ │ │ │ ldr r0, [pc, #344] @ (2b0dc8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0d40 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2b0c1a │ │ │ │ @@ -128675,15 +128675,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2b0c30 │ │ │ │ ldr r0, [pc, #280] @ (2b0dd0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0c30 │ │ │ │ ldr r3, [pc, #264] @ (2b0dcc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0c2e │ │ │ │ ldr r3, [pc, #244] @ (2b0dc4 ) │ │ │ │ @@ -128691,24 +128691,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0c2e │ │ │ │ ldr r0, [pc, #252] @ (2b0dd4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0c2e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0d80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b0c30 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 25a290 │ │ │ │ ldr r3, [pc, #168] @ (2b0db8 ) │ │ │ │ @@ -128730,15 +128730,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2b0ddc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2b0de0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0cfa │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0ca0 │ │ │ │ b.n 2b0c30 │ │ │ │ ldr r3, [pc, #108] @ (2b0db8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -128760,15 +128760,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2b0de8 ) │ │ │ │ ldr r0, [pc, #124] @ (2b0dec ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0cfa │ │ │ │ ldr r3, [pc, #84] @ (2b0dd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0cf4 │ │ │ │ ldr r3, [pc, #56] @ (2b0dc4 ) │ │ │ │ @@ -128779,15 +128779,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2b0df0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2b0df4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0cf4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ @@ -128796,37 +128796,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b0e1c │ │ │ │ + ble.n 2b0e0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b0e20 │ │ │ │ + ble.n 2b0e10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2b0de0 │ │ │ │ + bgt.n 2b0dd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b0e48 │ │ │ │ + bgt.n 2b0e38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b0e54 │ │ │ │ + beq.n 2b0e44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2b0eb4 │ │ │ │ + ble.n 2b0ea4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 2b0e0c │ │ │ │ + bgt.n 2b0dfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2b0cfc │ │ │ │ + bgt.n 2b0eec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -128949,15 +128949,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2b10b0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0e60 │ │ │ │ ldr r3, [pc, #368] @ (2b10b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0ebc │ │ │ │ ldr r3, [pc, #352] @ (2b10ac ) │ │ │ │ @@ -128965,15 +128965,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0ebc │ │ │ │ ldr r0, [pc, #352] @ (2b10b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0ebc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2b0f94 │ │ │ │ ldr r3, [pc, #336] @ (2b10bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b0f94 │ │ │ │ @@ -128987,15 +128987,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2b10c4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2b10c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a15ec │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a15ec │ │ │ │ ldr r1, [pc, #292] @ (2b10cc ) │ │ │ │ @@ -129040,15 +129040,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2b10d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0fd6 │ │ │ │ ldr r3, [pc, #120] @ (2b109c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b105c │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2b0fd6 │ │ │ │ @@ -129065,15 +129065,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2b10dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2b10e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0fd6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2b10bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b102a │ │ │ │ @@ -129088,15 +129088,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2b10e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2b10ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b0fd6 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -129107,45 +129107,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #816] @ (2b13dc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b112c │ │ │ │ + blt.n 2b111c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b1168 │ │ │ │ + blt.n 2b1158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 2b0fdc │ │ │ │ + blt.n 2b0fcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2b11cc │ │ │ │ + blt.n 2b11bc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2b1060 │ │ │ │ + bge.n 2b1050 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 2b10b0 │ │ │ │ + bge.n 2b10a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2b1014 │ │ │ │ + bge.n 2b1004 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r5} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2b1094 │ │ │ │ + bls.n 2b1084 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2b1054 │ │ │ │ + bls.n 2b1044 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2b118c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -129201,30 +129201,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2b11a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b114e │ │ │ │ ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b125c │ │ │ │ + bls.n 2b124c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 2b112c │ │ │ │ + bls.n 2b111c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129349,15 +129349,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2b1488 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1210 │ │ │ │ ldr r3, [pc, #388] @ (2b148c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b126c │ │ │ │ ldr r3, [pc, #368] @ (2b1484 ) │ │ │ │ @@ -129365,15 +129365,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b126c │ │ │ │ ldr r0, [pc, #368] @ (2b1490 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b126c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2b1360 │ │ │ │ ldr r3, [pc, #352] @ (2b1494 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b1360 │ │ │ │ @@ -129387,15 +129387,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2b149c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2b14a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a15ec │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a15ec │ │ │ │ ldr r1, [pc, #304] @ (2b14a4 ) │ │ │ │ @@ -129440,15 +129440,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2b14b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b13a2 │ │ │ │ ldr r3, [pc, #128] @ (2b1474 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b1432 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2b13a2 │ │ │ │ @@ -129465,15 +129465,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2b14b4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2b14b8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b13a2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2b1494 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b13fc │ │ │ │ @@ -129488,15 +129488,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2b14c0 ) │ │ │ │ ldr r0, [pc, #108] @ (2b14c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b13a2 │ │ │ │ str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -129506,45 +129506,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #48] @ (2b14b4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2b1554 │ │ │ │ + bhi.n 2b1544 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b13a8 │ │ │ │ + bvc.n 2b1598 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2b141c │ │ │ │ + bvc.n 2b140c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2b140c │ │ │ │ + bvc.n 2b13fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2b1498 │ │ │ │ + bvs.n 2b1488 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2b14e8 │ │ │ │ + bvc.n 2b14d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r3, r7} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2b1418 │ │ │ │ + bvc.n 2b1408 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2b14b4 │ │ │ │ + bpl.n 2b14a4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2b1478 │ │ │ │ + bpl.n 2b1468 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2b1564 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -129600,30 +129600,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2b1580 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1526 │ │ │ │ str r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b1484 │ │ │ │ + bpl.n 2b1674 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 2b14ac │ │ │ │ + bvs.n 2b149c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b1584 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129651,31 +129651,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2b15f8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 2b161a │ │ │ │ + cbz r6, 2b1618 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 2b169c │ │ │ │ + bvs.n 2b168c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r6, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvs.n 2b1664 │ │ │ │ + bvs.n 2b1654 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b15fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129738,15 +129738,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5e2ed4 │ │ │ │ + bl 5e2edc │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129763,15 +129763,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b179c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 731248 │ │ │ │ + bl 731250 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2b1718 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2b1766 │ │ │ │ movs r2, #0 │ │ │ │ @@ -129813,15 +129813,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b1718 │ │ │ │ ldr r0, [pc, #92] @ (2b17e8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2b1718 │ │ │ │ ldr r3, [pc, #60] @ (2b17dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b16f8 │ │ │ │ @@ -129835,33 +129835,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b16f8 │ │ │ │ ldr r0, [pc, #44] @ (2b17f0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2b16f8 │ │ │ │ nop │ │ │ │ str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb6a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb61e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b17f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -129916,19 +129916,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 25a9f4 │ │ │ │ cbnz r0, 2b18aa │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 731140 │ │ │ │ + bl 731148 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 73120c │ │ │ │ + bl 731214 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2b1844 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0cfc │ │ │ │ b.n 2b1844 │ │ │ │ @@ -129962,43 +129962,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2b1da8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5de9cc │ │ │ │ + bl 5de9d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b1a9a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2b1930 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2b1dac │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5de9dc │ │ │ │ + bl 5de9e4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b1b2e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1a90 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2b1db0 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2b1db4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -130023,30 +130023,30 @@ │ │ │ │ bne.n 2b19b6 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2b1bac │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5de9cc │ │ │ │ + bl 5de9d4 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2b19ca │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5de9cc │ │ │ │ + bl 5de9d4 │ │ │ │ cbz r0, 2b19ee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2b1b62 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2b1b52 │ │ │ │ @@ -130103,29 +130103,29 @@ │ │ │ │ bl 2a16f8 │ │ │ │ ldr r1, [pc, #832] @ (2b1dc4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2a0da4 │ │ │ │ b.n 2b1ac2 │ │ │ │ - bl 6eb454 │ │ │ │ + bl 6eb45c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2b1962 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #788] @ (2b1dc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1c1a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a0d14 │ │ │ │ ldr r2, [pc, #772] @ (2b1dc8 ) │ │ │ │ ldr r3, [pc, #732] @ (2b1da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130163,15 +130163,15 @@ │ │ │ │ bne.w 2b1ca0 │ │ │ │ mov r0, fp │ │ │ │ blx 25b674 │ │ │ │ b.n 2b1b04 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #640] @ (2b1dc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1d18 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ @@ -130205,20 +130205,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2b1dd4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2b1dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b26 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5ee458 │ │ │ │ + bl 5ee460 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b1cd0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -130247,15 +130247,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2b1ddc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2b1de0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b26 │ │ │ │ ldr r3, [pc, #432] @ (2b1dcc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1ab6 │ │ │ │ ldr r3, [pc, #420] @ (2b1dd0 ) │ │ │ │ @@ -130266,15 +130266,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2b1de4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2b1de8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1ab6 │ │ │ │ ldr r3, [pc, #416] @ (2b1dec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b1c62 │ │ │ │ ldr r3, [pc, #376] @ (2b1dd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130299,15 +130299,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2b1df4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2b1df8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b26 │ │ │ │ ldr r3, [pc, #296] @ (2b1dcc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1b26 │ │ │ │ ldr r3, [pc, #288] @ (2b1dd0 ) │ │ │ │ @@ -130318,19 +130318,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2b1dfc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2b1e00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b26 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 71dbac │ │ │ │ + bl 71dbb4 │ │ │ │ ldr r3, [pc, #228] @ (2b1dc0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1b26 │ │ │ │ ldr r3, [pc, #224] @ (2b1dcc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130345,15 +130345,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2b1e04 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2b1e08 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b26 │ │ │ │ ldr r3, [pc, #176] @ (2b1dcc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1b4a │ │ │ │ ldr r3, [pc, #168] @ (2b1dd0 ) │ │ │ │ @@ -130364,15 +130364,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2b1e0c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2b1e10 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b4a │ │ │ │ ldr r3, [pc, #128] @ (2b1dcc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1b04 │ │ │ │ ldr r3, [pc, #120] @ (2b1dd0 ) │ │ │ │ @@ -130383,21 +130383,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2b1e14 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2b1e18 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b1b04 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2b1e1c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1a58 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -130406,70 +130406,70 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bcc.n 2b1ddc │ │ │ │ + bcc.n 2b1dcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2b1d84 │ │ │ │ + bcs.n 2b1d74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 2b1d0c │ │ │ │ + beq.n 2b1cfc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 2b1cdc │ │ │ │ + bge.n 2b1ccc │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bl 2dfdc6 │ │ │ │ ldrh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b1e6c │ │ │ │ + bne.n 2b1e5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1d18 │ │ │ │ + beq.n 2b1d08 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1df0 │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - beq.n 2b1d64 │ │ │ │ + stmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1e0c │ │ │ │ + beq.n 2b1d54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ + stmia r0!, {r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + stmia r0!, {r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7, {r1, r3, r7} │ │ │ │ + it │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -130528,15 +130528,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2b1f0a │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 713758 │ │ │ │ + bl 713760 │ │ │ │ cbnz r0, 2b1f1e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2b1f2e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -130563,15 +130563,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 713758 │ │ │ │ + bl 713760 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2b1f22 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2b1ee4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -130653,15 +130653,15 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #14] │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #12] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b2002 │ │ │ │ @@ -131043,15 +131043,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2b23f8 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2b23b2 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 71390c │ │ │ │ + bl 713914 │ │ │ │ cbz r0, 2b23f2 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b24c │ │ │ │ b.n 2b2374 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -131069,15 +131069,15 @@ │ │ │ │ b.n 2b233a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2b233a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 713758 │ │ │ │ + bl 713760 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b23b2 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2b233a │ │ │ │ bl 2b1f44 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -131111,25 +131111,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ lsls r1, r0, #2 │ │ │ │ cmp r0, #54 @ 0x36 │ │ │ │ lsls r1, r0, #2 │ │ │ │ strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r7, pc, #224 @ (adr r7, 2b2530 ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 2b2510 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #104 @ (adr r7, 2b24c4 ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 2b24a4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b2464 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131179,19 +131179,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ movs r7, #34 @ 0x22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r6, pc, #416 @ (adr r6, 2b2694 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 2b2674 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b24fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131542,15 +131542,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b285c │ │ │ │ ldr r0, [pc, #100] @ (2b28e4 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b285c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -131572,23 +131572,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #116 @ 0x74 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r4, #12] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b28e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131615,50 +131615,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b2904 │ │ │ │ ldr r0, [pc, #24] @ (2b2948 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b2904 │ │ │ │ strh r0, [r2, #2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #608] @ (2b2ba4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2b297c ) │ │ │ │ add r0, pc │ │ │ │ bl 2b28e8 │ │ │ │ ldr r0, [pc, #28] @ (2b2980 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b5fb0 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2b60a4 │ │ │ │ nop │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b298c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b6198 │ │ │ │ @@ -131687,19 +131687,19 @@ │ │ │ │ bl 4b7068 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b29be │ │ │ │ ldr r0, [pc, #16] @ (2b29f8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r1!, {} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r4!, {r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -131753,19 +131753,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b2a98 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ movs r1, #98 @ 0x62 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r4, [r0, #23] │ │ │ │ + strb r4, [r7, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -131816,17 +131816,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ movs r0, #204 @ 0xcc │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2b2bd0 ) │ │ │ │ ldr r1, [pc, #132] @ (2b2bd4 ) │ │ │ │ @@ -131877,23 +131877,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25aa78 │ │ │ │ b.n 2b2b9a │ │ │ │ nop │ │ │ │ movs r0, #74 @ 0x4a │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r7, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2b2e58 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -132126,53 +132126,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25aa78 │ │ │ │ b.n 2b2cd2 │ │ │ │ nop │ │ │ │ subs r4, r2, #6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r7, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, #5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, r2, #4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r4, r4, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r1, #1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r6, r1, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r4, r5} │ │ │ │ + stmia r0!, {r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2b2ee4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -132188,17 +132188,17 @@ │ │ │ │ blx 25a090 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ adds r4, r3, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r0!, {r3} │ │ │ │ + stmia r0!, {} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2b2f20 ) │ │ │ │ ldr r1, [pc, #32] @ (2b2f24 ) │ │ │ │ @@ -132211,15 +132211,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ adds r6, r2, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + subs r4, r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2b2f90 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -132256,25 +132256,25 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 259c34 │ │ │ │ b.n 2b2f54 │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ittt lt │ │ │ │ + itet lt │ │ │ │ lsllt r1, r1, #1 │ │ │ │ - addlt r6, r7, #0 │ │ │ │ + addge r6, r7, #0 │ │ │ │ lsllt r1, r0, #2 │ │ │ │ - ittt ls │ │ │ │ + itet ls │ │ │ │ lslls r1, r1, #1 │ │ │ │ - addls r0, r3, #0 │ │ │ │ + addhi r0, r3, #0 │ │ │ │ lslls r1, r0, #2 │ │ │ │ - itee ls │ │ │ │ - lslls r1, r1, #1 │ │ │ │ - ldrhi r3, [r0, #4] │ │ │ │ + itet hi │ │ │ │ + lslhi r1, r1, #1 │ │ │ │ + ldrls r3, [r0, #4] │ │ │ │ cbnz r3, 2b2fba @ unpredictable │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -132330,15 +132330,15 @@ │ │ │ │ b.w 2b28e8 │ │ │ │ add r4, pc, #704 @ (adr r4, 2b32f8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cbz r4, 2b3068 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, r3, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - hlt 0x0026 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2b3056 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132398,15 +132398,15 @@ │ │ │ │ nop │ │ │ │ add r4, pc, #80 @ (adr r4, 2b3128 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cbz r0, 2b30e2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, r0, r4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - rev r0, r1 │ │ │ │ + rev r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132434,19 +132434,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b3144 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ subs r4, r3, r2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r4, 2b3170 │ │ │ │ + cbnz r4, 2b316e │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132474,19 +132474,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b31a8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ subs r0, r7, r0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r0, 2b31bc │ │ │ │ + cbnz r0, 2b31ba │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b31d6 │ │ │ │ ldr r3, [pc, #48] @ (2b31e4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -132505,17 +132505,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r4, r4, r7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2b3210 │ │ │ │ @@ -132536,15 +132536,15 @@ │ │ │ │ bne.n 2b3202 │ │ │ │ ldr r0, [pc, #12] @ (2b3234 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ add r2, pc, #424 @ (adr r2, 2b33dc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb8aa │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002b3238 : │ │ │ │ ldr r3, [pc, #12] @ (2b3248 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -132879,23 +132879,23 @@ │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r0, #28 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r3, #27 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r6, #26 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #26 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r2, r5, #25 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xb8f8 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2b3790 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -133094,39 +133094,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ strb r2, [r5, #14] │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r5, #23 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cbnz r2, 2b37aa │ │ │ │ + cbnz r2, 2b37a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r1, #21 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r4, #20 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb78e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84c │ │ │ │ + @ instruction: 0xb844 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb886 │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb83a │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2b38a0 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -133261,27 +133261,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2b3940 ) │ │ │ │ ldr r0, [pc, #36] @ (2b3944 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r1, #10 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r2, r7, #9 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r0, [r1, #112] @ 0x70 │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b3978 │ │ │ │ @@ -133296,17 +133296,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ ldr r0, [pc, #12] @ (2b3988 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2b3aa0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133332,19 +133332,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2b3a38 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2b3a38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d2890 │ │ │ │ + bl 5d28a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b3a7a │ │ │ │ ldr r1, [pc, #172] @ (2b3aa8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -133409,42 +133409,42 @@ │ │ │ │ ldr r3, [pc, #68] @ (2b3ad0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b3a5a │ │ │ │ ldr r0, [pc, #60] @ (2b3ad4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2b3a5a │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r6, r1, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stcl 0, cr0, [r4], #292 @ 0x124 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + ldcl 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [ip], {73} @ 0x49 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + ldc 0, cr0, [r4], {73} @ 0x49 │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2b3d58 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -133591,15 +133591,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 713758 │ │ │ │ + bl 713760 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3d2e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2b64f4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -133709,21 +133709,21 @@ │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r6, r2, #30 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cbz r6, 2b3d92 │ │ │ │ + cbz r6, 2b3d90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r3, #26 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002b3d8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133780,15 +133780,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b3e2c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -133887,17 +133887,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2b3e2c │ │ │ │ nop │ │ │ │ - cbz r2, 2b3f4e │ │ │ │ + cbz r2, 2b3f4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2b3f54 │ │ │ │ + cbz r0, 2b3f52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b3f30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133943,15 +133943,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - cbz r4, 2b3fd4 │ │ │ │ + cbz r4, 2b3fd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b3fb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133986,17 +133986,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 25919c │ │ │ │ ldr r6, [r0, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #26] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #400 @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -134169,19 +134169,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 25919c │ │ │ │ lsrs r6, r1, #9 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r0, r1, #8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrh r6, [r1, #12] │ │ │ │ + ldrh r6, [r0, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -134213,15 +134213,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4244 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -134317,15 +134317,15 @@ │ │ │ │ bne.n 2b4302 │ │ │ │ ldr r0, [pc, #12] @ (2b433c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ lsrs r4, r1, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r6, [r6, r3] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2b434e │ │ │ │ ldr r0, [pc, #84] @ (2b439c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ @@ -134355,19 +134355,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2b4244 │ │ │ │ ldr r0, [pc, #20] @ (2b43a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r6, r6, #32 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002b43a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134455,17 +134455,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4498 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134542,25 +134542,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2b4578 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r6, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b457c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134617,17 +134617,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 259c30 │ │ │ │ nop │ │ │ │ lsls r4, r2, #23 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r6, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2b46b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -134679,15 +134679,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2b4688 │ │ │ │ nop │ │ │ │ lsls r6, r3, #21 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsls r0, r2, #21 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r2, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r6, r1, #20 │ │ │ │ lsls r1, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134781,19 +134781,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 25b058 │ │ │ │ b.n 2b4780 │ │ │ │ nop │ │ │ │ lsls r0, r0, #19 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r7, pc, #376 @ (adr r7, 2b4934 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 2b4914 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r5, #17 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r2, sp, #0 │ │ │ │ + add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r2, #16 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsls r0, r1, #16 │ │ │ │ lsls r1, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -134825,17 +134825,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2b482c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ lsls r4, r7, #14 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2b4874 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -134887,15 +134887,15 @@ │ │ │ │ bl 2b45b0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2b28e8 │ │ │ │ lsls r0, r1, #12 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b48cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135142,15 +135142,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b4aaa │ │ │ │ ldr.w r0, [pc, #1468] @ 2b5108 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4aaa │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 259400 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -135269,15 +135269,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2b4a66 │ │ │ │ ldr.w r0, [pc, #1156] @ 2b5128 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4a66 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2b4d90 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2b5008 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2b4be4 │ │ │ │ @@ -135334,15 +135334,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b4a62 │ │ │ │ ldr r0, [pc, #1016] @ (2b513c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b4a62 │ │ │ │ ldr r3, [pc, #1004] @ (2b5140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4aba │ │ │ │ @@ -135350,15 +135350,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2b4aba │ │ │ │ ldr r0, [pc, #984] @ (2b5144 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2b4aba │ │ │ │ ldr r3, [pc, #888] @ (2b50f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135431,15 +135431,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2b4bd4 │ │ │ │ ldr r0, [pc, #812] @ (2b5158 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4bd4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4bd4 │ │ │ │ b.n 2b4e12 │ │ │ │ ldr r3, [pc, #792] @ (2b515c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -135450,15 +135450,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2b4b1e │ │ │ │ ldr r0, [pc, #772] @ (2b5160 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2b4b1e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -135565,15 +135565,15 @@ │ │ │ │ b.n 2b4efc │ │ │ │ ldr r4, [pc, #556] @ (2b5188 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2b4efc │ │ │ │ ldr r0, [pc, #548] @ (2b518c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b5fb0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b60a4 │ │ │ │ b.n 2b4d86 │ │ │ │ ldr r4, [pc, #532] @ (2b5190 ) │ │ │ │ add r4, pc │ │ │ │ @@ -135657,74 +135657,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2b5104 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b4bd4 │ │ │ │ ldr r0, [pc, #400] @ (2b51d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4bd4 │ │ │ │ ldr r2, [pc, #396] @ (2b51d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4bd4 │ │ │ │ ldr r2, [pc, #172] @ (2b5104 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2b4bd4 │ │ │ │ ldr r0, [pc, #376] @ (2b51dc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4bd4 │ │ │ │ ldr r3, [pc, #368] @ (2b51e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4c52 │ │ │ │ ldr r3, [pc, #136] @ (2b5104 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b4c52 │ │ │ │ ldr r0, [pc, #348] @ (2b51e4 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4c52 │ │ │ │ ldr r3, [pc, #340] @ (2b51e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4d86 │ │ │ │ ldr r3, [pc, #100] @ (2b5104 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2b4d86 │ │ │ │ ldr r0, [pc, #320] @ (2b51ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4d86 │ │ │ │ ldr r3, [pc, #312] @ (2b51f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4e82 │ │ │ │ ldr r3, [pc, #64] @ (2b5104 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b4e82 │ │ │ │ ldr r0, [pc, #292] @ (2b51f4 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b4e82 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ ldrsh r6, [r5, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ @@ -135739,68 +135739,68 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r6, r6, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2b539c ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 2b537c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r6, r3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ vaddl.u32 q8, d24, d0 │ │ │ │ vtrn. d0, d0 │ │ │ │ vaddl.u32 q0, d30, d0 │ │ │ │ vhadd.u32 d16, d22, d0 │ │ │ │ vhadd.u d0, d16, d0 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #624 @ (adr r5, 2b539c ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 2b537c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ cdp2 0, 13, cr0, cr0, cr0, {4} │ │ │ │ cdp2 0, 10, cr0, cr10, cr0, {4} │ │ │ │ cdp2 0, 7, cr0, cr14, cr0, {4} │ │ │ │ cmp r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #432 @ (adr r4, 2b52f0 ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 2b52d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #400] @ (2b52d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #168 @ (adr r4, 2b51f0 ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 2b51d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ cdp2 0, 0, cr0, cr14, cr0, {4} │ │ │ │ cdp2 0, 0, cr0, cr4, cr0, {4} │ │ │ │ ldc2l 0, cr0, [r8, #512] @ 0x200 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #24 @ (adr r5, 2b5174 ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 2b5554 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #48 @ (adr r3, 2b5194 ) │ │ │ │ + add r3, pc, #16 @ (adr r3, 2b5174 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 0, cr0, [r4, #-512] @ 0xfffffe00 │ │ │ │ - ldr r3, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldc2 0, cr0, [r8], {128} @ 0x80 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -135818,40 +135818,40 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r7, r0] │ │ │ │ + str r0, [r6, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfb8c0080 │ │ │ │ adds r0, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #760 @ (adr r2, 2b54d0 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2b54b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #376 @ (adr r2, 2b5358 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 2b5338 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2b55c0 ) │ │ │ │ + add r2, pc, #952 @ (adr r2, 2b55a0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #864 @ (adr r1, 2b5550 ) │ │ │ │ + add r1, pc, #832 @ (adr r1, 2b5530 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #120 @ (adr r3, 2b5270 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2b5250 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b51f8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135899,19 +135899,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vst1.8 {d0[4]}, [ip], r0 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #656 @ (adr r1, 2b5518 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2b54f8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b5288 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136060,15 +136060,15 @@ │ │ │ │ beq.n 2b542c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2b54f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b53ca │ │ │ │ ldr r0, [pc, #260] @ (2b54fc ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -136168,27 +136168,27 @@ │ │ │ │ strb r4, [r0, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r6, r2] │ │ │ │ - add r1, pc, #576 @ (adr r1, 2b573c ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 2b571c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb.w r0, [r6, r2] │ │ │ │ strb r6, [r0, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xf7bc0082 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xf7840082 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ @ instruction: 0xf7520082 │ │ │ │ - add r0, pc, #736 @ (adr r0, 2b57fc ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 2b57dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b551c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -136291,15 +136291,15 @@ │ │ │ │ b.n 2b55b8 │ │ │ │ strb r2, [r3, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movt r0, #18562 @ 0x4882 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6320082 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -136347,15 +136347,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2b569c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -136363,15 +136363,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2b56f4 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2b56f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (2b56fc ) │ │ │ │ ldr r3, [pc, #52] @ (2b5700 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -136381,19 +136381,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2b59b4 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2b5994 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2b5716 │ │ │ │ movs r0, #0 │ │ │ │ @@ -136454,28 +136454,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2b5848 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2b5820 │ │ │ │ ldr r3, [pc, #136] @ (2b584c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2b5850 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 2591e8 │ │ │ │ @@ -136503,33 +136503,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2b5854 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d2b6c │ │ │ │ + b.w 5d2b74 │ │ │ │ ldr r1, [pc, #36] @ (2b5858 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2b585c ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2b58a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -136550,15 +136550,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2b5ba8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -136762,85 +136762,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5992 │ │ │ │ ldr r0, [pc, #300] @ (2b5bd0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b5992 │ │ │ │ ldr r3, [pc, #292] @ (2b5bd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b59d4 │ │ │ │ ldr r3, [pc, #276] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2b59d4 │ │ │ │ ldr r0, [pc, #276] @ (2b5bd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b59d4 │ │ │ │ ldr r3, [pc, #272] @ (2b5bdc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b59e2 │ │ │ │ ldr r3, [pc, #244] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2b59e2 │ │ │ │ ldr r0, [pc, #256] @ (2b5be0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b59e2 │ │ │ │ ldr r3, [pc, #248] @ (2b5be4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5a00 │ │ │ │ ldr r3, [pc, #216] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b5a00 │ │ │ │ ldr r0, [pc, #232] @ (2b5be8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b5a00 │ │ │ │ ldr r3, [pc, #228] @ (2b5bec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b59f2 │ │ │ │ ldr r3, [pc, #184] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b59f2 │ │ │ │ ldr r0, [pc, #208] @ (2b5bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b59f2 │ │ │ │ ldr r3, [pc, #200] @ (2b5bf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5a10 │ │ │ │ ldr r3, [pc, #148] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5a10 │ │ │ │ ldr r0, [pc, #180] @ (2b5bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b5a10 │ │ │ │ ldr r3, [pc, #176] @ (2b5bfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5a3c │ │ │ │ ldr r3, [pc, #116] @ (2b5bcc ) │ │ │ │ @@ -136853,15 +136853,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2b5a3c │ │ │ │ ldr r3, [pc, #124] @ (2b5c04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -136870,66 +136870,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (2b5bcc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5a78 │ │ │ │ ldr r0, [pc, #104] @ (2b5c08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b5a78 │ │ │ │ nop │ │ │ │ str r0, [r1, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #848] @ 0x350 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b5c0c : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -136938,15 +136938,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b5c18 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b5c24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 688078 │ │ │ │ + b.w 688080 │ │ │ │ @ instruction: 0xf0ea0082 │ │ │ │ │ │ │ │ 002b5c28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137029,24 +137029,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2b5f38 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6904a0 │ │ │ │ + bl 6904a8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 49a510 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ ldr r1, [pc, #556] @ (2b5f3c ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2b5d2c │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2b5f40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -137059,29 +137059,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2b5f44 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2b5f48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2b5f4c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2b5f50 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ ldr r3, [pc, #484] @ (2b5f54 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2b531c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -137093,15 +137093,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2b5f60 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b5e4e │ │ │ │ ldr r2, [pc, #444] @ (2b5f64 ) │ │ │ │ ldr r3, [pc, #364] @ (2b5f18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137124,15 +137124,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2b5f70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2b5da0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5f00 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 25a82c │ │ │ │ @@ -137151,49 +137151,49 @@ │ │ │ │ beq.n 2b5ebe │ │ │ │ ldr r0, [pc, #348] @ (2b5f78 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6908a8 │ │ │ │ + bl 6908b0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b5cce │ │ │ │ ldr r3, [pc, #324] @ (2b5f7c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2b5f80 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2b5f84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2b5d7c │ │ │ │ ldr r3, [pc, #308] @ (2b5f88 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2b5f8c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2b5f90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2b5d7c │ │ │ │ ldr r0, [pc, #288] @ (2b5f94 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 688944 │ │ │ │ + bl 68894c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -137237,15 +137237,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5cbc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2b5fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2b5cbc │ │ │ │ ldr r1, [pc, #168] @ (2b5fac ) │ │ │ │ add r1, pc │ │ │ │ blx 25aa90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b5e0a │ │ │ │ @@ -137257,71 +137257,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #856] @ (2b6278 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ ldr r3, [pc, #64] @ (2b5f78 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ vaddl.s8 q8, d20, d2 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ vaddl.s16 q0, d22, d2 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #648] @ (2b61f0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cdp 0, 9, cr0, cr4, cr2, {4} │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b5fb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -137365,15 +137365,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2b602a │ │ │ │ ldr r0, [pc, #112] @ (2b6090 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 688944 │ │ │ │ + bl 68894c │ │ │ │ b.n 2b5fe4 │ │ │ │ ldr r1, [pc, #104] @ (2b6094 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -137396,15 +137396,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b6012 │ │ │ │ ldr r0, [pc, #56] @ (2b60a0 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b6012 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #528] @ (2b628c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r1, [pc, #504] @ (2b6278 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -137413,21 +137413,21 @@ │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #400] @ (2b621c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r6], #520 @ 0x208 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b60a4 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 45fb68 │ │ │ │ │ │ │ │ @@ -137491,39 +137491,39 @@ │ │ │ │ │ │ │ │ 002b6144 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr.w ip, [pc, #48] @ 2b618c │ │ │ │ ldr r2, [pc, #48] @ (2b6190 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2b6194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002b6198 : │ │ │ │ ldr r3, [pc, #24] @ (2b61b4 ) │ │ │ │ ldr r2, [pc, #28] @ (2b61b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -137561,15 +137561,15 @@ │ │ │ │ b.w 2b3238 │ │ │ │ nop │ │ │ │ bx pc │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb340082 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002b6200 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b621c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2b6224 ) │ │ │ │ @@ -137582,17 +137582,17 @@ │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2b28e8 │ │ │ │ ldr r0, [pc, #12] @ (2b622c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ @ instruction: 0xeafc0082 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b6230 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137634,15 +137634,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 25a1d4 │ │ │ │ ldr r3, [pc, #128] @ (2b631c ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 68f890 │ │ │ │ + bl 68f898 │ │ │ │ ldr r0, [pc, #116] @ (2b6320 ) │ │ │ │ add r0, pc │ │ │ │ bl 2b28e8 │ │ │ │ ldr r2, [pc, #112] @ (2b6324 ) │ │ │ │ ldr r3, [pc, #96] @ (2b6314 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137685,34 +137685,34 @@ │ │ │ │ bx r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ orn r0, ip, r2, lsl #2 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r5, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov r8, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b633c : │ │ │ │ ldr r0, [pc, #4] @ (2b6344 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b28e8 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b6348 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137741,25 +137741,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2b63ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b637a │ │ │ │ ldr r0, [pc, #24] @ (2b63b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2b637a │ │ │ │ cmp ip, lr │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b63b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137830,15 +137830,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b6420 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b63d2 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 72db94 │ │ │ │ + bl 72db9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b63d2 │ │ │ │ ldr r2, [pc, #96] @ (2b64d8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b64ac │ │ │ │ mov r0, r4 │ │ │ │ @@ -137856,15 +137856,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2b643e │ │ │ │ ldr r0, [pc, #72] @ (2b64e8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b643e │ │ │ │ ldr r2, [pc, #60] @ (2b64ec ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b647c │ │ │ │ @@ -137872,15 +137872,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b647c │ │ │ │ ldr r0, [pc, #44] @ (2b64f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b647c │ │ │ │ nop │ │ │ │ cmp ip, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -137888,19 +137888,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b64f4 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2b6500 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -138178,21 +138178,21 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r2, r1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r2, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #504] @ 0x1f8 │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -138287,25 +138287,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ ldr r1, [pc, #604] @ (2b6b34 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ ldr r1, [pc, #596] @ (2b6b38 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2b6aac │ │ │ │ ldr r1, [pc, #580] @ (2b6b3c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ @@ -138375,30 +138375,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2b6a14 │ │ │ │ ldr r1, [pc, #428] @ (2b6b58 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ ldr r1, [pc, #416] @ (2b6b5c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 72076c │ │ │ │ + bl 720774 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #372] @ (2b6b60 ) │ │ │ │ ldr r3, [pc, #308] @ (2b6b24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -138411,32 +138411,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2b6b64 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 720564 │ │ │ │ + bl 72056c │ │ │ │ cbnz r0, 2b6a78 │ │ │ │ ldr r1, [pc, #324] @ (2b6b68 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 720564 │ │ │ │ + bl 72056c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b69da │ │ │ │ ldr r2, [pc, #316] @ (2b6b6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2b6b70 ) │ │ │ │ ldr r1, [pc, #316] @ (2b6b74 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b69e2 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2b6986 │ │ │ │ ldr r1, [pc, #288] @ (2b6b78 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -138446,167 +138446,167 @@ │ │ │ │ bne.n 2b6afa │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2b6906 │ │ │ │ ldr r1, [pc, #268] @ (2b6b7c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71da1c │ │ │ │ + bl 71da24 │ │ │ │ b.n 2b6a46 │ │ │ │ ldr r2, [pc, #260] @ (2b6b80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2b6b84 ) │ │ │ │ ldr r1, [pc, #264] @ (2b6b88 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2b6a46 │ │ │ │ ldr r4, [pc, #248] @ (2b6b8c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2b6b90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2b6b94 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2b6a46 │ │ │ │ ldr r2, [pc, #232] @ (2b6b98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2b6b9c ) │ │ │ │ ldr r1, [pc, #236] @ (2b6ba0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #220] @ (2b6ba4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ b.n 2b6a46 │ │ │ │ ldr r2, [pc, #212] @ (2b6ba8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2b6bac ) │ │ │ │ ldr r1, [pc, #216] @ (2b6bb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #200] @ (2b6bb4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ b.n 2b6a46 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2b6bb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2b6bbc ) │ │ │ │ ldr r1, [pc, #188] @ (2b6bc0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #172] @ (2b6bc4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ b.n 2b6a46 │ │ │ │ lsls r0, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #440] @ 0x1b8 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #94 @ 0x5e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxtb r6, r5 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r1, #60] @ 0x3c │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r6, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2b6cc4 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -138711,21 +138711,21 @@ │ │ │ │ nop │ │ │ │ subs r5, #110 @ 0x6e │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #62 @ 0x3e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldrh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2b6e3c ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -138834,15 +138834,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2b6e64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b6d78 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -138855,15 +138855,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2b6e70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 259f10 │ │ │ │ b.n 2b6dfa │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -138877,25 +138877,25 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -139025,37 +139025,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b6fdc ) │ │ │ │ ldr r0, [pc, #56] @ (2b6fe0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r5, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #2 │ │ │ │ + ble.n 2b6fb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b6ff0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 25b8f8 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -139097,29 +139097,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25b8a8 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b7070 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2b706c │ │ │ │ - b.w 712fe0 │ │ │ │ + b.w 712fe8 │ │ │ │ b.w 25b55c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25b258 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2b7096 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 712fe0 │ │ │ │ + b.w 712fe8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b55c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -139161,17 +139161,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -139249,17 +139249,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2b7148 │ │ │ │ b.n 2b71a8 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2b7304 ) │ │ │ │ @@ -139342,30 +139342,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6620 │ │ │ │ b.n 2b7250 │ │ │ │ ldr r1, [pc, #44] @ (2b7310 ) │ │ │ │ ldr r0, [pc, #44] @ (2b7314 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mov r0, r5 │ │ │ │ blx 259f10 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b7250 │ │ │ │ bl 25bdbc │ │ │ │ nop │ │ │ │ adds r7, #42 @ 0x2a │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bge.n 2b73a8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -139661,58 +139661,58 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r6, r1, #6 │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [r8, #344] @ 0x158 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldcl 0, cr0, [r0, #344] @ 0x158 │ │ │ │ + ldrh r2, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r5, #4] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], {86} @ 0x56 │ │ │ │ - ldcl 0, cr0, [lr], #-344 @ 0xfffffea8 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + stc 0, cr0, [ip], {86} @ 0x56 │ │ │ │ + ldcl 0, cr0, [r6], #-344 @ 0xfffffea8 │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r6, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2b776c ) │ │ │ │ @@ -139806,15 +139806,15 @@ │ │ │ │ nop │ │ │ │ adds r2, #190 @ 0xbe │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b777c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -139894,15 +139894,15 @@ │ │ │ │ beq.n 2b789c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2b77d2 │ │ │ │ ldr r1, [pc, #220] @ (2b792c ) │ │ │ │ ldr r0, [pc, #224] @ (2b7930 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mov r0, r4 │ │ │ │ blx 259f10 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -139981,31 +139981,31 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25bdbc │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #182 @ 0xb6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bmi.n 2b78f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ adds r0, #210 @ 0xd2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -140188,17 +140188,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -140354,21 +140354,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 259f10 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b7b94 │ │ │ │ nop │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2b7dc0 ) │ │ │ │ @@ -140563,17 +140563,17 @@ │ │ │ │ b.n 2b7e70 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b7eae │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2b81b4 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -140793,15 +140793,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2b807c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2b81c8 ) │ │ │ │ ldr r0, [pc, #88] @ (2b81cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mov r0, r5 │ │ │ │ blx 259f10 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -140820,25 +140820,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b8176 │ │ │ │ bl 25bdbc │ │ │ │ cmp r2, #20 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #214 @ 0xd6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r3!, {r2, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141030,21 +141030,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 259f10 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b8274 │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r4, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r6, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2b862c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -141231,15 +141231,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b85c4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2b8640 ) │ │ │ │ ldr r0, [pc, #80] @ (2b8644 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mov r0, r4 │ │ │ │ blx 259f10 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -141253,21 +141253,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2b84ba │ │ │ │ bl 25bdbc │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -141522,17 +141522,17 @@ │ │ │ │ b.n 2b884c │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b8890 │ │ │ │ ... │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r7, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r4, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -142012,63 +142012,63 @@ │ │ │ │ ... │ │ │ │ adds r4, r1, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r7, #16 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r2, #13 │ │ │ │ + lsls r2, r1, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002b8e14 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2b777c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2b8e28 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba680 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8e34 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba680 │ │ │ │ - ldr r6, [r0, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8e40 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba5fc │ │ │ │ - ldr r6, [r2, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8e4c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba5fc │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b8e94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -142089,15 +142089,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b8eee │ │ │ │ mov lr, r3 │ │ │ │ @@ -142131,15 +142131,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b8ee0 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b8f54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -142160,15 +142160,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b8fa6 │ │ │ │ mov lr, r3 │ │ │ │ @@ -142200,15 +142200,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b8f98 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2b9018 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -142288,32 +142288,32 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2b90b0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ nop │ │ │ │ - sbcs.w r0, r4, #72 @ 0x48 │ │ │ │ + sbc.w r0, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #16] @ (2b90c8 ) │ │ │ │ ldr r2, [pc, #20] @ (2b90cc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2b90d0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r4, r2, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, #72 @ 0x48 │ │ │ │ + adcs.w r0, r2, #72 @ 0x48 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov.w r0, #552 @ 0x228 │ │ │ │ @@ -142377,15 +142377,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b91ae │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -142831,15 +142831,15 @@ │ │ │ │ beq.n 2b96f6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b9756 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2b9710 │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b96aa │ │ │ │ ldr r3, [pc, #224] @ (2b9780 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -142853,15 +142853,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2b96c6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b96b2 │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9770 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2b96e8 │ │ │ │ dmb ish │ │ │ │ @@ -142922,15 +142922,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2b968e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2b978c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71a9e4 │ │ │ │ + bl 71a9ec │ │ │ │ b.n 2b96e8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bl 25bdec │ │ │ │ asrs r6, r5, #11 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -143077,15 +143077,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2b9a24 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b993e │ │ │ │ ldr r3, [pc, #244] @ (2b9a28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -143099,15 +143099,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2b9956 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2b9946 │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9a20 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2b99ca │ │ │ │ cmp r4, #0 │ │ │ │ @@ -143153,15 +143153,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b9966 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2b9a2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71a9e4 │ │ │ │ + bl 71a9ec │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b996a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -143183,19 +143183,19 @@ │ │ │ │ bl 25bdec │ │ │ │ asrs r6, r5, #32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b9a3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143291,21 +143291,21 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r6, #27 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ uxth r2, r6 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2b9a64 │ │ │ │ + b.n 2b9a54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ uxth r2, r0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ sxth r6, r7 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 002b9b4c : │ │ │ │ @@ -143387,15 +143387,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b9c38 │ │ │ │ adds r4, #4 │ │ │ │ @@ -143414,15 +143414,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r4, #23 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2b9c88 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2b9970 │ │ │ │ + b.n 2b9960 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbz r4, 2b9c86 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cbz r4, 2b9c7e │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r6, [r2, #8] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -143444,15 +143444,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2b9e7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -143631,70 +143631,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r5, #18 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cdp2 0, 15, cr0, cr2, cr9, {2} │ │ │ │ + cdp2 0, 14, cr0, cr10, cr9, {2} │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 60fe92 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + bl 60fe92 │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #20] │ │ │ │ + str r0, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r2, r2, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #200 @ 0xc8 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r6, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r6, #0] │ │ │ │ + str r4, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrb r0, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r3, #0] │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b9ef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -143877,83 +143877,83 @@ │ │ │ │ bne.n 2b9fba │ │ │ │ ldr r0, [pc, #144] @ (2ba13c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2b9fbe │ │ │ │ ldr.w lr, [pc, #140] @ 2ba140 │ │ │ │ add lr, pc │ │ │ │ b.n 2b9f1a │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r4, r7] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #208] @ (2ba1c4 ) │ │ │ │ + ldr r3, [pc, #176] @ (2ba1a4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #776] @ (2ba40c ) │ │ │ │ + ldr r2, [pc, #744] @ (2ba3ec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #744] @ (2ba3f0 ) │ │ │ │ + ldr r2, [pc, #712] @ (2ba3d0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #704] @ (2ba3cc ) │ │ │ │ + ldr r2, [pc, #672] @ (2ba3ac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #664] @ (2ba3a8 ) │ │ │ │ + ldr r2, [pc, #632] @ (2ba388 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #624] @ (2ba384 ) │ │ │ │ + ldr r2, [pc, #592] @ (2ba364 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #584] @ (2ba360 ) │ │ │ │ + ldr r2, [pc, #552] @ (2ba340 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #552] @ (2ba344 ) │ │ │ │ + ldr r2, [pc, #520] @ (2ba324 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #512] @ (2ba320 ) │ │ │ │ + ldr r2, [pc, #480] @ (2ba300 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #480] @ (2ba304 ) │ │ │ │ + ldr r2, [pc, #448] @ (2ba2e4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #448] @ (2ba2e8 ) │ │ │ │ + ldr r2, [pc, #416] @ (2ba2c8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #416] @ (2ba2cc ) │ │ │ │ + ldr r2, [pc, #384] @ (2ba2ac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #392] @ (2ba2b8 ) │ │ │ │ + ldr r2, [pc, #360] @ (2ba298 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #320] @ (2ba274 ) │ │ │ │ + ldr r2, [pc, #288] @ (2ba254 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r4, [r5, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #200] @ (2ba204 ) │ │ │ │ + ldr r2, [pc, #168] @ (2ba1e4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [pc, #160] @ (2ba1e0 ) │ │ │ │ + ldr r2, [pc, #128] @ (2ba1c0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -143993,17 +143993,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ba196 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r6, r0] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -144031,15 +144031,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -144067,15 +144067,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ba2c4 ) │ │ │ │ @@ -144097,15 +144097,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r1, r4] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba2c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -144709,15 +144709,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r6, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r0, r7, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -144979,19 +144979,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bab6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r7, r1] │ │ │ │ + strb r0, [r6, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2bac18 ) │ │ │ │ @@ -145020,23 +145020,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 734520 │ │ │ │ + bl 734528 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7346a4 │ │ │ │ + bl 7346ac │ │ │ │ ldr r2, [pc, #56] @ (2bac20 ) │ │ │ │ ldr r3, [pc, #48] @ (2bac1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -145186,19 +145186,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bad7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r2, #6 │ │ │ │ + subs r2, r1, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -145486,21 +145486,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2bb0ac ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 431eb0 │ │ │ │ b.n 2bb00e │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r7, [pc, #672] @ (2bb348 ) │ │ │ │ + ldr r7, [pc, #640] @ (2bb328 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #480] @ (2bb28c ) │ │ │ │ + ldr r7, [pc, #448] @ (2bb26c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #536] @ (2bb2c8 ) │ │ │ │ + ldr r7, [pc, #504] @ (2bb2a8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -145611,21 +145611,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 25b064 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bb26a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bb27a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -145639,35 +145639,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2bb2a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 72c25c │ │ │ │ + bl 72c264 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2bb230 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72c25c │ │ │ │ + bl 72c264 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #448] @ (2bb460 ) │ │ │ │ + ldr r5, [pc, #416] @ (2bb440 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [pc, #496] @ (2bb494 ) │ │ │ │ + ldr r5, [pc, #464] @ (2bb474 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2bb324 ) │ │ │ │ @@ -145691,15 +145691,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2bb2f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2bb2f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2bb32c ) │ │ │ │ ldr r2, [pc, #44] @ (2bb328 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -145752,15 +145752,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2bb7ae │ │ │ │ ldr.w r0, [pc, #1116] @ 2bb7e0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2bb7e4 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -145802,15 +145802,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 724ed4 │ │ │ │ + bl 724edc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bb670 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -145875,15 +145875,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 724ed4 │ │ │ │ + bl 724edc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2bb546 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -145924,23 +145924,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2bb0b0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 724edc │ │ │ │ + bl 724ee4 │ │ │ │ b.n 2bb518 │ │ │ │ ldr r3, [pc, #576] @ (2bb7ec ) │ │ │ │ ldr r1, [pc, #580] @ (2bb7f0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -145982,15 +145982,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 724ed4 │ │ │ │ + bl 724edc │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2bb6c4 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2bb3a2 │ │ │ │ movs r0, #16 │ │ │ │ blx 259184 │ │ │ │ @@ -146008,15 +146008,15 @@ │ │ │ │ bl 2bb0b0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 724edc │ │ │ │ + bl 724ee4 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -146091,49 +146091,49 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 724edc │ │ │ │ + bl 724ee4 │ │ │ │ b.n 2bb666 │ │ │ │ ldr r0, [pc, #68] @ (2bb7f4 ) │ │ │ │ ldr r1, [pc, #68] @ (2bb7f8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2bb3d8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2bb7fc ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e968 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2bb3d8 │ │ │ │ addw r0, r0, #2162 @ 0x872 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r5, [pc, #776] @ (2bbaf0 ) │ │ │ │ + ldr r5, [pc, #744] @ (2bbad0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ sbc.w r0, lr, #15859712 @ 0xf20000 │ │ │ │ str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r2, [pc, #464] @ (2bb9c4 ) │ │ │ │ + ldr r2, [pc, #432] @ (2bb9a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r0, [pc, #960] @ (2bbbbc ) │ │ │ │ + ldr r0, [pc, #928] @ (2bbb9c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #576] @ (2bba40 ) │ │ │ │ + ldr r0, [pc, #544] @ (2bba20 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bb800 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146430,17 +146430,17 @@ │ │ │ │ mvn.w sl, #1 │ │ │ │ b.n 2bb9da │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ vshr.s8 q8, q9, #4 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s32 q8, q7, q9 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x001e │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002bbb2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -146566,30 +146566,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2bbd08 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2bbd26 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2bbc3a │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #244] @ (2bbd74 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2bbd78 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2bbd56 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -146606,15 +146606,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2bbcb2 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r2, [pc, #156] @ (2bbd7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146652,33 +146652,33 @@ │ │ │ │ b.n 2bbc72 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2bbcca │ │ │ │ ldr r0, [pc, #48] @ (2bbd80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2bbccc │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ b.n 2bbcfe │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [r6, #456] @ 0x1c8 │ │ │ │ ldcl 0, cr0, [r8, #-456]! @ 0xfffffe38 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r2, #-456] @ 0xfffffe38 │ │ │ │ str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r7, [pc, #192] @ (2bbe38 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r2, r0 │ │ │ │ + add sl, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bbd84 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bbdbc │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -146748,19 +146748,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 25919c │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, lr │ │ │ │ + add r0, sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs r6, r5 │ │ │ │ + sbcs r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2bbfd4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -146846,15 +146846,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 72c168 │ │ │ │ + bl 72c170 │ │ │ │ cbz r0, 2bbf44 │ │ │ │ ldr r2, [pc, #216] @ (2bbff0 ) │ │ │ │ ldr r3, [pc, #192] @ (2bbfd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -146907,15 +146907,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bbee2 │ │ │ │ ldr r0, [pc, #104] @ (2bc000 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2bbee2 │ │ │ │ ldr r3, [pc, #92] @ (2bc004 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbf78 │ │ │ │ @@ -146924,42 +146924,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bbf78 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2bc008 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2bbf78 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeafc0072 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeaf40072 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2bc7b4 │ │ │ │ + b.n 2bc7a4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r6 │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics.w r0, r4, r2, ror #1 │ │ │ │ and.w r0, r4, r2, ror #1 │ │ │ │ str r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r3 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2bbe38 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2bbe38 │ │ │ │ nop │ │ │ │ @@ -147241,15 +147241,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2bc0a0 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2bc334 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bc224 │ │ │ │ @@ -147277,37 +147277,37 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2bc38a │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2bc13c │ │ │ │ b.n 2bc15c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bc35c │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2bc376 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmdb r8, {r1, r4, r5, r6} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [sl], #456 @ 0x1c8 │ │ │ │ - negs r6, r5 │ │ │ │ + negs r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bc31c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmn r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147448,15 +147448,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bc426 │ │ │ │ ldr r0, [pc, #108] @ (2bc590 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2bc426 │ │ │ │ ldr r3, [pc, #92] @ (2bc594 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc4e4 │ │ │ │ @@ -147470,40 +147470,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2bc598 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bc4e4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ b.n 2bc04c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bc034 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bbf18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2bc6ac │ │ │ │ sub sp, #16 │ │ │ │ @@ -147605,35 +147605,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2bc5e6 │ │ │ │ ldr r0, [pc, #48] @ (2bc6cc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2bc5e6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ b.n 2bcde0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2bc688 │ │ │ │ + bgt.n 2bc678 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2bcdcc │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcc9c │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r0, ip │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2bc7a8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -147711,35 +147711,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bc71a │ │ │ │ ldr r0, [pc, #48] @ (2bc7c8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2bc71a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ b.n 2bcc74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2bc71c │ │ │ │ + blt.n 2bc70c │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2bcc60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcba0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2bca70 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -147800,15 +147800,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2bc96e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bac24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbe38 │ │ │ │ ldr r2, [pc, #500] @ (2bca84 ) │ │ │ │ ldr r3, [pc, #480] @ (2bca74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147827,50 +147827,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2bc874 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ b.n 2bc8e8 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2bc928 │ │ │ │ mov r0, r9 │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7346a4 │ │ │ │ + bl 7346ac │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2c1f78 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc8ce │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2bc920 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc8fe │ │ │ │ mov r0, r9 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 2bc878 │ │ │ │ ldr r2, [pc, #348] @ (2bca88 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2ba954 │ │ │ │ @@ -147892,15 +147892,15 @@ │ │ │ │ bpl.n 2bc920 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2bca94 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bc920 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -147983,47 +147983,47 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2bcaa0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2bc85c │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2bc878 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ b.n 2bcd40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bccd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcbfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2bcb74 │ │ │ │ + bls.n 2bcb64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bls.n 2bca9c │ │ │ │ + bhi.n 2bca8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2bcdb0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -148140,15 +148140,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 431694 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2bcb34 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -148240,15 +148240,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2bcf26 │ │ │ │ ldr r1, [pc, #260] @ (2bcddc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -148291,15 +148291,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bcdee │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2bcf58 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 431e84 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 431e84 │ │ │ │ @@ -148322,39 +148322,39 @@ │ │ │ │ ... │ │ │ │ udf #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ udf #96 @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2bcdb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bvs.n 2bcdb0 │ │ │ │ + bvs.n 2bcda0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r0, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 2bcd1c │ │ │ │ + bpl.n 2bcd0c │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c274 │ │ │ │ + bl 72c27c │ │ │ │ b.n 2bcc80 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c4fc │ │ │ │ + bl 72c504 │ │ │ │ b.n 2bcd68 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -148366,15 +148366,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2bab70 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ b.n 2bce4a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -148382,38 +148382,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2bcf32 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7346a4 │ │ │ │ + bl 7346ac │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2c2018 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bce2e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2bce82 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bce60 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 2bcb34 │ │ │ │ ldr r3, [pc, #336] @ (2bcfe4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcb0e │ │ │ │ ldr r3, [pc, #328] @ (2bcfe8 ) │ │ │ │ @@ -148426,24 +148426,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2bcfec ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2bcb0e │ │ │ │ ldr r0, [pc, #288] @ (2bcff0 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2bcff4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ b.n 2bcb40 │ │ │ │ ldr r3, [pc, #276] @ (2bcff8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcb3e │ │ │ │ ldr r3, [pc, #248] @ (2bcfe8 ) │ │ │ │ @@ -148454,26 +148454,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2bcffc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bcb40 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2bcba8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c4fc │ │ │ │ + bl 72c504 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2bcce6 │ │ │ │ ldr r2, [pc, #204] @ (2bd000 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -148510,15 +148510,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bcfd4 │ │ │ │ ldr r1, [pc, #108] @ (2bd004 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c1410 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 431e84 │ │ │ │ @@ -148530,35 +148530,35 @@ │ │ │ │ bl 431e84 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 431e84 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2bccfa │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c4fc │ │ │ │ + bl 72c504 │ │ │ │ b.n 2bcfa2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r0, #26] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2bd0d8 │ │ │ │ + bcc.n 2bd0c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2bd448 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -148785,15 +148785,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2bd46c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2bd0b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -148967,29 +148967,29 @@ │ │ │ │ ... │ │ │ │ bls.n 2bd49c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd44c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2bd54c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2bd48c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -149045,43 +149045,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2bd1e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2bd1e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bd1c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2bd2da │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bd2b6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2bd21e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2bd39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bd378 │ │ │ │ ldr r3, [pc, #76] @ (2bd5c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd21e │ │ │ │ ldr r3, [pc, #68] @ (2bd5cc ) │ │ │ │ @@ -149095,27 +149095,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2bd5d0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bd21e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bd50a │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2bddfc │ │ │ │ @@ -149297,30 +149297,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 25b80c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr.w r2, [pc, #1592] @ 2bde18 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2bde1c │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2bd94c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -149437,15 +149437,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2bd79e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2bd718 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2bac24 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2594b8 │ │ │ │ @@ -149491,24 +149491,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2bde2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bd728 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bd954 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2bdb4a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -149622,15 +149622,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2bda74 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdace │ │ │ │ b.n 2bda74 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2bd950 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2bac24 │ │ │ │ b.n 2bd95c │ │ │ │ @@ -149767,15 +149767,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2bde40 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bdc34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2bb1d0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2bdcec │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -149855,15 +149855,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2bd79e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2bdc2e │ │ │ │ ldr r2, [pc, #180] @ (2bde4c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -149873,84 +149873,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2bde50 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2bd79e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2bdba0 │ │ │ │ b.n 2bd954 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2bdbe2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2bdbc0 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2bda04 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bdeac │ │ │ │ lsls r2, r6, #1 │ │ │ │ bcc.n 2bde8c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bddfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2bdedc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #110 @ 0x6e │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r7, #20 │ │ │ │ + lsrs r0, r6, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2be0e4 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -150106,15 +150106,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2be10c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 476d80 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -150150,15 +150150,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2be118 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2bdee8 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 25b2d8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -150188,49 +150188,49 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2be124 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bdf68 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #472 @ 0x1d8 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc 0, cr0, [r8, #-360] @ 0xfffffe98 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + stc 0, cr0, [r0, #-360] @ 0xfffffe98 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2be180 │ │ │ │ + cbz r6, 2be17e │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #16 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2be2a8 ) │ │ │ │ @@ -150324,22 +150324,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2be1b0 │ │ │ │ ldr r0, [pc, #172] @ (2be2cc ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2be1d8 │ │ │ │ ldr r0, [pc, #164] @ (2be2d0 ) │ │ │ │ ldr r1, [pc, #164] @ (2be2d4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2be1bc │ │ │ │ ldr r1, [pc, #152] @ (2be2d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 431eb0 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -150357,15 +150357,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2be2e4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2be182 │ │ │ │ ldr r3, [pc, #112] @ (2be2e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be1d8 │ │ │ │ ldr r3, [pc, #92] @ (2be2e0 ) │ │ │ │ @@ -150376,53 +150376,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2be2ec ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2be1d8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #1 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r1, #32 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, #16] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #192] @ (2be3ac ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2be434 │ │ │ │ @@ -150545,15 +150545,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2be34c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r5, #140 @ 0x8c │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150743,15 +150743,15 @@ │ │ │ │ bl 2bac24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2be5ba │ │ │ │ b.n 2be5ae │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2be54a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2bac24 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -150759,15 +150759,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2be4a8 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2be5c2 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -150863,30 +150863,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2bac24 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2be4a4 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2be4a4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2be4a4 │ │ │ │ b.n 2be764 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #24 │ │ │ │ + movs r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r4!, {r2, r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -151025,15 +151025,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2be97c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2bac24 │ │ │ │ b.n 2be81c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2be87a │ │ │ │ @@ -151057,42 +151057,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2be984 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2be814 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ strb r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2beac4 │ │ │ │ @@ -151212,36 +151212,36 @@ │ │ │ │ bpl.n 2be9e4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2beae4 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2be9e4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ite ge │ │ │ │ lslge r2, r6, #1 │ │ │ │ biclt r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + subs r4, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ itte vc │ │ │ │ lslvc r2, r6, #1 │ │ │ │ cmpvc r4, #24 │ │ │ │ movvs r0, r0 │ │ │ │ itee mi │ │ │ │ lslmi r2, r6, #1 │ │ │ │ movpl r0, r3 │ │ │ │ movpl r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2bec6c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151362,15 +151362,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2bec90 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2beb5e │ │ │ │ ldr r3, [pc, #100] @ (2bec94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bebb0 │ │ │ │ @@ -151386,41 +151386,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2bec98 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bebb0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x004c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x003e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r5, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ pop {r1, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #896] @ (2bf00c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2bee00 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151542,15 +151542,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bed16 │ │ │ │ ldr r3, [pc, #76] @ (2bee28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bed94 │ │ │ │ ldr r3, [pc, #60] @ (2bee20 ) │ │ │ │ @@ -151559,40 +151559,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bed94 │ │ │ │ ldr r0, [pc, #60] @ (2bee2c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bed94 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ pop {r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2be800 │ │ │ │ + b.n 2be7f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2bef10 │ │ │ │ @@ -151671,36 +151671,36 @@ │ │ │ │ bpl.n 2bee86 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2bef30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2bee86 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 2bef54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ revsh r6, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ hlt 0x000e │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r6 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2bf218 ) │ │ │ │ @@ -151843,15 +151843,15 @@ │ │ │ │ b.n 2bf04e │ │ │ │ ldr r0, [pc, #376] @ (2bf234 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2bf238 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2bac24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbe38 │ │ │ │ ldr r2, [pc, #348] @ (2bf23c ) │ │ │ │ @@ -151874,23 +151874,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2bf240 ) │ │ │ │ ldr r1, [pc, #308] @ (2bf244 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ b.n 2befac │ │ │ │ ldr r0, [pc, #296] @ (2bf248 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2bf24c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 71ea08 │ │ │ │ + bl 71ea10 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2bac24 │ │ │ │ b.n 2bf0d4 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -151936,15 +151936,15 @@ │ │ │ │ bpl.n 2bf0cc │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2bf25c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bf0cc │ │ │ │ ldr r3, [pc, #168] @ (2bf260 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2befa2 │ │ │ │ ldr r3, [pc, #148] @ (2bf258 ) │ │ │ │ @@ -151956,15 +151956,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2bf264 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2befa2 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2bf146 │ │ │ │ @@ -151980,49 +151980,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2bf16c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cbnz r4, 2bf25a │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r6, 2bf25e │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r6, r7, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r6, [r2, r2] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb86c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrb r0, [r1, r1] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r6, r0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r4, r6, r0 │ │ │ │ + subs r4, r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2bf260 │ │ │ │ + cbz r0, 2bf25e │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2bf3c8 │ │ │ │ @@ -152146,36 +152146,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2bf3e8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2bf2d0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ @ instruction: 0xb6cc │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb696 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb644 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2bf6a4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -152392,15 +152392,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2bf6cc ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2bf44e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25b2d8 │ │ │ │ @@ -152432,46 +152432,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2bf6d4 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bac24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2bf516 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ push {r3, r6, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r5, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #23 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -152678,15 +152678,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2bf948 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2bf734 │ │ │ │ ldr r3, [pc, #76] @ (2bf94c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf80e │ │ │ │ @@ -152695,39 +152695,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2bf80e │ │ │ │ ldr r0, [pc, #56] @ (2bf950 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bf80e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxtb r0, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r2, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r1, #22 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2bf948 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #144] @ (2bf9e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -152810,15 +152810,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2bfa4c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -152918,15 +152918,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2bfbdc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2bf9d0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2bfac0 │ │ │ │ ldr r2, [pc, #120] @ (2bfbe0 ) │ │ │ │ @@ -152946,15 +152946,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2bfbe4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2bfadc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -152963,31 +152963,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #872 @ 0x368 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #156 @ 0x9c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #352 @ 0x160 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2bfd0c │ │ │ │ @@ -153079,15 +153079,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bfc3a │ │ │ │ ldr r0, [pc, #92] @ (2bfd30 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2bfc3a │ │ │ │ ldr r3, [pc, #80] @ (2bfd34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfc7c │ │ │ │ @@ -153097,41 +153097,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bfc7c │ │ │ │ ldr r0, [pc, #64] @ (2bfd38 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bfc7c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #296 @ 0x128 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #616 @ (adr r6, 2bff7c ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 2bff5c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #672] @ (2bffd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2bfe84 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -153246,29 +153246,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2bfe18 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2bfe18 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2bfe50 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2bfe38 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #15 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r3, sp, #640 @ 0x280 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -153427,15 +153427,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2c00b4 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2bac24 │ │ │ │ b.n 2bff28 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2bff86 │ │ │ │ @@ -153460,41 +153460,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2c00bc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2bff1e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #616 @ 0x268 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #22 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -153634,15 +153634,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2c02b0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2bac24 │ │ │ │ b.n 2c0150 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2c01b4 │ │ │ │ @@ -153666,41 +153666,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2c02b8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2c0148 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #336 @ 0x150 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #912 @ (adr r7, 2c0634 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r4, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -153827,15 +153827,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2c04e4 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2c0336 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2ba840 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -153903,41 +153903,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2c04f0 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2c03b6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #464 @ (adr r6, 2c0698 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #376 @ (adr r6, 2c0648 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #1000 @ (adr r5, 2c08c4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #12 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r6, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2c0784 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -154102,15 +154102,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2c07a8 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2c0598 │ │ │ │ ldr r2, [pc, #228] @ (2c07ac ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -154148,15 +154148,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2c07b4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2c0582 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ba840 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2c0620 │ │ │ │ @@ -154186,34 +154186,34 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #256 @ (adr r4, 2c0888 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #144 @ (adr r4, 2c0820 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #616 @ (adr r3, 2c0a04 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cdp2 0, 15, cr0, cr6, cr8, {2} │ │ │ │ + cdp2 0, 14, cr0, cr14, cr8, {2} │ │ │ │ adds r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr8, {2} │ │ │ │ + ldc2l 0, cr0, [ip, #288]! @ 0x120 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (2c08ec ) │ │ │ │ @@ -154250,15 +154250,15 @@ │ │ │ │ bl 2c21bc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2c08a0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c08de │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -154267,25 +154267,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2c08f8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -154326,17 +154326,17 @@ │ │ │ │ b.n 2c0838 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #464 @ (adr r1, 2c0ac0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, pc, #592 @ (adr r0, 2c0b50 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154381,17 +154381,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72c048 │ │ │ │ + bl 72c050 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72c168 │ │ │ │ + bl 72c170 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c09be │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbe38 │ │ │ │ ldr r2, [pc, #160] @ (2c0a38 ) │ │ │ │ ldr r3, [pc, #140] @ (2c0a28 ) │ │ │ │ @@ -154427,15 +154427,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2c0990 │ │ │ │ ldr r0, [pc, #80] @ (2c0a3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2c0990 │ │ │ │ ldr r3, [pc, #72] @ (2c0a40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c095c │ │ │ │ @@ -154444,39 +154444,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c095c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2c0a48 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2c095c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #200 @ (adr r0, 2c0af0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, pc, #120 @ (adr r0, 2c0aac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r4, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c0a4c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -154520,20 +154520,20 @@ │ │ │ │ bmi.n 2c0ab2 │ │ │ │ ldr r5, [pc, #108] @ (2c0b18 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c0ab2 │ │ │ │ ldr r5, [pc, #108] @ (2c0b1c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 72c03c │ │ │ │ + bl 72c044 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72baf4 │ │ │ │ + bl 72bafc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72be98 │ │ │ │ + b.w 72bea0 │ │ │ │ ldr r5, [pc, #84] @ (2c0b20 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c0ab2 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -154604,38 +154604,38 @@ │ │ │ │ cbz r3, 2c0b92 │ │ │ │ ldr r1, [pc, #96] @ (2c0bdc ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 725238 │ │ │ │ + bl 725240 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724c68 │ │ │ │ + bl 724c70 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2c0bae │ │ │ │ ldr r1, [pc, #68] @ (2c0be0 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 725238 │ │ │ │ + bl 725240 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724c68 │ │ │ │ + bl 724c70 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2c0bce │ │ │ │ ldr r1, [pc, #44] @ (2c0be4 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 725238 │ │ │ │ + bl 725240 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 724c68 │ │ │ │ + bl 724c70 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2594b4 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -154739,15 +154739,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 25aa30 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c72c │ │ │ │ + bl 72c734 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -154781,29 +154781,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2c0f1c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 724ba8 │ │ │ │ + bl 724bb0 │ │ │ │ ldr r1, [pc, #452] @ (2c0f20 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 724ba8 │ │ │ │ + bl 724bb0 │ │ │ │ ldr r1, [pc, #432] @ (2c0f24 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 724ba8 │ │ │ │ + bl 724bb0 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2c0ef8 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2c0f00 │ │ │ │ @@ -154814,15 +154814,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #356] @ (2c0f28 ) │ │ │ │ ldr r3, [pc, #328] @ (2c0f0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -154843,15 +154843,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (2c0f34 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2c0b38 │ │ │ │ b.n 2c0daa │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259844 │ │ │ │ @@ -154862,15 +154862,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2c0e0c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c0ed8 │ │ │ │ ldr r3, [pc, #252] @ (2c0f44 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -154878,62 +154878,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2c0f4c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2c0e0c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2c0f50 ) │ │ │ │ ldr r3, [pc, #232] @ (2c0f54 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2c0f58 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2c0e0c │ │ │ │ ldr r2, [pc, #208] @ (2c0f5c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2c0f60 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (2c0f64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2c0e0c │ │ │ │ ldr r1, [pc, #188] @ (2c0f68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 71da1c │ │ │ │ + bl 71da24 │ │ │ │ b.n 2c0e0c │ │ │ │ ldr r2, [pc, #176] @ (2c0f6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2c0f70 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (2c0f74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2c0e0c │ │ │ │ ldr r1, [pc, #156] @ (2c0f78 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2c0e46 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2c0f7c ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -154953,59 +154953,59 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vtbl.8 d25, {d31- instruction: 0xf19c0048 │ │ │ │ - bkpt 0x00aa │ │ │ │ + @ instruction: 0xf1940048 │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sbcs.w r0, r8, #72 @ 0x48 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + sbcs.w r0, r0, #72 @ 0x48 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x007c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adcs.w r0, r4, #72 @ 0x48 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + adc.w r0, ip, #72 @ 0x48 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf12e0048 │ │ │ │ - lsls r4, r2, #10 │ │ │ │ + @ instruction: 0xf1260048 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + lsls r4, r2, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add.w r0, r0, #72 @ 0x48 │ │ │ │ - strh r6, [r1, #42] @ 0x2a │ │ │ │ + @ instruction: 0xf0f80048 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf0e20048 │ │ │ │ - lsls r6, r4, #6 │ │ │ │ + @ instruction: 0xf0da0048 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c0f88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -155021,30 +155021,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2c0fce │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 71520c │ │ │ │ + bl 715214 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c0fbe │ │ │ │ ldr r0, [pc, #88] @ (2c1028 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 72baf4 │ │ │ │ - bl 72be98 │ │ │ │ + bl 72bafc │ │ │ │ + bl 72bea0 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2c0ff4 │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 71520c │ │ │ │ + bl 715214 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c0fe2 │ │ │ │ ldr r2, [pc, #52] @ (2c102c ) │ │ │ │ ldr r3, [pc, #44] @ (2c1024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155080,42 +155080,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2c10c4 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c10bc │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #112] @ (2c10c8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2c10cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2c10ae │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155129,15 +155129,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c109c │ │ │ │ nop │ │ │ │ ldr r1, [sp, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c118c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1e00048 │ │ │ │ + rsbs r0, r8, #72 @ 0x48 │ │ │ │ │ │ │ │ 002c10d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -155155,29 +155155,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2c134a │ │ │ │ mov r9, r0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #588] @ (2c1364 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2c1368 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -155327,23 +155327,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c1326 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2c1378 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2bb8b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r2, [pc, #156] @ (2c137c ) │ │ │ │ ldr r3, [pc, #116] @ (2c1358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -155368,19 +155368,19 @@ │ │ │ │ blx 259184 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2c121c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 72c4fc │ │ │ │ + bl 72c504 │ │ │ │ b.n 2c12c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 72c274 │ │ │ │ + bl 72c27c │ │ │ │ b.n 2c1184 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c12a2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2c12a2 │ │ │ │ @@ -155393,21 +155393,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1428 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1200048 │ │ │ │ + adds.w r0, r8, #72 @ 0x48 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, r6, #1, #8 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + @ instruction: 0xf35e0048 │ │ │ │ + str r2, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2220048 │ │ │ │ + @ instruction: 0xf21a0048 │ │ │ │ str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c1380 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155416,42 +155416,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2c1404 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2c13f8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #100] @ (2c1408 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c140c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2c13e4 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -155459,15 +155459,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c13e8 │ │ │ │ nop │ │ │ │ str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c14cc ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 8, cr0, cr12, cr8, {2} │ │ │ │ + cdp 0, 8, cr0, cr4, cr8, {2} │ │ │ │ │ │ │ │ 002c1410 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r3 │ │ │ │ @@ -155484,44 +155484,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #68] @ (2c1494 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2c1498 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 72bef0 │ │ │ │ + b.w 72bef8 │ │ │ │ nop │ │ │ │ str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1558 ) │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2, #288]! @ 0x120 │ │ │ │ + ldcl 0, cr0, [sl, #288] @ 0x120 │ │ │ │ │ │ │ │ 002c149c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2c150c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2c14b2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -155534,43 +155534,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2c1510 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2c1514 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72bef0 │ │ │ │ + b.w 72bef8 │ │ │ │ str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c15d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr, #-288] @ 0xfffffee0 │ │ │ │ + ldcl 0, cr0, [r6, #-288] @ 0xfffffee0 │ │ │ │ │ │ │ │ 002c1518 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -155605,42 +155605,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c163a │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #232] @ (2c1668 ) │ │ │ │ ldr r2, [pc, #232] @ (2c166c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c15f4 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c162e │ │ │ │ ldr r2, [pc, #160] @ (2c1670 ) │ │ │ │ ldr r3, [pc, #140] @ (2c1660 ) │ │ │ │ add r2, pc │ │ │ │ @@ -155672,25 +155672,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c1646 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2bb8b4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c15ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c15ce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c157a │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c161e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c15ce │ │ │ │ @@ -155700,15 +155700,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c172c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], #288 @ 0x120 │ │ │ │ + ldc 0, cr0, [r0], #288 @ 0x120 │ │ │ │ str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c1674 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155721,38 +155721,38 @@ │ │ │ │ bne.n 2c175a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2c172e │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #196] @ (2c1764 ) │ │ │ │ ldr r2, [pc, #196] @ (2c1768 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c1706 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c173a │ │ │ │ ldr r3, [pc, #136] @ (2c176c ) │ │ │ │ ldr r2, [pc, #136] @ (2c1770 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -155767,15 +155767,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1746 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c16e2 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -155783,34 +155783,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c169a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c16e2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c1716 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbbac │ │ │ │ b.n 2c16f6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2c16f8 │ │ │ │ str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1828 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb980048 │ │ │ │ + @ instruction: 0xeb900048 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1774 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -155821,40 +155821,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2c180c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c1806 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #120] @ (2c1810 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2c1814 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c17d2 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ cbnz r4, 2c17f2 │ │ │ │ ldr r3, [pc, #60] @ (2c1818 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -155866,26 +155866,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c17d8 │ │ │ │ ldr r0, [pc, #28] @ (2c181c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2c17e2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c17e2 │ │ │ │ str r1, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c18d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, r8, lsl #1 │ │ │ │ + eors.w r0, r0, r8, lsl #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r2, #72] @ 0x48 │ │ │ │ + vld1.8 {d16[2]}, [sl], r8 │ │ │ │ │ │ │ │ 002c1820 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -155900,51 +155900,51 @@ │ │ │ │ beq.n 2c18bc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c18d0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #176] @ (2c1908 ) │ │ │ │ ldr r2, [pc, #180] @ (2c190c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2c18a8 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2c18dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2c1896 │ │ │ │ b.n 2c18dc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -155952,19 +155952,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c1850 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -155972,15 +155972,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2c1896 │ │ │ │ nop │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c19cc ) │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #288]! @ 0x120 │ │ │ │ + ldrd r0, r0, [sl, #288] @ 0x120 │ │ │ │ │ │ │ │ 002c1910 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -155991,58 +155991,58 @@ │ │ │ │ bne.n 2c19bc │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c1992 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #140] @ (2c19c8 ) │ │ │ │ ldr r2, [pc, #140] @ (2c19cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1978 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c199e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c1936 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156050,15 +156050,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1982 │ │ │ │ nop │ │ │ │ str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1a8c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [ip], #288 @ 0x120 │ │ │ │ + ldrd r0, r0, [r4], #288 @ 0x120 │ │ │ │ │ │ │ │ 002c19d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156068,48 +156068,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c1a70 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #128] @ (2c1a7c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2c1a80 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2c1a48 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2c1a36 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -156122,15 +156122,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2c1a36 │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1b40 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8360048 │ │ │ │ + @ instruction: 0xe82e0048 │ │ │ │ │ │ │ │ 002c1a84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156142,41 +156142,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2c1b58 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #208] @ (2c1b84 ) │ │ │ │ ldr r2, [pc, #208] @ (2c1b88 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2c1b2e │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c1b22 │ │ │ │ ldr r3, [pc, #140] @ (2c1b8c ) │ │ │ │ ldr r2, [pc, #144] @ (2c1b90 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -156191,19 +156191,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c1afc │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1b64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1afc │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -156211,31 +156211,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c1aae │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c1b3e │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbbac │ │ │ │ b.n 2c1b10 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2c1b12 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1c48 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1a94 │ │ │ │ + b.n 2c1a84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1b94 : │ │ │ │ @@ -156279,29 +156279,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2c1d08 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #336] @ (2c1d60 ) │ │ │ │ ldr r2, [pc, #340] @ (2c1d64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov fp, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, fp │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -156312,15 +156312,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c1cc0 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1cae │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2c1c88 │ │ │ │ ldr r3, [pc, #240] @ (2c1d68 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -156346,15 +156346,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2c1c74 │ │ │ │ b.n 2c1c88 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb8a8 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -156381,29 +156381,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb8b4 │ │ │ │ b.n 2c1c64 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c904 │ │ │ │ + bl 72c90c │ │ │ │ b.n 2c1c08 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb8b4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2c1c88 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c1c88 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2bbbac │ │ │ │ b.n 2c1c88 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2bbb2c │ │ │ │ @@ -156415,15 +156415,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1e24 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c19bc │ │ │ │ + b.n 2c19ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -156437,40 +156437,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2c1e0c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c1e06 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #120] @ (2c1e10 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2c1e14 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1dd2 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ cbnz r4, 2c1df2 │ │ │ │ ldr r3, [pc, #60] @ (2c1e18 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -156482,27 +156482,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c1dd8 │ │ │ │ ldr r0, [pc, #28] @ (2c1e1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2c1de2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1de2 │ │ │ │ ldrh r4, [r0, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1ed4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1748 │ │ │ │ + b.n 2c1738 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, #13107200 @ 0xc80000 │ │ │ │ + ands.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ │ │ │ │ 002c1e20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156510,56 +156510,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2c1ea0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c1e98 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #92] @ (2c1ea4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2c1ea8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1e84 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1e88 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c1f68 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2684 │ │ │ │ + b.n 2c2674 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c1eac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156572,74 +156572,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c1f3a │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #148] @ (2c1f70 ) │ │ │ │ ldr r2, [pc, #148] @ (2c1f74 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1f1e │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1f46 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c1ed6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1f28 │ │ │ │ ldrh r2, [r1, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2034 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2630 │ │ │ │ + b.n 2c2620 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c1f78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156652,57 +156652,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 4314f8 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #100] @ (2c2010 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2c2014 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1ff0 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1ff4 │ │ │ │ ldrh r6, [r7, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c20d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2528 │ │ │ │ + b.n 2c2518 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2018 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156715,57 +156715,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 4314f8 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #100] @ (2c20b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2c20b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2090 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2094 │ │ │ │ ldrh r6, [r3, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2174 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2488 │ │ │ │ + b.n 2c2478 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c20b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156777,30 +156777,30 @@ │ │ │ │ bne.n 2c21aa │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c218e │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #204] @ (2c21b4 ) │ │ │ │ ldr r2, [pc, #208] @ (2c21b8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 25b9f0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -156811,15 +156811,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2c2152 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2c219a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c216e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -156828,47 +156828,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c2140 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c20e0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b9f0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c2116 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2140 │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2278 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2458 │ │ │ │ + b.n 2c2448 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c21bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156880,58 +156880,58 @@ │ │ │ │ bne.n 2c2268 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c223e │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #140] @ (2c2274 ) │ │ │ │ ldr r2, [pc, #140] @ (2c2278 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2224 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c224a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c21e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156939,15 +156939,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c222e │ │ │ │ nop │ │ │ │ strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2338 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c231c │ │ │ │ + b.n 2c230c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c227c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -156974,41 +156974,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2bb888 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c233a │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #152] @ (2c2368 ) │ │ │ │ ldr r2, [pc, #152] @ (2c236c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c230c │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2346 │ │ │ │ ldr r2, [pc, #88] @ (2c2370 ) │ │ │ │ ldr r3, [pc, #72] @ (2c2364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157022,32 +157022,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c22ca │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c2316 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2316 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #192] @ (2c242c ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c2374 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157061,58 +157061,58 @@ │ │ │ │ bne.n 2c2420 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c23f6 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #140] @ (2c242c ) │ │ │ │ ldr r2, [pc, #140] @ (2c2430 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c23dc │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2402 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c239a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157120,15 +157120,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c23e6 │ │ │ │ nop │ │ │ │ strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c24f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2434 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157137,56 +157137,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2c24b4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c24ac │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #92] @ (2c24b8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2c24bc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2498 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c249c │ │ │ │ nop │ │ │ │ strh r4, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c257c ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2c2470 │ │ │ │ + ble.n 2c2460 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c24c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -157215,41 +157215,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2584 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #152] @ (2c25b4 ) │ │ │ │ ldr r2, [pc, #156] @ (2c25b8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2556 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2590 │ │ │ │ ldr r2, [pc, #88] @ (2c25bc ) │ │ │ │ ldr r3, [pc, #72] @ (2c25ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157263,33 +157263,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c2514 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c2560 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2560 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2678 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2c25f8 │ │ │ │ + ble.n 2c25e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r5, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c25c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157305,59 +157305,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c264c │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #144] @ (2c2684 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2688 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2630 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2658 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c25ec │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157365,15 +157365,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c263a │ │ │ │ nop │ │ │ │ strh r4, [r6, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2748 ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2c2718 │ │ │ │ + bgt.n 2c2708 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c268c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157382,57 +157382,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2c2718 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2c2710 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #100] @ (2c271c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c2720 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c26fa │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c26fe │ │ │ │ nop │ │ │ │ strh r2, [r5, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c27e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2c2818 │ │ │ │ + blt.n 2c2808 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -157469,42 +157469,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c284e │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #232] @ (2c287c ) │ │ │ │ ldr r2, [pc, #232] @ (2c2880 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c2808 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2842 │ │ │ │ ldr r2, [pc, #160] @ (2c2884 ) │ │ │ │ ldr r3, [pc, #140] @ (2c2874 ) │ │ │ │ add r2, pc │ │ │ │ @@ -157536,25 +157536,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c285a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2bb8b4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c27e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c27e2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c278e │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c2832 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c27e2 │ │ │ │ @@ -157564,15 +157564,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2940 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2c27cc │ │ │ │ + bge.n 2c27bc │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r4, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c2888 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157585,57 +157585,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c2930 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2906 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #136] @ (2c293c ) │ │ │ │ ldr r2, [pc, #140] @ (2c2940 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c28ec │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2912 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c28ac │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157643,15 +157643,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c28f6 │ │ │ │ nop │ │ │ │ strh r0, [r6, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2a00 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2c2850 │ │ │ │ + bls.n 2c2a40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157664,59 +157664,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c29d0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #148] @ (2c2a08 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2a0c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c29b4 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c29dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c296e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157724,15 +157724,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c29be │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2acc ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2c2998 │ │ │ │ + bhi.n 2c2988 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2a10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157741,55 +157741,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2c2a8c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c2a86 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #88] @ (2c2a90 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2c2a94 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2a72 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2a76 │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2b54 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2c2a8c │ │ │ │ + bvc.n 2c2a7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2a98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157799,29 +157799,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c2b1e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #100] @ (2c2b28 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c2b2c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -157829,29 +157829,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2b08 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2b0c │ │ │ │ ldrb r6, [r3, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2bec ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2c2c0c │ │ │ │ + bvc.n 2c2bfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2b30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -157888,43 +157888,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2c5c │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #232] @ (2c2c88 ) │ │ │ │ ldr r2, [pc, #232] @ (2c2c8c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r9, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c2c16 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2c50 │ │ │ │ ldr r2, [pc, #156] @ (2c2c90 ) │ │ │ │ ldr r3, [pc, #140] @ (2c2c80 ) │ │ │ │ add r2, pc │ │ │ │ @@ -157956,25 +157956,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c2c68 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2bb8b4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c2bf0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ b.n 2c2bf0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c2b9a │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c2c40 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2bf0 │ │ │ │ @@ -157983,15 +157983,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r7, #23] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2d4c ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2c2bbc │ │ │ │ + bvs.n 2c2bac │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r3, #21] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c2c94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -158020,42 +158020,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c2d60 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r2, [pc, #132] @ (2c2d6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2c2d70 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2d28 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158074,36 +158074,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2cc2 │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #18] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2e30 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2c2e04 │ │ │ │ + bpl.n 2c2df4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 72be98 │ │ │ │ + b.w 72bea0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 72be98 │ │ │ │ + bl 72bea0 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002c2d98 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2c2da8 ) │ │ │ │ ldr r0, [pc, #12] @ (2c2dac ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 72d374 │ │ │ │ + b.w 72d37c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002c2db0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -158117,59 +158117,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2e3c │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #148] @ (2c2e74 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2e78 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2e20 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2e48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c2dda │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158177,15 +158177,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2e2a │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c2f38 ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2c2f2c │ │ │ │ + bmi.n 2c2f1c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2e7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -158198,61 +158198,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2f0c │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #152] @ (2c2f44 ) │ │ │ │ ldr r2, [pc, #152] @ (2c2f48 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2ef0 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2f18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c2ea6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158260,15 +158260,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2efa │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c3008 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2c2e64 │ │ │ │ + bcc.n 2c2e54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -158281,29 +158281,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2fe0 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #156] @ (2c3018 ) │ │ │ │ ldr r2, [pc, #156] @ (2c301c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -158312,32 +158312,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2fc4 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2fec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c2f76 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158345,15 +158345,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2fce │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c30dc ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c2f98 │ │ │ │ + bcs.n 2c2f88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c3020 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158365,73 +158365,73 @@ │ │ │ │ bne.n 2c30ce │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c30a4 │ │ │ │ - bl 72ce90 │ │ │ │ + bl 72ce98 │ │ │ │ ldr r3, [pc, #140] @ (2c30d8 ) │ │ │ │ ldr r2, [pc, #140] @ (2c30dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72a9c4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72a9cc │ │ │ │ + bl 72bef8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c308a │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72bef0 │ │ │ │ + bl 72bef8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c30b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c750 │ │ │ │ + bl 72c758 │ │ │ │ b.n 2c3046 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c82c │ │ │ │ + bl 72c834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c3094 │ │ │ │ ldrb r0, [r3, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #192] @ (2c319c ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2c30b8 │ │ │ │ + bne.n 2c30a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c30e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158455,15 +158455,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2c33f0 │ │ │ │ + b.n 2c33e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c312c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158487,15 +158487,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 2c339c │ │ │ │ + b.n 2c338c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c3178 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158515,15 +158515,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - b.n 2c3350 │ │ │ │ + b.n 2c3340 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c31bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158549,15 +158549,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 2c3310 │ │ │ │ + b.n 2c3300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c320c : │ │ │ │ b.w 25acf4 │ │ │ │ │ │ │ │ 002c3210 : │ │ │ │ bx lr │ │ │ │ @@ -158565,72 +158565,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2c3238 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r6, pc, #592 @ (adr r6, 2c348c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002c323c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2c32a4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #80] @ (2c32a8 ) │ │ │ │ ldr r2, [pc, #80] @ (2c32ac ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2c328e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2c32b0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2c331c │ │ │ │ + b.n 2c330c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c32c8 │ │ │ │ + b.n 2c32b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c3318 │ │ │ │ + b.n 2c3308 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c32b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -158648,60 +158648,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2c335c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2c3338 │ │ │ │ ldr r6, [pc, #92] @ (2c3360 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2c3338 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c32de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #144] @ (2c33e8 ) │ │ │ │ + ldr r1, [pc, #112] @ (2c33c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - svc 222 @ 0xde │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 210 @ 0xd2 │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -158878,25 +158878,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2c3548 ) │ │ │ │ ldr r0, [pc, #28] @ (2c354c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 2c3518 │ │ │ │ + ble.n 2c3508 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2c3540 │ │ │ │ + ble.n 2c3530 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 2c34fc │ │ │ │ + ble.n 2c34ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2c353c │ │ │ │ + ble.n 2c352c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158923,21 +158923,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c35ac ) │ │ │ │ ldr r0, [pc, #24] @ (2c35b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ble.n 2c3538 │ │ │ │ + ble.n 2c3528 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 2c368c │ │ │ │ + ble.n 2c367c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2c34e0 │ │ │ │ + ble.n 2c34d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -159057,23 +159057,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strb r4, [r7, #13] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r5, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 2c3748 │ │ │ │ + bgt.n 2c3738 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2c37dc │ │ │ │ + bgt.n 2c37cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2c3770 │ │ │ │ @@ -159108,15 +159108,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r6 │ │ │ │ + sbcs r0, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ strb r6, [r0, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -159182,19 +159182,19 @@ │ │ │ │ nop │ │ │ │ strb r2, [r6, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 2c390c │ │ │ │ + blt.n 2c38fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 2c3828 │ │ │ │ + bge.n 2c3818 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2c3930 ) │ │ │ │ @@ -159941,19 +159941,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r5, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2c402c │ │ │ │ + bcs.n 2c401c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2c3f28 │ │ │ │ + bcc.n 2c4118 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c4028 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -159990,19 +159990,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ lsrs r0, r7, #20 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2c3fa4 │ │ │ │ + bcs.n 2c4194 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2c40d8 │ │ │ │ + bcc.n 2c40c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c409c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -160023,15 +160023,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r0, r0, #19 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - bl 5b80de │ │ │ │ + bl 5b80de │ │ │ │ │ │ │ │ 002c40e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2c4244 ) │ │ │ │ @@ -160164,17 +160164,17 @@ │ │ │ │ blx 25919c │ │ │ │ ldr r4, [r2, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 2c41f0 │ │ │ │ + beq.n 2c41e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161045,15 +161045,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c4b54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161092,19 +161092,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r7, #7 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c4bcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161909,15 +161909,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xfa4c0081 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #154 @ 0x9a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c5360 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161948,15 +161948,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr??.w r0, [r2, #129] @ 0x81 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c53c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161992,15 +161992,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r2, #129] @ 0x81 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c542c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162041,15 +162041,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ vld4.32 {d0-d3}, [r0], r1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c54a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162093,15 +162093,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strh.w r0, [r8, #129] @ 0x81 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c5524 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162148,15 +162148,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strh.w r0, [r8, r1] │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c55ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162206,15 +162206,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf7a00081 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c563c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -162502,23 +162502,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strh r0, [r6, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6e00081 │ │ │ │ - movs r0, #0 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r4, [r0, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r6, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 2c5996 │ │ │ │ + cbnz r2, 2c5994 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev16 r2, r7 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162762,19 +162762,19 @@ │ │ │ │ ldr r6, [pc, #416] @ (2c5dac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2620081 │ │ │ │ ldr r5, [pc, #536] @ (2c5e30 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb704 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5c24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162952,19 +162952,19 @@ │ │ │ │ ldr r3, [pc, #1000] @ (2c61e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ and.w r0, r6, #129 @ 0x81 │ │ │ │ ldr r3, [pc, #568] @ (2c6044 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5e18 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163330,23 +163330,23 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #344] @ (2c62f4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mrrc 0, 8, r0, lr, cr1 │ │ │ │ - asrs r2, r4, #30 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ blxns lr │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 2c61d2 │ │ │ │ + cbz r4, 2c61d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c61b8 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -163674,15 +163674,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb r4!, {r0, r7} │ │ │ │ - asrs r2, r2, #17 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r0, r2, #1 │ │ │ │ add sl, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c64f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163877,15 +163877,15 @@ │ │ │ │ nop │ │ │ │ cmn r2, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c64e8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c66f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163963,15 +163963,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ negs r2, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c6454 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + asrs r2, r3, #5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ rors r4, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c67c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -164014,15 +164014,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ b.n 2c6350 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r0, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c6838 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -164063,15 +164063,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ b.n 2c62dc │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c68ac : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -164184,19 +164184,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2c71ac │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c69d4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164453,19 +164453,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c7098 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r5, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 2c6fb0 ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 2c6f90 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 2c6f8c ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 2c6f6c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c6c6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164684,19 +164684,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ svc 94 @ 0x5e │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 2c7074 ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 2c7054 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 2c70c8 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 2c70a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c6ec0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -165038,43 +165038,43 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2c71c8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #48 @ (adr r1, 2c72b0 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 2c7290 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #440 @ (adr r2, 2c743c ) │ │ │ │ + add r2, pc, #408 @ (adr r2, 2c741c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #976 @ (adr r0, 2c765c ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 2c763c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #280 @ (adr r2, 2c73a8 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2c7388 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #880 @ (adr r0, 2c7608 ) │ │ │ │ + add r0, pc, #848 @ (adr r0, 2c75e8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #120 @ (adr r2, 2c7314 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 2c72f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 2c75b4 ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 2c7594 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, 2c7680 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2c7660 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #688 @ (adr r0, 2c7560 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 2c7540 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 2c75dc ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 2c75bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c72b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165343,23 +165343,23 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2c74d8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r4, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c756c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -165560,15 +165560,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ bvs.n 2c7818 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c777c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -165722,23 +165722,23 @@ │ │ │ │ blx 25919c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #96] @ 0x60 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c791c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165758,15 +165758,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7964 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165805,19 +165805,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c79dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c79e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166118,47 +166118,47 @@ │ │ │ │ blx 25919c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #214 @ 0xd6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #128] @ 0x80 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7d44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -166243,17 +166243,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #80 @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c7e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166340,17 +166340,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c7f34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166762,19 +166762,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ movs r6, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #206 @ 0xce │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [pc, #536] @ (2c85e8 ) │ │ │ │ + ldr r2, [pc, #504] @ (2c85c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c83d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -166879,23 +166879,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r4, #154 @ 0x9a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #328] @ (2c8650 ) │ │ │ │ + ldr r1, [pc, #296] @ (2c8630 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c8510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -167172,15 +167172,15 @@ │ │ │ │ b.n 2c8744 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c8840 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167199,25 +167199,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #516] @ (2c8a84 ) │ │ │ │ ldr r2, [pc, #520] @ (2c8a88 ) │ │ │ │ ldr r1, [pc, #520] @ (2c8a8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2c8a90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -167401,39 +167401,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #226 @ 0xe2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sbfx r0, r8, #1, #8 │ │ │ │ - ldc2l 0, cr0, [r2], #-312 @ 0xfffffec8 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + sbfx r0, r0, #1, #8 │ │ │ │ + stc2l 0, cr0, [sl], #-312 @ 0xfffffec8 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r7, #26] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mvns r4, r1 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c8abc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -168034,31 +168034,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ subs r4, r6, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, #10] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r6, r5, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r7, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c91bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -168080,24 +168080,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5d55ac │ │ │ │ + bl 5d55b4 │ │ │ │ ldr r3, [pc, #488] @ (2c93ec ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2c93f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #472] @ (2c93f4 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -168131,15 +168131,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 25abc4 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2c926e │ │ │ │ ldr r1, [pc, #368] @ (2c93f8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c9392 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -168230,25 +168230,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2c940c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c9294 │ │ │ │ ldr r1, [pc, #104] @ (2c9410 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c929c │ │ │ │ ldr r3, [pc, #80] @ (2c9414 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2c9418 ) │ │ │ │ add r3, pc │ │ │ │ @@ -168258,41 +168258,41 @@ │ │ │ │ blx 25919c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r7, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r4, #26] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, #24] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r4, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #112 @ 0x70 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c941c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168730,19 +168730,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ cbnz r2, 2c991a │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vsli.32 d19, d30, #31 │ │ │ │ + vsli.32 d19, d22, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c9924 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169017,25 +169017,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sxtb r4, r0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ble.n 2c9ba0 │ │ │ │ + ble.n 2c9b90 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #14] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r4, #12] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r0, r2, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c9c4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -169209,25 +169209,25 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r6, r2, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r3, #4] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c9e28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -169364,43 +169364,43 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r1, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + strb r0, [r5, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r0, #3] │ │ │ │ + ldrb r4, [r7, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r1, #31] │ │ │ │ + strb r0, [r0, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r2, #1] │ │ │ │ + ldrb r4, [r1, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #30] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c9fb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -169582,49 +169582,49 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r7, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r4, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, #23] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r7, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #28] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r6, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ca1d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -169744,46 +169744,46 @@ │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r6, r7, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r7, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r1, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ca34c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f398 │ │ │ │ + b.w 71f3a0 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169817,15 +169817,15 @@ │ │ │ │ beq.n 2ca3be │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6ea510 │ │ │ │ + bl 6ea518 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 45f8b0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 45f6ec │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -169859,29 +169859,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ca480 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ca480 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -169916,22 +169916,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 70692c │ │ │ │ + bl 706934 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6f3ab0 │ │ │ │ + bl 6f3ab8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708030 │ │ │ │ + bl 708038 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ca7c8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -169986,23 +169986,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, fp │ │ │ │ blx 259f10 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r7 │ │ │ │ blx 25bbd8 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 6f37f4 │ │ │ │ + bl 6f37fc │ │ │ │ ldr r2, [pc, #780] @ (2ca8bc ) │ │ │ │ ldr r3, [pc, #756] @ (2ca8a8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -170127,15 +170127,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2ca716 │ │ │ │ ldr r0, [pc, #452] @ (2ca8d0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2ca72a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -170189,30 +170189,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ca8dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ca59a │ │ │ │ ldr r3, [pc, #272] @ (2ca8e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2ca8e4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2ca8e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ca59a │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 259844 │ │ │ │ ldr r3, [pc, #236] @ (2ca8ec ) │ │ │ │ @@ -170222,28 +170222,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2ca8f4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ca59a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ca772 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ca782 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ca78a │ │ │ │ ldr r0, [pc, #196] @ (2ca8f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 2ca78a │ │ │ │ ldr r3, [pc, #188] @ (2ca8fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ca62e │ │ │ │ @@ -170256,15 +170256,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2ca908 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ca59a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 259184 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2ca64a │ │ │ │ ldr r3, [pc, #140] @ (2ca90c ) │ │ │ │ @@ -170276,76 +170276,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2ca914 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ca59a │ │ │ │ mov r3, sl │ │ │ │ b.n 2ca7a8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r3, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #104 @ (adr r6, 2ca918 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 2ca8f8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r2, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #216 @ (adr r7, 2ca99c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r7, pc, #152 @ (adr r7, 2ca960 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r6, pc, #808 @ (adr r6, 2cabf4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r6, pc, #624 @ (adr r6, 2cab40 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #172 @ 0xac │ │ │ │ + cmp r0, #164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #5] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r0, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #114 @ 0x72 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r5, #6] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002ca918 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -170451,33 +170451,33 @@ │ │ │ │ 002ca9fc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2caa78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2caa78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -170588,15 +170588,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #210 @ 0xd2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002cab88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170609,59 +170609,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2cabe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2cabe8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002cabf0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2cac58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2cac58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -170733,15 +170733,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4498dc │ │ │ │ vldr d7, [pc, #64] @ 2cad60 │ │ │ │ ldr r2, [pc, #72] @ (2cad6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2cad70 ) │ │ │ │ @@ -170771,23 +170771,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 116d6a │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cad74 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2cad88 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002cad90 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2cadbc │ │ │ │ cbz r1, 2cadae │ │ │ │ @@ -170906,19 +170906,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb6c0071 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bl 90ed2 │ │ │ │ cmp r2, #246 @ 0xf6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r0, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #42 @ 0x2a │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r7, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfaba0071 │ │ │ │ │ │ │ │ 002caee8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ movs r0, #0 │ │ │ │ @@ -171027,15 +171027,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cafd4 │ │ │ │ ldr r0, [pc, #72] @ (2cb048 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cafd4 │ │ │ │ ldr r3, [pc, #60] @ (2cb04c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cafa4 │ │ │ │ @@ -171043,30 +171043,30 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2cafa4 │ │ │ │ ldr r0, [pc, #40] @ (2cb050 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cafa4 │ │ │ │ blx 25b43c │ │ │ │ vst1.8 @ instruction: 0xf9c20071 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171114,15 +171114,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2cb088 │ │ │ │ ldr r0, [pc, #72] @ (2cb118 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb088 │ │ │ │ ldr r3, [pc, #60] @ (2cb11c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb088 │ │ │ │ @@ -171130,31 +171130,31 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2cb088 │ │ │ │ ldr r0, [pc, #40] @ (2cb120 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb088 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ ldr.w r0, [lr, #113] @ 0x71 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r0, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb124 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171171,15 +171171,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -171273,29 +171273,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2cb280 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25919c │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r1, #2 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r6, #20] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb284 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002cb288 : │ │ │ │ @@ -171361,17 +171361,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb2e8 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -171416,15 +171416,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2cb428 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2cb42c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #244] @ (2cb430 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2cb37a │ │ │ │ @@ -171474,20 +171474,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb366 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2cb440 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2cb444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2cb418 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -171498,32 +171498,32 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb3b2 │ │ │ │ b.n 2cb366 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf6120071 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #4] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2cb544 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -171601,33 +171601,33 @@ │ │ │ │ bpl.n 2cb476 │ │ │ │ ldr r0, [pc, #48] @ (2cb554 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2cb476 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2cb4d0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4ea0071 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2cb560 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r4, #86 @ 0x56 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -171656,15 +171656,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #760] @ (2cb8b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cb758 │ │ │ │ @@ -171677,20 +171677,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 465094 │ │ │ │ ldr r1, [pc, #720] @ (2cb8b8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5d423c │ │ │ │ + bl 5d4244 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2cb656 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #692] @ (2cb8bc ) │ │ │ │ ldr r3, [pc, #664] @ (2cb8a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -171701,27 +171701,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ ldr r3, [pc, #644] @ (2cb8c0 ) │ │ │ │ ldr r2, [pc, #648] @ (2cb8c4 ) │ │ │ │ ldr r1, [pc, #648] @ (2cb8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2cb5fe │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 44d24c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -171743,15 +171743,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2cb8d4 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cb5fe │ │ │ │ vldr d7, [pc, #484] @ 2cb890 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2cb8d8 ) │ │ │ │ @@ -171802,41 +171802,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cb5fe │ │ │ │ ldr r0, [pc, #444] @ (2cb8ec ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2cb5fe │ │ │ │ ldr r3, [pc, #432] @ (2cb8f0 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2cb8f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2cb8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2cb5fe │ │ │ │ ldr r3, [pc, #416] @ (2cb8fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb5ca │ │ │ │ ldr r3, [pc, #384] @ (2cb8e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2cb5ca │ │ │ │ ldr r0, [pc, #396] @ (2cb900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2cb5ca │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -171844,30 +171844,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2cb852 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb852 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2cb852 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cb852 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -171879,15 +171879,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2cb90c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2cb6a0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -171902,20 +171902,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2cb678 │ │ │ │ ldr r3, [pc, #188] @ (2cb910 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -171923,15 +171923,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2cb918 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2cb6a0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2cb91c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2cb920 ) │ │ │ │ ldr r1, [pc, #168] @ (2cb924 ) │ │ │ │ add r3, pc │ │ │ │ @@ -171948,76 +171948,76 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3c80071 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3c20071 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #0 │ │ │ │ + adds r6, r3, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r3, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xf3420071 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #528] @ (2cbaf8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #104] @ 0x68 │ │ │ │ + str r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #560] @ (2cbb30 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r1, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r3, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r7, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2cba1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -172026,26 +172026,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2cba24 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #212] @ (2cba28 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2cba2c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2cba30 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #200] @ (2cba34 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2cb9dc │ │ │ │ ldr r3, [pc, #192] @ (2cba38 ) │ │ │ │ @@ -172057,26 +172057,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #160] @ (2cba40 ) │ │ │ │ ldr r1, [pc, #164] @ (2cba44 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2cba48 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -172097,15 +172097,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2cba50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2cb976 │ │ │ │ ldr r0, [pc, #96] @ (2cba54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2cb976 │ │ │ │ ldr r3, [pc, #92] @ (2cba58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb9c8 │ │ │ │ ldr r3, [pc, #72] @ (2cba50 ) │ │ │ │ @@ -172113,45 +172113,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb9c8 │ │ │ │ ldr r0, [pc, #76] @ (2cba5c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ - adds r0, r0, r2 │ │ │ │ + b.w 7238c4 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2cbab8 │ │ │ │ + bvc.n 2cbaa8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vshr.s32 q8, , #32 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ movs r0, #14 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #68] @ 0x44 │ │ │ │ + str r4, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2cba90 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -172162,19 +172162,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - asrs r4, r0, #29 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -172326,26 +172326,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbc10 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2cbc58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2cbc10 │ │ │ │ bl 2cba60 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r8, #-452] @ 0xfffffe3c │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2cc168 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172427,15 +172427,15 @@ │ │ │ │ bpl.n 2cbc8c │ │ │ │ ldr.w r0, [pc, #1072] @ 2cc178 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2cbc8c │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2cbd18 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2cbd18 │ │ │ │ @@ -172494,15 +172494,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2cc184 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #1 │ │ │ │ bl 399aec │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2cbd18 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172822,21 +172822,21 @@ │ │ │ │ ldcl 0, cr0, [r4], {113} @ 0x71 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #144] @ (2cc204 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #15 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r7, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc188 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -172865,15 +172865,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2cc4d4 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 399aec │ │ │ │ vldr d7, [pc, #724] @ 2cc4b8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2cc4d8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -173135,15 +173135,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cc2b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2cc4ec ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2cc2b8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2cc4f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2cc4f4 ) │ │ │ │ ldr r1, [pc, #80] @ (2cc4f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -173157,38 +173157,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc41c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #31 │ │ │ │ + lsrs r0, r6, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q8, q7, d7[0] │ │ │ │ + vmla.i q8, q3, d7[0] │ │ │ │ b.n 2cc38c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cbee0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc4fc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002cc500 : │ │ │ │ @@ -173216,15 +173216,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2ccdd0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ cbnz r0, 2cc57e │ │ │ │ ldr.w r2, [pc, #2180] @ 2ccdd4 │ │ │ │ ldr.w r3, [pc, #2160] @ 2ccdc4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -174011,53 +174011,53 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc608 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #64] @ (2cce10 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2cd5c4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #752] @ (2cd0fc ) │ │ │ │ + ldr r6, [pc, #720] @ (2cd0dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r4, lr │ │ │ │ + mov r4, sp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ blt.n 2ccdb4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002cce24 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174069,29 +174069,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2cce68 ) │ │ │ │ ldr r1, [pc, #44] @ (2cce6c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cce70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174111,35 +174111,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5d55ac │ │ │ │ + bl 5d55b4 │ │ │ │ cbz r0, 2ccf10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2ccf40 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #132] @ (2ccf44 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (2ccf48 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2ccf4c ) │ │ │ │ ldr r3, [pc, #72] @ (2ccf34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -174162,39 +174162,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2ccf58 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ccee8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2ccebc │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r0 │ │ │ │ + mvns r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r5, #14 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + bics r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ bge.n 2cd010 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + str r4, [r5, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccf5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -174222,19 +174222,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #24] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r5, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccfc0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -174261,19 +174261,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrb r2, [r5, #22] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd020 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174305,19 +174305,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2cd084 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2599b4 │ │ │ │ ldrb r4, [r1, #21] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd088 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174346,30 +174346,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2cd100 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ bl 2cd020 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #24] @ (2cd104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldrb r4, [r4, #19] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrb r6, [r7, #18] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r2, [r0, r6] │ │ │ │ + str r2, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd108 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174378,44 +174378,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (2cd198 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2cd184 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2cd176 │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #100] @ (2cd19c ) │ │ │ │ ldr r2, [pc, #104] @ (2cd1a0 ) │ │ │ │ ldr r1, [pc, #104] @ (2cd1a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #92] @ (2cd1a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 45adb4 │ │ │ │ ldr r1, [pc, #84] @ (2cd1ac ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce69c │ │ │ │ + b.w 5ce6a4 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -174424,23 +174424,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r4, #17] │ │ │ │ lsls r1, r0, #2 │ │ │ │ bhi.n 2cd1f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sevl │ │ │ │ - lsls r7, r1, #1 │ │ │ │ + it mi │ │ │ │ + lslmi r7, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -174450,15 +174450,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cd1f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2cd2dc │ │ │ │ cmp r3, #4 │ │ │ │ @@ -174731,31 +174731,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2cd4f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #24] @ (2cd4f8 ) │ │ │ │ ldr r1, [pc, #24] @ (2cd4fc ) │ │ │ │ ldr r0, [pc, #28] @ (2cd500 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2ccfc0 │ │ │ │ nop │ │ │ │ lsls r4, r0, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #584] @ (2cd748 ) │ │ │ │ + ldr r5, [pc, #552] @ (2cd728 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -174860,15 +174860,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2cd5a4 │ │ │ │ b.n 2cd5ee │ │ │ │ bmi.n 2cd678 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ + stc2 0, cr0, [ip, #356]! @ 0x164 │ │ │ │ bcc.n 2cd5d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcc.n 2cd724 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcc.n 2cd6e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -174883,17 +174883,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 42c2b4 │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 42c1f0 │ │ │ │ ldr r0, [pc, #8] @ (2cd66c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #208] @ (2cd740 ) │ │ │ │ + ldr r4, [pc, #176] @ (2cd720 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -175029,25 +175029,25 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2cd8c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #736] @ (2cdad4 ) │ │ │ │ + ldr r3, [pc, #704] @ (2cdab4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcs.n 2cd824 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #256] @ (2cd900 ) │ │ │ │ + ldr r3, [pc, #224] @ (2cd8e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #160] @ (2cd8a8 ) │ │ │ │ + ldr r3, [pc, #128] @ (2cd888 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -175092,27 +175092,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2cd90c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (2cd910 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2cd914 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #92] @ (2cd918 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2cd91c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -175128,36 +175128,36 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #52] @ (2cd92c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ - @ instruction: 0xfa640059 │ │ │ │ - add r3, pc, #440 @ (adr r3, 2cdac4 ) │ │ │ │ + b.w 5cea9c │ │ │ │ + @ instruction: 0xfa5c0059 │ │ │ │ + add r3, pc, #408 @ (adr r3, 2cdaa4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp r2, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmdb r6!, {r0, r1, r2, r6} │ │ │ │ + ldmdb lr, {r0, r1, r2, r6} │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r1, [pc, #624] @ (2cdb98 ) │ │ │ │ + ldr r1, [pc, #592] @ (2cdb78 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r1, #17 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175165,15 +175165,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cd968 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2cd996 │ │ │ │ @@ -175349,15 +175349,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cdb7a │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2cdb8c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2cdbc8 │ │ │ │ @@ -175930,15 +175930,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2ce1e4 │ │ │ │ ldr r0, [pc, #100] @ (2ce1f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2ce1fc ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -175965,15 +175965,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs r6, r1 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r7!, {r4, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2cdfb4 │ │ │ │ nop │ │ │ │ @@ -176167,32 +176167,32 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2ce488 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 42b960 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 42a924 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42b960 │ │ │ │ nop │ │ │ │ - mcr 0, 5, r0, cr8, cr9, {2} │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + mcr 0, 5, r0, cr0, cr9, {2} │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r3, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2ce578 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -176285,33 +176285,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2ce5dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2cd670 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd670 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2cd670 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2ce48c │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + stcl 0, cr0, [r8, #-356] @ 0xfffffe9c │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2ce6c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -176320,15 +176320,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2ce6d0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 42c6a0 │ │ │ │ cbnz r0, 2ce62e │ │ │ │ add sp, #20 │ │ │ │ @@ -176382,39 +176382,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (2ce6e0 ) │ │ │ │ ldr r1, [pc, #64] @ (2ce6e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2ce584 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4], #356 @ 0x164 │ │ │ │ - subs r5, #26 │ │ │ │ + stcl 0, cr0, [ip], #356 @ 0x164 │ │ │ │ + subs r5, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ and.w r0, ip, #14811136 @ 0xe20000 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2cea1c ) │ │ │ │ @@ -176428,15 +176428,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2ce738 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2ce76a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -176729,21 +176729,21 @@ │ │ │ │ stmia r1!, {r2, r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r0!, {r2, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r0!, {r2, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2cfa3f │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ itte vc │ │ │ │ lslvc r1, r6, #1 │ │ │ │ itte pl @ unpredictable │ │ │ │ lslpl r1, r6, #1 │ │ │ │ movpl r0, r0 │ │ │ │ movmi r0, r0 │ │ │ │ @@ -177261,32 +177261,32 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2ceb44 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - ldmia.w r2, {r0, r3, r4, r6} │ │ │ │ - b.n 2cefb4 │ │ │ │ + stmia.w sl, {r0, r3, r4, r6} │ │ │ │ + b.n 2cefa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2ced9c │ │ │ │ + b.n 2ced8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, #16] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2cecf8 │ │ │ │ + b.n 2cece8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r2, [r3, #12] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2cec14 │ │ │ │ + b.n 2cec04 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r5, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrsh r6, [r3, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2cea98 │ │ │ │ + b.n 2cea88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r5, r5] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrsh r6, [r3, r4] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrsh r0, [r2, r3] │ │ │ │ lsls r1, r0, #2 │ │ │ │ @@ -179159,27 +179159,27 @@ │ │ │ │ b.n 2d0550 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d0620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #20] @ (2d0624 ) │ │ │ │ ldr r1, [pc, #20] @ (2d0628 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ccfc0 │ │ │ │ bpl.n 2d0704 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2d0650 │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -179201,15 +179201,15 @@ │ │ │ │ add.w r3, r1, #18 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 747950 │ │ │ │ + bl 747958 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #176 @ 0xb0 │ │ │ │ ldr.w r0, [r2, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -179318,15 +179318,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 42bdbc │ │ │ │ cbz r0, 2d07e2 │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #172] @ 0xac │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2d07b8 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -179364,15 +179364,15 @@ │ │ │ │ b.n 2d086a │ │ │ │ ldrd r2, r7, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cbz r5, 2d086e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d079c │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -179394,15 +179394,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d079c │ │ │ │ cbz r0, 2d08bc │ │ │ │ ldrd r3, r1, [r4, #168] @ 0xa8 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2d088c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -179441,15 +179441,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r5, r5, [r6, #4] │ │ │ │ str r5, [r6, #12] │ │ │ │ @@ -179530,15 +179530,15 @@ │ │ │ │ add.w r3, sl, #8 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d092e │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ cbz r0, 2d0a14 │ │ │ │ bl 2d0444 │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx 2594b8 │ │ │ │ @@ -179550,40 +179550,40 @@ │ │ │ │ strd r2, r2, [r4, #124] @ 0x7c │ │ │ │ add r5, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d092e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #344 @ (adr r0, 2d0ba4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r3, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, pc, #104 @ (adr r0, 2d0ac4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ ldc2l 0, cr0, [r6, #-452] @ 0xfffffe3c │ │ │ │ - adds r4, r7, r7 │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2d0ad0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -179591,38 +179591,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d0ad8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #52] @ 2d0adc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2d0ae0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2d0ae4 ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - ldmia r3, {r1, r3, r4, r7} │ │ │ │ + b.w 5cd72c │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ udf #206 @ 0xce │ │ │ │ lsls r6, r5, #1 │ │ │ │ str.w r1, [r0, #404] @ 0x194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -179667,49 +179667,49 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d0b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #20] @ (2d0b84 ) │ │ │ │ ldr r1, [pc, #20] @ (2d0b88 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ccfc0 │ │ │ │ beq.n 2d0c0c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, r0, r3 │ │ │ │ + adds r6, r7, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r1, r3 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2d0bf4 │ │ │ │ ldr r2, [pc, #84] @ (2d0bf8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d0bfc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #72] @ (2d0c00 ) │ │ │ │ ldr r1, [pc, #76] @ (2d0c04 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2d0c08 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2d0c0c │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2d0c10 ) │ │ │ │ add ip, pc │ │ │ │ @@ -179718,29 +179718,29 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r1, #1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r5, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ udf #66 @ 0x42 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179751,15 +179751,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2d0c80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #44] @ 2d0c70 │ │ │ │ ldr r2, [pc, #60] @ (2d0c84 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -179775,19 +179775,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r5} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r5, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + asrs r0, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179797,15 +179797,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2d0d0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #284] @ 0x11c │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -179823,19 +179823,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r7, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -179858,27 +179858,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #232] @ (2d0e58 ) │ │ │ │ ldr r2, [pc, #236] @ (2d0e5c ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2d0e60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -179916,15 +179916,15 @@ │ │ │ │ bl 42bdbc │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2d0e04 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d0d8e │ │ │ │ ldr r2, [pc, #92] @ (2d0e64 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2d0e54 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -179952,19 +179952,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2d0de0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180011,15 +180011,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2d0d10 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r3, [r4, #420] @ 0x1a4 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #404] @ 0x194 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -180044,15 +180044,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #408] @ 0x198 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #292] @ 0x124 │ │ │ │ strb.w r3, [r4, #372] @ 0x174 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2d0eca │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -180065,25 +180065,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #72] @ 2d0fdc │ │ │ │ ldr r2, [pc, #72] @ (2d0fe0 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2d0fe4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -180093,19 +180093,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ (2d11b4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -180121,23 +180121,23 @@ │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #400] @ (2d11c0 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #400] @ (2d11c4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -180214,15 +180214,15 @@ │ │ │ │ bl 42c1f0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #400] @ 0x190 │ │ │ │ b.n 2d10d8 │ │ │ │ ldr r0, [pc, #172] @ (2d11d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr.w r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d10d8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr.w r3, [r9, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ @@ -180250,51 +180250,51 @@ │ │ │ │ b.n 2d109e │ │ │ │ ldr r3, [pc, #84] @ (2d11dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ b.n 2d1174 │ │ │ │ ldr r0, [pc, #76] @ (2d11e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2d112e │ │ │ │ ldr r0, [pc, #72] @ (2d11e4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2d112e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r3, r2, #2 │ │ │ │ movs r0, #0 │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2d109e │ │ │ │ ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r2, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfa41ffff │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r2, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2d11f6 │ │ │ │ ldrb.w r2, [r0, #357] @ 0x165 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2d1204 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180347,15 +180347,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #456] @ (2d144c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ ldrb.w ip, [r0, #360] @ 0x168 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r1, [r0, #284] @ 0x11c │ │ │ │ tst.w ip, #64 @ 0x40 │ │ │ │ ite eq │ │ │ │ andeq.w r2, r1, #15 │ │ │ │ andne.w r2, r1, #31 │ │ │ │ @@ -180391,26 +180391,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 2d125c │ │ │ │ add r2, r4 │ │ │ │ strb.w r3, [r2, #348] @ 0x15c │ │ │ │ b.n 2d1270 │ │ │ │ ldr r0, [pc, #312] @ (2d1450 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 2d1432 │ │ │ │ strb.w r3, [r4, #364] @ 0x16c │ │ │ │ b.n 2d1270 │ │ │ │ ldr r0, [pc, #288] @ (2d1454 ) │ │ │ │ movs r1, #11 │ │ │ │ add r0, pc │ │ │ │ @@ -180452,47 +180452,47 @@ │ │ │ │ ldrb.w r2, [r4, #372] @ 0x174 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bpl.w 2d126c │ │ │ │ ands.w r1, r3, #16 │ │ │ │ bne.w 2d126c │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r2, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r4, #292] @ 0x124 │ │ │ │ b.n 2d126c │ │ │ │ ldr r0, [pc, #140] @ (2d1458 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb.w r3, [r4, #373] @ 0x175 │ │ │ │ b.n 2d1270 │ │ │ │ ldr r0, [pc, #124] @ (2d145c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d1270 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #100] @ (2d1460 ) │ │ │ │ ldr r2, [pc, #104] @ (2d1464 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2d1468 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -180501,41 +180501,41 @@ │ │ │ │ b.n 2d1270 │ │ │ │ ldr r0, [pc, #60] @ (2d146c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d1286 │ │ │ │ ldr r0, [pc, #60] @ (2d1470 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d132c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0fe8 │ │ │ │ b.n 2d136a │ │ │ │ nop │ │ │ │ - asrs r4, r3, #15 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r3, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r3, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r7, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #268] @ (2d1594 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -180547,27 +180547,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #252] @ (2d15a0 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov sl, r0 │ │ │ │ bl 33eedc │ │ │ │ ldr r1, [pc, #244] @ (2d15a4 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 33ebc8 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d1568 │ │ │ │ @@ -180580,21 +180580,21 @@ │ │ │ │ bhi.n 2d1536 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ bl 33e9e0 │ │ │ │ str.w r0, [r4, #280] @ 0x118 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ adds r5, #24 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #164] @ (2d15a8 ) │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #152] @ (2d15ac ) │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ blx r5 │ │ │ │ @@ -180609,15 +180609,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2d15b0 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -180625,39 +180625,39 @@ │ │ │ │ ldr r2, [pc, #72] @ (2d15b4 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r0, #30 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf94bffff │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2016] @ 0x7e0 │ │ │ │ ldr r0, [pc, #36] @ (2d15e8 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -180668,37 +180668,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -180708,31 +180708,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d1674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #24] @ (2d1678 ) │ │ │ │ ldr r1, [pc, #24] @ (2d167c ) │ │ │ │ ldr r0, [pc, #28] @ (2d1680 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2ccfc0 │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r2, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -180935,15 +180935,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d17ac │ │ │ │ ldr r0, [pc, #132] @ (2d1938 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2d17ac │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2d1756 │ │ │ │ ldr r2, [pc, #104] @ (2d193c ) │ │ │ │ @@ -180969,43 +180969,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r5, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #26 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -181142,15 +181142,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d1a2c │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2d1be8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2d1a2c │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2d1bdc ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -181217,15 +181217,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2d1be4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1ae6 │ │ │ │ ldr r0, [pc, #96] @ (2d1bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2d1ae8 │ │ │ │ ldr r1, [pc, #84] @ (2d1bf4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181239,36 +181239,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2d1bf8 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2d1a2c │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #19 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d1ca0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -181277,15 +181277,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d1ca8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 42c6a0 │ │ │ │ cbnz r0, 2d1c4c │ │ │ │ add sp, #28 │ │ │ │ @@ -181325,23 +181325,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d1684 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x00c2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ itet │ │ │ │ lsl r2, r4, #1 │ │ │ │ - lsral r0, r0, #11 │ │ │ │ + lsral r0, r7, #10 │ │ │ │ lsl r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2d1d50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181350,26 +181350,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2d1d58 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (2d1d5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2d1d60 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (2d1d64 ) │ │ │ │ ldr r3, [pc, #108] @ (2d1d68 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -181387,38 +181387,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #56] @ (2d1d78 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - bkpt 0x0014 │ │ │ │ + b.w 5cd72c │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #904 @ (adr r4, 2d20ec ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 2d20cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ite cs │ │ │ │ lslcs r2, r4, #1 │ │ │ │ - lsrcc r2, r3, #7 │ │ │ │ + lsrcc r2, r2, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181645,15 +181645,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2d1ee6 │ │ │ │ ldr r0, [pc, #160] @ (2d20b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2d1f18 │ │ │ │ ldr r1, [pc, #132] @ (2d20ac ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -181671,15 +181671,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d2002 │ │ │ │ ldr r0, [pc, #120] @ (2d20c0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2d2002 │ │ │ │ ldr r1, [pc, #104] @ (2d20c4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181698,15 +181698,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2d20c8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d1f28 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2d1ec2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -181714,25 +181714,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2d21e0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -181866,24 +181866,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2d2250 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d1684 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8ae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2d22a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181891,33 +181891,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2d22b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 42a924 │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 42a924 │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42b960 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2d25a4 ) │ │ │ │ @@ -182052,15 +182052,15 @@ │ │ │ │ bpl.n 2d236a │ │ │ │ ldr r0, [pc, #436] @ (2d25b4 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -182198,71 +182198,71 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d236a │ │ │ │ ldr r0, [pc, #56] @ (2d25c4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2d24d0 │ │ │ │ b.n 2d2542 │ │ │ │ nop │ │ │ │ strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r1, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d25f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #20] @ (2d25f4 ) │ │ │ │ ldr r1, [pc, #20] @ (2d25f8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ccfc0 │ │ │ │ @ instruction: 0xb7c4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2d2654 │ │ │ │ ldr r2, [pc, #68] @ (2d2658 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d265c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (2d2660 ) │ │ │ │ ldr r3, [pc, #60] @ (2d2664 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2d2668 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -182273,26 +182273,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - push {r1, r2, lr} │ │ │ │ + b.w 5cd72c │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, r7] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb76c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r1!, {r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2d2bc4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -182320,15 +182320,15 @@ │ │ │ │ bl 42bdbc │ │ │ │ cbz r0, 2d26e4 │ │ │ │ ldr.w r7, [r8, #152] @ 0x98 │ │ │ │ ldr.w r1, [r9, #196] @ 0xc4 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2d26ac │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182375,15 +182375,15 @@ │ │ │ │ cbnz r6, 2d2784 │ │ │ │ str.w r6, [r5, #148] @ 0x94 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d3808 │ │ │ │ ldr.w r3, [r5, #160] @ 0xa0 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #136] @ 0x88 │ │ │ │ @@ -182422,27 +182422,27 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [pc, #452] @ (2d29a8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ add.w fp, sp, #28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33eedc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r2, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ mov.w sl, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd sl, sl, [fp, #4] │ │ │ │ str.w sl, [fp, #12] │ │ │ │ @@ -182517,21 +182517,21 @@ │ │ │ │ add.w r3, r9, #196 @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ strd r4, r6, [sp] │ │ │ │ bl 33ecd0 │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #160] @ (2d29b8 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #148] @ (2d29bc ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ blx r5 │ │ │ │ @@ -182553,48 +182553,48 @@ │ │ │ │ ldr r4, [pc, #96] @ (2d29c0 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d2830 │ │ │ │ ldr r4, [pc, #76] @ (2d29c4 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d2830 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r1, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], #284 @ 0x11c │ │ │ │ - cbz r0, 2d29f2 │ │ │ │ + stc2 0, cr0, [r8], #284 @ 0x11c │ │ │ │ + cbz r0, 2d29f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcrr2 0, 4, r0, r0, cr7 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + ldc2 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r3, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ push {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xfb780047 │ │ │ │ + @ instruction: 0xfb700047 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0, #-284]! @ 0xfffffee4 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + stc2 0, cr0, [r8, #-284]! @ 0xfffffee4 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -182614,25 +182614,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #192] @ (2d2ad8 ) │ │ │ │ ldr r2, [pc, #192] @ (2d2adc ) │ │ │ │ ldr r1, [pc, #196] @ (2d2ae0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2d2a86 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -182690,18 +182690,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r4, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2d2adc │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfa5c0047 │ │ │ │ - @ instruction: 0xfa720047 │ │ │ │ + @ instruction: 0xfa540047 │ │ │ │ + @ instruction: 0xfa6a0047 │ │ │ │ ldrb r4, [r5, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d2ae8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182709,15 +182709,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182734,15 +182734,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182755,37 +182755,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #40] @ (2d2bb8 ) │ │ │ │ ldr r2, [pc, #40] @ (2d2bbc ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2d2bc0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str??.w r0, [r0, #71] @ 0x47 │ │ │ │ - ldr??.w r0, [r6, #71] @ 0x47 │ │ │ │ + ldr.w r0, [r8, #71] @ 0x47 │ │ │ │ + str??.w r0, [lr, #71] @ 0x47 │ │ │ │ │ │ │ │ 002d2bc4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -183623,35 +183623,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -183886,15 +183886,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2d3976 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -183922,15 +183922,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2d394e │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -184019,98 +184019,98 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2d39f0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #20] @ (2d39f4 ) │ │ │ │ ldr r1, [pc, #24] @ (2d39f8 ) │ │ │ │ ldr r0, [pc, #24] @ (2d39fc ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2ccf5c │ │ │ │ add r4, pc, #848 @ (adr r4, 2d3d44 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, #71 @ 0x47 │ │ │ │ - orr.w r0, sl, #71 @ 0x47 │ │ │ │ + bics.w r0, r4, #71 @ 0x47 │ │ │ │ + orr.w r0, r2, #71 @ 0x47 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 70e038 │ │ │ │ + bl 70e040 │ │ │ │ ldr r2, [pc, #108] @ (2d3a88 ) │ │ │ │ ldr r1, [pc, #112] @ (2d3a8c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2d3a90 ) │ │ │ │ add r1, pc │ │ │ │ - bl 70e1d4 │ │ │ │ + bl 70e1dc │ │ │ │ ldr r3, [pc, #104] @ (2d3a94 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 45aec4 │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2d3a98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #84] @ (2d3a9c ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ cbz r5, 2d3a70 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 70ead0 │ │ │ │ + b.w 70ead8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ands.w r0, sl, #71 @ 0x47 │ │ │ │ - adds r6, #178 @ 0xb2 │ │ │ │ + ands.w r0, r2, #71 @ 0x47 │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r4, #71 @ 0x47 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + vext.8 q8, q6, , #0 │ │ │ │ + add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2d3b20 ) │ │ │ │ @@ -184118,59 +184118,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2d3b28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (2d3b2c ) │ │ │ │ ldr r1, [pc, #100] @ (2d3b30 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #84] @ (2d3b34 ) │ │ │ │ ldr r3, [pc, #88] @ (2d3b38 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2d3b3c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #60] @ (2d3b40 ) │ │ │ │ ldr r1, [pc, #60] @ (2d3b44 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - add r0, pc, #672 @ (adr r0, 2d3dc4 ) │ │ │ │ + add r0, pc, #640 @ (adr r0, 2d3da4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r2, r0 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2d41ac │ │ │ │ + b.n 2d419c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -184315,55 +184315,55 @@ │ │ │ │ b.n 2d3c12 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2d3bfa │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d3fb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr7, {2} │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + cdp 0, 5, cr0, cr12, cr7, {2} │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 4, cr0, cr4, cr7, {2} │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + cdp 0, 3, cr0, cr12, cr7, {2} │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #560] @ (2d3ef0 ) │ │ │ │ + ldr r7, [pc, #528] @ (2d3ed0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cdp 0, 0, cr0, cr8, cr7, {2} │ │ │ │ - adds r0, #14 │ │ │ │ + cdp 0, 0, cr0, cr0, cr7, {2} │ │ │ │ + adds r0, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #288] @ (2d3dec ) │ │ │ │ + ldr r7, [pc, #256] @ (2d3dcc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [r0, #284] @ 0x11c │ │ │ │ + ldc 0, cr0, [r8, #284]! @ 0x11c │ │ │ │ b.n 2d3b48 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -184388,20 +184388,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2d3dd6 │ │ │ │ @@ -184423,15 +184423,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d3eca │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2d3dd2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d3efe │ │ │ │ - bl 71e0fc │ │ │ │ + bl 71e104 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2d3f34 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -184482,22 +184482,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #208] @ (2d3f50 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r2, [pc, #192] @ (2d3f54 ) │ │ │ │ ldr r3, [pc, #196] @ (2d3f58 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2d3f5c ) │ │ │ │ @@ -184519,18 +184519,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2d3dc4 │ │ │ │ ldr r1, [pc, #136] @ (2d3f60 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2d3ea0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2d3f64 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -184546,42 +184546,42 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldc 0, cr0, [r2, #-284] @ 0xfffffee4 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [ip, #-284]! @ 0xfffffee4 │ │ │ │ - stc 0, cr0, [ip, #-284]! @ 0xfffffee4 │ │ │ │ + stc 0, cr0, [r4, #-284]! @ 0xfffffee4 │ │ │ │ + stc 0, cr0, [r4, #-284]! @ 0xfffffee4 │ │ │ │ add r0, pc, #552 @ (adr r0, 2d4164 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldc 0, cr0, [r2], #-284 @ 0xfffffee4 │ │ │ │ - ldcl 0, cr0, [sl], #284 @ 0x11c │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + stc 0, cr0, [sl], #-284 @ 0xfffffee4 │ │ │ │ + ldcl 0, cr0, [r2], #284 @ 0x11c │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldc 0, cr0, [ip], #284 @ 0x11c │ │ │ │ + ldc 0, cr0, [r4], #284 @ 0x11c │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rsbs r0, r8, r7, lsl #1 │ │ │ │ - sub.w r0, r0, r7, lsl #1 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + rsbs r0, r0, r7, lsl #1 │ │ │ │ + @ instruction: 0xeb980047 │ │ │ │ + ldr r4, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbc.w r0, r2, r7, lsl #1 │ │ │ │ - @ instruction: 0xebea0047 │ │ │ │ + adcs.w r0, sl, r7, lsl #1 │ │ │ │ + @ instruction: 0xebe20047 │ │ │ │ b.n 2d3b48 │ │ │ │ nop │ │ │ │ b.n 2d3b48 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2d3f92 │ │ │ │ @@ -184601,23 +184601,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2d3fd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ce5d0 │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + b.w 5ce5d8 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #74 @ 0x4a │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d400c │ │ │ │ sub sp, #12 │ │ │ │ @@ -184625,23 +184625,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2d4014 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 395fc4 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orns r0, r8, r7, lsl #1 │ │ │ │ - eor.w r0, lr, r7, lsl #1 │ │ │ │ + orns r0, r0, r7, lsl #1 │ │ │ │ + eor.w r0, r6, r7, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2d4240 │ │ │ │ @@ -184794,15 +184794,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d4148 │ │ │ │ ldr r0, [pc, #160] @ (2d4268 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2d413e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -184843,31 +184843,31 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #784] @ (2d4560 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bic.w r0, lr, r7, lsl #1 │ │ │ │ - cmp r3, #24 │ │ │ │ + bic.w r0, r6, r7, lsl #1 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [ip, #284]! @ 0x11c │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + ldrd r0, r0, [r4, #284]! @ 0x11c │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [r2, #284]! @ 0x11c │ │ │ │ - @ instruction: 0xe99c0047 │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + strd r0, r0, [sl, #284]! @ 0x11c │ │ │ │ + @ instruction: 0xe9940047 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strd r0, r0, [ip, #-284]! @ 0x11c │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + strd r0, r0, [r4, #-284]! @ 0x11c │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe8360047 │ │ │ │ - @ instruction: 0xe98a0047 │ │ │ │ + @ instruction: 0xe82e0047 │ │ │ │ + @ instruction: 0xe9820047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2d4480 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -185052,28 +185052,28 @@ │ │ │ │ b.n 2d4308 │ │ │ │ str r4, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d479c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strd r0, r0, [r2], #-284 @ 0x11c │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xe85a0047 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d43b8 │ │ │ │ + b.n 2d43a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #116 @ 0x74 │ │ │ │ + cmp r0, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d42f4 │ │ │ │ + b.n 2d42e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d42dc │ │ │ │ + b.n 2d42cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2d4548 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185081,15 +185081,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2d4550 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #124] @ (2d4554 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2d44ec │ │ │ │ @@ -185097,15 +185097,15 @@ │ │ │ │ cbz r2, 2d44ec │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2d44e0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2d453a │ │ │ │ ldr r6, [pc, #80] @ (2d4558 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2d455c │ │ │ │ ldr r7, [pc, #80] @ (2d4560 ) │ │ │ │ @@ -185114,57 +185114,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d4516 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2d3b48 │ │ │ │ nop │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4094 │ │ │ │ + b.n 2d4084 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d40c0 │ │ │ │ + b.n 2d40b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4320 │ │ │ │ + b.n 2d4310 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d434c │ │ │ │ + b.n 2d433c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2d45b8 │ │ │ │ ldr r2, [pc, #64] @ (2d45bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2d45c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #52] @ (2d45c4 ) │ │ │ │ ldr r3, [pc, #56] @ (2d45c8 ) │ │ │ │ ldr r1, [pc, #56] @ (2d45cc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -185174,28 +185174,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + b.w 5cd72c │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #40] @ (2d45ec ) │ │ │ │ + ldr r3, [pc, #8] @ (2d45cc ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2d4104 │ │ │ │ + b.n 2d40f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2d4640 ) │ │ │ │ @@ -185203,25 +185203,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2d4648 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (2d464c ) │ │ │ │ ldr r1, [pc, #80] @ (2d4650 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2d4654 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -185232,25 +185232,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #632] @ (2d48c4 ) │ │ │ │ + ldr r2, [pc, #600] @ (2d48a4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2d4664 │ │ │ │ + bhi.n 2d4654 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4240 │ │ │ │ + b.n 2d4230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2d46c4 ) │ │ │ │ @@ -185258,25 +185258,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2d46cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (2d46d0 ) │ │ │ │ ldr r1, [pc, #80] @ (2d46d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2d46d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -185287,25 +185287,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #104] @ (2d4738 ) │ │ │ │ + ldr r2, [pc, #72] @ (2d4718 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvc.n 2d45e0 │ │ │ │ + bvc.n 2d47d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4204 │ │ │ │ + b.n 2d41f4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -185459,17 +185459,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d42a0 │ │ │ │ + b.n 2d4290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d4b90 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185522,19 +185522,19 @@ │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d489e │ │ │ │ nop │ │ │ │ str r2, [r6, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d4c1c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 2d4996 │ │ │ │ + cbz r4, 2d4994 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d499e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185551,23 +185551,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2d49b4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2d4982 │ │ │ │ @@ -185585,19 +185585,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4f1c │ │ │ │ + b.n 2d4f0c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4f30 │ │ │ │ + b.n 2d4f20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2d4aec ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -185711,25 +185711,25 @@ │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d4a46 │ │ │ │ nop │ │ │ │ ldrsh r2, [r7, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d4e04 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r2, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4ed8 │ │ │ │ + b.n 2d4ec8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4f00 │ │ │ │ + b.n 2d4ef0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4e58 │ │ │ │ + b.n 2d4e48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2d4b70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -185738,22 +185738,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2d4b5a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -185761,19 +185761,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #248] @ 0xf8 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4d10 │ │ │ │ + b.n 2d4d00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4d38 │ │ │ │ + b.n 2d4d28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -185802,15 +185802,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2d4e6c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2d4be0 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -186049,33 +186049,33 @@ │ │ │ │ b.n 2d4da0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4ed8 │ │ │ │ + b.n 2d4ec8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r0, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r0, [r2, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4f7c │ │ │ │ + b.n 2d4f6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d5190 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2d4f38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -186087,33 +186087,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #136] @ (2d4f44 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -186132,37 +186132,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2d4f50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2d4fcc │ │ │ │ + ble.n 2d4fbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2d4e64 │ │ │ │ + bgt.n 2d4e54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2d4fd4 │ │ │ │ + ble.n 2d4fc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2d4f10 │ │ │ │ + ble.n 2d4f00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2d4ffc │ │ │ │ + blt.n 2d4fec │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -186185,15 +186185,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2d5184 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2d513c │ │ │ │ @@ -186472,59 +186472,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2d3b48 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2d526c │ │ │ │ + blt.n 2d525c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r1, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2d5398 │ │ │ │ + bgt.n 2d5388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d55fc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r6 │ │ │ │ + subs r4, r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r6, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2d53f0 │ │ │ │ + bgt.n 2d53e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsb r6, [r5, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - blt.n 2d5288 │ │ │ │ + blt.n 2d5278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r2, r3 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2d5394 │ │ │ │ + blt.n 2d5384 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r2, #10] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2d5260 │ │ │ │ + blt.n 2d5250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r3, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2d5340 │ │ │ │ + blt.n 2d5330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r4, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186550,26 +186550,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2d53b2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2d536e │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -186619,33 +186619,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2d544c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2d53ea │ │ │ │ nop │ │ │ │ ldrsb r0, [r1, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2d534c │ │ │ │ + bhi.n 2d533c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2d5374 │ │ │ │ + bhi.n 2d5364 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d5748 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2d546c │ │ │ │ + bge.n 2d545c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r5, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2d53b4 │ │ │ │ + bls.n 2d53a4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2d5680 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -186846,47 +186846,47 @@ │ │ │ │ nop │ │ │ │ strb r4, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d59a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bls.n 2d5708 │ │ │ │ + bls.n 2d56f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r3, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r0, #27 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2d5778 │ │ │ │ + bhi.n 2d5768 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2d5764 │ │ │ │ + bhi.n 2d5754 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r3, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 2d569c │ │ │ │ + bvc.n 2d568c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 2d567c │ │ │ │ + bvc.n 2d566c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2d56e2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -186933,27 +186933,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2d5774 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bcc.n 2d5750 │ │ │ │ + bcc.n 2d5740 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d5778 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186972,15 +186972,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2d57ce │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2d57a2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186990,19 +186990,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2d5894 │ │ │ │ + bmi.n 2d5884 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2d58c0 │ │ │ │ + bmi.n 2d58b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d57ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -187016,29 +187016,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2d5838 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 2d57f8 │ │ │ │ + bcc.n 2d57e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2d5894 │ │ │ │ + bcc.n 2d5884 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d583c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187054,31 +187054,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 2d5844 │ │ │ │ + bcs.n 2d5834 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2d57ac │ │ │ │ + bcc.n 2d579c │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2d58a4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -187087,22 +187087,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2d58dc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ stmia r3!, {r2, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2d597c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -187229,21 +187229,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr.w ip, [pc, #96] @ 2d5aa4 │ │ │ │ add ip, pc │ │ │ │ b.n 2d5a04 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr.w ip, [pc, #80] @ 2d5aa8 │ │ │ │ add ip, pc │ │ │ │ b.n 2d59d0 │ │ │ │ ldr r2, [pc, #76] @ (2d5aac ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -187260,15 +187260,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2d5ab8 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d59c2 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #680] @ (2d5d40 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -187280,15 +187280,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bge.n 2d5b28 │ │ │ │ + bge.n 2d5b18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187429,15 +187429,15 @@ │ │ │ │ b.n 2d5c0a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2d5ce8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -187454,15 +187454,15 @@ │ │ │ │ bpl.n 2d5c2a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2d5cf4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #72] @ (2d5cf8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d5c14 │ │ │ │ ldr r3, [pc, #52] @ (2d5cf0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -187470,34 +187470,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d5c14 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2d5cfc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d5c14 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d5c0a │ │ │ │ nop │ │ │ │ ldr r5, [pc, #944] @ (2d6098 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2d5d8c │ │ │ │ + bhi.n 2d5d7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2d5d78 │ │ │ │ + bhi.n 2d5d68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2d5d7c ) │ │ │ │ @@ -187505,61 +187505,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2d5d84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #96] @ (2d5d88 ) │ │ │ │ ldr r1, [pc, #96] @ (2d5d8c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #80] @ (2d5d90 ) │ │ │ │ ldr r2, [pc, #84] @ (2d5d94 ) │ │ │ │ ldr r3, [pc, #84] @ (2d5d98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2d5d9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #60] @ (2d5da0 ) │ │ │ │ ldr r1, [pc, #64] @ (2d5da4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187692,27 +187692,27 @@ │ │ │ │ bne.n 2d5f76 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2d5f32 │ │ │ │ cbz r3, 2d5f5e │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2d5fa0 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 72dfc4 │ │ │ │ + bl 72dfcc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2d5f44 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42c1f0 │ │ │ │ @@ -187724,15 +187724,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d5f44 │ │ │ │ b.n 2d5f3a │ │ │ │ ldr r1, [pc, #56] @ (2d5fb0 ) │ │ │ │ @@ -187746,28 +187746,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d5ef0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2d5fb8 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d5ef0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r2, [pc, #488] @ (2d6194 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2d5ee8 │ │ │ │ + bpl.n 2d5ed8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -187986,19 +187986,19 @@ │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d614c │ │ │ │ nop │ │ │ │ ldr r0, [pc, #40] @ (2d6220 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d650c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2d6704 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -188009,15 +188009,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2d670c │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2d6710 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -188478,82 +188478,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2d6774 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d66a4 │ │ │ │ ldr r2, [pc, #120] @ (2d6778 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2d669c │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 2d6768 │ │ │ │ + bcc.n 2d6758 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2d6794 │ │ │ │ + bcc.n 2d6784 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov ip, lr │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d6a28 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2d6698 │ │ │ │ + bcs.n 2d6688 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r6, #2] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2d6688 │ │ │ │ + bne.n 2d6678 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r7, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 2d66d4 │ │ │ │ + beq.n 2d66c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r4, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188574,22 +188574,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2d68c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2d68c8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d688c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -188648,27 +188648,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dfc4 │ │ │ │ + b.w 72dfcc │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188688,22 +188688,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2d6a10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2d6a10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d69ce │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -188760,15 +188760,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dfc4 │ │ │ │ + b.w 72dfcc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -188781,52 +188781,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6a7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (2d6a80 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6a84 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (2d6a88 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6a8c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r1, #9] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #82 @ 0x52 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d6aec ) │ │ │ │ @@ -188834,52 +188834,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6af4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (2d6af8 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6afc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (2d6b00 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6b04 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r1, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r7} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d6b64 ) │ │ │ │ @@ -188887,52 +188887,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6b6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (2d6b70 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6b74 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (2d6b78 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6b7c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r2, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -189033,30 +189033,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d6c7a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d6cec ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d6c7a │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d6c70 │ │ │ │ nop │ │ │ │ subs r5, #166 @ 0xa6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2d6d74 │ │ │ │ sub sp, #20 │ │ │ │ @@ -189068,15 +189068,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -189102,19 +189102,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2d6e10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189122,15 +189122,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2d6e18 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2d6e1c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d6dea │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -189165,26 +189165,26 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d6db8 │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d7134 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr10, cr7, {2} │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + cdp2 0, 8, cr0, cr2, cr7, {2} │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2d6ee8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189192,15 +189192,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2d6ef0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2d6ef4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2d6ec4 │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -189209,15 +189209,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2d6e9e │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2d6e8c │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2d6ebe │ │ │ │ bl 42a924 │ │ │ │ @@ -189246,26 +189246,26 @@ │ │ │ │ ldr r2, [pc, #40] @ (2d6f00 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d6e66 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #234 @ 0xea │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #784] @ (2d720c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + stc2 0, cr0, [r8, #284]! @ 0x11c │ │ │ │ + ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2d709c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -189277,15 +189277,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2d70a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 42c6a0 │ │ │ │ cbnz r0, 2d6f58 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -189293,15 +189293,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d705e │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -189355,15 +189355,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -189391,15 +189391,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ b.n 2d7002 │ │ │ │ ldr r2, [pc, #84] @ (2d70b4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2d70b8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -189419,34 +189419,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d70c4 ) │ │ │ │ ldr r0, [pc, #56] @ (2d70c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bl 25f0ae │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr r1, [pc, #784] @ (2d73c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], {71} @ 0x47 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stc2 0, cr0, [lr], {71} @ 0x47 │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2d7130 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189456,15 +189456,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d711a │ │ │ │ ldr r1, [pc, #52] @ (2d713c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189477,19 +189477,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d6f04 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, sp, #768 @ 0x300 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189503,15 +189503,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d7192 │ │ │ │ ldr r1, [pc, #52] @ (2d71b4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189524,19 +189524,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d6f04 │ │ │ │ nop │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r3} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, sp, #288 @ 0x120 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189550,15 +189550,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d720a │ │ │ │ ldr r1, [pc, #52] @ (2d722c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189571,32 +189571,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d6f04 │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #832 @ 0x340 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #2094] @ 0x82e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d7248 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r7, sp, #616 @ 0x268 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -189604,47 +189604,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2d72b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d72bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #72] @ (2d72c0 ) │ │ │ │ ldr r1, [pc, #76] @ (2d72c4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2d72c8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r7, sp, #392 @ 0x188 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189697,27 +189697,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d72f0 │ │ │ │ ldrh.w r1, [r0, #272] @ 0x110 │ │ │ │ uxtb r2, r3 │ │ │ │ ldr r0, [pc, #28] @ (2d7370 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d72f0 │ │ │ │ nop │ │ │ │ adds r6, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w ip, [pc, #168] @ 2d7430 │ │ │ │ @@ -189780,15 +189780,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d73dc │ │ │ │ ldr r0, [pc, #48] @ (2d744c ) │ │ │ │ mov r2, r3 │ │ │ │ ldrh.w r1, [r4, #272] @ 0x110 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d73dc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189798,15 +189798,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -189842,15 +189842,15 @@ │ │ │ │ bgt.n 2d74c8 │ │ │ │ b.n 2d74e4 │ │ │ │ ldr.w r0, [r4, #2088] @ 0x828 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2084] @ 0x824 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2088] @ 0x828 │ │ │ │ ble.n 2d74e4 │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2072] @ 0x818 │ │ │ │ @@ -189884,30 +189884,30 @@ │ │ │ │ str.w r3, [r4, #2080] @ 0x820 │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2088] @ 0x828 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2084] @ 0x824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2d749e │ │ │ │ add r1, pc, #76 @ (adr r1, 2d75a0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -189956,25 +189956,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #232] @ (2d76d0 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #220] @ (2d76d4 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #2076] @ 0x81c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d76a0 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r2, [r0, #272] @ 0x110 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ @@ -190019,49 +190019,49 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 42a9c4 │ │ │ │ str.w r0, [r4, #2072] @ 0x818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d7636 │ │ │ │ ldr r0, [pc, #76] @ (2d76e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2d7636 │ │ │ │ ldr r4, [pc, #68] @ (2d76e8 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ movs r2, #193 @ 0xc1 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d7636 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r6, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r3, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2d7758 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190069,15 +190069,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (2d7760 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #52] @ 2d7750 │ │ │ │ ldr r2, [pc, #68] @ (2d7764 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2d7768 ) │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -190096,23 +190096,23 @@ │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str.w r2, [r0, #580] @ 0x244 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -190130,42 +190130,42 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d77c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ ldr r2, [pc, #20] @ (2d77c4 ) │ │ │ │ ldr r1, [pc, #20] @ (2d77c8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ccfc0 │ │ │ │ add r2, sp, #864 @ 0x360 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2d7824 │ │ │ │ ldr r2, [pc, #68] @ (2d7828 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d782c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (2d7830 ) │ │ │ │ ldr r3, [pc, #60] @ (2d7834 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2d7838 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -190176,34 +190176,34 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + b.w 5cd72c │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #512 @ 0x200 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r0, [r3, #14] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ str.w r1, [r3, #204] @ 0xcc │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -190216,15 +190216,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ lsls r5, r0, #20 │ │ │ │ lsls r5, r0, #21 │ │ │ │ str r2, [r2, r4] │ │ │ │ subs r0, #32 │ │ │ │ ldr r0, [pc, #196] @ (2d7940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -190250,25 +190250,25 @@ │ │ │ │ lsls r0, r1, #31 │ │ │ │ bpl.n 2d7884 │ │ │ │ bic.w ip, r1, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w ip, [r2, #714] @ 0x2ca │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d7884 │ │ │ │ ldrb.w r3, [r2, #714] @ 0x2ca │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 2d7882 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #714] @ 0x2ca │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 2d7882 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ cbz r3, 2d7924 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #144] @ 0x90 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #494] @ 0x1ee │ │ │ │ @@ -190286,22 +190286,22 @@ │ │ │ │ adds r3, r1, #1 │ │ │ │ bne.n 2d7932 │ │ │ │ ldrb.w r3, [r2, #545] @ 0x221 │ │ │ │ b.n 2d7884 │ │ │ │ ldr r0, [pc, #16] @ (2d7944 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d792c │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ittt le │ │ │ │ + itet le │ │ │ │ lslle r7, r0, #1 │ │ │ │ - pushle {r4, lr} │ │ │ │ + pushgt {r4, lr} │ │ │ │ movle.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r0, #584 @ 0x248 │ │ │ │ @@ -190402,30 +190402,30 @@ │ │ │ │ beq.n 2d7a2c │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2d7adc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2d7a2c │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2d7a60 │ │ │ │ b.n 2d7a2c │ │ │ │ ldr r3, [pc, #68] @ (2d7ad8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2d7a2c │ │ │ │ ldr r0, [pc, #64] @ (2d7ae0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2d7a2c │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #584] @ 0x248 │ │ │ │ b.n 2d7a32 │ │ │ │ @@ -190436,24 +190436,24 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2d7aae │ │ │ │ ldr r0, [pc, #28] @ (2d7ae4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r7, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f4 │ │ │ │ + bkpt 0x00ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ + bkpt 0x00b4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d7b30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -190461,30 +190461,30 @@ │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #52] @ (2d7b38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x00dc │ │ │ │ + bkpt 0x00d4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #132] @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190495,25 +190495,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #72] @ (2d7bb8 ) │ │ │ │ ldr r2, [pc, #76] @ (2d7bbc ) │ │ │ │ ldr r1, [pc, #76] @ (2d7bc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ str.w r7, [r4, #556] @ 0x22c │ │ │ │ cbz r7, 2d7ba0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ @@ -190526,19 +190526,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42c1f0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2d7c7c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190609,15 +190609,15 @@ │ │ │ │ cmp r5, #114 @ 0x72 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2d7d20 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190671,15 +190671,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #166 @ 0xa6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac1ffff │ │ │ │ - pop {r2, r3} │ │ │ │ + pop {r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -190703,15 +190703,15 @@ │ │ │ │ beq.n 2d7e2a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2d7e38 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -190759,15 +190759,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2d7da4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2d7e74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2d7da4 │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2d7d94 │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -190779,32 +190779,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2d7da4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d7e78 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2d7da4 │ │ │ │ ldr r0, [pc, #24] @ (2d7e7c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d7de8 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 2d7ee4 │ │ │ │ + cbnz r4, 2d7ee2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2d7efc │ │ │ │ + cbnz r0, 2d7efa │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #224] @ (2d7f70 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -190813,15 +190813,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d7f50 │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ @@ -190874,31 +190874,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 2d7eb2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #182 @ 0xb6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ pld [r5, #4095] @ 0xfff │ │ │ │ - cbnz r4, 2d7fb6 │ │ │ │ + cbnz r4, 2d7fb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -190925,25 +190925,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #132] @ 0x84 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #164] @ (2d8084 ) │ │ │ │ ldr r2, [pc, #168] @ (2d8088 ) │ │ │ │ ldr r1, [pc, #168] @ (2d808c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2d8044 │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -190959,15 +190959,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #572] @ 0x23c │ │ │ │ bl 42bdbc │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2d7ff6 │ │ │ │ @@ -190992,19 +190992,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r1, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 2d82e4 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 2d82c4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 2d8338 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 2d8318 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, #254 @ 0xfe │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -191044,15 +191044,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2d7f84 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r0, [r4, #552] @ 0x228 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #552] @ 0x228 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d812a │ │ │ │ @@ -191068,15 +191068,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r6, [r4, #164] @ 0xa4 │ │ │ │ cbz r6, 2d819c │ │ │ │ ldr.w r3, [r4, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2d811a │ │ │ │ ldr.w r2, [r4, #168] @ 0xa8 │ │ │ │ add r3, r2 │ │ │ │ @@ -191097,15 +191097,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d811a │ │ │ │ ldr r0, [pc, #48] @ (2d81b4 ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d811a │ │ │ │ ldr.w r2, [r4, #552] @ 0x228 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2d80ee │ │ │ │ b.n 2d80e4 │ │ │ │ mov r1, r6 │ │ │ │ @@ -191114,15 +191114,15 @@ │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ b.n 2d814c │ │ │ │ nop │ │ │ │ cmp r0, #154 @ 0x9a │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d81b8 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #508] @ (2d83c8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -191136,26 +191136,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ bl 33eedc │ │ │ │ ldr r2, [pc, #480] @ (2d83d8 ) │ │ │ │ ldr r1, [pc, #484] @ (2d83dc ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 42c6a0 │ │ │ │ cbnz r0, 2d822a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -191213,15 +191213,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d83a0 │ │ │ │ ldr r3, [pc, #284] @ (2d83e4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #284] @ (2d83e8 ) │ │ │ │ @@ -191230,42 +191230,42 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #840 @ 0x348 │ │ │ │ bl 33ecd0 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #256] @ (2d83ec ) │ │ │ │ ldr r2, [pc, #260] @ (2d83f0 ) │ │ │ │ ldr r1, [pc, #260] @ (2d83f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #260] @ (2d83f8 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -191296,15 +191296,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d8408 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1411 @ 0x583 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -191315,60 +191315,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2d8414 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1427 @ 0x593 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2d82c4 │ │ │ │ ldr r0, [pc, #88] @ (2d8418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d8368 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #640 @ (adr r2, 2d8650 ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 2d8630 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #280 @ (adr r2, 2d84ec ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2d84cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r7, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 6c3e2 │ │ │ │ ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + @ instruction: 0xb616 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 2d860c ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 2d85ec ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #624 @ (adr r1, 2d8668 ) │ │ │ │ + add r1, pc, #592 @ (adr r1, 2d8648 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #120 @ (adr r3, 2d8480 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2d8460 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb65c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb634 │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2728] @ 2d8ed8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -191532,15 +191532,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2d85c2 │ │ │ │ ldr.w r0, [pc, #2356] @ 2d8eec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #188] @ 0xbc │ │ │ │ str.w r7, [r4, #192] @ 0xc0 │ │ │ │ b.n 2d845e │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2d85e4 │ │ │ │ @@ -191829,15 +191829,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d85c8 │ │ │ │ ldr.w r0, [pc, #1732] @ 2d8ef4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d85c8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #192] @ 0xc0 │ │ │ │ b.n 2d845e │ │ │ │ ldr.w r2, [pc, #1700] @ 2d8ef8 │ │ │ │ @@ -191849,24 +191849,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d91f6 │ │ │ │ ldr.w r0, [pc, #1680] @ 2d8efc │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ ldr.w r2, [pc, #1644] @ 2d8ee8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2d8846 │ │ │ │ ldr.w r0, [pc, #1656] @ 2d8f00 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2d8846 │ │ │ │ ldr.w r2, [pc, #1604] @ 2d8ee8 │ │ │ │ @@ -191883,15 +191883,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d91f6 │ │ │ │ ldr.w r0, [pc, #1596] @ 2d8f08 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2d88ee │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191960,15 +191960,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ @@ -192010,15 +192010,15 @@ │ │ │ │ beq.n 2d8a5a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ str.w r1, [r4, #180] @ 0xb4 │ │ │ │ adds r1, r6, r5 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -192060,15 +192060,15 @@ │ │ │ │ strb.w r7, [r4, #214] @ 0xd6 │ │ │ │ strd r3, r3, [r4, #476] @ 0x1dc │ │ │ │ b.n 2d8846 │ │ │ │ ldr.w r0, [pc, #1068] @ 2d8f0c │ │ │ │ mov r1, r7 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 2d8846 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2d9172 │ │ │ │ subs r3, r6, #1 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ @@ -192137,15 +192137,15 @@ │ │ │ │ ldr r2, [pc, #808] @ (2d8ee8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d8846 │ │ │ │ ldr r0, [pc, #836] @ (2d8f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr r2, [pc, #820] @ (2d8f14 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -192167,15 +192167,15 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2d85c8 │ │ │ │ ldr r0, [pc, #764] @ (2d8f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d88ee │ │ │ │ @@ -192209,15 +192209,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (2d8ee8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d8846 │ │ │ │ ldr r0, [pc, #644] @ (2d8f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d88ee │ │ │ │ @@ -192260,49 +192260,49 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d85c8 │ │ │ │ ldr r0, [pc, #504] @ (2d8f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr r2, [pc, #428] @ (2d8ee8 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d85c8 │ │ │ │ ldr r0, [pc, #472] @ (2d8f24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr r2, [pc, #392] @ (2d8ee8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2d8846 │ │ │ │ ldr r0, [pc, #444] @ (2d8f28 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d8892 │ │ │ │ ldr r0, [pc, #428] @ (2d8f2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.n 2d85c8 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2d8846 │ │ │ │ @@ -192339,36 +192339,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2d8846 │ │ │ │ ldr r0, [pc, #300] @ (2d8f30 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d8892 │ │ │ │ ldr r0, [pc, #284] @ (2d8f34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.w 2d85c8 │ │ │ │ ldr r2, [pc, #184] @ (2d8ee8 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2d85c8 │ │ │ │ ldr r0, [pc, #248] @ (2d8f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ b.w 2d85c8 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ @@ -192408,67 +192408,67 @@ │ │ │ │ ands.w r0, r1, #8 │ │ │ │ mov r8, r0 │ │ │ │ beq.w 2d89ca │ │ │ │ ldr r0, [pc, #112] @ (2d8f3c ) │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 2d8846 │ │ │ │ movs r5, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r4, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r5} │ │ │ │ + push {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #272 @ 0x110 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #512 @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2d8f66 │ │ │ │ + cbnz r0, 2d8f64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #88 @ 0x58 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2d8f48 │ │ │ │ + cbnz r0, 2d8f46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #640 @ 0x280 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #249 @ 0xf9 │ │ │ │ bgt.w 2d88a0 │ │ │ │ cmp r1, #223 @ 0xdf │ │ │ │ ble.n 2d9042 │ │ │ │ sub.w r2, r1, #224 @ 0xe0 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -192529,28 +192529,28 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.n 2d8846 │ │ │ │ ldr r0, [pc, #576] @ (2d9254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ b.n 2d8ab6 │ │ │ │ ldr r0, [pc, #568] @ (2d9258 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2d8eaa │ │ │ │ ldr r0, [pc, #552] @ (2d925c ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2d8ebc │ │ │ │ cmp r1, #119 @ 0x77 │ │ │ │ ble.w 2d889c │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.w 2d88a0 │ │ │ │ ldr.w r2, [r4, #176] @ 0xb0 │ │ │ │ @@ -192583,38 +192583,38 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ umull r6, r3, r3, r2 │ │ │ │ umlal r3, r1, r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r7 │ │ │ │ bge.n 2d91d2 │ │ │ │ ldr.w r5, [r4, #576] @ 0x240 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2d8846 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ b.w 2d8846 │ │ │ │ ldr r3, [pc, #356] @ (2d9260 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -192653,53 +192653,53 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldrb.w r2, [r2, #215] @ 0xd7 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r2, [r1, #494] @ 0x1ee │ │ │ │ b.w 2d8846 │ │ │ │ ldr r0, [pc, #244] @ (2d9268 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ strb.w r7, [r5, #215] @ 0xd7 │ │ │ │ b.w 2d8846 │ │ │ │ ldr r0, [pc, #232] @ (2d926c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d9074 │ │ │ │ ldr r0, [pc, #224] @ (2d9270 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #212] @ (2d9274 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 2d923c │ │ │ │ movw r1, #5000 @ 0x1388 │ │ │ │ b.w 2d895a │ │ │ │ ldr r0, [pc, #200] @ (2d9278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8b92 │ │ │ │ ldr r0, [pc, #192] @ (2d927c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8b4a │ │ │ │ ldr r0, [pc, #184] @ (2d9280 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8b70 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.w 2d8846 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2d8846 │ │ │ │ adds r2, r4, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ @@ -192728,46 +192728,46 @@ │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.w 2d8846 │ │ │ │ ldr r0, [pc, #68] @ (2d9284 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d91a6 │ │ │ │ ldr r0, [pc, #60] @ (2d9288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d9204 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2d8f6a │ │ │ │ - vqshl.u64 q13, q1, #63 @ 0x3f │ │ │ │ + @ instruction: 0xffffa7ca │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #320 @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 2d9550 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 2d9530 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #864 @ (adr r7, 2d95ec ) │ │ │ │ + add r7, pc, #832 @ (adr r7, 2d95cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w ip, #48 @ 0x30 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ movs r2, #3 │ │ │ │ @@ -192785,18 +192785,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d92dc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192805,25 +192805,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (2d9388 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (2d938c ) │ │ │ │ ldr r1, [pc, #132] @ (2d9390 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (2d9394 ) │ │ │ │ ldr r3, [pc, #120] @ (2d9398 ) │ │ │ │ movw r1, #4358 @ 0x1106 │ │ │ │ movt r1, #12376 @ 0x3058 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (2d939c ) │ │ │ │ add r2, pc │ │ │ │ @@ -192832,51 +192832,51 @@ │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ movw r3, #1025 @ 0x401 │ │ │ │ movs r2, #1 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (2d93a0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #80] @ (2d93a4 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #784] @ (2d9694 ) │ │ │ │ + ldr r6, [pc, #752] @ (2d9674 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmdb r2, {r1, r2, r6} │ │ │ │ - ldc2 0, cr0, [r2, #312] @ 0x138 │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrd r0, r0, [sl], #280 @ 0x118 │ │ │ │ + stc2 0, cr0, [sl, #312] @ 0x138 │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192888,15 +192888,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 42c6a0 │ │ │ │ cbnz r0, 2d93f8 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -192977,27 +192977,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #1000] @ (2d98ac ) │ │ │ │ + ldr r5, [pc, #968] @ (2d988c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d9530 ) │ │ │ │ ldr r0, [pc, #84] @ (2d9534 ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193016,31 +193016,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d9538 ) │ │ │ │ ldr r0, [pc, #48] @ (2d953c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #704] @ (2d97fc ) │ │ │ │ + ldr r4, [pc, #672] @ (2d97dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d9594 ) │ │ │ │ ldr r0, [pc, #84] @ (2d9598 ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193059,31 +193059,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d959c ) │ │ │ │ ldr r0, [pc, #48] @ (2d95a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ asrs r0, r1, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #304] @ (2d96d0 ) │ │ │ │ + ldr r4, [pc, #272] @ (2d96b0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ (2d9728 ) │ │ │ │ cmp r2, #17 │ │ │ │ @@ -193177,15 +193177,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d95e4 │ │ │ │ ldr r0, [pc, #144] @ (2d9738 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r4, ip, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d95e4 │ │ │ │ ldr.w r0, [r0, #2560] @ 0xa00 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2d95da │ │ │ │ ldr.w r0, [r0, #2300] @ 0x8fc │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -193212,29 +193212,29 @@ │ │ │ │ orrlt.w r4, ip, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 2d95da │ │ │ │ ldr r0, [pc, #40] @ (2d973c ) │ │ │ │ strd r2, r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ b.n 2d95d4 │ │ │ │ asrs r0, r2, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #608] @ (2d9998 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r3, r0 │ │ │ │ @@ -193290,15 +193290,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d9854 ) │ │ │ │ ldr r0, [pc, #92] @ (2d9858 ) │ │ │ │ @@ -193323,31 +193323,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ asrs r0, r2, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #592] @ (2d9ab0 ) │ │ │ │ + ldr r1, [pc, #560] @ (2d9a90 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #832 @ (adr r7, 2d9ba4 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 2d9b84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d98c0 ) │ │ │ │ ldr r0, [pc, #92] @ (2d98c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193368,31 +193368,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ asrs r4, r4, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #160] @ (2d996c ) │ │ │ │ + ldr r1, [pc, #128] @ (2d994c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #400 @ (adr r7, 2d9a60 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 2d9a40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r4, [pc, #1548] @ 2d9ef0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -193575,15 +193575,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2d991a │ │ │ │ ldr.w r0, [pc, #1036] @ 2d9f14 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r8, r5, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d991a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 341d04 │ │ │ │ b.n 2d9aa0 │ │ │ │ @@ -193713,15 +193713,15 @@ │ │ │ │ bne.n 2d9cc4 │ │ │ │ ldr r0, [pc, #740] @ (2d9f1c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ and.w r3, r6, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq.w 2d9938 │ │ │ │ ldr r3, [pc, #684] @ (2d9f00 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ @@ -193927,22 +193927,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d9b3e │ │ │ │ ldr r0, [pc, #92] @ (2d9f30 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d9b3e │ │ │ │ mov r5, r2 │ │ │ │ b.n 2d9c9a │ │ │ │ ldr r0, [pc, #80] @ (2d9f34 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2d9c5c │ │ │ │ nop │ │ │ │ asrs r0, r4, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ @@ -193955,31 +193955,31 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r6, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r0, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ asrs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #80 @ (adr r5, 2d9f68 ) │ │ │ │ + add r5, pc, #48 @ (adr r5, 2d9f48 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r0, r5, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 2da0a8 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 2da088 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r2, r3, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r6, #11 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #456 @ (adr r1, 2da0fc ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 2da0dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 2da150 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 2da130 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-136] │ │ │ │ @@ -194230,22 +194230,22 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.w 2da050 │ │ │ │ strd ip, r0, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2da284 ) │ │ │ │ ldr.w r1, [r4, #2292] @ 0x8f4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2da20a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d9f9e │ │ │ │ b.n 2da0ee │ │ │ │ ldr r0, [pc, #56] @ (2da288 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2da20a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -194259,17 +194259,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2da310 ) │ │ │ │ @@ -194277,25 +194277,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2da318 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (2da31c ) │ │ │ │ ldr r1, [pc, #104] @ (2da320 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #88] @ (2da324 ) │ │ │ │ mov.w r4, #1920 @ 0x780 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r0, #112] @ 0x70 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ @@ -194315,25 +194315,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2da3c4 │ │ │ │ + bls.n 2da3b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stcl 0, cr0, [r6, #312]! @ 0x138 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldcl 0, cr0, [lr, #312] @ 0x138 │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xefb9ffff │ │ │ │ - ldr r6, [sp, #248] @ 0xf8 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2da36c │ │ │ │ sub sp, #12 │ │ │ │ @@ -194341,26 +194341,26 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #44] @ (2da374 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r0, #2280] @ 0x8e8 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 42a924 │ │ │ │ nop │ │ │ │ - subs r6, #118 @ 0x76 │ │ │ │ + subs r6, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #164] @ (2da42c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194368,15 +194368,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #164] @ (2da434 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #2312 @ 0x908 │ │ │ │ blx 25b008 │ │ │ │ mov.w ip, #2147516416 @ 0x80008000 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ @@ -194410,19 +194410,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #44 @ 0x2c │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2da496 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2da456 │ │ │ │ mvn.w r3, #256 @ 0x100 │ │ │ │ add r0, r3 │ │ │ │ @@ -194478,49 +194478,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2da4e4 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2da4f4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ ldrb r4, [r3, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2da504 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ nop │ │ │ │ - ble.n 2da548 │ │ │ │ + ble.n 2da538 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2da51c ) │ │ │ │ ldr r2, [pc, #20] @ (2da520 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2da524 ) │ │ │ │ @@ -194528,15 +194528,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r0, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2da534 │ │ │ │ + bgt.n 2da524 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -194548,15 +194548,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2da5b4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #92] @ (2da5b8 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -194579,32 +194579,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2da56c │ │ │ │ ldr r0, [pc, #44] @ (2da5c4 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2da56c │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r2, r7, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2da638 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194624,15 +194624,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2da644 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [pc, #52] @ (2da640 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2da5ee │ │ │ │ ldr r1, [pc, #44] @ (2da648 ) │ │ │ │ @@ -194643,27 +194643,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da5ee │ │ │ │ ldr r0, [pc, #32] @ (2da64c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ lsls r0, r6, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2da6a8 ) │ │ │ │ ldr r3, [pc, #88] @ (2da6ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2da66c │ │ │ │ @@ -194684,41 +194684,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2da6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da65e │ │ │ │ ldr r0, [pc, #48] @ (2da6b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #44] @ (2da6bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da65e │ │ │ │ ldr r3, [pc, #28] @ (2da6b4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2da65e │ │ │ │ ldr r0, [pc, #28] @ (2da6c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ lsls r0, r7, #11 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2da758 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194729,15 +194729,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2da764 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #112] @ (2da768 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2da72c │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -194768,32 +194768,32 @@ │ │ │ │ bpl.n 2da700 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2da774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2da700 │ │ │ │ nop │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r3, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r6, r2, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #640] @ (2da9f0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #72] @ 0x48 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2da81c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194802,34 +194802,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2da824 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (2da828 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2da82c ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2da830 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #100] @ (2da834 ) │ │ │ │ ldr r2, [pc, #100] @ (2da838 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2da83c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -194855,22 +194855,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2da8f0 │ │ │ │ + bmi.n 2da8e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrd r0, r0, [r6], #312 @ 0x138 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + strd r0, r0, [lr], #312 @ 0x138 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r6, [r6, #18] │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195044,15 +195044,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -195084,31 +195084,31 @@ │ │ │ │ nop │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #236 @ 0xec │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2dabcc │ │ │ │ sub sp, #28 │ │ │ │ @@ -195128,15 +195128,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2dabb4 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2dab16 │ │ │ │ @@ -195157,19 +195157,19 @@ │ │ │ │ cbz r1, 2dab2e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dab5c │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2dab02 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -195178,15 +195178,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2dab3a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr r2, [pc, #108] @ (2dabe0 ) │ │ │ │ ldr r3, [pc, #96] @ (2dabd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -195216,31 +195216,31 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - adds r7, #112 @ 0x70 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 0, 4, r0, cr14, cr0, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 0, cr0, [r8, #448] @ 0x1c0 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #248] @ 0xf8 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2dacdc ) │ │ │ │ @@ -195263,31 +195263,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dacb2 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ ldr r0, [pc, #156] @ (2dace4 ) │ │ │ │ ldr r2, [pc, #156] @ (2dace8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2dacec ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2dacc4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2dac6c │ │ │ │ @@ -195332,19 +195332,19 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2dac7a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stc2l 0, cr0, [r0, #-448] @ 0xfffffe40 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #224 @ 0xe0 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2 0, cr0, [lr], #448 @ 0x1c0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ @@ -195393,15 +195393,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2dade8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -195411,47 +195411,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2dadf0 ) │ │ │ │ ldr r1, [pc, #80] @ (2dadf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (2dadf8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5bef90 │ │ │ │ + bl 5bef98 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2dadfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2dad84 │ │ │ │ ldr r0, [pc, #32] @ (2dae00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2dad84 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #136 @ 0x88 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -195469,47 +195469,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2dae5a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2dae5a │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2daef6 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ ldr r0, [pc, #164] @ (2daf18 ) │ │ │ │ ldr r2, [pc, #168] @ (2daf1c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2daf20 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2daee2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2dae96 │ │ │ │ @@ -195555,19 +195555,19 @@ │ │ │ │ str.w r0, [ip, r2] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2dae64 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb260070 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfa940070 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #144] @ (2dafcc ) │ │ │ │ @@ -195577,15 +195577,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2dafd4 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2dafd8 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2dafb8 │ │ │ │ ldr r3, [pc, #120] @ (2dafdc ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -195622,26 +195622,26 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr??.w r0, [r0, #112] @ 0x70 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2daf34 │ │ │ │ + bcs.n 2daf24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2db09c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -195662,24 +195662,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dae04 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2db090 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5bc468 │ │ │ │ + bl 5bc470 │ │ │ │ cbz r0, 2db090 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db01c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2db07e │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -195705,15 +195705,15 @@ │ │ │ │ bne.n 2db024 │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2da4f8 │ │ │ │ vst4.16 {d16-d19}, [ip :256], r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2db0c8 │ │ │ │ + bcs.n 2db0b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195745,15 +195745,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 2db310 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5bc468 │ │ │ │ + bl 5bc470 │ │ │ │ cbz r0, 2db16e │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db196 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -195812,28 +195812,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2db2b8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ ldr r2, [pc, #372] @ (2db33c ) │ │ │ │ ldr r1, [pc, #376] @ (2db340 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2db2a4 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2db1e6 │ │ │ │ @@ -195859,27 +195859,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2db2d8 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ ldr r1, [pc, #264] @ (2db344 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2db2ca │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2db25a │ │ │ │ @@ -195900,15 +195900,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2db12c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195958,34 +195958,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r8, #112] @ 0x70 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r0, #112] @ 0x70 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2db39c │ │ │ │ + bne.n 2db38c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf7da0070 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r6, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196010,15 +196010,15 @@ │ │ │ │ cbz r1, 2db394 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2db3dc │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2db3e4 │ │ │ │ ldr r3, [pc, #248] @ (2db4a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -196085,69 +196085,69 @@ │ │ │ │ b.n 2db3b4 │ │ │ │ ldr r1, [pc, #116] @ (2db4b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2db3f2 │ │ │ │ ldr r0, [pc, #112] @ (2db4bc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2db3ae │ │ │ │ bl 42c1f0 │ │ │ │ b.n 2db43c │ │ │ │ ldr r1, [pc, #100] @ (2db4c0 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2db4c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2db3ae │ │ │ │ ldr r3, [pc, #88] @ (2db4c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db3fc │ │ │ │ ldr r3, [pc, #36] @ (2db4a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2db3fc │ │ │ │ ldr r0, [pc, #72] @ (2db4cc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2db3fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r4, #15728640 @ 0xf00000 │ │ │ │ rsbs r0, r2, #15728640 @ 0xf00000 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5940070 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2db680 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196166,20 +196166,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5bc468 │ │ │ │ + bl 5bc470 │ │ │ │ cbnz r0, 2db550 │ │ │ │ ldr r2, [pc, #368] @ (2db698 ) │ │ │ │ ldr r3, [pc, #356] @ (2db68c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -196208,29 +196208,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2db632 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2db596 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2db642 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2db562 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2db562 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -196252,15 +196252,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 259184 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -196275,15 +196275,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2da4f8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db58a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2db524 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -196301,42 +196301,42 @@ │ │ │ │ ldr r3, [pc, #84] @ (2db6ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2db55c │ │ │ │ ldr r0, [pc, #72] @ (2db6b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2db55c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + cmp r5, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ orrs.w r0, r8, #15728640 @ 0xf00000 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ orr.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ bic.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r6} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #560] @ (2db8dc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2dbd90 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -196407,15 +196407,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2db7b2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2db978 │ │ │ │ ldr.w r3, [pc, #1568] @ 2dbdb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2db9fc │ │ │ │ @@ -196459,28 +196459,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2db9f2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ b.n 2db7a2 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -196562,15 +196562,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2dba80 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2dbaa6 │ │ │ │ ldr.w r3, [pc, #1168] @ 2dbdb8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2dbb46 │ │ │ │ @@ -196618,15 +196618,15 @@ │ │ │ │ bpl.w 2db7c8 │ │ │ │ mov r0, r1 │ │ │ │ bl 2da438 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2dbdcc │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2db7d0 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2dba26 │ │ │ │ ldr r3, [pc, #1004] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196640,27 +196640,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2dba1c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dba1c │ │ │ │ ldr r0, [pc, #1000] @ (2dbdd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dba1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2db816 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2dbdd8 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2db7a2 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2dba26 │ │ │ │ ldr r3, [pc, #932] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -196668,41 +196668,41 @@ │ │ │ │ bmi.n 2dbafa │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2db7f6 │ │ │ │ ldr r0, [pc, #948] @ (2dbddc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2db934 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2dbae8 │ │ │ │ ldr r3, [pc, #880] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2db934 │ │ │ │ ldr r1, [pc, #908] @ (2dbde0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2dbde4 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2db934 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2db8e8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db8e2 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -196724,41 +196724,41 @@ │ │ │ │ bl 2dacf4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2db7f6 │ │ │ │ ldr r7, [pc, #808] @ (2dbde8 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [pc, #804] @ (2dbdec ) │ │ │ │ ldr r2, [pc, #804] @ (2dbdf0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2dbdf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5bef90 │ │ │ │ + bl 5bef98 │ │ │ │ b.n 2db934 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db85c │ │ │ │ ldr r0, [pc, #776] @ (2dbdf8 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2db9d6 │ │ │ │ ldr r0, [pc, #768] @ (2dbdfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dba1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dbba8 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dbba2 │ │ │ │ @@ -196787,45 +196787,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2dbe08 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2dbe0c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2db934 │ │ │ │ ldr r3, [pc, #688] @ (2dbe10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dbaae │ │ │ │ ldr r3, [pc, #592] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2dbaae │ │ │ │ ldr r0, [pc, #672] @ (2dbe14 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2dbaae │ │ │ │ ldr r3, [pc, #664] @ (2dbe18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2db864 │ │ │ │ ldr r3, [pc, #556] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2db864 │ │ │ │ ldr r0, [pc, #644] @ (2dbe1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db864 │ │ │ │ ldr r7, [pc, #636] @ (2dbe20 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2dbb16 │ │ │ │ ldr r3, [pc, #632] @ (2dbe24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196836,15 +196836,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2dbb0a │ │ │ │ ldr r0, [pc, #616] @ (2dbe28 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dbb0a │ │ │ │ ldr r2, [pc, #608] @ (2dbe2c ) │ │ │ │ ldr r3, [pc, #456] @ (2dbd94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -196872,45 +196872,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2dbc48 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2dbc56 │ │ │ │ ldr r3, [pc, #396] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2dbd4c │ │ │ │ ldr r1, [pc, #504] @ (2dbe30 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2dbe34 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dbd4c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2dbd34 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 259354 │ │ │ │ @@ -196969,28 +196969,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ b.n 2db7f6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2dbe3c ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2db7f6 │ │ │ │ @@ -197002,108 +197002,108 @@ │ │ │ │ ldr r3, [pc, #76] @ (2dbdb8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dbcaa │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dbcaa │ │ │ │ ldr r0, [pc, #196] @ (2dbe44 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2dbd4e │ │ │ │ nop │ │ │ │ @ instruction: 0xf27e0070 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2780070 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3, {r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ vshr.s32 q8, q8, #14 │ │ │ │ ldr r6, [pc, #752] @ (2dc0bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + movs r7, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #20] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 3b9e02 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 539e22 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc 0, cr0, [r0, #448] @ 0x1c0 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2dbfe4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -197112,25 +197112,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2dbfec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #376] @ (2dbff0 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (2dbff4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r9, [pc, #360] @ 2dbff8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 45f364 │ │ │ │ ldr r3, [pc, #348] @ (2dbffc ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197183,15 +197183,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2da4f8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2dbf96 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2dbfa8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -197202,27 +197202,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5be540 │ │ │ │ + b.w 5be548 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 42a924 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2dbf28 │ │ │ │ @@ -197243,40 +197243,40 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dbeac │ │ │ │ ldr r0, [pc, #60] @ (2dc018 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dbeac │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #30] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xeaae0070 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 2dbc0c │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2dc224 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -197304,25 +197304,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #652] @ (2dc308 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2dc30c ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2dc310 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197363,51 +197363,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 259354 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5be598 │ │ │ │ + bl 5be5a0 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2dc318 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ ldr r2, [pc, #456] @ (2dc31c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ ldr r2, [pc, #444] @ (2dc320 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ ldr r2, [pc, #432] @ (2dc324 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -197436,33 +197436,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r8 │ │ │ │ bl 2dbe48 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2dc232 │ │ │ │ ldr r3, [pc, #292] @ (2dc334 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2dc338 ) │ │ │ │ ldr r1, [pc, #296] @ (2dc33c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #268] @ (2dc340 ) │ │ │ │ ldr r3, [pc, #192] @ (2dc2f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -197482,122 +197482,122 @@ │ │ │ │ ldr r1, [pc, #232] @ (2dc34c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dc22a │ │ │ │ ldr r3, [pc, #208] @ (2dc350 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2dc354 ) │ │ │ │ ldr r1, [pc, #212] @ (2dc358 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dc22a │ │ │ │ ldr r3, [pc, #188] @ (2dc35c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dc0ac │ │ │ │ ldr r3, [pc, #180] @ (2dc360 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dc0ac │ │ │ │ ldr r0, [pc, #168] @ (2dc364 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dc0ac │ │ │ │ ldr r1, [pc, #160] @ (2dc368 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2dc36c ) │ │ │ │ ldr r3, [pc, #164] @ (2dc370 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2dc374 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dc1fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stmdb lr, {r4, r5, r6} │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ stmdb r8, {r4, r5, r6} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #14] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dbdea │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dbbf6 │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #24 │ │ │ │ + movs r0, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r6, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dc170 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r0, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, #6 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #976] @ (2dc730 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #5 │ │ │ │ + subs r6, r1, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2dc444 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197608,35 +197608,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2dc450 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #168] @ (2dc454 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2dc422 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bc468 │ │ │ │ + bl 5bc470 │ │ │ │ cbnz r0, 2dc3d4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2dc416 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 259184 │ │ │ │ mov r3, r0 │ │ │ │ @@ -197646,15 +197646,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dc3e6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2db6b4 │ │ │ │ @@ -197668,31 +197668,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dc3b6 │ │ │ │ ldr r0, [pc, #40] @ (2dc460 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dc3b6 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r3, #26] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dbf94 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (2dc5f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -197711,20 +197711,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5bc468 │ │ │ │ + bl 5bc470 │ │ │ │ cbnz r0, 2dc4e4 │ │ │ │ ldr r2, [pc, #340] @ (2dc610 ) │ │ │ │ ldr r3, [pc, #328] @ (2dc604 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197753,29 +197753,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dc5b4 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2dc52a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2dc5ac │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2dc4f6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2dc4f6 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -197796,15 +197796,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ adds r0, #24 │ │ │ │ blx 259184 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 2dc5f0 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -197835,45 +197835,45 @@ │ │ │ │ ldr r3, [pc, #80] @ (2dc624 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dc4f0 │ │ │ │ ldr r0, [pc, #72] @ (2dc628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dc4f0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 2dbf88 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r6, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dbf70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dbf34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dc658 ) │ │ │ │ add r0, pc │ │ │ │ @@ -197885,19 +197885,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2ccfc0 │ │ │ │ nop │ │ │ │ ldrsh r0, [r0, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xeb84004a │ │ │ │ + sbcs.w r0, ip, sl, lsl #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #104] @ (2dc6e4 ) │ │ │ │ @@ -197905,58 +197905,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2dc6e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2dc6ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #92] @ (2dc6f0 ) │ │ │ │ ldr r1, [pc, #96] @ (2dc6f4 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2dc6f8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce5dc │ │ │ │ + b.w 5ce5e4 │ │ │ │ nop │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2dc794 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -197965,41 +197965,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2dc79c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2dc7a0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2dc7a4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (2dc7a8 ) │ │ │ │ ldr r1, [pc, #104] @ (2dc7ac ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #88] @ (2dc7b0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #80] @ (2dc7b4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2dc7b8 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198011,30 +198011,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r0, r6, #4 │ │ │ │ + adds r0, r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa7e0046 │ │ │ │ + @ instruction: 0xfa760046 │ │ │ │ cmp sl, sl │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -198043,31 +198043,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2dc808 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #36] @ (2dc80c ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5be548 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + b.w 5be550 │ │ │ │ + adds r6, r4, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dc810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -198107,15 +198107,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 686380 │ │ │ │ + bl 686388 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2dc9d2 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2dc98c │ │ │ │ @@ -198125,15 +198125,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2dca02 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2dc848 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -198163,69 +198163,69 @@ │ │ │ │ beq.n 2dc848 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 683954 │ │ │ │ + bl 68395c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2dc94a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2dc8e0 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2dc8e0 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5cf090 │ │ │ │ + bl 5cf098 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r3, [pc, #184] @ (2dca24 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2dca28 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2dca2c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2dc84e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5cf090 │ │ │ │ + bl 5cf098 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #132] @ (2dca30 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2dca34 ) │ │ │ │ ldr r3, [pc, #128] @ (2dca38 ) │ │ │ │ @@ -198235,34 +198235,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dc84e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2dca3c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2dca40 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2dca44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2dc84e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2dca48 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2dca4c ) │ │ │ │ ldr r0, [pc, #68] @ (2dca50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -198273,37 +198273,37 @@ │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dcc60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dcc0c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r4, r2 │ │ │ │ + subs r2, r3, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r3, #2] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dca54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198333,29 +198333,29 @@ │ │ │ │ cbnz r5, 2dca9c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2dcb24 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2dcb5c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2dcbe0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2dcc00 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2dcad4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2dcc1a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2dcc58 ) │ │ │ │ ldr r3, [pc, #376] @ (2dcc54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198371,15 +198371,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2dcc4a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62398c │ │ │ │ + bl 623994 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dcbd0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dca9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dca96 │ │ │ │ @@ -198393,46 +198393,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2dcc64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2dcad6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dca9c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2dcaac │ │ │ │ ldr r3, [pc, #264] @ (2dcc68 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2dcc6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2dcc70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dcb3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 62398c │ │ │ │ + bl 623994 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2dcbc2 │ │ │ │ cbnz r5, 2dcb96 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2dcc3e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198475,39 +198475,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2dcc7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dcb3c │ │ │ │ ldr r3, [pc, #124] @ (2dcc80 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2dcc84 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2dcc88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dcb3c │ │ │ │ ldr r3, [pc, #112] @ (2dcc8c ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2dcc90 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2dcc94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dcb3c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dcb96 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198517,43 +198517,43 @@ │ │ │ │ nop │ │ │ │ udf #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ udf #114 @ 0x72 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r5, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r6, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r1, r2 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dcc98 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198576,49 +198576,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 620fa8 │ │ │ │ + bl 620fb0 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2dcd44 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2dccfc │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2dccfc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dcd78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6224ec │ │ │ │ + bl 6224f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2dcd68 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2dcd58 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6224f4 │ │ │ │ + bl 6224fc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6222ac │ │ │ │ + bl 6222b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 61b708 │ │ │ │ + bl 61b710 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -198629,22 +198629,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 622308 │ │ │ │ + bl 622310 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2dcd08 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 622308 │ │ │ │ + bl 622310 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2dcd02 │ │ │ │ blx 25b43c │ │ │ │ │ │ │ │ 002dcd7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -198697,27 +198697,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dce16 │ │ │ │ ldr r3, [pc, #148] @ (2dce90 ) │ │ │ │ ldr r2, [pc, #148] @ (2dce94 ) │ │ │ │ ldr r1, [pc, #152] @ (2dce98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198752,34 +198752,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dce16 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #25] │ │ │ │ + ldrb r6, [r0, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r5, #24 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r7, #23] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r5, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dcea8 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2dcf8a │ │ │ │ @@ -198956,25 +198956,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b008 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2dd138 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2dd138 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -198989,15 +198989,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2dd132 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2dd166 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2dd108 │ │ │ │ @@ -199040,15 +199040,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2dd182 │ │ │ │ ldr r0, [pc, #44] @ (2dd1cc ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dd182 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2dd11c │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2dd108 │ │ │ │ @@ -199057,15 +199057,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dd1d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -199086,15 +199086,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 623a00 │ │ │ │ + bl 623a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dd298 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -199144,15 +199144,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2dd42c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2dd236 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dd080 │ │ │ │ adds r0, #1 │ │ │ │ @@ -199167,15 +199167,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2dd226 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199223,15 +199223,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2dd228 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199291,15 +199291,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2dd448 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dd430 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -199554,25 +199554,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2dd6c8 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dd67c │ │ │ │ bcs.n 2dd678 │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #25] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 72e134 │ │ │ │ + b.w 72e13c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2dd854 ) │ │ │ │ @@ -199587,23 +199587,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2dd848 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dd848 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2dd848 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldr r2, [pc, #308] @ (2dd85c ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -199721,39 +199721,39 @@ │ │ │ │ b.n 2dd7d2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2dd918 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r2, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bne.n 2dd954 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2dd8e4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 622474 │ │ │ │ + bl 62247c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cbnz r0, 2dd8ba │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199794,18 +199794,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2dd928 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r4, [pc, #336] @ (2dda7c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2dd998 │ │ │ │ @@ -199814,53 +199814,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2dd9a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #72] @ 2dd9a4 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 2dd9a8 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2dd9ac ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2dd9b0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 2ddc60 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2ddc40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #16] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2dda30 │ │ │ │ mov r4, r0 │ │ │ │ @@ -199872,26 +199872,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 620fa8 │ │ │ │ + bl 620fb0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dd874 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6223ec │ │ │ │ + bl 6223f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2dcc98 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -199960,21 +199960,21 @@ │ │ │ │ bne.n 2dda86 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200263,15 +200263,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2ddde6 │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -200310,22 +200310,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2de15c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2de160 ) │ │ │ │ @@ -200336,23 +200336,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2de168 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2ddfd6 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2de00a │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -200362,19 +200362,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2ddf2e │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2ddf62 │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ddf84 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 6223ec │ │ │ │ + bl 6223f4 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2ddf86 │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -200387,33 +200387,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2de174 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 621068 │ │ │ │ + bl 621070 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2de144 │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dca54 │ │ │ │ @@ -200430,15 +200430,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2de180 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -200474,15 +200474,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2de18c ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -200494,25 +200494,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dcc98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ddfc0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 622308 │ │ │ │ + bl 622310 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2de070 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 622308 │ │ │ │ + bl 622310 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2de11c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 622308 │ │ │ │ + bl 622310 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2de0ce │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2de190 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -200522,15 +200522,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 621210 │ │ │ │ + bl 621218 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2de0ec │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -200544,15 +200544,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2de19c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ddfc0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2dd6d4 │ │ │ │ cbnz r0, 2de13a │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -200574,79 +200574,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2de1b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2ddfc0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2de0f8 │ │ │ │ ldr r3, [pc, #112] @ (2de1b8 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2de1bc ) │ │ │ │ ldr r0, [pc, #112] @ (2de1c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r8, ip │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r4, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #76] @ 0x4c │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -200704,52 +200704,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de27c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2de2c0 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #40] @ (2de2c4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2de2c8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2de248 │ │ │ │ nop │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rors r2, r3 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r4, r5 │ │ │ │ + rors r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -200795,15 +200795,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2dda70 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2de36e │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -200836,22 +200836,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2de1c4 │ │ │ │ ldr r0, [pc, #16] @ (2de3d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2de3b6 │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -200882,23 +200882,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2de484 │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2de488 │ │ │ │ cbz r0, 2de466 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2de48c │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2de46a │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cbz r0, 2de46a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -200955,15 +200955,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2de4fc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201006,15 +201006,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de586 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201059,15 +201059,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de614 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201103,15 +201103,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de68c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201194,19 +201194,19 @@ │ │ │ │ cbz r3, 2de7bc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 622474 │ │ │ │ + bl 62247c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cbnz r0, 2de7a2 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201284,21 +201284,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2de804 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2de804 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -201358,21 +201358,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2de8aa │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2de8aa │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2de96c │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -201470,15 +201470,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2de9de │ │ │ │ ldr r0, [pc, #376] @ (2deb88 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2de9de │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2de9d6 │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -201536,15 +201536,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2deb30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -201571,15 +201571,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2deace │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2deace │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -201620,25 +201620,25 @@ │ │ │ │ lslls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh.w r0, [r2, #88] @ 0x58 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + vld1.8 @ instruction: 0xf9aa0058 │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb.w r0, [sl, #88] @ 0x58 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + ldrsb.w r0, [r2, #88] @ 0x58 │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002deba4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201647,15 +201647,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2debca │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -201667,15 +201667,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2de3dc │ │ │ │ @@ -201712,15 +201712,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2dec64 │ │ │ │ │ │ │ │ @@ -201899,15 +201899,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2decbc │ │ │ │ ldr r0, [pc, #540] @ (2df068 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2decbc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2deba4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -201961,15 +201961,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6869e8 │ │ │ │ + bl 6869f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2ded08 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de6a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ded08 │ │ │ │ @@ -202026,15 +202026,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6869e8 │ │ │ │ + bl 6869f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2defb6 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2defe2 │ │ │ │ @@ -202111,30 +202111,30 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r7, #78 @ 0x4e │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4fa0058 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + @ instruction: 0xf4f20058 │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4e20058 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + @ instruction: 0xf4da0058 │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r0, r5] │ │ │ │ + ldrsh r2, [r7, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf4ca0058 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + @ instruction: 0xf4c20058 │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002df090 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -202150,25 +202150,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2df2d6 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #648] @ (2df358 ) │ │ │ │ ldr r2, [pc, #648] @ (2df35c ) │ │ │ │ ldr r1, [pc, #652] @ (2df360 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dda70 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -202216,15 +202216,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6869e8 │ │ │ │ + bl 6869f0 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2df334 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -202259,15 +202259,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2df2b4 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2df182 │ │ │ │ bhi.n 2df26e │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202410,18 +202410,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + ands.w r0, ip, #14155776 @ 0xd80000 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cpsid │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202499,15 +202499,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2df44c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202544,25 +202544,25 @@ │ │ │ │ b.n 2df41a │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2df46c │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2df432 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #96] @ (2df518 ) │ │ │ │ ldr r2, [pc, #100] @ (2df51c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2df520 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2df4f0 │ │ │ │ @@ -202585,23 +202585,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2df528 ) │ │ │ │ ldr r0, [pc, #32] @ (2df52c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - bics.w r0, lr, #88 @ 0x58 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + bics.w r0, r6, #88 @ 0x58 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vshr.s32 q8, q4, #18 │ │ │ │ - ldr r0, [r5, r0] │ │ │ │ + vshr.s32 q8, q4, #26 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002df530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202614,39 +202614,39 @@ │ │ │ │ cbz r3, 2df5a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2df5c8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #104] @ (2df5cc ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #96] @ (2df5d0 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd318 │ │ │ │ + bl 5cd320 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 620d90 │ │ │ │ + bl 620d98 │ │ │ │ ldr r3, [pc, #84] @ (2df5d4 ) │ │ │ │ ldr r1, [pc, #84] @ (2df5d8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2f7250 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2df5b2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -202657,23 +202657,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ push {} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r3, #6 │ │ │ │ + subs r6, r2, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002df5dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202708,15 +202708,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2df618 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 728720 │ │ │ │ + bl 728728 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 25b008 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -202725,29 +202725,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2df724 ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -202769,15 +202769,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2df730 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -202785,24 +202785,24 @@ │ │ │ │ ldr r6, [r6, r2] │ │ │ │ lsls r0, r0, #2 │ │ │ │ cmp r7, #90 @ 0x5a │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcr 0, 0, r0, cr8, cr8, {2} │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + mcr 0, 0, r0, cr0, cr8, {2} │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2df73c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ adds r3, #90 @ 0x5a │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -202811,76 +202811,76 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2df7d8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (2df7dc ) │ │ │ │ ldr r1, [pc, #116] @ (2df7e0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #100] @ (2df7e4 ) │ │ │ │ ldr r2, [pc, #104] @ (2df7e8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2df7ec ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2df7f0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #88] @ (2df7f4 ) │ │ │ │ ldr r0, [pc, #88] @ (2df7f8 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2df7fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bic.w r0, r0, #88 @ 0x58 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + ands.w r0, r8, #88 @ 0x58 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #200] @ 0xc8 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #238 @ 0xee │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202896,25 +202896,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2df844 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2deba4 │ │ │ │ nop │ │ │ │ - vqadd.s16 q8, q7, q4 │ │ │ │ - ldrh r4, [r4, r5] │ │ │ │ + vqadd.s16 q8, q3, q4 │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2df8dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202928,36 +202928,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #96] @ (2df8f0 ) │ │ │ │ ldr r2, [pc, #96] @ (2df8f4 ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 43fd98 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #68] @ (2df8f8 ) │ │ │ │ ldr r2, [pc, #72] @ (2df8fc ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -202967,30 +202967,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - vqadd.s16 q0, q3, q4 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + vqadd.s8 q0, q7, q4 │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r0, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2dfc60 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -203013,15 +203013,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -203095,23 +203095,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2dfc8c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #620] @ (2dfc90 ) │ │ │ │ ldr r1, [pc, #624] @ (2dfc94 ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2dfaa8 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -203316,58 +203316,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (2dfcb8 ) │ │ │ │ ldr r0, [pc, #104] @ (2dfcbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - mcr 0, 3, r0, cr0, cr8, {2} │ │ │ │ + mrc 0, 2, r0, cr8, cr8, {2} │ │ │ │ add sp, #160 @ 0xa0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r3, r1] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r2, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r4, r6] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r6, sp, #816 @ 0x330 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcrr 0, 5, r0, r6, cr8 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldc 0, cr0, [lr], #-352 @ 0xfffffea0 │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xeb240058 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + adds.w r0, ip, r8, lsr #1 │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2dfe00 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203385,28 +203385,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ bl 33eedc │ │ │ │ ldr r2, [pc, #264] @ (2dfe14 ) │ │ │ │ ldr r1, [pc, #268] @ (2dfe18 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #248] @ (2dfe1c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2dfe20 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -203429,43 +203429,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2dfd9e │ │ │ │ mov r0, r8 │ │ │ │ bl 33ebc8 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dfde6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #172] @ (2dfe28 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #160] @ (2dfe2c ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce58c │ │ │ │ + bl 5ce594 │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2df5dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2dfdbc │ │ │ │ mov r0, fp │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #112] @ (2dfe30 ) │ │ │ │ ldr r3, [pc, #68] @ (2dfe04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -203482,43 +203482,43 @@ │ │ │ │ ldr r4, [pc, #76] @ (2dfe34 ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2dfdbc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors.w r0, r0, r8, lsr #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + eor.w r0, r8, r8, lsr #1 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r6, r1] │ │ │ │ + ldrsb r6, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, r0, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #560 @ 0x230 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dfe38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203529,24 +203529,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2dfe7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2df530 │ │ │ │ - stmdb r6!, {r3, r4, r6} │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + ldmdb lr, {r3, r4, r6} │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dfe80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203557,30 +203557,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (2dfed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8de0058 │ │ │ │ - strb r4, [r4, r3] │ │ │ │ + @ instruction: 0xe8d60058 │ │ │ │ + strb r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dfed8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203592,28 +203592,28 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 444e2c │ │ │ │ nop │ │ │ │ - stmia.w r6, {r3, r4, r6} │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + ldrd r0, r0, [lr], #-352 @ 0x160 │ │ │ │ + strb r0, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dff2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203624,52 +203624,52 @@ │ │ │ │ ldr r1, [pc, #44] @ (2dff74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 444de4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8320058 │ │ │ │ - strb r0, [r7, r0] │ │ │ │ + @ instruction: 0xe82a0058 │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dff78 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2dff8a │ │ │ │ ldr r3, [pc, #16] @ (2dff90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - b.n 2dff88 │ │ │ │ + b.n 2dff78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2dffb0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203689,15 +203689,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6869e8 │ │ │ │ + bl 6869f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e0018 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203706,17 +203706,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 259844 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e0030 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ nop │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e0094 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -203744,53 +203744,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e005e │ │ │ │ ldr r0, [pc, #28] @ (2e00a4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e005e │ │ │ │ nop │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e010c ) │ │ │ │ ldr r2, [pc, #84] @ (2e0110 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e0114 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #72] @ (2e0118 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (2e011c ) │ │ │ │ ldr r1, [pc, #68] @ (2e0120 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #56] @ (2e0124 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -203798,19 +203798,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 2dffa8 │ │ │ │ + b.n 2dff98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -203980,15 +203980,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e0328 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0226 │ │ │ │ ldr r0, [pc, #92] @ (2e032c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e01e4 │ │ │ │ ldr r0, [pc, #72] @ (2e0324 ) │ │ │ │ @@ -204001,38 +204001,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e0330 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e01e4 │ │ │ │ add r7, pc, #760 @ (adr r7, 2e0604 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dfe34 │ │ │ │ + b.n 2dfe24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2dfe10 │ │ │ │ + b.n 2dfe00 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #304] @ (2e0454 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #112] @ (2e03a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -204061,15 +204061,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e040e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e05ee │ │ │ │ @@ -204089,15 +204089,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e0694 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 44eafc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e0428 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #692] @ (2e0698 ) │ │ │ │ ldr r3, [pc, #668] @ (2e0684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -204115,46 +204115,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e06a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e03da │ │ │ │ mov r0, r9 │ │ │ │ bl 44d24c │ │ │ │ ldr r2, [pc, #628] @ (2e06a4 ) │ │ │ │ ldr r1, [pc, #628] @ (2e06a8 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r9 │ │ │ │ bl 2f81c4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e0622 │ │ │ │ - bl 6223ec │ │ │ │ + bl 6223f4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e0642 │ │ │ │ vldr d7, [pc, #508] @ 2e0670 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 620fa8 │ │ │ │ + bl 620fb0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e03da │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e04a2 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -204170,29 +204170,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e063c │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e0628 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -204252,43 +204252,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 25b9f0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2e03e2 │ │ │ │ ldr r2, [pc, #188] @ (2e06ac ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e06b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e03da │ │ │ │ ldr r2, [pc, #168] @ (2e06b4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e06b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e03da │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e04a2 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e04fc │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e04dc │ │ │ │ @@ -204301,15 +204301,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e06c4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 48ddb8 │ │ │ │ b.n 2e03da │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -204320,45 +204320,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #968 @ (adr r5, 2e0a4c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2dffe4 │ │ │ │ + b.n 2dffd4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + str r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r5, pc, #408 @ (adr r5, 2e0834 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r2, r6] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #928] @ (2e0a50 ) │ │ │ │ + ldr r7, [pc, #896] @ (2e0a30 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #608] @ (2e0914 ) │ │ │ │ + ldr r7, [pc, #576] @ (2e08f4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (2e0ab0 ) │ │ │ │ + ldr r7, [pc, #984] @ (2e0a90 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #504] @ (2e08b4 ) │ │ │ │ + ldr r7, [pc, #472] @ (2e0894 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e0a34 │ │ │ │ + b.n 2e0a24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e07b8 │ │ │ │ @@ -204416,15 +204416,15 @@ │ │ │ │ bpl.n 2e0724 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e07c8 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0724 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e0718 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -204458,23 +204458,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #960] @ (2e0b8c ) │ │ │ │ + ldr r6, [pc, #928] @ (2e0b6c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e08c0 │ │ │ │ + b.n 2e08b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #736] @ (2e0ab4 ) │ │ │ │ + ldr r5, [pc, #704] @ (2e0a94 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e089c │ │ │ │ + b.n 2e088c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #648] @ (2e0a64 ) │ │ │ │ + ldr r5, [pc, #616] @ (2e0a44 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e0868 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -204484,15 +204484,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e0874 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #112] @ (2e0878 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0846 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -204521,31 +204521,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0810 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e0884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0810 │ │ │ │ - b.n 2e089c │ │ │ │ + b.n 2e088c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #432] @ (2e0a20 ) │ │ │ │ + ldr r5, [pc, #400] @ (2e0a00 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #536] @ (2e0a8c ) │ │ │ │ + ldr r5, [pc, #504] @ (2e0a6c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, pc, #304 @ (adr r1, 2e09a8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #224] @ (2e0968 ) │ │ │ │ + ldr r6, [pc, #192] @ (2e0948 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -204604,15 +204604,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e0aa0 │ │ │ │ ldr.w r0, [pc, #1656] @ 2e0fc4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0a94 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e0a52 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0da0 │ │ │ │ @@ -204728,15 +204728,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2e0fcc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0a3c │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e0e3c │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -204901,15 +204901,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0c72 │ │ │ │ ldr r0, [pc, #764] @ (2e0fd4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e0c72 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e0ae2 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e0ae2 │ │ │ │ @@ -204968,15 +204968,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2e0aa0 │ │ │ │ ldr r0, [pc, #592] @ (2e0fdc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0a94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -205054,15 +205054,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e0aa0 │ │ │ │ ldr r0, [pc, #356] @ (2e0fe0 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0a94 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2e0fb8 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -205077,15 +205077,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e0b6c │ │ │ │ ldr r0, [pc, #308] @ (2e0fe8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0b6c │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e0a24 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e0ae2 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -205104,15 +205104,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e0aa0 │ │ │ │ ldr r0, [pc, #236] @ (2e0ff0 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0a94 │ │ │ │ ldr r3, [pc, #216] @ (2e0fec ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205121,15 +205121,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e0c72 │ │ │ │ ldr r0, [pc, #200] @ (2e0ff4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e0c72 │ │ │ │ ldr r0, [pc, #152] @ (2e0fd8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -205139,15 +205139,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e0bba │ │ │ │ ldr r0, [pc, #156] @ (2e0ff8 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e0bba │ │ │ │ ldr r2, [pc, #80] @ (2e0fb8 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e0a94 │ │ │ │ @@ -205161,15 +205161,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e0a6e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2e1000 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e0a6e │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e0adc │ │ │ │ mov r6, r7 │ │ │ │ @@ -205179,45 +205179,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #624] @ (2e1238 ) │ │ │ │ + ldr r5, [pc, #592] @ (2e1218 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ rors r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #400] @ (2e1160 ) │ │ │ │ + ldr r5, [pc, #368] @ (2e1140 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #456] @ (2e11a0 ) │ │ │ │ + ldr r2, [pc, #424] @ (2e1180 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #944] @ (2e1390 ) │ │ │ │ + ldr r1, [pc, #912] @ (2e1370 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #832] @ (2e1324 ) │ │ │ │ + ldr r0, [pc, #800] @ (2e1304 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #16] @ (2e0ffc ) │ │ │ │ + ldr r0, [pc, #1008] @ (2e13dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #48] @ (2e1024 ) │ │ │ │ + ldr r0, [pc, #16] @ (2e1004 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [pc, #128] @ (2e107c ) │ │ │ │ + ldr r0, [pc, #96] @ (2e105c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -205358,15 +205358,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e18f8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e1062 │ │ │ │ b.n 2e1070 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e1350 │ │ │ │ @@ -205443,15 +205443,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e1202 │ │ │ │ ldr.w r2, [pc, #1592] @ 2e1900 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e1904 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1202 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e14bc │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -205479,15 +205479,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e10e0 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e1908 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e190c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e10e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e172e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -205512,15 +205512,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e18f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e10cc │ │ │ │ ldr.w r0, [pc, #1388] @ 2e1918 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e10cc │ │ │ │ ldr.w r2, [pc, #1336] @ 2e18f0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -205546,15 +205546,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e138c │ │ │ │ ldr.w r2, [pc, #1296] @ 2e191c │ │ │ │ ldr.w r0, [pc, #1296] @ 2e1920 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e10c6 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e14a8 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e14a8 │ │ │ │ @@ -205574,15 +205574,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e138c │ │ │ │ ldr.w r2, [pc, #1220] @ 2e1924 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e1928 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e10c6 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e10b0 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205639,15 +205639,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e1930 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e10be │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1202 │ │ │ │ ldr r3, [pc, #948] @ (2e18fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -205659,15 +205659,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e1202 │ │ │ │ ldr r2, [pc, #980] @ (2e1934 ) │ │ │ │ ldr r0, [pc, #984] @ (2e1938 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1202 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e175c │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -205710,15 +205710,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e138c │ │ │ │ ldr r2, [pc, #832] @ (2e193c ) │ │ │ │ ldr r0, [pc, #836] @ (2e1940 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e10c6 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -205758,15 +205758,15 @@ │ │ │ │ beq.w 2e13c8 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e13c8 │ │ │ │ ldr r0, [pc, #712] @ (2e1944 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e13c8 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 25b008 │ │ │ │ @@ -205785,15 +205785,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e125a │ │ │ │ ldr r0, [pc, #644] @ (2e194c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e125a │ │ │ │ ldr r2, [pc, #548] @ (2e18fc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e1486 │ │ │ │ @@ -205804,15 +205804,15 @@ │ │ │ │ bpl.w 2e1486 │ │ │ │ ldr r2, [pc, #608] @ (2e1950 ) │ │ │ │ ldr r0, [pc, #608] @ (2e1954 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e1486 │ │ │ │ ldr r3, [pc, #500] @ (2e18fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1300 │ │ │ │ @@ -205822,15 +205822,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e1300 │ │ │ │ ldr r2, [pc, #568] @ (2e1958 ) │ │ │ │ ldr r0, [pc, #572] @ (2e195c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e1300 │ │ │ │ ldr r3, [pc, #460] @ (2e18fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e135a │ │ │ │ ldr r3, [pc, #436] @ (2e18f0 ) │ │ │ │ @@ -205839,15 +205839,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e135a │ │ │ │ ldr r2, [pc, #536] @ (2e1960 ) │ │ │ │ ldr r0, [pc, #536] @ (2e1964 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e135a │ │ │ │ ldr r3, [pc, #412] @ (2e18fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e157c │ │ │ │ @@ -205857,15 +205857,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e157c │ │ │ │ ldr r2, [pc, #496] @ (2e1968 ) │ │ │ │ ldr r0, [pc, #500] @ (2e196c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e157c │ │ │ │ ldr r3, [pc, #372] @ (2e18fc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e179e │ │ │ │ ldr r3, [pc, #348] @ (2e18f0 ) │ │ │ │ @@ -205886,15 +205886,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e163e │ │ │ │ ldr r2, [pc, #432] @ (2e1970 ) │ │ │ │ ldr r0, [pc, #436] @ (2e1974 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e163e │ │ │ │ ldr r2, [pc, #424] @ (2e1978 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e15a4 │ │ │ │ ldr r2, [pc, #276] @ (2e18f0 ) │ │ │ │ @@ -205903,15 +205903,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e15a4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e197c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e15a4 │ │ │ │ ldr r3, [pc, #256] @ (2e18fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1202 │ │ │ │ ldr r3, [pc, #232] @ (2e18f0 ) │ │ │ │ @@ -205920,20 +205920,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1202 │ │ │ │ ldr r2, [pc, #364] @ (2e1980 ) │ │ │ │ ldr r0, [pc, #364] @ (2e1984 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1202 │ │ │ │ ldr r0, [pc, #348] @ (2e1988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e10c6 │ │ │ │ ldr r1, [pc, #328] @ (2e198c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -205946,23 +205946,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e14cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e1990 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e14cc │ │ │ │ ldr r2, [pc, #288] @ (2e1994 ) │ │ │ │ ldr r0, [pc, #288] @ (2e1998 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e10c6 │ │ │ │ ldr r3, [pc, #268] @ (2e199c ) │ │ │ │ ldr r2, [pc, #268] @ (2e19a0 ) │ │ │ │ @@ -205989,117 +205989,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e138c │ │ │ │ ldr r2, [pc, #212] @ (2e19a8 ) │ │ │ │ ldr r0, [pc, #216] @ (2e19ac ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e10c6 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, r7 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, pc │ │ │ │ + mov r6, lr │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov lr, r7 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp ip, r2 │ │ │ │ + cmp ip, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r4 │ │ │ │ + blxns r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, r9 │ │ │ │ + add sl, r8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp r4, pc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, lr │ │ │ │ + add r6, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2e1900 │ │ │ │ + bcs.n 2e18f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - muls r6, r6 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r6, r3 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #400] @ (2e1adc ) │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r7 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r2, r3 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r0, r6 │ │ │ │ + orrs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r4, r7 │ │ │ │ + rors r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + adcs r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r2 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #16] @ (2e198c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r6 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r6 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r4, r4 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rors r6, r2 │ │ │ │ + rors r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + tst r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ands r6, r0 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e19b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -206120,165 +206120,165 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e1a0e │ │ │ │ ldr r1, [pc, #264] @ (2e1b10 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f72b8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e1af2 │ │ │ │ ldr r1, [pc, #244] @ (2e1b14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #236] @ (2e1b18 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2bc │ │ │ │ + bl 5cd2c4 │ │ │ │ ldr r1, [pc, #224] @ (2e1b1c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e1b20 ) │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e1b24 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e1b28 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd19c │ │ │ │ + bl 5cd1a4 │ │ │ │ ldr r1, [pc, #208] @ (2e1b2c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5cd1fc │ │ │ │ + bl 5cd204 │ │ │ │ ldr r1, [pc, #196] @ (2e1b30 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cd1fc │ │ │ │ + bl 5cd204 │ │ │ │ ldr r1, [pc, #188] @ (2e1b34 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5cd1fc │ │ │ │ + bl 5cd204 │ │ │ │ ldr r1, [pc, #176] @ (2e1b38 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5cd1fc │ │ │ │ + bl 5cd204 │ │ │ │ ldr r1, [pc, #164] @ (2e1b3c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ ldr r2, [pc, #156] @ (2e1b40 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (2e1b44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f8510 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2f7f10 │ │ │ │ ldr r2, [pc, #108] @ (2e1b48 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e1b4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d2624 │ │ │ │ + b.w 5d262c │ │ │ │ ldr r3, [pc, #92] @ (2e1b50 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e1b54 ) │ │ │ │ ldr r0, [pc, #92] @ (2e1b58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adcs r4, r7 │ │ │ │ + adcs r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r2, r7 │ │ │ │ + adcs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #230 @ 0xe6 │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r0, r5 │ │ │ │ + adcs r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs r4, r1 │ │ │ │ + adcs r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r0, r0 │ │ │ │ + asrs r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strd r0, r0, [r6], #312 @ 0x138 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + @ instruction: 0xe8de004e │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r2, r7 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1b5c : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -206305,44 +206305,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e1bec │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 71e548 │ │ │ │ + bl 71e550 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 720f84 │ │ │ │ + bl 720f8c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e1c14 │ │ │ │ ldr r3, [pc, #120] @ (2e1c30 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e1c34 ) │ │ │ │ ldr r2, [pc, #124] @ (2e1c38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 620d90 │ │ │ │ + bl 620d98 │ │ │ │ ldr r3, [pc, #100] @ (2e1c3c ) │ │ │ │ ldr r1, [pc, #104] @ (2e1c40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2f7250 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 71e560 │ │ │ │ + bl 71e568 │ │ │ │ ldr r2, [pc, #84] @ (2e1c44 ) │ │ │ │ ldr r3, [pc, #60] @ (2e1c2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -206354,37 +206354,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e1c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r1, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2e1c58 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2e1c86 │ │ │ │ @@ -206535,19 +206535,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 2e1dd2 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e1e0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206562,41 +206562,41 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e1e48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r3, [pc, #40] @ (2e1e74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1e3c │ │ │ │ ldr r3, [pc, #36] @ (2e1e78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1e3c │ │ │ │ ldr r0, [pc, #28] @ (2e1e7c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e1e3c │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (2e1fe0 ) │ │ │ │ @@ -206610,15 +206610,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (2e1fe8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1f5e │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1f5e │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -206648,15 +206648,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 2e1fa8 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 2e1f98 │ │ │ │ @@ -206671,15 +206671,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e1fb8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r2, [pc, #144] @ (2e1ff0 ) │ │ │ │ ldr r3, [pc, #132] @ (2e1fe8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -206721,15 +206721,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e1f54 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (2e1ffc ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e1f54 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r0, [r4, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -206738,15 +206738,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [pc, #624] @ (2e2268 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (2e2104 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -206756,15 +206756,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (2e2110 ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -206778,15 +206778,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 449148 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cbnz r0, 2e2096 │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 2e2062 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e20c2 │ │ │ │ @@ -206813,15 +206813,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (2e2114 ) │ │ │ │ ldr r2, [pc, #100] @ (2e2118 ) │ │ │ │ ldr r1, [pc, #100] @ (2e211c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ b.n 2e206a │ │ │ │ ldr r1, [pc, #92] @ (2e2120 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 296438 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -206839,19 +206839,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r2, r0, #15 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206870,48 +206870,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2e2198 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #76] @ (2e219c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (2e21a0 ) │ │ │ │ ldr r0, [pc, #72] @ (2e21a4 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (2e21a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #10 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ ldc2 0, cr0, [r4, #436]! @ 0x1b4 │ │ │ │ @@ -206938,26 +206938,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e2250 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #92] @ (2e2254 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e2258 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f8114 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -206968,23 +206968,23 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2e22e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206992,15 +206992,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (2e22e8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b008 │ │ │ │ @@ -207024,19 +207024,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #84 @ 0x54 │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 2e23c8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -207106,28 +207106,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e231c │ │ │ │ ldr r0, [pc, #36] @ (2e23d8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 2e231c │ │ │ │ nop │ │ │ │ strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 2e2478 │ │ │ │ mov r3, r0 │ │ │ │ @@ -207177,27 +207177,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e240e │ │ │ │ ldr r0, [pc, #32] @ (2e2488 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e240e │ │ │ │ nop │ │ │ │ strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #180 @ 0xb4 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -207210,15 +207210,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 294e5c │ │ │ │ ldr r3, [pc, #264] @ (2e25bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #256] @ (2e25c0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e255c │ │ │ │ @@ -207289,15 +207289,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e24cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (2e25d4 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e24cc │ │ │ │ ldr r3, [pc, #84] @ (2e25d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e24f8 │ │ │ │ @@ -207305,15 +207305,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e24f8 │ │ │ │ ldr r0, [pc, #68] @ (2e25dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e24f8 │ │ │ │ ldr r3, [pc, #60] @ (2e25e0 ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (2e25e4 ) │ │ │ │ ldr r0, [pc, #60] @ (2e25e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -207331,25 +207331,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #28 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -207427,26 +207427,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e262c │ │ │ │ ldr r0, [pc, #32] @ (2e26e4 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 2e262c │ │ │ │ strh r4, [r7, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 2e22ec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -207672,15 +207672,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 2e28cc │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2bd0 │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 2e2826 │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -207739,15 +207739,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e27aa │ │ │ │ ldr.w r0, [pc, #1144] @ 2e2ef8 │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 2e27aa │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 2e2c48 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 2e2be0 │ │ │ │ @@ -207848,22 +207848,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e27ee │ │ │ │ ldr r0, [pc, #844] @ (2e2f0c ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e27ee │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 688078 │ │ │ │ + bl 688080 │ │ │ │ b.n 2e2826 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e2de2 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 2e1c98 │ │ │ │ @@ -208015,43 +208015,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (2e2ef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e2c5e │ │ │ │ ldr r0, [pc, #316] @ (2e2f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e2c5e │ │ │ │ ldr r3, [pc, #312] @ (2e2f1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e2bea │ │ │ │ ldr r3, [pc, #256] @ (2e2ef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e2bea │ │ │ │ ldr r0, [pc, #288] @ (2e2f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e2bea │ │ │ │ ldr r3, [pc, #264] @ (2e2f14 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e2abe │ │ │ │ ldr r3, [pc, #220] @ (2e2ef4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e2abe │ │ │ │ ldr r0, [pc, #252] @ (2e2f24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e2abe │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -208067,15 +208067,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e29de │ │ │ │ ldr r0, [pc, #192] @ (2e2f2c ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e29de │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 259fcc │ │ │ │ b.n 2e2e8a │ │ │ │ @@ -208101,15 +208101,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 2e2b58 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713560 │ │ │ │ + bl 713568 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2b58 │ │ │ │ ldr r3, [pc, #100] @ (2e2f34 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 2e2b58 │ │ │ │ @@ -208125,41 +208125,41 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r5, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r6, [r0, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bgt.n 2e2fac │ │ │ │ lsls r0, r6, #1 │ │ │ │ bgt.n 2e2f6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bhi.n 2e2f04 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bhi.n 2e2eac │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -208294,15 +208294,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e31f0 │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 688418 │ │ │ │ + bl 688420 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208328,15 +208328,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e2fcc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (2e3250 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 2e2fcc │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e31e4 │ │ │ │ @@ -208405,15 +208405,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e30da │ │ │ │ ldr r0, [pc, #76] @ (2e3258 ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e30da │ │ │ │ ldr r0, [pc, #68] @ (2e325c ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e318e │ │ │ │ ldr r0, [pc, #44] @ (2e324c ) │ │ │ │ @@ -208421,36 +208421,36 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e318e │ │ │ │ ldr r0, [pc, #52] @ (2e3260 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e318e │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2e3278 │ │ │ │ ldr r2, [pc, #24] @ (2e3284 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -208460,15 +208460,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -208481,15 +208481,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e32b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ @ instruction: 0xfac60061 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2e3324 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208499,15 +208499,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -208517,21 +208517,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2e3318 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #198 @ 0xc6 │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2e3540 │ │ │ │ sub sp, #28 │ │ │ │ @@ -208541,15 +208541,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -208599,15 +208599,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 688418 │ │ │ │ + bl 688420 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e343c │ │ │ │ @@ -208687,30 +208687,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 688418 │ │ │ │ + bl 688420 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e343c │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2e3428 │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + @ instruction: 0xb634 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -208784,19 +208784,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e3638 ) │ │ │ │ ldr r0, [pc, #20] @ (2e363c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - cbz r0, 2e3690 │ │ │ │ + cbz r0, 2e368e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2e36fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -208805,25 +208805,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2e3704 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #156] @ (2e3708 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2e370c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #140] @ (2e3710 ) │ │ │ │ ldr r1, [pc, #144] @ (2e3714 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2e3718 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2e371c ) │ │ │ │ @@ -208855,37 +208855,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (2e3740 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #100] @ (2e3744 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 2e374c │ │ │ │ + cbz r0, 2e374a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #50 @ 0x32 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -208896,15 +208896,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r8], #-436 @ 0xfffffe4c │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf6980061 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #188] @ (2e3814 ) │ │ │ │ @@ -208993,32 +208993,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e3870 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e3874 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 2e3884 │ │ │ │ + cbz r0, 2e3882 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2e38c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209028,32 +209028,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e38c8 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e38cc ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e393c │ │ │ │ sub sp, #16 │ │ │ │ @@ -209062,15 +209062,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e3944 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2e391a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209087,19 +209087,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2e39dc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209111,57 +209111,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2e39ec │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2e39f0 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2e3992 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2e39c4 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e398c │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e3992 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e3de8 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209182,15 +209182,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2e3c70 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2e3c74 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209238,15 +209238,15 @@ │ │ │ │ bpl.n 2e3b92 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 688078 │ │ │ │ + bl 688080 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2e3a80 │ │ │ │ b.n 2e3a7a │ │ │ │ @@ -209376,23 +209376,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2e3bca │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2e3acc │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002e3c80 : │ │ │ │ @@ -209426,20 +209426,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e3d48 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #108] @ (2e3d4c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #100] @ (2e3d50 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f7324 │ │ │ │ ldr r3, [pc, #92] @ (2e3d54 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -209467,33 +209467,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - hlt 0x0000 │ │ │ │ + rev16 r0, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #206 @ 0xce │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3d64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209505,29 +209505,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 444e2c │ │ │ │ nop │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3db8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209538,26 +209538,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2e3e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 444de4 │ │ │ │ nop │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -209568,15 +209568,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e3e38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bics.w r0, sl, #97 @ 0x61 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2e3fc4 │ │ │ │ sub sp, #24 │ │ │ │ @@ -209592,31 +209592,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #348] @ (2e3fd8 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2e3fdc ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e3f7e │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2e3eb6 │ │ │ │ ldr r3, [pc, #304] @ (2e3fe0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -209647,19 +209647,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2e3f56 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3fbc │ │ │ │ ldr r3, [pc, #212] @ (2e3ff0 ) │ │ │ │ @@ -209707,71 +209707,71 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2e4008 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e3f2c │ │ │ │ ldr r3, [pc, #112] @ (2e400c ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2e4010 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2e4014 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e3f2c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2e4018 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2e3f1e │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e3bf8 │ │ │ │ + b.n 2e3be8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e3b48 │ │ │ │ + b.n 2e3b38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r0, #4 │ │ │ │ lsls r0, r0, #2 │ │ │ │ asrs r2, r5, #3 │ │ │ │ lsls r0, r0, #2 │ │ │ │ vminnm.f32 , , │ │ │ │ vminnm.f16 , , │ │ │ │ vhadd.s16 q8, q1, │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [r3, #32] │ │ │ │ lsls r0, r6, #1 │ │ │ │ vhadd.s8 q0, q1, │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r2, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cdp 0, 10, cr0, cr14, cr1, {3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2e4098 ) │ │ │ │ @@ -209781,60 +209781,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e40a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (2e40a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e40a8 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2e40ac ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #80] @ (2e40b0 ) │ │ │ │ ldr r2, [pc, #80] @ (2e40b4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2e40b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r1, sp, #848 @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, r1] │ │ │ │ + str r2, [r1, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2e3fcc │ │ │ │ + bcs.n 2e3fbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2e4198 │ │ │ │ + bcs.n 2e4188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 0, cr0, cr6, cr1, {3} │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e44b4 │ │ │ │ b.n 2e4048 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -209899,27 +209899,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4120 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e4120 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2e4120 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2e4120 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -209930,23 +209930,23 @@ │ │ │ │ beq.n 2e41ca │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2e4120 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -209965,15 +209965,15 @@ │ │ │ │ bpl.n 2e4108 │ │ │ │ ldr r1, [pc, #52] @ (2e423c ) │ │ │ │ ldr r0, [pc, #56] @ (2e4240 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e4108 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r7, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -209984,17 +209984,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #32] @ (2e4258 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #200 @ 0xc8 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2e4390 ) │ │ │ │ @@ -210041,15 +210041,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r2, [pc, #204] @ (2e439c ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e4298 │ │ │ │ @@ -210064,21 +210064,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e4298 │ │ │ │ ldr r1, [pc, #184] @ (2e43ac ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2e43b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2e4298 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2e432c │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -210096,24 +210096,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2e428e │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ cbz r0, 2e436a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2e4290 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2e4290 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2e4350 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @@ -210127,17 +210127,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2e448c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210146,15 +210146,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e4494 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ bl 2c6258 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -210214,31 +210214,31 @@ │ │ │ │ bl 2c40e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c40e0 │ │ │ │ nop │ │ │ │ - add r6, pc, #272 @ (adr r6, 2e45a0 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 2e4580 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r5, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r1, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r6, #4 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2e4440 │ │ │ │ + bcs.n 2e4430 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2e441c │ │ │ │ + bcs.n 2e440c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r7, #3 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2e4500 │ │ │ │ ldr r0, [pc, #76] @ (2e4504 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -210263,26 +210263,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2e4510 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2e4514 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #32] @ (2e452c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r3, #7 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2e4568 ) │ │ │ │ ldr r3, [pc, #64] @ (2e456c ) │ │ │ │ @@ -210308,27 +210308,27 @@ │ │ │ │ bpl.n 2e4532 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2e4578 ) │ │ │ │ ldr r1, [pc, #32] @ (2e457c ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e4532 │ │ │ │ str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + adds r0, r7, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2e4638 ) │ │ │ │ @@ -210368,15 +210368,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e45ca │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e45ca │ │ │ │ ldr r3, [pc, #68] @ (2e464c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -210391,15 +210391,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2e4654 ) │ │ │ │ ldr r1, [pc, #48] @ (2e4658 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e45be │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ @@ -210408,17 +210408,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #32] @ (2e4670 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + adds r0, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2e4718 ) │ │ │ │ @@ -210459,15 +210459,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e46aa │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e46aa │ │ │ │ ldr r3, [pc, #68] @ (2e472c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -210482,15 +210482,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2e4734 ) │ │ │ │ ldr r1, [pc, #48] @ (2e4738 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e469e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ @@ -210499,17 +210499,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #32] @ (2e4750 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + adds r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2e47fc ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -210554,15 +210554,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e4778 │ │ │ │ ldr r1, [pc, #96] @ (2e480c ) │ │ │ │ ldr r0, [pc, #96] @ (2e4810 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e4778 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -210574,29 +210574,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e4770 │ │ │ │ nop │ │ │ │ str r0, [r7, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2e4754 │ │ │ │ + blt.n 2e4744 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -210654,15 +210654,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2e4904 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2e493a │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -210672,35 +210672,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2e48fa │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2e492e │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2e496e │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2e492e │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688078 │ │ │ │ + bl 688080 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e48cc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 2e48d0 │ │ │ │ ldr r3, [pc, #68] @ (2e4988 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e48a2 │ │ │ │ ldr r3, [pc, #60] @ (2e498c ) │ │ │ │ @@ -210710,15 +210710,15 @@ │ │ │ │ bpl.n 2e48a2 │ │ │ │ ldr r1, [pc, #52] @ (2e4990 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2e4994 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e48a2 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2e492e │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -210728,17 +210728,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #32] @ (2e49ac ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2e4974 │ │ │ │ + bls.n 2e4964 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -210803,15 +210803,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2e4a74 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2e4ab8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -210829,15 +210829,15 @@ │ │ │ │ bpl.n 2e4a38 │ │ │ │ ldr r1, [pc, #48] @ (2e4ac4 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2e4ac8 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e4a38 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r0, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r6, r4] │ │ │ │ @@ -210846,17 +210846,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -210897,15 +210897,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2e4b58 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2e4b9c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -210924,15 +210924,15 @@ │ │ │ │ bpl.n 2e4b18 │ │ │ │ ldr r1, [pc, #48] @ (2e4ba8 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2e4bac ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e4b18 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r3, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ @@ -210941,17 +210941,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e4bb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210968,15 +210968,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2e4c44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b0 │ │ │ │ ldr r0, [pc, #92] @ (2e4c48 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2f7614 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -211011,15 +211011,15 @@ │ │ │ │ ldrb r6, [r6, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #64] @ (2e4c88 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4f2c4a │ │ │ │ b.n 2e511c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2e4c7a │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e4c74 │ │ │ │ @@ -211066,34 +211066,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 72e134 │ │ │ │ + b.w 72e13c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 71d868 │ │ │ │ + bl 71d870 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 71d868 │ │ │ │ + bl 71d870 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -211106,15 +211106,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2e4d58 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2e4d6c │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2e4da6 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2e4da6 │ │ │ │ @@ -211123,15 +211123,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2e4d84 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2e4d5e │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2e4da0 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -211146,15 +211146,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2e4d76 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2e4e58 ) │ │ │ │ @@ -211166,15 +211166,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2e4e5c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -211183,15 +211183,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r2, [pc, #52] @ (2e4e60 ) │ │ │ │ ldr r3, [pc, #44] @ (2e4e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211257,31 +211257,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 747910 │ │ │ │ + bl 747918 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 747910 │ │ │ │ + bl 747918 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldr r3, [pc, #128] @ (2e4fb4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4f72 │ │ │ │ ldr r2, [pc, #124] @ (2e4fb8 ) │ │ │ │ ldr r3, [pc, #108] @ (2e4fac ) │ │ │ │ add r2, pc │ │ │ │ @@ -211316,15 +211316,15 @@ │ │ │ │ bpl.n 2e4f3a │ │ │ │ ldr r0, [pc, #60] @ (2e4fc4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e4f3a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2e515c ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2e51d4 ) │ │ │ │ ldrh r0, [r2, r3] │ │ │ │ @@ -211337,15 +211337,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2e50c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -211355,19 +211355,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2e5068 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -211422,30 +211422,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2e5058 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ b.n 2e5068 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e50d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ udf #210 @ 0xd2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211466,31 +211466,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 71d4d0 │ │ │ │ + bl 71d4d8 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d4d0 │ │ │ │ + bl 71d4d8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4fc8 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -211519,21 +211519,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2e525c ) │ │ │ │ ldr r2, [pc, #152] @ (2e5260 ) │ │ │ │ ldr r1, [pc, #152] @ (2e5264 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4e64 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2e4fc8 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211553,15 +211553,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2597f8 │ │ │ │ ldr r2, [pc, #60] @ (2e5268 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688a00 │ │ │ │ + bl 688a08 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211587,34 +211587,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2e52bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2e52c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (2e52c4 ) │ │ │ │ ldr r3, [pc, #48] @ (2e52c8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2e52cc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + b.w 5cd72c │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2e5280 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -211662,29 +211662,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71d874 │ │ │ │ + bl 71d87c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2e5372 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e4d2c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71d51c │ │ │ │ + bl 71d524 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2e5360 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211694,40 +211694,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2e5440 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #140] @ (2e5444 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #112] @ (2e5448 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [pc, #96] @ (2e544c ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2f7614 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2e5450 ) │ │ │ │ @@ -211737,30 +211737,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2e5458 ) │ │ │ │ ldr r1, [pc, #84] @ (2e545c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 71d4dc │ │ │ │ + bl 71d4e4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 71d4dc │ │ │ │ + bl 71d4e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e50dc │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -211776,46 +211776,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2e54dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 688944 │ │ │ │ + bl 68894c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2e54a2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2e54b4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 71d514 │ │ │ │ + bl 71d51c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d514 │ │ │ │ + bl 71d51c │ │ │ │ ldr r0, [pc, #24] @ (2e54e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f7740 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -211835,42 +211835,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2e556c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e4d2c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2e551e │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 71d874 │ │ │ │ + bl 71d87c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e555c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71d51c │ │ │ │ + bl 71d524 │ │ │ │ b.n 2e5568 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -211919,15 +211919,15 @@ │ │ │ │ beq.n 2e56b0 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e55de │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688060 │ │ │ │ + bl 688068 │ │ │ │ cbz r0, 2e563c │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2e55e4 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2e55e4 │ │ │ │ @@ -211938,33 +211938,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e56f8 │ │ │ │ ldr r2, [pc, #232] @ (2e5738 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 688a00 │ │ │ │ + bl 688a08 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e55e4 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d868 │ │ │ │ + bl 71d870 │ │ │ │ cbnz r0, 2e56e4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d628 │ │ │ │ + bl 71d630 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2e56a6 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2e560c │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -211974,15 +211974,15 @@ │ │ │ │ bne.n 2e5616 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2e4d2c │ │ │ │ b.n 2e5616 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -212025,37 +212025,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r6, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r0, #23 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r2, #21 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -212100,15 +212100,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e5898 │ │ │ │ ldr r2, [pc, #188] @ (2e58b0 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 688a00 │ │ │ │ + bl 688a08 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -212137,52 +212137,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e5806 │ │ │ │ ldr r0, [pc, #76] @ (2e58b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2e5892 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5846 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5846 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5846 │ │ │ │ ldr r0, [pc, #44] @ (2e58b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e584e │ │ │ │ ldr r3, [pc, #32] @ (2e58bc ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2e58c0 ) │ │ │ │ ldr r0, [pc, #32] @ (2e58c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r0, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r5, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -212332,15 +212332,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2e5948 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 6881f4 │ │ │ │ + bl 6881fc │ │ │ │ b.n 2e5948 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2e5948 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -212351,15 +212351,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e5948 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4dc4 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r2, [pc, #520] @ (2e5cc8 ) │ │ │ │ ldr r3, [pc, #492] @ (2e5cb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -212368,25 +212368,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 71d4d0 │ │ │ │ + bl 71d4d8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e59f2 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2e5bf0 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -212425,15 +212425,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5922 │ │ │ │ ldr r0, [pc, #332] @ (2e5cd8 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2e5922 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2e59b2 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2e5948 │ │ │ │ @@ -212456,15 +212456,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71d4d0 │ │ │ │ + bl 71d4d8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e59f8 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2e5cdc ) │ │ │ │ @@ -212493,36 +212493,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2e5c16 │ │ │ │ b.n 2e59d0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d874 │ │ │ │ + bl 71d87c │ │ │ │ cbnz r0, 2e5c8a │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d51c │ │ │ │ + bl 71d524 │ │ │ │ b.n 2e5b2c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2e59bc │ │ │ │ b.n 2e59ae │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e5a34 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e5a34 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d628 │ │ │ │ + bl 71d630 │ │ │ │ b.n 2e5c54 │ │ │ │ ldr r3, [pc, #76] @ (2e5ce4 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2e5ce8 ) │ │ │ │ ldr r0, [pc, #76] @ (2e5cec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212548,25 +212548,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #1008] @ (2e60c0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #288] @ (2e5e00 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #80] @ (2e5d34 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212612,15 +212612,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5d92 │ │ │ │ ldr r0, [pc, #416] @ (2e5f08 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e5d92 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -212689,15 +212689,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4d2c │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e5d88 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 688418 │ │ │ │ + bl 688420 │ │ │ │ b.n 2e5d88 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e5e70 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2e5d4a │ │ │ │ @@ -212707,46 +212707,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2e4d2c │ │ │ │ b.n 2e5d88 │ │ │ │ bl 2e4fc8 │ │ │ │ b.n 2e5e54 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71d868 │ │ │ │ + bl 71d870 │ │ │ │ cbz r0, 2e5ea2 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2e5eae │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2e5e34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71d628 │ │ │ │ + bl 71d630 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2e5e88 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ b.n 2e5e9a │ │ │ │ ldr r3, [pc, #40] @ (2e5f0c ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2e5f10 ) │ │ │ │ ldr r0, [pc, #40] @ (2e5f14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212758,25 +212758,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r0, #22 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r7, #25 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e5f20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bcc.n 2e5f40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -212786,26 +212786,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2e6058 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #268] @ (2e605c ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2e6060 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2e6064 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2e5f78 │ │ │ │ ldr r3, [pc, #244] @ (2e6068 ) │ │ │ │ add r3, pc │ │ │ │ @@ -212844,22 +212844,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 5ce58c │ │ │ │ + bl 5ce594 │ │ │ │ ldr r2, [pc, #160] @ (2e6084 ) │ │ │ │ vldr d7, [pc, #96] @ 2e6048 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2e6088 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -212881,60 +212881,60 @@ │ │ │ │ ldr r1, [pc, #116] @ (2e6094 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #912] @ (2e63f8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ orr.w r0, r6, #127 @ 0x7f │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands.w r0, r0, #127 @ 0x7f │ │ │ │ - ldrh r6, [r6, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #202 @ 0xca │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r7, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r3, #28 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2e6114 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212943,60 +212943,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e611c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (2e6120 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e6124 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2e6128 ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #80] @ (2e612c ) │ │ │ │ ldr r2, [pc, #80] @ (2e6130 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2e6134 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 2e6166 │ │ │ │ + cbz r2, 2e6164 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2e61bc │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ beq.n 2e61bc │ │ │ │ @@ -213012,47 +213012,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e61a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (2e61a4 ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #44] @ (2e61a8 ) │ │ │ │ ldr r1, [pc, #44] @ (2e61ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd898 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + b.w 5cd8a0 │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r7, r1 │ │ │ │ + subs r4, r6, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2e6288 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213061,15 +213061,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e6290 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ bl 2c6258 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -213129,31 +213129,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c40e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c40e0 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r3, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs.w r0, r4, #70 @ 0x46 │ │ │ │ + sbc.w r0, ip, #70 @ 0x46 │ │ │ │ │ │ │ │ 002e62ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213183,20 +213183,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e637c ) │ │ │ │ ldr r1, [pc, #136] @ (2e6380 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #124] @ (2e6384 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #116] @ (2e6388 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f7324 │ │ │ │ ldr r3, [pc, #108] @ (2e638c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -213232,39 +213232,39 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mov sl, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e63a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -213276,29 +213276,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44dadc │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r0, r4, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e63fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213309,31 +213309,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2e6444 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 44d9f0 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r1, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e6454 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -213342,20 +213342,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2e64b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2e64b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (2e64bc ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2e64c0 ) │ │ │ │ ldr r2, [pc, #48] @ (2e64c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -213364,19 +213364,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldmia r6!, {r1, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213393,15 +213393,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2e6538 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2e653c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #72] @ (2e6540 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -213415,19 +213415,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r6, sl │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -213443,15 +213443,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2e65c4 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #84] @ (2e65c8 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -213468,19 +213468,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r4, #9 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #9 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mvns r0, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -213493,47 +213493,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e6634 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (2e6638 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #44] @ (2e663c ) │ │ │ │ ldr r1, [pc, #44] @ (2e6640 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd898 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + b.w 5cd8a0 │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r2, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2e6718 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213543,28 +213543,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #176] @ (2e6724 ) │ │ │ │ ldr r1, [pc, #180] @ (2e6728 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cbnz r0, 2e66a8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213596,154 +213596,154 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ bl 2f81c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8114 │ │ │ │ nop │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r4, #5 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vhadd.s8 q8, q6, q3 │ │ │ │ - vhadd.s32 q8, q0, q3 │ │ │ │ + vhadd.s8 q8, q2, q3 │ │ │ │ + vhadd.s16 q8, q4, q3 │ │ │ │ │ │ │ │ 002e673c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #304] @ (2e6880 ) │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2e6884 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2e6888 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2e688c ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2e6890 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #256] @ (2e6894 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2e6898 │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #232] @ (2e689c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #208] @ (2e68a0 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2f7324 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5ce58c │ │ │ │ + bl 5ce594 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r7, [pc, #160] @ (2e68a4 ) │ │ │ │ ldr r1, [pc, #164] @ (2e68a8 ) │ │ │ │ ldr r6, [pc, #164] @ (2e68ac ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (2e68b0 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2f8510 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f7e68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -213753,42 +213753,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r6, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, r6 │ │ │ │ + movs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r4, r7 │ │ │ │ + movs r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ sbcs r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr6, {2} │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + cdp2 0, 1, cr0, cr12, cr6, {2} │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cdp 0, 2, cr0, cr10, cr6, {2} │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + cdp 0, 2, cr0, cr2, cr6, {2} │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cdp 0, 3, cr0, cr10, cr6, {2} │ │ │ │ + cdp 0, 3, cr0, cr2, cr6, {2} │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e68c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213800,19 +213800,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e6970 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2e6974 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cbnz r0, 2e6912 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213846,25 +213846,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 39a7c0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #170 @ 0xaa │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ eors r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ + stc2l 0, cr0, [lr, #280]! @ 0x118 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2e6a08 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (2e6a0c ) │ │ │ │ @@ -213872,26 +213872,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e6a10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (2e6a14 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e6a18 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #88] @ (2e6a1c ) │ │ │ │ ldr r3, [pc, #88] @ (2e6a20 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -213910,23 +213910,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r3, r4, r6} │ │ │ │ + push {r1, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213940,25 +213940,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2e6a68 ) │ │ │ │ ldr r0, [pc, #40] @ (2e6a6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce6cc │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce6d4 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ - asrs r2, r7, #6 │ │ │ │ + b.w 5cff5c │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2e6acc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213967,57 +213967,57 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e6ad4 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #60] @ (2e6ad8 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #44] @ (2e6adc ) │ │ │ │ ldr r1, [pc, #44] @ (2e6ae0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd898 │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + b.w 5cd8a0 │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-280] @ 0xfffffee8 │ │ │ │ - stc2l 0, cr0, [r8, #-280]! @ 0xfffffee8 │ │ │ │ - ldc2 0, cr0, [r2], {70} @ 0x46 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + stc2l 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ + stc2l 0, cr0, [r0, #-280]! @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [sl], {70} @ 0x46 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e6b0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2e6b3a │ │ │ │ @@ -214042,17 +214042,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [sl], #280 @ 0x118 │ │ │ │ + stc2 0, cr0, [r2], #280 @ 0x118 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6bf4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -214070,16 +214070,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce6cc │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce6d4 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 44d854 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -214096,40 +214096,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2e6d70 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #324] @ (2e6d74 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2e6d78 ) │ │ │ │ ldr r1, [pc, #324] @ (2e6d7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2e6d4a │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -214171,18 +214171,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e6d54 │ │ │ │ ldr r0, [pc, #184] @ (2e6d90 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -214237,28 +214237,28 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 2e6db0 │ │ │ │ + cbz r2, 2e6dae │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfba40046 │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + @ instruction: 0xfb9c0046 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfb500046 │ │ │ │ + @ instruction: 0xfb480046 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2e6e2c ) │ │ │ │ @@ -214268,27 +214268,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2e6e34 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (2e6e38 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2e6e3c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #92] @ (2e6e40 ) │ │ │ │ ldr r2, [pc, #96] @ (2e6e44 ) │ │ │ │ ldr r3, [pc, #96] @ (2e6e48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -214299,35 +214299,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r5!, {r2, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -214342,25 +214342,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e6ef0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (2e6ef4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2e6ef8 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (2e6efc ) │ │ │ │ ldr r3, [pc, #108] @ (2e6f00 ) │ │ │ │ ldr r1, [pc, #108] @ (2e6f04 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2e6f08 ) │ │ │ │ @@ -214375,36 +214375,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r0, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #520 @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + strh r6, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ stmia r5!, {r1, r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r5!, {r1, r2} │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ @@ -214422,22 +214422,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2e6fc2 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2e6fc8 │ │ │ │ ldr.w fp, [pc, #116] @ 2e6fd8 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -214451,23 +214451,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5cfd5c │ │ │ │ + bl 5cfd64 │ │ │ │ ldr r2, [pc, #84] @ (2e6fe4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2e6f7c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214475,35 +214475,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2e6f60 │ │ │ │ bl 2e6b40 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - str.w r0, [r4, #70] @ 0x46 │ │ │ │ - str.w r0, [r8, #70] @ 0x46 │ │ │ │ - @ instruction: 0xf79e0046 │ │ │ │ + ldrh.w r0, [ip, #70] @ 0x46 │ │ │ │ + str.w r0, [r0, #70] @ 0x46 │ │ │ │ + @ instruction: 0xf7960046 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e700c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ stmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214512,25 +214512,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2e7090 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (2e7094 ) │ │ │ │ ldr r1, [pc, #92] @ (2e7098 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2e709c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2e70a0 ) │ │ │ │ ldr r1, [pc, #76] @ (2e70a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -214547,23 +214547,23 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + b.w 5cd72c │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str.w r0, [r2, r6] │ │ │ │ - str??.w r0, [r2, r6] │ │ │ │ + ldrh.w r0, [sl, r6] │ │ │ │ + ldr.w r0, [sl, r6] │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #29 │ │ │ │ @@ -214584,76 +214584,76 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2e7108 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7a80046 │ │ │ │ - @ instruction: 0xf7ca0046 │ │ │ │ + @ instruction: 0xf7a00046 │ │ │ │ + @ instruction: 0xf7c20046 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e7144 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2e7148 ) │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2e714c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 688418 │ │ │ │ - ldrb r6, [r6, #12] │ │ │ │ + b.w 688420 │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf78c0046 │ │ │ │ - @ instruction: 0xf7a60046 │ │ │ │ + @ instruction: 0xf7840046 │ │ │ │ + @ instruction: 0xf79e0046 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e7188 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2e718c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2e7190 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5a3cdc │ │ │ │ + b.w 5a3ce4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7100046 │ │ │ │ - @ instruction: 0xf7320046 │ │ │ │ + @ instruction: 0xf7080046 │ │ │ │ + @ instruction: 0xf72a0046 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e71e4 │ │ │ │ sub sp, #8 │ │ │ │ mov r0, r2 │ │ │ │ @@ -214663,62 +214663,62 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a3db8 │ │ │ │ + bl 5a3dc0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6e60046 │ │ │ │ - movt r0, #43078 @ 0xa846 │ │ │ │ + @ instruction: 0xf6de0046 │ │ │ │ + movt r0, #10310 @ 0x2846 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e7240 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2e7244 ) │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2e7248 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e7236 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2597f4 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subw r0, r8, #2118 @ 0x846 │ │ │ │ - movt r0, #10310 @ 0x2846 │ │ │ │ + subw r0, r0, #2118 @ 0x846 │ │ │ │ + @ instruction: 0xf6ba0046 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2e72c0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r1 │ │ │ │ @@ -214728,27 +214728,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2e72c8 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2e72cc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #80] @ (2e72d0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e7298 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5a3c0c │ │ │ │ + b.w 5a3c14 │ │ │ │ ldr r2, [pc, #56] @ (2e72d4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e7288 │ │ │ │ ldr r2, [pc, #52] @ (2e72d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -214756,31 +214756,31 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e7288 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e72dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7288 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf62e0046 │ │ │ │ - addw r0, lr, #2118 @ 0x846 │ │ │ │ + @ instruction: 0xf6260046 │ │ │ │ + addw r0, r6, #2118 @ 0x846 │ │ │ │ adds r6, #206 @ 0xce │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6300046 │ │ │ │ + @ instruction: 0xf6280046 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2e7390 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #156] @ (2e7394 ) │ │ │ │ @@ -214790,15 +214790,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2e739c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (2e73a0 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e736c │ │ │ │ cmp r5, #1 │ │ │ │ @@ -214806,64 +214806,64 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2e7336 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e7356 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3b8c │ │ │ │ + b.w 5a3b94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3b58 │ │ │ │ + b.w 5a3b60 │ │ │ │ blx 2597f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3b8c │ │ │ │ + b.w 5a3b94 │ │ │ │ ldr r3, [pc, #52] @ (2e73a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e731c │ │ │ │ ldr r3, [pc, #48] @ (2e73a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e731c │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2e73ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e731c │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ - @ instruction: 0xf59c0046 │ │ │ │ + sbcs.w r0, r4, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf5940046 │ │ │ │ adds r6, #58 @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #688] @ (2e7658 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf58a0046 │ │ │ │ + @ instruction: 0xf5820046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2e7494 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r1 │ │ │ │ @@ -214874,69 +214874,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2e74a0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cbnz r0, 2e7402 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 688060 │ │ │ │ + bl 688068 │ │ │ │ ldr r3, [pc, #148] @ (2e74a4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e746e │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2e73ec │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #124] @ (2e74a8 ) │ │ │ │ ldr r2, [pc, #124] @ (2e74ac ) │ │ │ │ ldr r1, [pc, #128] @ (2e74b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e73ec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a3db8 │ │ │ │ + bl 5a3dc0 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e73ec │ │ │ │ ldr r2, [pc, #88] @ (2e74b4 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 688a00 │ │ │ │ + bl 688a08 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2e73ec │ │ │ │ ldr r3, [pc, #72] @ (2e74b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7418 │ │ │ │ @@ -214946,34 +214946,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7418 │ │ │ │ ldr r0, [pc, #60] @ (2e74c0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2e7418 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add.w r0, r2, #12976128 @ 0xc60000 │ │ │ │ - @ instruction: 0xf4e20046 │ │ │ │ + @ instruction: 0xf4fa0046 │ │ │ │ + @ instruction: 0xf4da0046 │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #0] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orr.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ - orn r0, ip, #12976128 @ 0xc60000 │ │ │ │ + orr.w r0, r4, #12976128 @ 0xc60000 │ │ │ │ + orn r0, r4, #12976128 @ 0xc60000 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2e70bc │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b00046 │ │ │ │ + @ instruction: 0xf4a80046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2e7564 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #140] @ (2e7568 ) │ │ │ │ @@ -214982,70 +214982,70 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #124] @ (2e7570 ) │ │ │ │ ldr r1, [pc, #124] @ (2e7574 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #96] @ (2e7578 ) │ │ │ │ ldr r1, [pc, #100] @ (2e757c ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2e7554 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2e753e │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6bbed8 │ │ │ │ + b.w 6bbee0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6887b4 │ │ │ │ + bl 6887bc │ │ │ │ b.n 2e752a │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf3d40046 │ │ │ │ - @ instruction: 0xf3ee0046 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + ubfx r0, ip, #1, #7 │ │ │ │ + @ instruction: 0xf3e60046 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bfi r0, r6, #1, #6 │ │ │ │ - usat r0, #6, r6, lsl #1 │ │ │ │ + @ instruction: 0xf35e0046 │ │ │ │ + @ instruction: 0xf37e0046 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2e7658 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #200] @ (2e765c ) │ │ │ │ @@ -215055,36 +215055,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d262c │ │ │ │ + bl 5d2890 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2e7604 │ │ │ │ ldr r2, [pc, #152] @ (2e7664 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2e7668 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2e766c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e762e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215099,38 +215099,38 @@ │ │ │ │ ldr r3, [pc, #96] @ (2e7674 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2e7678 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2e767c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e75f0 │ │ │ │ blx 2597f8 │ │ │ │ ldr r2, [pc, #76] @ (2e7680 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 688a00 │ │ │ │ + bl 688a08 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2e20046 │ │ │ │ - ssat r0, #7, r4, lsl #1 │ │ │ │ + @ instruction: 0xf2da0046 │ │ │ │ + @ instruction: 0xf2fc0046 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xfb2dffff │ │ │ │ @@ -215150,42 +215150,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #240] @ (2e77ac ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2e76fa │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7770 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cbz r0, 2e775a │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2e7738 │ │ │ │ ldr r1, [pc, #164] @ (2e77b0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -215194,32 +215194,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2e77b8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5a3b58 │ │ │ │ + b.w 5a3b60 │ │ │ │ ldr r5, [pc, #128] @ (2e77bc ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2e77c0 ) │ │ │ │ ldr r1, [pc, #128] @ (2e77c4 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2e77c8 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215227,38 +215227,38 @@ │ │ │ │ ldr r4, [pc, #88] @ (2e77cc ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1e20046 │ │ │ │ - addw r0, r4, #70 @ 0x46 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + rsbs r0, sl, #70 @ 0x46 │ │ │ │ @ instruction: 0xf1fc0046 │ │ │ │ - @ instruction: 0xf2120046 │ │ │ │ + strb r6, [r5, #22] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + @ instruction: 0xf1f40046 │ │ │ │ + addw r0, sl, #70 @ 0x46 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - @ instruction: 0xf1fe0046 │ │ │ │ + @ instruction: 0xf1f60046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2e7890 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #172] @ (2e7894 ) │ │ │ │ @@ -215267,76 +215267,76 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cbz r0, 2e784a │ │ │ │ cbz r4, 2e7860 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #136] @ (2e789c ) │ │ │ │ ldr r1, [pc, #136] @ (2e78a0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2e788c │ │ │ │ ldr r3, [pc, #120] @ (2e78a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2e78a8 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2e78ac ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2e78b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2e782c │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0c80046 │ │ │ │ - @ instruction: 0xf0e00046 │ │ │ │ - orn r0, r8, #70 @ 0x46 │ │ │ │ - eor.w r0, r8, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf0c00046 │ │ │ │ + @ instruction: 0xf0d80046 │ │ │ │ + orn r0, r0, #70 @ 0x46 │ │ │ │ + eor.w r0, r0, #70 @ 0x46 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -215346,15 +215346,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e78d4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2e794a │ │ │ │ @@ -215375,18 +215375,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e7982 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 688418 │ │ │ │ + bl 688420 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215433,15 +215433,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2e7a34 │ │ │ │ ldr r3, [pc, #156] @ (2e7a74 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2e7a60 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -215464,15 +215464,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2e7a78 ) │ │ │ │ ldr r2, [pc, #108] @ (2e7a7c ) │ │ │ │ ldr r1, [pc, #108] @ (2e7a80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215481,74 +215481,74 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2e7a88 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, lr, #70 @ 0x46 │ │ │ │ - strb r0, [r5, #12] │ │ │ │ + orr.w r0, r6, #70 @ 0x46 │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bic.w r0, r4, #70 @ 0x46 │ │ │ │ + ands.w r0, ip, #70 @ 0x46 │ │ │ │ cbnz r4, 2e7ad0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - vext.8 q8, q7, q3, #0 │ │ │ │ - vmla.i16 d16, d14, d6[0] │ │ │ │ + vext.8 q8, q3, q3, #0 │ │ │ │ + vmla.i16 d16, d6, d6[0] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2e7adc │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #60] @ (2e7ae0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2e7ae4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #44] @ (2e7ae8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2e7aec ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2e7af0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ cbnz r6, 2e7b34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -215562,60 +215562,60 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e7b60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2e7b64 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #72] @ (2e7b68 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2f8114 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - strb r4, [r3, #7] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 13, cr0, cr10, cr6, {2} │ │ │ │ - cdp 0, 15, cr0, cr10, cr6, {2} │ │ │ │ - blt.n 2e7bbc │ │ │ │ + cdp 0, 13, cr0, cr2, cr6, {2} │ │ │ │ + cdp 0, 15, cr0, cr2, cr6, {2} │ │ │ │ + blt.n 2e7bac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2e7b84 │ │ │ │ + blt.n 2e7b74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2e7bd4 │ │ │ │ ldr r2, [pc, #84] @ (2e7bd8 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2e7bdc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -215629,18 +215629,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 6, cr0, cr0, cr6, {2} │ │ │ │ - cdp 0, 7, cr0, cr14, cr6, {2} │ │ │ │ + cdp 0, 5, cr0, cr8, cr6, {2} │ │ │ │ + cdp 0, 7, cr0, cr6, cr6, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2e7d30 ) │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -215682,15 +215682,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2e7cbe │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e7cc6 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [pc, #200] @ (2e7d3c ) │ │ │ │ ldr r3, [pc, #188] @ (2e7d34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215728,15 +215728,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2e7c44 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 688078 │ │ │ │ + bl 688080 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2e7c44 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -215745,31 +215745,31 @@ │ │ │ │ b.n 2e7c44 │ │ │ │ ldr r1, [pc, #40] @ (2e7d44 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2e7d48 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7cdc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #78 @ 0x4e │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #62 @ 0x3e │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #214 @ 0xd6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #-280]! @ 0xfffffee8 │ │ │ │ + ldcl 0, cr0, [lr, #-280] @ 0xfffffee8 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e7da0 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ @@ -215785,24 +215785,24 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r0, [pc, #4] @ (2e7da8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2599b4 │ │ │ │ - stc 0, cr0, [r2, #-280] @ 0xfffffee8 │ │ │ │ + ldcl 0, cr0, [sl], #280 @ 0x118 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e7db8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ @ instruction: 0xb826 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2e7dc8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2f7740 │ │ │ │ nop │ │ │ │ @@ -215829,15 +215829,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2e808c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2e8070 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -215926,15 +215926,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2e80a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldr r3, [pc, #388] @ (2e80a8 ) │ │ │ │ @@ -215943,15 +215943,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2e80b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldr r3, [pc, #376] @ (2e80b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -215967,15 +215967,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2e80c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -216001,21 +216001,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2e80cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldr r1, [pc, #260] @ (2e80d0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 71da1c │ │ │ │ + bl 71da24 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7eea │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2e8052 │ │ │ │ @@ -216026,28 +216026,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2e80d8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldr r3, [pc, #212] @ (2e80dc ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2e80e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2e80e4 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -216066,87 +216066,87 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2e80ec ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e7eb2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - stcl 0, cr0, [r2], #280 @ 0x118 │ │ │ │ + ldc 0, cr0, [r8], #280 @ 0x118 │ │ │ │ + ldcl 0, cr0, [sl], {70} @ 0x46 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #150 @ 0x96 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r7, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [r4], {70} @ 0x46 │ │ │ │ - @ instruction: 0xebe40046 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + @ instruction: 0xebfc0046 │ │ │ │ + rsbs r0, ip, r6, lsl #1 │ │ │ │ + ldr r2, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [ip], {70} @ 0x46 │ │ │ │ - subs.w r0, ip, r6, lsl #1 │ │ │ │ + ldc 0, cr0, [r4], {70} @ 0x46 │ │ │ │ + subs.w r0, r4, r6, lsl #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ - @ instruction: 0xeb860046 │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + stc 0, cr0, [r2], #-280 @ 0xfffffee8 │ │ │ │ + sbcs.w r0, lr, r6, lsl #1 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xebfe0046 │ │ │ │ - @ instruction: 0xeb2e0046 │ │ │ │ - ldc 0, cr0, [r4], {70} @ 0x46 │ │ │ │ - @ instruction: 0xebe80046 │ │ │ │ - @ instruction: 0xeaf00046 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + @ instruction: 0xebf60046 │ │ │ │ + @ instruction: 0xeb260046 │ │ │ │ + stc 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + @ instruction: 0xebe00046 │ │ │ │ + @ instruction: 0xeae80046 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ - @ instruction: 0xead00046 │ │ │ │ - rsb r0, r0, r6, lsl #1 │ │ │ │ - eor.w r0, ip, r6, lsl #1 │ │ │ │ + ldc 0, cr0, [lr], {70} @ 0x46 │ │ │ │ + pkhbt r0, r8, r6, lsl #1 │ │ │ │ + subs.w r0, r8, r6, lsl #1 │ │ │ │ + eor.w r0, r4, r6, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e815c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (2e8160 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2e8164 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #72] @ 2e8168 │ │ │ │ ldr r3, [pc, #72] @ (2e816c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2e8170 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2e8174 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216155,38 +216155,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfaec0045 │ │ │ │ - lsrs r2, r7, #29 │ │ │ │ + @ instruction: 0xfae40045 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ push {r1, r2, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adc.w r0, ip, r6, lsl #1 │ │ │ │ + adc.w r0, r4, r6, lsl #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2e823c │ │ │ │ ldr r2, [pc, #176] @ (2e8240 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2e8244 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2e820e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2e81fe │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2e8226 │ │ │ │ @@ -216237,25 +216237,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2e8250 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmdb ip!, {r1, r2, r6} │ │ │ │ - strd r0, r0, [sl, #-280] @ 0x118 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + stmdb r4!, {r1, r2, r6} │ │ │ │ + strd r0, r0, [r2, #-280] @ 0x118 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia.w ip!, {r1, r2, r6} │ │ │ │ - orn r0, r4, r6, lsl #1 │ │ │ │ + ldmia.w r4!, {r1, r2, r6} │ │ │ │ + orrs.w r0, ip, r6, lsl #1 │ │ │ │ ldr r0, [pc, #4] @ (2e825c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ cbz r6, 2e82cc │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (2e84e4 ) │ │ │ │ @@ -216272,15 +216272,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (2e84f8 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2e83c2 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216296,26 +216296,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb750 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2e843a │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r3, [pc, #544] @ (2e8500 ) │ │ │ │ ldr r2, [pc, #548] @ (2e8504 ) │ │ │ │ ldr r1, [pc, #548] @ (2e8508 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (2e850c ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216375,15 +216375,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (2e8524 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #400] @ (2e8528 ) │ │ │ │ ldr r3, [pc, #336] @ (2e84ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216411,15 +216411,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (2e8530 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2e82b8 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8378 │ │ │ │ ldr r1, [pc, #308] @ (2e8534 ) │ │ │ │ @@ -216440,15 +216440,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (2e8540 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8378 │ │ │ │ ldr r2, [pc, #264] @ (2e8544 ) │ │ │ │ ldr r3, [pc, #172] @ (2e84ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -216457,141 +216457,141 @@ │ │ │ │ bne.n 2e84de │ │ │ │ ldr r1, [pc, #248] @ (2e8548 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71da1c │ │ │ │ + b.w 71da24 │ │ │ │ ldr r3, [pc, #232] @ (2e854c ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (2e8550 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (2e8554 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8396 │ │ │ │ ldr r4, [pc, #220] @ (2e8558 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (2e855c ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8378 │ │ │ │ ldr r4, [pc, #204] @ (2e8560 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (2e8564 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8378 │ │ │ │ ldr r4, [pc, #184] @ (2e8568 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2e856c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8396 │ │ │ │ ldr r4, [pc, #168] @ (2e8570 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2e8574 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2e8378 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #210 @ 0xd2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r8, r6, lsl #1 │ │ │ │ - orn r0, lr, r6, lsl #1 │ │ │ │ + orrs.w r0, r0, r6, lsl #1 │ │ │ │ + orn r0, r6, r6, lsl #1 │ │ │ │ movs r6, #176 @ 0xb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str??.w r0, [r8, #69] @ 0x45 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + str??.w r0, [r0, #69] @ 0x45 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xead80046 │ │ │ │ - strd r0, r0, [r0, #-288]! @ 0x120 │ │ │ │ + @ instruction: 0xead00046 │ │ │ │ + ldrd r0, r0, [r8, #-288] @ 0x120 │ │ │ │ strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xeae40046 │ │ │ │ - @ instruction: 0xeae00046 │ │ │ │ - @ instruction: 0xe9960046 │ │ │ │ - ldrd r0, r0, [sl, #-280]! @ 0x118 │ │ │ │ + @ instruction: 0xeadc0046 │ │ │ │ + @ instruction: 0xead80046 │ │ │ │ + @ instruction: 0xe98e0046 │ │ │ │ + ldrd r0, r0, [r2, #-280]! @ 0x118 │ │ │ │ movs r5, #178 @ 0xb2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strd r0, r0, [r6, #280] @ 0x118 │ │ │ │ - ldmdb lr, {r1, r2, r6} │ │ │ │ + @ instruction: 0xe9be0046 │ │ │ │ + ldmdb r6, {r1, r2, r6} │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bic.w r0, r6, r6, lsl #1 │ │ │ │ - ldrd r0, r0, [r6, #280]! @ 0x118 │ │ │ │ - @ instruction: 0xe8da0046 │ │ │ │ + ands.w r0, lr, r6, lsl #1 │ │ │ │ + strd r0, r0, [lr, #280]! @ 0x118 │ │ │ │ + @ instruction: 0xe8d20046 │ │ │ │ movs r5, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe8100046 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + @ instruction: 0xe8080046 │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmdb r4, {r1, r2, r6} │ │ │ │ - ldmia.w r8, {r1, r2, r6} │ │ │ │ - strd r0, r0, [r8, #-280]! @ 0x118 │ │ │ │ - stmia.w r0, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe9840046 │ │ │ │ - strd r0, r0, [r8], #-280 @ 0x118 │ │ │ │ - ldmia.w lr, {r1, r2, r6} │ │ │ │ - strex r0, r0, [lr, #280] @ 0x118 │ │ │ │ - strd r0, r0, [lr, #-280]! @ 0x118 │ │ │ │ - @ instruction: 0xe8360046 │ │ │ │ + stmdb ip, {r1, r2, r6} │ │ │ │ + ldmia.w r0, {r1, r2, r6} │ │ │ │ + strd r0, r0, [r0, #-280]! @ 0x118 │ │ │ │ + ldrd r0, r0, [r8], #-280 @ 0x118 │ │ │ │ + ldrd r0, r0, [ip, #-280]! @ 0x118 │ │ │ │ + strd r0, r0, [r0], #-280 @ 0x118 │ │ │ │ + ldmia.w r6, {r1, r2, r6} │ │ │ │ + strex r0, r0, [r6, #280] @ 0x118 │ │ │ │ + strd r0, r0, [r6, #-280]! @ 0x118 │ │ │ │ + @ instruction: 0xe82e0046 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e85dc │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (2e85e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2e85e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #64] @ (2e85e8 ) │ │ │ │ ldr r1, [pc, #68] @ (2e85ec ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2e85f0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216600,26 +216600,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6640045 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + @ instruction: 0xf65c0045 │ │ │ │ + lsrs r2, r5, #11 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cbz r6, 2e8624 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia.w ip, {r1, r2, r6} │ │ │ │ + ldmia.w r4, {r1, r2, r6} │ │ │ │ ldr r0, [pc, #4] @ (2e85fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add sp, #296 @ 0x128 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -216629,15 +216629,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e866c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (2e8670 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 2e865a │ │ │ │ @@ -216647,48 +216647,48 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 2e8644 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + b.w 5cfd04 │ │ │ │ + str r6, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia.w r4!, {r1, r2, r6} │ │ │ │ - stmia.w sl, {r1, r2, r6} │ │ │ │ + ldmia.w ip, {r1, r2, r6} │ │ │ │ + stmia.w r2, {r1, r2, r6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2e86dc │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #84] @ (2e86e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e86e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #72] @ (2e86e8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #64] @ (2e86ec ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #56] @ (2e86f0 ) │ │ │ │ ldr r2, [pc, #60] @ (2e86f4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -216698,18 +216698,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbc.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + sbc.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 2e8714 │ │ │ │ lsls r5, r5, #1 │ │ │ │ add r7, sp, #536 @ 0x218 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -216724,59 +216724,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (2e8744 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (2e8748 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e8678 │ │ │ │ + b.n 2e8668 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e86a0 │ │ │ │ + b.n 2e8690 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2e8784 │ │ │ │ ldr r2, [pc, #36] @ (2e8788 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (2e878c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b004 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r7, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e8614 │ │ │ │ + b.n 2e8604 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e863c │ │ │ │ + b.n 2e862c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (2e87e0 ) │ │ │ │ @@ -216784,15 +216784,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (2e87e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 2e87ce │ │ │ │ ldr r1, [pc, #44] @ (2e87ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -216801,24 +216801,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2e87f0 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (2e87f4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e85ec │ │ │ │ + b.n 2e85dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e8618 │ │ │ │ + b.n 2e8608 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - b.n 2e85dc │ │ │ │ + b.n 2e85cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e8604 │ │ │ │ + b.n 2e85f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (2e8844 ) │ │ │ │ @@ -216826,42 +216826,42 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (2e884c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #48] @ (2e8850 ) │ │ │ │ ldr r1, [pc, #48] @ (2e8854 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea35c │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e8580 │ │ │ │ + b.n 2e8570 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e85ac │ │ │ │ + b.n 2e859c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf3d60045 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + ubfx r0, lr, #1, #6 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e8860 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r6, sp, #648 @ 0x288 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216884,15 +216884,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2e88b2 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2e889a │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 71c968 │ │ │ │ + bl 71c970 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f7d64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e8882 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216913,25 +216913,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2e89b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #184] @ (2e89b4 ) │ │ │ │ ldr r1, [pc, #184] @ (2e89b8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2e89bc ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -216980,25 +216980,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 25b008 │ │ │ │ b.n 2e8982 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2e897e │ │ │ │ nop │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r4, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e85fc │ │ │ │ + b.n 2e85ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e8634 │ │ │ │ + b.n 2e8624 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e8628 │ │ │ │ + b.n 2e8618 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e8a08 │ │ │ │ @@ -217007,29 +217007,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2e8a10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #32] @ (2e8a14 ) │ │ │ │ ldr r1, [pc, #36] @ (2e8a18 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2180045 │ │ │ │ - lsls r2, r5, #26 │ │ │ │ + @ instruction: 0xf2100045 │ │ │ │ + lsls r2, r4, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ add r7, sp, #360 @ 0x168 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002e8a1c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -217087,15 +217087,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2e8aec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2e8af0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2e8ad4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217105,22 +217105,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2e8af4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d4684 │ │ │ │ + b.w 5d468c │ │ │ │ nop │ │ │ │ subs r0, r7, #2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #64] @ (2e8b30 ) │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ - vhadd.u q8, q5, q6 │ │ │ │ + and.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ + vhadd.u q8, q1, q6 │ │ │ │ │ │ │ │ 002e8af8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #400] @ (2e8c9c ) │ │ │ │ @@ -217141,15 +217141,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2f7db8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2e8b74 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 71d244 │ │ │ │ + bl 71d24c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2e8c88 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -217255,33 +217255,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2e8ca8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #32] @ (2e8cac ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2e92c4 │ │ │ │ + b.n 2e92b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e9264 │ │ │ │ + b.n 2e9254 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (2e8f58 ) │ │ │ │ @@ -217395,15 +217395,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e8df0 │ │ │ │ @@ -217460,15 +217460,15 @@ │ │ │ │ b.n 2e8dc6 │ │ │ │ ldr r3, [pc, #184] @ (2e8f5c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8f24 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217493,15 +217493,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e8dda │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e8df0 │ │ │ │ @@ -217528,19 +217528,19 @@ │ │ │ │ b.n 2e8e3e │ │ │ │ adds r4, r0, #2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #784] @ (2e9274 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e92b8 │ │ │ │ + b.n 2e92a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e90c4 │ │ │ │ + b.n 2e90b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e8f70 : │ │ │ │ ldr r3, [pc, #580] @ (2e91b8 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217561,15 +217561,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217627,15 +217627,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2e905c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2e9146 │ │ │ │ @@ -217676,15 +217676,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2e91a2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217736,21 +217736,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e90fc │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e90fc │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2e9090 │ │ │ │ adds r6, r2, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r0, [r3, r5] │ │ │ │ @@ -217784,19 +217784,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9218 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #24 │ │ │ │ + udf #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e921c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217867,21 +217867,21 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ asrs r4, r3, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #784] @ (2e95e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2e9334 │ │ │ │ + ble.n 2e9324 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2e939c │ │ │ │ + ble.n 2e938c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 2e91e8 │ │ │ │ + ble.n 2e93d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e92e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217897,15 +217897,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2e8f70 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217918,19 +217918,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9358 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2e9308 │ │ │ │ + bgt.n 2e92f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e9354 │ │ │ │ + bgt.n 2e9344 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e935c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217962,19 +217962,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e93c4 ) │ │ │ │ ldr r0, [pc, #20] @ (2e93c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2e9494 │ │ │ │ + bgt.n 2e9484 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e92e0 │ │ │ │ + bgt.n 2e92d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e93cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218011,19 +218011,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e9440 ) │ │ │ │ ldr r0, [pc, #20] @ (2e9444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2e9418 │ │ │ │ + blt.n 2e9408 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e9464 │ │ │ │ + bgt.n 2e9454 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9448 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218033,21 +218033,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2e8f70 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2e94c0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2e94c8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2e9494 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218067,19 +218067,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2e95ac │ │ │ │ + blt.n 2e959c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2e93f8 │ │ │ │ + blt.n 2e93e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e94dc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218105,19 +218105,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2e952c │ │ │ │ + bge.n 2e951c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2e9578 │ │ │ │ + blt.n 2e9568 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9538 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -218146,15 +218146,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e95ae │ │ │ │ movs r5, #0 │ │ │ │ b.n 2e95a8 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8cb0 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218175,19 +218175,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e95dc ) │ │ │ │ ldr r0, [pc, #20] @ (2e95e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2e967c │ │ │ │ + bge.n 2e966c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2e96c8 │ │ │ │ + bge.n 2e96b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2e9662 │ │ │ │ @@ -218250,15 +218250,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2e96e2 │ │ │ │ @@ -218285,38 +218285,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e9710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2e978c │ │ │ │ + bls.n 2e977c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e9800 │ │ │ │ + bls.n 2e97f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2e976c │ │ │ │ + bls.n 2e975c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e97f8 │ │ │ │ + bls.n 2e97e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9714 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2e9746 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2594b4 │ │ │ │ @@ -218403,38 +218403,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2e9724 │ │ │ │ + bls.n 2e9914 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e9738 │ │ │ │ + bls.n 2e9728 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e9928 │ │ │ │ + bls.n 2e9918 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2e9734 │ │ │ │ + bvs.n 2e9924 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2e97d4 │ │ │ │ + bmi.n 2e97c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (2e98d8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 25ae68 │ │ │ │ cbnz r0, 2e986c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2e98a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218450,20 +218450,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (2e98e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 2f5290 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2e98e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r3, [pc, #72] @ (2e98ec ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218484,28 +218484,28 @@ │ │ │ │ ldr r0, [pc, #40] @ (2e98f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r2, r2] │ │ │ │ + ldrsb r6, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e9fdc │ │ │ │ + b.n 2e9fcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb.w r0, [ip, sp] │ │ │ │ - bhi.n 2e9864 │ │ │ │ + strb.w r0, [r4, sp] │ │ │ │ + bhi.n 2e9854 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2e99c8 │ │ │ │ + bhi.n 2e99b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2e99b0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -218573,21 +218573,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2e9a38 │ │ │ │ + bhi.n 2e9a28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2e9a30 │ │ │ │ + bhi.n 2e9a20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2e996c │ │ │ │ + bmi.n 2e995c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2e99fc │ │ │ │ + bcc.n 2e99ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r0, #31 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002e99cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218677,21 +218677,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 46186c │ │ │ │ bl 2f85ac │ │ │ │ mov r1, r7 │ │ │ │ - bl 5ce80c │ │ │ │ + bl 5ce814 │ │ │ │ ldr r2, [pc, #144] @ (2e9b48 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (2e9b4c ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -218722,40 +218722,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (2e9b58 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ lsrs r2, r4, #29 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2e9a40 │ │ │ │ + bvc.n 2e9a30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2e9b10 │ │ │ │ + bcc.n 2e9b00 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2e9c10 │ │ │ │ + bvc.n 2e9c00 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2e9bfc │ │ │ │ + bvc.n 2e9bec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 2e9a80 │ │ │ │ + bmi.n 2e9a70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2e9bb0 │ │ │ │ + bvc.n 2e9ba0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2e9c1c │ │ │ │ + bmi.n 2e9c0c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ lsrs r0, r5, #25 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvs.n 2e9b98 │ │ │ │ + bvs.n 2e9b88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2e9a70 │ │ │ │ + bvs.n 2e9a60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218862,29 +218862,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2e9c7c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2e9c80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2e9c2c │ │ │ │ + bpl.n 2e9c1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2e9bf4 │ │ │ │ + bpl.n 2e9be4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219007,19 +219007,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e9dd0 ) │ │ │ │ ldr r0, [pc, #20] @ (2e9dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r6, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2e9e78 │ │ │ │ + bmi.n 2e9e68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2e9d14 │ │ │ │ + bmi.n 2e9d04 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9dd8 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2e9de4 │ │ │ │ @@ -219108,24 +219108,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2e9ec0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2e9ec4 ) │ │ │ │ ldr r1, [pc, #32] @ (2e9ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r1, [pc, #24] @ (2e9ecc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - bcc.n 2e9e80 │ │ │ │ + bcc.n 2e9e70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002e9ed0 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219147,31 +219147,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2e9f18 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 25919c │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2e9e44 │ │ │ │ + bcc.n 2e9e34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2e9f38 │ │ │ │ + bcc.n 2e9f28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9f1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4553e4 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2cc8 │ │ │ │ + b.w 5d2cd0 │ │ │ │ │ │ │ │ 002e9f3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2e9fc0 │ │ │ │ @@ -219181,16 +219181,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2e9fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce12c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce134 │ │ │ │ cbz r0, 2e9fa4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2e9f90 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219212,19 +219212,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2e9fcc ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 489f00 │ │ │ │ b.n 2e9f6e │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2e9f08 │ │ │ │ + bgt.n 2e9ef8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf132004d │ │ │ │ + @ instruction: 0xf12a004d │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002e9fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219244,16 +219244,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2ea040 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce12c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce134 │ │ │ │ cbz r0, 2ea026 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219262,84 +219262,84 @@ │ │ │ │ ldr r1, [pc, #28] @ (2ea044 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 48a114 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #512] @ (2ea23c ) │ │ │ │ + ldr r7, [pc, #480] @ (2ea21c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2ea038 │ │ │ │ + blt.n 2ea028 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eor.w r0, lr, #77 @ 0x4d │ │ │ │ + eor.w r0, r6, #77 @ 0x4d │ │ │ │ str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ea050 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r0, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002ea054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #36] @ (2ea094 ) │ │ │ │ ldr r2, [pc, #36] @ (2ea098 ) │ │ │ │ ldr r1, [pc, #40] @ (2ea09c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldr r7, [pc, #368] @ (2ea208 ) │ │ │ │ + ldr r7, [pc, #336] @ (2ea1e8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 2ea038 │ │ │ │ + bcs.n 2ea028 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2ea074 │ │ │ │ + bcs.n 2ea064 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea0a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2ea0fc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2ea0ea │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #56] @ (2ea100 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2ea104 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219347,19 +219347,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcs.n 2ea05c │ │ │ │ + bcs.n 2ea04c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #16] @ (2ea114 ) │ │ │ │ + ldr r6, [pc, #1008] @ (2ea4f4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 2ea1f0 │ │ │ │ + bcs.n 2ea1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219421,15 +219421,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2ea20e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5cfe04 │ │ │ │ + bl 5cfe0c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2ea208 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2ea1f0 │ │ │ │ ldr.w r9, [pc, #96] @ 2ea224 │ │ │ │ @@ -219440,15 +219440,15 @@ │ │ │ │ blx 2591f8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ mov r0, sl │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2ea1c6 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219469,23 +219469,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2ea234 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 2ea258 │ │ │ │ + bcs.n 2ea248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2ea168 │ │ │ │ + bne.n 2ea158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #856] @ (2ea588 ) │ │ │ │ + ldr r5, [pc, #824] @ (2ea568 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 2ea2f4 │ │ │ │ + bne.n 2ea2e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2ea170 │ │ │ │ + bne.n 2ea160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea238 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219554,15 +219554,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ mov r0, r7 │ │ │ │ blx 2594b8 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2ea2c8 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219588,29 +219588,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2ea3d4 │ │ │ │ + bne.n 2ea3c4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2ea38c │ │ │ │ + bne.n 2ea37c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r7, r0] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ea2dc │ │ │ │ + beq.n 2ea2cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #776] @ (2ea65c ) │ │ │ │ + ldr r4, [pc, #744] @ (2ea63c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2ea3f0 │ │ │ │ + beq.n 2ea3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2ea2ec │ │ │ │ + beq.n 2ea2dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea35c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2ea268 │ │ │ │ │ │ │ │ @@ -219682,41 +219682,41 @@ │ │ │ │ cbz r3, 2ea428 │ │ │ │ ldr r1, [pc, #60] @ (2ea444 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r1, [pc, #36] @ (2ea448 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea3f6 │ │ │ │ ldr r0, [pc, #32] @ (2ea44c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ceb6c │ │ │ │ + bl 5ceb74 │ │ │ │ ldr r1, [pc, #28] @ (2ea450 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ b.n 2ea406 │ │ │ │ lsls r2, r3, #21 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - beq.n 2ea484 │ │ │ │ + beq.n 2ea474 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (2ea488 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea454 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219726,31 +219726,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2ea49c ) │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2ea4a0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea468 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea4a4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -219764,22 +219764,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d570c │ │ │ │ + bl 5d5714 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ea4e6 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2ea3dc │ │ │ │ @@ -219790,17 +219790,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2ea518 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea4c0 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r4, r6} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea51c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2ea3dc │ │ │ │ @@ -219833,15 +219833,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 2591f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d622c │ │ │ │ + bl 5d6234 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ea558 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -219860,15 +219860,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 2591f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d622c │ │ │ │ + bl 5d6234 │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ea598 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2ea5ce │ │ │ │ @@ -219890,47 +219890,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ea618 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002ea61c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #56] @ (2ea670 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea674 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea678 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ea65c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -219939,40 +219939,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #32] @ (2ea694 ) │ │ │ │ + ldr r2, [pc, #0] @ (2ea674 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea67c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #56] @ (2ea6d0 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea6d4 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea6d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ea6bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -219981,40 +219981,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #672] @ (2ea974 ) │ │ │ │ + ldr r1, [pc, #640] @ (2ea954 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea6dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #56] @ (2ea730 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea734 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2ea71c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220023,40 +220023,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #288] @ (2ea854 ) │ │ │ │ + ldr r1, [pc, #256] @ (2ea834 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea73c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #56] @ (2ea790 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea794 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea798 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2ea77c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220065,19 +220065,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #928] @ (2eab34 ) │ │ │ │ + ldr r0, [pc, #896] @ (2eab14 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2ea802 │ │ │ │ @@ -220119,17 +220119,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmn r0, r4 │ │ │ │ + cmn r0, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmn r0, r2 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2ea832 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220185,17 +220185,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2ea8c0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ea890 │ │ │ │ - tst r6, r5 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - tst r4, r3 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220442,15 +220442,15 @@ │ │ │ │ cdp2 0, 11, cr0, cr12, cr15, {3} │ │ │ │ ldrb r2, [r3, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -220628,15 +220628,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2eaddc ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2eac78 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220709,28 +220709,28 @@ │ │ │ │ stc2l 0, cr0, [r0], #444 @ 0x1bc │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eade0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 712cb4 │ │ │ │ + bl 712cbc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2eae50 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -220757,24 +220757,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2eae64 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eae1e │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002eae68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220839,27 +220839,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2eaf20 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4} │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eaf24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -220904,15 +220904,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2eb0c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r7 │ │ │ │ blx 259f10 │ │ │ │ ldr r2, [pc, #296] @ (2eb0cc ) │ │ │ │ ldr r3, [pc, #276] @ (2eb0bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -220939,15 +220939,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2eb0d8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2eaf9c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2eaf82 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2eaf82 │ │ │ │ @@ -220987,28 +220987,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2eb0e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2eafa2 │ │ │ │ ldr r3, [pc, #124] @ (2eb0e8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2eb0ec ) │ │ │ │ ldr r1, [pc, #128] @ (2eb0f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2eaf9c │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2eb0f4 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -221017,51 +221017,51 @@ │ │ │ │ ldr r1, [pc, #92] @ (2eb0fc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2eaf9c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa10006f │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ vld1.8 {d0[3]}, [r6] │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + eors r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r4, r0 │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #240 @ 0xf0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb100 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221200,25 +221200,25 @@ │ │ │ │ b.n 2eb214 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh.w r0, [r4, pc, lsl #2] │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bl 28f256 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ @ instruction: 0xf77c006f │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb274 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221318,15 +221318,15 @@ │ │ │ │ movt r0, #2159 @ 0x86f │ │ │ │ @ instruction: 0xf6b8006f │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf63a006f │ │ │ │ ldr r1, [pc, #784] @ (2eb68c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb380 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221453,23 +221453,23 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25b388 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2eb496 │ │ │ │ nop │ │ │ │ subs.w r0, r6, #15663104 @ 0xef0000 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2eb7ec ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb4e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221487,26 +221487,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2eb714 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5ceb18 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5ceb20 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #492] @ (2eb718 ) │ │ │ │ ldr r2, [pc, #492] @ (2eb71c ) │ │ │ │ ldr r1, [pc, #496] @ (2eb720 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 25b008 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -221692,40 +221692,40 @@ │ │ │ │ b.n 2eb6de │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orr.w r0, r8, #15663104 @ 0xef0000 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, lr, #15663104 @ 0xef0000 │ │ │ │ - subs r3, #48 @ 0x30 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xf2e8006f │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2eba58 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb750 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -221762,41 +221762,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7143f4 │ │ │ │ + bl 7143fc │ │ │ │ ldr r3, [pc, #96] @ (2eb824 ) │ │ │ │ ldr r4, [pc, #100] @ (2eb828 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2eb82c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eb7a2 │ │ │ │ ldr r3, [pc, #76] @ (2eb830 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2eb834 ) │ │ │ │ ldr r1, [pc, #76] @ (2eb838 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2eb7dc │ │ │ │ ldr r3, [pc, #60] @ (2eb83c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2eb840 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -221804,34 +221804,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2eb7dc │ │ │ │ nop │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5} │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itt │ │ │ │ + ite │ │ │ │ lsl r6, r0, #1 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + popal {r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #86 @ 0x56 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -221939,24 +221939,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5ceb18 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5ceb20 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #288] @ (2eba8c ) │ │ │ │ ldr r1, [pc, #288] @ (2eba90 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 25b7d8 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222056,32 +222056,32 @@ │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b.n 2eb9f8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ands.w r0, r4, #111 @ 0x6f │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x0074 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ vhadd.s q0, q1, │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r6, r5 │ │ │ │ + rev16 r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002ebab4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222119,15 +222119,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ebb20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222603,23 +222603,23 @@ │ │ │ │ stc 0, cr0, [r8], {111} @ 0x6f │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xebf4006f │ │ │ │ sub.w r0, sl, pc, asr #1 │ │ │ │ ldr r1, [pc, #784] @ (2ec2ec ) │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r7 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + rev r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2ec01e │ │ │ │ + cbnz r6, 2ec01c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2ec00c │ │ │ │ + cbnz r4, 2ec00a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ebff0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223571,20 +223571,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2ec858 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2ec9b2 │ │ │ │ b.n 2ec862 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -223724,23 +223724,23 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ed2b2 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vsubw.u q10, , d24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2ecbd6 │ │ │ │ + cbz r0, 2ecbd4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2ecbc6 │ │ │ │ + cbz r6, 2ecbc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #190 @ 0xbe │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2ece88 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2ed4bc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224511,23 +224511,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2ed10c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -224836,33 +224836,33 @@ │ │ │ │ b.w 2ec236 │ │ │ │ bgt.n 2ed7a6 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vsubw.u q10, , d24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2edb04 ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 2edae4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (2eda8c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #576 @ (adr r6, 2ed9c0 ) │ │ │ │ + add r6, pc, #544 @ (adr r6, 2ed9a0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #232 @ (adr r6, 2ed86c ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2ed84c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #384 @ (adr r2, 2ed90c ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2ed8ec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, pc, #120 @ (adr r2, 2ed80c ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 2ed7ec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ed794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -224954,15 +224954,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, pc, #392 @ (adr r1, 2eda10 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 2ed9f0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ed888 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -224982,15 +224982,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #144 @ (adr r1, 2ed95c ) │ │ │ │ + add r1, pc, #112 @ (adr r1, 2ed93c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ed8cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225091,49 +225091,49 @@ │ │ │ │ beq.n 2eda20 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2eda26 │ │ │ │ ldr r0, [pc, #140] @ (2eda50 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e30c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2eda54 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e30c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e30c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ed914 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2ed990 │ │ │ │ ldr r0, [pc, #76] @ (2eda58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r0, [pc, #72] @ (2eda5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e30c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ed9ba │ │ │ │ ldr r1, [pc, #60] @ (2eda60 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ed9c0 │ │ │ │ ldr r1, [pc, #60] @ (2eda64 ) │ │ │ │ @@ -225150,25 +225150,25 @@ │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2eda46 │ │ │ │ vqshlu.s32 , q7, #31 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r1, pc, #432 @ (adr r1, 2edc04 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 2edbe4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #592 @ (adr r1, 2edca8 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 2edc88 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eda68 : │ │ │ │ ldr r3, [pc, #8] @ (2eda74 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226018,19 +226018,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ee2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #22 │ │ │ │ + lsrs r6, r3, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee2d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226075,15 +226075,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee3e4 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226109,15 +226109,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 4487a8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 722b08 │ │ │ │ + bl 722b10 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2ee3f8 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ee32a │ │ │ │ @@ -226130,15 +226130,15 @@ │ │ │ │ beq.n 2ee32a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2ee42c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71a9e4 │ │ │ │ + bl 71a9ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2ee32a │ │ │ │ ldr r3, [pc, #72] @ (2ee430 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226164,19 +226164,19 @@ │ │ │ │ stmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee440 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226216,15 +226216,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 259c34 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ee488 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2ee4c0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 259008 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226245,27 +226245,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2ee514 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2ee484 │ │ │ │ nop │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r4, #34 @ 0x22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee518 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226341,46 +226341,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 262a28 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5caca0 │ │ │ │ + bl 5caca8 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ee5ce │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6c7028 │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + b.w 6c7030 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226418,15 +226418,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2ee81c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2ee802 │ │ │ │ ldr.w r8, [pc, #368] @ 2ee820 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2ee824 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2ee828 │ │ │ │ add r8, pc │ │ │ │ @@ -226460,145 +226460,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2ee802 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2ee72e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2ee82c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6c0 │ │ │ │ ldr r1, [pc, #236] @ (2ee830 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6c6 │ │ │ │ ldr r1, [pc, #220] @ (2ee834 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6ce │ │ │ │ ldr r1, [pc, #204] @ (2ee838 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6d6 │ │ │ │ ldr r1, [pc, #184] @ (2ee83c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6de │ │ │ │ ldr r1, [pc, #168] @ (2ee840 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6e6 │ │ │ │ ldr r1, [pc, #148] @ (2ee844 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6ee │ │ │ │ ldr r1, [pc, #132] @ (2ee848 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6f6 │ │ │ │ ldr r1, [pc, #112] @ (2ee84c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee6fe │ │ │ │ ldr r1, [pc, #96] @ (2ee850 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2ee704 │ │ │ │ mov r0, sl │ │ │ │ - bl 6c7604 │ │ │ │ + bl 6c760c │ │ │ │ b.n 2ee66e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #464] @ 0x1d0 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #488] @ 0x1e8 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226634,99 +226634,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2ee956 │ │ │ │ ldr r2, [pc, #348] @ (2eea10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2eea14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee994 │ │ │ │ ldr r2, [pc, #332] @ (2eea18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2eea1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee9a0 │ │ │ │ ldr r2, [pc, #320] @ (2eea20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2eea24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee99a │ │ │ │ ldr r2, [pc, #304] @ (2eea28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2eea2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2ee91e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee9a6 │ │ │ │ ldr r2, [pc, #288] @ (2eea30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2eea34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r1, [pc, #272] @ (2eea38 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707f74 │ │ │ │ + bl 707f7c │ │ │ │ ldr r1, [pc, #256] @ (2eea3c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708030 │ │ │ │ + bl 708038 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2ee9ac │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 70cb34 │ │ │ │ + bl 70cb3c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 697f24 │ │ │ │ + bl 697f2c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ee8b2 │ │ │ │ ldr r2, [pc, #176] @ (2eea40 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ee8b6 │ │ │ │ @@ -226742,17 +226742,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2eea50 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ee912 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2eea54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 6c7550 │ │ │ │ + bl 6c7558 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #144] @ (2eea58 ) │ │ │ │ ldr r3, [pc, #44] @ (2ee9f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226774,55 +226774,55 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2eea44 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #912] @ 0x390 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2eeb34 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - bcs.n 2eeb2c │ │ │ │ - lsls r5, r0, #1 │ │ │ │ bcs.n 2eeb24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bcs.n 2eeb1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ bcs.n 2eeb14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + bcs.n 2eeb0c │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + bcs.n 2eeb04 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ittt hi │ │ │ │ lslhi r7, r5, #1 │ │ │ │ │ │ │ │ 002eea5c : │ │ │ │ pushhi {r3, r4, r5, lr} │ │ │ │ movhi.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226831,46 +226831,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2efe64 │ │ │ │ ldr r1, [pc, #68] @ (2eeab8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2eeaa4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2eea9e │ │ │ │ ldr r2, [pc, #52] @ (2eeabc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2eeac0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6f2d00 │ │ │ │ + b.w 6f2d08 │ │ │ │ ldr r2, [pc, #36] @ (2eeac4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2eea8a │ │ │ │ ldr r1, [pc, #32] @ (2eeac8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6f2d00 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + b.w 6f2d08 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors.w r0, r8, #69 @ 0x45 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + eors.w r0, r0, #69 @ 0x45 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eeacc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226885,52 +226885,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2eeb54 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2eeb58 │ │ │ │ ldr.w r9, [pc, #100] @ 2eeb5c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2eeb14 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2eeb44 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2eeb00 │ │ │ │ mov r1, r2 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eeb14 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6f2d78 │ │ │ │ + b.w 6f2d80 │ │ │ │ nop │ │ │ │ bkpt 0x0062 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eeb60 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226938,20 +226938,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2efeb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2eeb90 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6c71cc │ │ │ │ + b.w 6c71d4 │ │ │ │ nop │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002eeb94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226976,17 +226976,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2eec1c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 6c7640 │ │ │ │ + bl 6c7648 │ │ │ │ ldr r2, [pc, #52] @ (2eec20 ) │ │ │ │ ldr r3, [pc, #44] @ (2eec18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227001,15 +227001,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r5, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eec24 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2efef4 │ │ │ │ @@ -227034,31 +227034,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ ldr r1, [pc, #152] @ (2eed00 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #144] @ (2eed04 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5caca0 │ │ │ │ + bl 5caca8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2eece2 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227089,31 +227089,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2eed0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2eecb8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r4, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ pop {r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eed10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227126,26 +227126,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ ldr r1, [pc, #104] @ (2eeda8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #96] @ (2eedac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 441530 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227170,19 +227170,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ cbnz r2, 2eee2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eedb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227288,15 +227288,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2eef00 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e3b8 │ │ │ │ + bl 70e3c0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 43f57c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4975a0 │ │ │ │ @@ -227319,15 +227319,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x002a │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r1, #1 │ │ │ │ rev16 r6, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eef08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227370,71 +227370,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2ef23c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef1fe │ │ │ │ ldr r1, [pc, #692] @ (2ef240 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #688] @ (2ef244 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #676] @ (2ef248 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #668] @ (2ef24c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #656] @ (2ef250 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #648] @ (2ef254 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef1dc │ │ │ │ ldr r2, [pc, #628] @ (2ef258 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2ef25c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef1d6 │ │ │ │ ldr r2, [pc, #612] @ (2ef260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2ef264 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eef4e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c7a3c │ │ │ │ + bl 6c7a44 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #584] @ (2ef268 ) │ │ │ │ ldr r3, [pc, #528] @ (2ef230 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227453,166 +227453,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2ef23c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef1f2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ef1e2 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ef008 │ │ │ │ ldr r1, [pc, #476] @ (2ef26c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef008 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2ef23c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef1f8 │ │ │ │ ldr r1, [pc, #440] @ (2ef270 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #432] @ (2ef274 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #424] @ (2ef278 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #412] @ (2ef27c ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #404] @ (2ef280 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #392] @ (2ef284 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #384] @ (2ef288 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #372] @ (2ef28c ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef008 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2ef23c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef204 │ │ │ │ ldr r1, [pc, #332] @ (2ef290 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #328] @ (2ef294 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #316] @ (2ef298 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #308] @ (2ef29c ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef008 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2ef23c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef20a │ │ │ │ ldr r1, [pc, #268] @ (2ef2a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #260] @ (2ef2a4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #252] @ (2ef2a8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #240] @ (2ef2ac ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #232] @ (2ef2b0 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef008 │ │ │ │ ldr r2, [pc, #220] @ (2ef2b4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2eeffe │ │ │ │ ldr r2, [pc, #216] @ (2ef2b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2eefe6 │ │ │ │ ldr r1, [pc, #216] @ (2ef2bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef078 │ │ │ │ ldr r3, [pc, #204] @ (2ef2c0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ef066 │ │ │ │ ldr r3, [pc, #200] @ (2ef2c4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ef0b6 │ │ │ │ @@ -227636,91 +227636,91 @@ │ │ │ │ blx 25919c │ │ │ │ rev r4, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ rev r2, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbnz r4, 2ef276 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r5, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str??.w r0, [r0, #77] @ 0x4d │ │ │ │ - ldr.w r0, [sl, #77] @ 0x4d │ │ │ │ - ldr.w r0, [r4, #77] @ 0x4d │ │ │ │ - str.w r0, [lr, #77] @ 0x4d │ │ │ │ - str.w r0, [r8, #77] @ 0x4d │ │ │ │ - mcr2 0, 7, r0, cr14, cr7, {2} │ │ │ │ - ldrh r6, [r0, #42] @ 0x2a │ │ │ │ + ldr.w r0, [r8, #77] @ 0x4d │ │ │ │ + ldr.w r0, [r2, #77] @ 0x4d │ │ │ │ + str.w r0, [ip, #77] @ 0x4d │ │ │ │ + str.w r0, [r6, #77] @ 0x4d │ │ │ │ + str.w r0, [r0, #77] @ 0x4d │ │ │ │ + mcr2 0, 7, r0, cr6, cr7, {2} │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ef2dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227739,20 +227739,20 @@ │ │ │ │ bl 2f00d8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2ef318 │ │ │ │ ldr r1, [pc, #76] @ (2ef35c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4975a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c7208 │ │ │ │ + bl 6c7210 │ │ │ │ ldr r2, [pc, #56] @ (2ef360 ) │ │ │ │ ldr r3, [pc, #44] @ (2ef358 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227768,15 +227768,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb65a │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb622 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ef364 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227797,19 +227797,19 @@ │ │ │ │ bl 2eff68 │ │ │ │ cbz r0, 2ef3ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2ef3f8 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2ef3dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c76b8 │ │ │ │ + bl 6c76c0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4975a0 │ │ │ │ ldr r2, [pc, #68] @ (2ef3fc ) │ │ │ │ ldr r3, [pc, #60] @ (2ef3f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227826,26 +227826,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2ef400 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 2ef3a6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ push {r1, r4, r6, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r2, r4, r7, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2ef570 ) │ │ │ │ @@ -227859,91 +227859,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2ef57c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef522 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [pc, #300] @ (2ef580 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2ef584 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d4684 │ │ │ │ + bl 5d468c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2ef588 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ ldr r1, [pc, #280] @ (2ef58c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ ldr r1, [pc, #268] @ (2ef590 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ ldr r1, [pc, #260] @ (2ef594 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ ldr r1, [pc, #248] @ (2ef598 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef54c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71e140 │ │ │ │ + bl 71e148 │ │ │ │ ldr r2, [pc, #224] @ (2ef59c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2ef5a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d4788 │ │ │ │ + bl 5d4790 │ │ │ │ ldr r1, [pc, #216] @ (2ef5a4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d6fd8 │ │ │ │ + bl 5d6fe0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70aba4 │ │ │ │ + bl 70abac │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 697f24 │ │ │ │ + bl 697f2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 708030 │ │ │ │ + bl 708038 │ │ │ │ cbz r5, 2ef514 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2ef55e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -227974,57 +227974,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2ef4ba │ │ │ │ mov r0, r5 │ │ │ │ - bl 70f8bc │ │ │ │ + bl 70f8c4 │ │ │ │ b.n 2ef514 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2ef5ac ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2ef5b0 ) │ │ │ │ ldr r0, [pc, #76] @ (2ef5b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r5, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2ef5c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr], {74} @ 0x4a │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + ldc2 0, cr0, [r6], {74} @ 0x4a │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adc.w r0, r0, #75 @ 0x4b │ │ │ │ - bvs.n 2ef578 │ │ │ │ + @ instruction: 0xf138004b │ │ │ │ + bvs.n 2ef568 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #0] │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r4, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r1, r2, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfbbe0057 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xfbb60057 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2ef6c4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228035,36 +228035,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2ef636 │ │ │ │ ldr r6, [pc, #228] @ (2ef6d0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2ef6d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #200] @ (2ef6d8 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2ef660 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228086,23 +228086,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #120] @ (2ef6e0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2ef636 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #104] @ (2ef6e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228130,123 +228130,123 @@ │ │ │ │ b.n 2ef694 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 2ef726 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb320057 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + @ instruction: 0xfb2a0057 │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r2, 2ef724 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r0, #14] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, #12] │ │ │ │ + ldrh r4, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2ef778 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2ef74c │ │ │ │ ldr r5, [pc, #108] @ (2ef77c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2ef780 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #80] @ (2ef784 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ef762 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #28] @ (2ef788 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2ef74c │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfa0e0057 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + @ instruction: 0xfa060057 │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ef78c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 259184 │ │ │ │ mov r6, r0 │ │ │ │ bl 4e3df0 │ │ │ │ ldr r5, [pc, #100] @ (2ef810 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #96] @ (2ef814 ) │ │ │ │ ldr r2, [pc, #100] @ (2ef818 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2ef81c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #84] @ (2ef820 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ bl 28f53c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2ef7f4 │ │ │ │ blx 25b9f0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -228263,18 +228263,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ cbz r4, 2ef838 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vld4.16 {d16-d19}, [lr :64], r7 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + vld4.16 {d16-d19}, [r6 :64], r7 │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r6, #31 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ef824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228291,30 +228291,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2ef964 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 26448c │ │ │ │ ldr r3, [pc, #220] @ (2ef968 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228326,22 +228326,22 @@ │ │ │ │ blx 259184 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2ef8fa │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 259184 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -228389,19 +228389,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 2ef958 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr.w r0, [ip, #87] @ 0x57 │ │ │ │ + ldr.w r0, [r4, #87] @ 0x57 │ │ │ │ sub sp, #336 @ 0x150 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #160 @ 0xa0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ @@ -228410,15 +228410,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 264514 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d2b7c │ │ │ │ + bl 5d2b84 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2efaac │ │ │ │ ldr r3, [pc, #308] @ (2efacc ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228464,15 +228464,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5d3518 │ │ │ │ + bl 5d3520 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2efa34 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ @@ -228530,15 +228530,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r2, #6 │ │ │ │ + movs r1, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efad0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228575,87 +228575,87 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2efbac ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r2, [pc, #108] @ (2efbb0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2efbb4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2efb82 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f24f0 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2efbb8 ) │ │ │ │ ldr r4, [pc, #48] @ (2efbbc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf5e20057 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + rsbs r0, sl, #14090240 @ 0xd70000 │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r4, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efbc0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5cf0dc │ │ │ │ + bl 5cf0e4 │ │ │ │ cbnz r0, 2efc04 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r1, [pc, #80] @ (2efc34 ) │ │ │ │ ldr r2, [pc, #84] @ (2efc38 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2efc3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f464c │ │ │ │ ldr r3, [pc, #56] @ (2efc40 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -228663,32 +228663,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2efc48 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf53e0057 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + @ instruction: 0xf5360057 │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds.w r0, r4, #14090240 @ 0xd70000 │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + add.w r0, ip, #14090240 @ 0xd70000 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efc4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228696,21 +228696,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2efcb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5514 │ │ │ │ + bl 5d551c │ │ │ │ ldr r1, [pc, #64] @ (2efcb4 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ ldr r2, [pc, #56] @ (2efcb8 ) │ │ │ │ ldr r3, [pc, #44] @ (2efcb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228741,26 +228741,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2efe30 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2efe34 ) │ │ │ │ add r0, pc │ │ │ │ blx 259948 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r1, [pc, #344] @ (2efe38 ) │ │ │ │ ldr r2, [pc, #344] @ (2efe3c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2efe40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2efe24 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2efe44 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -228849,19 +228849,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2efd5c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6c7028 │ │ │ │ + bl 6c7030 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2efe00 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 259008 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -228877,37 +228877,37 @@ │ │ │ │ blx 259c34 │ │ │ │ b.n 2efd84 │ │ │ │ ldr r1, [pc, #56] @ (2efe60 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2efdee │ │ │ │ - cdp 0, 0, cr0, cr2, cr13, {2} │ │ │ │ + ldcl 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ add r4, sp, #408 @ 0x198 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - orr.w r0, r0, #14090240 @ 0xd70000 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + bics.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r1, #0] │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (2efe8c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #30] │ │ │ │ + strh r4, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ strh r2, [r7, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r2, [r6, #26] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efe64 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228932,15 +228932,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r2, sp, #832 @ 0x340 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4} │ │ │ │ + stmia r2!, {r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002efeb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -228950,15 +228950,15 @@ │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #36] @ (2efef0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 722588 │ │ │ │ + bl 722590 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228996,52 +228996,52 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2eff60 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf1f00057 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + @ instruction: 0xf1e80057 │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r2, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eff64 : │ │ │ │ b.w 341fc8 │ │ │ │ │ │ │ │ 002eff68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr.w ip, [pc, #80] @ 2effd8 │ │ │ │ ldr r2, [pc, #80] @ (2effdc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2effe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 341fcc │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229057,29 +229057,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1960057 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + @ instruction: 0xf18e0057 │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002effe4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 453db0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f000e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 259008 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229097,21 +229097,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f0074 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 259948 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ ldr r1, [pc, #56] @ (2f0078 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b74 │ │ │ │ + bl 5d2b7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f005e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 259008 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229120,34 +229120,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaa2004d │ │ │ │ + eors.w r0, sl, sp, lsl #1 │ │ │ │ bl 6407a │ │ │ │ │ │ │ │ 002f007c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f00d0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 259948 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ ldr r1, [pc, #56] @ (2f00d4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b74 │ │ │ │ + bl 5d2b7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f00ba │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 259008 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229156,15 +229156,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, r6, sp, lsl #1 │ │ │ │ + bics.w r0, lr, sp, lsl #1 │ │ │ │ bl 13c0d6 │ │ │ │ │ │ │ │ 002f00d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -229172,31 +229172,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f015c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d55ac │ │ │ │ + bl 5d55b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f013a │ │ │ │ ldr r4, [pc, #96] @ (2f0160 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f0164 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 722588 │ │ │ │ + bl 722590 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229209,52 +229209,52 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f0170 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f0126 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strd r0, r0, [r2, #308]! @ 0x134 │ │ │ │ - bic.w r0, r0, #87 @ 0x57 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + ldrd r0, r0, [sl, #308] @ 0x134 │ │ │ │ + ands.w r0, r8, #87 @ 0x57 │ │ │ │ + strh r2, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vshr.s32 q8, , #32 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + vshr.s16 q8, , #8 │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f0174 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5ceb20 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #96] @ (2f01f4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f01c2 │ │ │ │ ldr r3, [pc, #88] @ (2f01f8 ) │ │ │ │ ldr r2, [pc, #88] @ (2f01fc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229264,41 +229264,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f0208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r7, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vmov.i32 q0, #39 @ 0x00000027 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + vqadd.s64 q8, q5, │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vqadd.s16 q8, q5, │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + vqadd.s16 q8, q1, │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f021c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ adds r6, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229307,15 +229307,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f0558 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f055c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f0548 │ │ │ │ add r3, pc │ │ │ │ @@ -229328,585 +229328,585 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f0568 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #744] @ (2f056c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f0570 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #740] @ (2f0574 ) │ │ │ │ ldr r2, [pc, #740] @ (2f0578 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #728] @ (2f057c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f0580 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #724] @ (2f0584 ) │ │ │ │ ldr r2, [pc, #724] @ (2f0588 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #712] @ (2f058c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f0590 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #708] @ (2f0594 ) │ │ │ │ ldr r2, [pc, #708] @ (2f0598 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #696] @ (2f059c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f05a0 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #692] @ (2f05a4 ) │ │ │ │ ldr r2, [pc, #692] @ (2f05a8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #680] @ (2f05ac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f05b0 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #676] @ (2f05b4 ) │ │ │ │ ldr r2, [pc, #676] @ (2f05b8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #664] @ (2f05bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #656] @ (2f05c0 ) │ │ │ │ ldr r1, [pc, #656] @ (2f05c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f05c8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f05cc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r2, [pc, #640] @ (2f05d0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f05d4 ) │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #636] @ (2f05d8 ) │ │ │ │ ldr r1, [pc, #636] @ (2f05dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f05e0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f05e4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r2, [pc, #620] @ (2f05e8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #612] @ (2f05ec ) │ │ │ │ ldr r1, [pc, #612] @ (2f05f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f05f4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f05f8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r2, [pc, #596] @ (2f05fc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r3, [pc, #588] @ (2f0600 ) │ │ │ │ ldr r1, [pc, #592] @ (2f0604 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f0608 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f060c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r2, [pc, #576] @ (2f0610 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #568] @ (2f0614 ) │ │ │ │ ldr r3, [pc, #568] @ (2f0618 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f061c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #560] @ (2f0620 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #552] @ (2f0624 ) │ │ │ │ ldr r3, [pc, #552] @ (2f0628 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f062c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #544] @ (2f0630 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #536] @ (2f0634 ) │ │ │ │ ldr r3, [pc, #536] @ (2f0638 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f063c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #528] @ (2f0640 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #520] @ (2f0644 ) │ │ │ │ ldr r3, [pc, #520] @ (2f0648 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2f064c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #512] @ (2f0650 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #504] @ (2f0654 ) │ │ │ │ ldr r3, [pc, #504] @ (2f0658 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2f065c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #496] @ (2f0660 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #488] @ (2f0664 ) │ │ │ │ ldr r3, [pc, #488] @ (2f0668 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2f066c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #480] @ (2f0670 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #472] @ (2f0674 ) │ │ │ │ ldr r3, [pc, #472] @ (2f0678 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2f067c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #464] @ (2f0680 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #456] @ (2f0684 ) │ │ │ │ ldr r3, [pc, #456] @ (2f0688 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2f068c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ca0 │ │ │ │ + bl 5d5ca8 │ │ │ │ ldr r2, [pc, #448] @ (2f0690 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #440] @ (2f0694 ) │ │ │ │ ldr r3, [pc, #440] @ (2f0698 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d4e6c │ │ │ │ + bl 5d4e74 │ │ │ │ ldr r2, [pc, #424] @ (2f069c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r1, [pc, #416] @ (2f06a0 ) │ │ │ │ ldr r3, [pc, #416] @ (2f06a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2f06a8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #408] @ (2f06ac ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r2, [pc, #400] @ (2f06b0 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2f06b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5d4e6c │ │ │ │ + bl 5d4e74 │ │ │ │ ldr r2, [pc, #384] @ (2f06b8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6328 │ │ │ │ + bl 5d6330 │ │ │ │ ldr r2, [pc, #376] @ (2f06bc ) │ │ │ │ b.n 2f06c0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, #87 @ 0x57 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ands.w r0, r8, #87 @ 0x57 │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #392] @ (2f071c ) │ │ │ │ + ldr r4, [pc, #360] @ (2f06fc ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r5, pc, #880 @ (adr r5, 2f0948 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #31] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #31] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #0] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r3, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - negs r2, r5 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r0, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r1 │ │ │ │ + subs r2, r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2f06f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2f06f4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2f06f8 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r2, [pc, #28] @ (2f06fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6328 │ │ │ │ + b.w 5d6330 │ │ │ │ nop │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5d5514 │ │ │ │ + bl 5d551c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d52e4 │ │ │ │ + bl 5d52ec │ │ │ │ cbz r0, 2f0736 │ │ │ │ ldr r1, [pc, #68] @ (2f0768 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d50bc │ │ │ │ + b.w 5d50c4 │ │ │ │ ldr r3, [pc, #52] @ (2f076c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2f0770 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2f0774 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds.w r0, r4, r7, lsr #1 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + add.w r0, ip, r7, lsr #1 │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f0854 ) │ │ │ │ @@ -229914,15 +229914,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f085c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229931,26 +229931,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5d288c │ │ │ │ + bl 5d2894 │ │ │ │ cbz r0, 2f07da │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f0828 │ │ │ │ blx 25a82c │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f083e │ │ │ │ ldr r1, [pc, #112] @ (2f0860 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -229988,46 +229988,46 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f086c ) │ │ │ │ ldr r0, [pc, #40] @ (2f0870 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xeac80057 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + @ instruction: 0xeac00057 │ │ │ │ + strb r2, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ands.w r0, r0, r7, lsr #1 │ │ │ │ - ldrb r2, [r6, #24] │ │ │ │ + and.w r0, r8, r7, lsr #1 │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #124] @ (2f090c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f0910 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f0914 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2594b8 │ │ │ │ @@ -230057,18 +230057,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strd r0, r0, [r6, #348] @ 0x15c │ │ │ │ - strb r2, [r6, #12] │ │ │ │ + @ instruction: 0xe9be0057 │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r4, #17] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0960 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230077,29 +230077,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0968 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmdb r6!, {r0, r1, r2, r4, r6} │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + ldmdb lr, {r0, r1, r2, r4, r6} │ │ │ │ + strb r4, [r1, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r7, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f09b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230108,29 +230108,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f09bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8d20057 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + @ instruction: 0xe8ca0057 │ │ │ │ + strb r0, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0a04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230138,28 +230138,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [lr], #-348 @ 0x15c │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + ldrd r0, r0, [r6], #-348 @ 0x15c │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0a58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230168,29 +230168,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0a60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe82e0057 │ │ │ │ - strb r4, [r3, #6] │ │ │ │ + @ instruction: 0xe8260057 │ │ │ │ + strb r4, [r2, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r0, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0aa8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230198,29 +230198,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0ab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0a60 │ │ │ │ + b.n 2f0a50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0af8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230228,29 +230228,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0b00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0a10 │ │ │ │ + b.n 2f0a00 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r6, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0b4c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230259,30 +230259,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0b54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f09c4 │ │ │ │ + b.n 2f09b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r5, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + ldrb r6, [r1, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0b9c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230290,29 +230290,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0ba4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f096c │ │ │ │ + b.n 2f095c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r1, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r7, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0bec │ │ │ │ sub sp, #12 │ │ │ │ @@ -230320,29 +230320,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0bf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f091c │ │ │ │ + b.n 2f090c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0c40 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230351,30 +230351,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0c48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f08d0 │ │ │ │ + b.n 2f08c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0c90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230382,29 +230382,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0c98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0878 │ │ │ │ + b.n 2f0868 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0ce4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230413,30 +230413,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0cec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f082c │ │ │ │ + b.n 2f081c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r6, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0d34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230444,29 +230444,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0d3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f07d4 │ │ │ │ + b.n 2f07c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0d88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230475,30 +230475,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 2f0788 │ │ │ │ + b.n 2f0778 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0dd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230506,29 +230506,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0de0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2f0730 │ │ │ │ + b.n 2f0720 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r3, #96] @ 0x60 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r7, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0e2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230537,30 +230537,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0e34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 2f06e4 │ │ │ │ + b.n 2f06d4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0e7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230568,29 +230568,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0e84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2f068c │ │ │ │ + b.n 2f167c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, #26] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f0ed8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230599,148 +230599,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f0ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f1648 │ │ │ │ + b.n 2f1638 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #196] @ (2f0fc8 ) │ │ │ │ ldr r2, [pc, #200] @ (2f0fcc ) │ │ │ │ ldr r1, [pc, #200] @ (2f0fd0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f0fbc │ │ │ │ ldr r0, [pc, #180] @ (2f0fd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r1, [pc, #176] @ (2f0fd8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d3ec8 │ │ │ │ + bl 5d3ed0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f0f4a │ │ │ │ ldr r1, [pc, #164] @ (2f0fdc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d41a4 │ │ │ │ + bl 5d41ac │ │ │ │ cbnz r0, 2f0f66 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2de8 │ │ │ │ + bl 5d2df0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5d5514 │ │ │ │ + bl 5d551c │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr r1, [pc, #104] @ (2f0fe0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4024 │ │ │ │ + bl 5d402c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f0f48 │ │ │ │ ldr r1, [pc, #92] @ (2f0fe4 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2f0fe8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f0fec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d6428 │ │ │ │ + bl 5d6430 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f0f4a │ │ │ │ ldr r1, [pc, #64] @ (2f0ff0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ b.n 2f0f48 │ │ │ │ ldr r0, [pc, #52] @ (2f0ff4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f0f36 │ │ │ │ - b.n 2f1670 │ │ │ │ + b.n 2f1660 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f1254 │ │ │ │ + b.n 2f1244 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f1578 │ │ │ │ + b.n 2f1568 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r3, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f1080 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230758,25 +230758,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f1094 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #84] @ (2f1098 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc1e8 │ │ │ │ + bl 6cc1f0 │ │ │ │ ldr r2, [pc, #64] @ (2f109c ) │ │ │ │ ldr r3, [pc, #44] @ (2f1088 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230786,23 +230786,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - b.n 2f1510 │ │ │ │ + b.n 2f1500 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r1, #19] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f10dc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -230826,25 +230826,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ ldr r2, [pc, #60] @ (2f1140 ) │ │ │ │ ldr r3, [pc, #44] @ (2f1134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230855,23 +230855,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2f146c │ │ │ │ + b.n 2f145c │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r4, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -230891,23 +230891,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #68] @ 2f11d8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ cbz r0, 2f11ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2f11f4 ) │ │ │ │ ldr r3, [pc, #56] @ (2f11e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230922,23 +230922,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 2f13d8 │ │ │ │ + b.n 2f13c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #14] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -230958,30 +230958,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6c6e48 │ │ │ │ + bl 6c6e50 │ │ │ │ cbz r0, 2f1266 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 263494 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c6adc │ │ │ │ + bl 6c6ae4 │ │ │ │ ldr r2, [pc, #60] @ (2f12a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f1298 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230992,23 +230992,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2f1320 │ │ │ │ + b.n 2f1310 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231018,24 +231018,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f12e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 142 @ 0x8e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f1324 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231043,24 +231043,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f132c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 74 @ 0x4a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r4, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f1368 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231068,24 +231068,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f1370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - svc 14 │ │ │ │ + svc 6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f13ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -231093,24 +231093,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f13b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #194 @ 0xc2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f13f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231118,24 +231118,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f13f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ - udf #134 @ 0x86 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1438 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231143,25 +231143,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1440 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ nop │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1480 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231169,25 +231169,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1488 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ nop │ │ │ │ - ble.n 2f1478 │ │ │ │ + ble.n 2f1468 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f14c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231195,25 +231195,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f14d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ nop │ │ │ │ - ble.n 2f1430 │ │ │ │ + ble.n 2f1420 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r1, #1] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1510 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231221,25 +231221,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1518 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ nop │ │ │ │ - ble.n 2f15e8 │ │ │ │ + ble.n 2f15d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f155c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231247,26 +231247,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f1564 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ nop │ │ │ │ - ble.n 2f15a4 │ │ │ │ + ble.n 2f1594 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f160c │ │ │ │ sub sp, #20 │ │ │ │ @@ -231284,28 +231284,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cc47c │ │ │ │ + bl 6cc484 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f15f4 │ │ │ │ cbz r1, 2f15d0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6c7ab4 │ │ │ │ + bl 6c7abc │ │ │ │ ldr r2, [pc, #76] @ (2f1620 ) │ │ │ │ ldr r3, [pc, #64] @ (2f1614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231320,26 +231320,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 262dec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f15d0 │ │ │ │ - bl 6c7ab4 │ │ │ │ + bl 6c7abc │ │ │ │ b.n 2f15d0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - bgt.n 2f15bc │ │ │ │ + bgt.n 2f15ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231359,15 +231359,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f1708 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231394,15 +231394,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f170c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc674 │ │ │ │ + bl 6cc67c │ │ │ │ ldr r2, [pc, #68] @ (2f1710 ) │ │ │ │ ldr r3, [pc, #44] @ (2f16fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231413,23 +231413,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 2f172c │ │ │ │ + bgt.n 2f171c │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f1750 ) │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231455,15 +231455,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 25b9f0 │ │ │ │ @@ -231479,17 +231479,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f1762 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6c6e48 │ │ │ │ + bl 6c6e50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c6adc │ │ │ │ + bl 6c6ae4 │ │ │ │ ldr r2, [pc, #64] @ (2f17e0 ) │ │ │ │ ldr r3, [pc, #52] @ (2f17d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231500,23 +231500,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - blt.n 2f1828 │ │ │ │ + blt.n 2f1818 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231526,33 +231526,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f183c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f1822 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b7d4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bge.n 2f18ec │ │ │ │ + bge.n 2f18dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1890 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231561,34 +231561,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1898 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f1890 │ │ │ │ + bls.n 2f1880 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f18ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -231597,34 +231597,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f18f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f1834 │ │ │ │ + bls.n 2f1824 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1948 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231633,34 +231633,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1950 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f19d8 │ │ │ │ + bls.n 2f19c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f19a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231669,34 +231669,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f19ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 2f197c │ │ │ │ + bhi.n 2f196c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1a04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231705,34 +231705,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 2f1924 │ │ │ │ + bhi.n 2f1914 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r6, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1a64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231741,34 +231741,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1a6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 2f1ac4 │ │ │ │ + bhi.n 2f1ab4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1ac4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231777,34 +231777,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1acc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvc.n 2f1a64 │ │ │ │ + bvc.n 2f1a54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1b24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231813,34 +231813,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1b2c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvc.n 2f1c04 │ │ │ │ + bvc.n 2f1bf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r2, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f1b8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -231850,15 +231850,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f1b90 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f1b94 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 42d1fc │ │ │ │ cbz r0, 2f1b78 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 2594b8 │ │ │ │ @@ -231869,19 +231869,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 2f1bb0 │ │ │ │ + bvc.n 2f1ba0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r4, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f1c24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231889,15 +231889,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f1c2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2594b8 │ │ │ │ @@ -231921,19 +231921,19 @@ │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2594b4 │ │ │ │ - bvs.n 2f1b78 │ │ │ │ + bvs.n 2f1b68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r7, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f1cd8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231943,15 +231943,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f1ce0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #132] @ (2f1ce4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cbz r0, 2f1ca6 │ │ │ │ ldr r1, [pc, #124] @ (2f1ce8 ) │ │ │ │ @@ -231981,36 +231981,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2f1cf0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvs.n 2f1cfc │ │ │ │ + bvs.n 2f1cec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r7, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #584 @ (adr r6, 2f1f30 ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 2f1f10 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r0, #28] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f1ddc │ │ │ │ @@ -232040,35 +232040,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cc1e8 │ │ │ │ + bl 6cc1f0 │ │ │ │ cbz r0, 2f1da6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f1d88 │ │ │ │ mov r1, r4 │ │ │ │ bl 43f778 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f1d86 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c7a78 │ │ │ │ + bl 6c7a80 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2f1dae │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f1d9a │ │ │ │ mov r1, r4 │ │ │ │ bl 43f778 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232076,15 +232076,15 @@ │ │ │ │ bne.n 2f1d76 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f0874 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 259ed0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #72] @ (2f1df8 ) │ │ │ │ ldr r3, [pc, #44] @ (2f1de0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232104,19 +232104,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2f1e20 │ │ │ │ + bpl.n 2f1e10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrh r2, [r3, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232136,15 +232136,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f1f54 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232209,15 +232209,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f1f58 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc47c │ │ │ │ + bl 6cc484 │ │ │ │ ldr r2, [pc, #64] @ (2f1f5c ) │ │ │ │ ldr r3, [pc, #44] @ (2f1f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232227,23 +232227,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - bmi.n 2f1fc8 │ │ │ │ + bmi.n 2f1fb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r5, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r7, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f1f9c ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -232267,24 +232267,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 25b9f0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232306,36 +232306,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f211c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5c20 │ │ │ │ + bl 5d5c28 │ │ │ │ ldr r2, [pc, #276] @ (2f2120 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5d61e0 │ │ │ │ ldr r1, [pc, #268] @ (2f2124 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f2128 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f212c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5c20 │ │ │ │ + bl 5d5c28 │ │ │ │ ldr r2, [pc, #252] @ (2f2130 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5d61e0 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232380,71 +232380,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f2140 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5c20 │ │ │ │ + bl 5d5c28 │ │ │ │ ldr r2, [pc, #116] @ (2f2144 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f2148 ) │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5d61e0 │ │ │ │ ldr r3, [pc, #108] @ (2f214c ) │ │ │ │ ldr r2, [pc, #112] @ (2f2150 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5b38 │ │ │ │ + bl 5d5b40 │ │ │ │ ldr r2, [pc, #100] @ (2f2154 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d61d8 │ │ │ │ + bl 5d61e0 │ │ │ │ b.n 2f1fde │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r2, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcs.n 2f20bc │ │ │ │ + bcs.n 2f20ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r0, [r0, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r6, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2f1d48 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r4, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff26152 <__bss_end__@@Base+0xff40bdae> │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2f2380 ) │ │ │ │ @@ -232478,30 +232478,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6cc674 │ │ │ │ + bl 6cc67c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f2274 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f22a6 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232547,19 +232547,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6c7af0 │ │ │ │ + bl 6c7af8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #296] @ (2f23a8 ) │ │ │ │ ldr r3, [pc, #260] @ (2f2384 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232598,15 +232598,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2f23b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f2270 │ │ │ │ vldr d7, [pc, #128] @ 2f2378 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2f23b8 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2f23bc ) │ │ │ │ @@ -232615,15 +232615,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f2270 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2f23c4 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2f23c8 ) │ │ │ │ @@ -232632,15 +232632,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2f23cc ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f2270 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2f23d0 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2f23d4 ) │ │ │ │ @@ -232649,15 +232649,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2f23d8 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f2270 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -232665,51 +232665,51 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f2324 │ │ │ │ + beq.n 2f2314 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4, r6} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r3, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f23dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232738,25 +232738,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f248c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f247c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d287c │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d2884 │ │ │ │ + bl 5d28a8 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f247c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232771,31 +232771,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2490 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2f24de │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232820,24 +232820,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f25d8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #208] @ (2f25dc ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f25e0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232863,15 +232863,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 25b80c │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f2588 │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 25b9f0 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -232895,41 +232895,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f25e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f29c4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #964] @ (2f29c8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f29cc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f294e │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233106,15 +233106,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2f29d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233125,27 +233125,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2f29e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f2800 │ │ │ │ ldr r3, [pc, #392] @ (2f29e8 ) │ │ │ │ ldr r2, [pc, #392] @ (2f29ec ) │ │ │ │ ldr r1, [pc, #396] @ (2f29f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233156,15 +233156,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2f29fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233175,15 +233175,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233194,15 +233194,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233213,15 +233213,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233230,120 +233230,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f2a28 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f2800 │ │ │ │ ldr r3, [pc, #192] @ (2f2a2c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f2a30 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2f2a34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f2800 │ │ │ │ ldr r3, [pc, #172] @ (2f2a38 ) │ │ │ │ ldr r2, [pc, #172] @ (2f2a3c ) │ │ │ │ ldr r1, [pc, #176] @ (2f2a40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f2800 │ │ │ │ ldr r1, [pc, #148] @ (2f2a44 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f2a48 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r4, [r5, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, #40] @ 0x28 │ │ │ │ + str r4, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r2, r0] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r2, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2a4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233352,28 +233352,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f2a88 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f2a8c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5bb8 │ │ │ │ + bl 5d5bc0 │ │ │ │ ldr r2, [pc, #28] @ (2f2a90 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d6328 │ │ │ │ + b.w 5d6330 │ │ │ │ nop │ │ │ │ - cbnz r0, 2f2a8e │ │ │ │ + cbnz r0, 2f2a8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 3baa8a │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r2, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2a94 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233417,22 +233417,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f2b0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2b10 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f2b1a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f2b24 │ │ │ │ @@ -233448,25 +233448,25 @@ │ │ │ │ 002f2b2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #80] @ 2f2b94 │ │ │ │ ldr r2, [pc, #80] @ (2f2b98 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f2b9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2f2b6e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -233480,19 +233480,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f2b7c │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r5, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f2ba0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -233517,23 +233517,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r2, [pc, #2132] @ 2f344c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2f3450 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4b385c │ │ │ │ ldr.w r3, [pc, #2108] @ 2f3454 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2f2c2e │ │ │ │ @@ -233546,15 +233546,15 @@ │ │ │ │ beq.w 2f2de4 │ │ │ │ ldr.w r3, [pc, #2080] @ 2f3458 │ │ │ │ ldr.w r1, [pc, #2080] @ 2f345c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d4684 │ │ │ │ + bl 5d468c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2f2e64 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2f2c6c │ │ │ │ mov r0, r4 │ │ │ │ bl 2f4a10 │ │ │ │ @@ -233565,29 +233565,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2e2c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2d20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r3, [pc, #2012] @ 2f3460 │ │ │ │ ldr.w r2, [pc, #2012] @ 2f3464 │ │ │ │ ldr.w r1, [pc, #2012] @ 2f3468 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5d28a0 │ │ │ │ + bl 5d28a8 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2f3128 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f3410 │ │ │ │ @@ -233595,15 +233595,15 @@ │ │ │ │ cbz r6, 2f2cd0 │ │ │ │ b.n 2f3424 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f32a2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f2cc6 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f32a2 │ │ │ │ ldr.w r5, [pc, #1924] @ 2f346c │ │ │ │ @@ -233612,74 +233612,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2f3474 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f33fc │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2f2d20 │ │ │ │ ldr.w r0, [pc, #1892] @ 2f3478 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2f2d76 │ │ │ │ ldr.w r0, [pc, #1876] @ 2f347c │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2f3480 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2f3484 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2f3488 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [pc, #1856] @ 2f348c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2f3490 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5d2238 │ │ │ │ + bl 5d2240 │ │ │ │ ldr.w r1, [pc, #1840] @ 2f3494 │ │ │ │ ldr.w r0, [pc, #1840] @ 2f3498 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5d2238 │ │ │ │ + bl 5d2240 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r1, [pc, #1820] @ 2f349c │ │ │ │ ldr.w r2, [pc, #1820] @ 2f34a0 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2f34a4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ bl 28f5f8 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5cf0f4 │ │ │ │ + bl 5cf0fc │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr.w r2, [pc, #1776] @ 2f34a8 │ │ │ │ ldr.w r3, [pc, #1668] @ 2f3440 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233698,17 +233698,17 @@ │ │ │ │ beq.w 2f2c54 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2c54 │ │ │ │ bl 2f3cd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f2c54 │ │ │ │ - bl 5d5514 │ │ │ │ + bl 5d551c │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 5d365c │ │ │ │ + bl 5d3664 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2f333a │ │ │ │ ldr.w r3, [pc, #1688] @ 2f34ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233728,45 +233728,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2f34b4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2f2db4 │ │ │ │ ldr.w r3, [pc, #1616] @ 2f34b8 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2f34bc │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2f34c0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f2e5a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2f34c4 │ │ │ │ blx 259948 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f34c8 │ │ │ │ ldr.w r1, [pc, #1580] @ 2f34cc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -233922,25 +233922,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 259008 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2c6c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w r3, [pc, #1144] @ 2f34f4 │ │ │ │ ldr.w r2, [pc, #1144] @ 2f34f8 │ │ │ │ ldr.w r1, [pc, #1144] @ 2f34fc │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2f34f0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234006,33 +234006,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2f320c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5d2438 │ │ │ │ + bl 5d2440 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f313e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 25a0dc │ │ │ │ b.n 2f2ce6 │ │ │ │ ldr r1, [pc, #920] @ (2f3500 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2f2f86 │ │ │ │ ldr r0, [pc, #912] @ (2f3504 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r0, [pc, #904] @ (2f3508 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 2f3060 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2f304a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234049,15 +234049,15 @@ │ │ │ │ beq.n 2f31a8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f31a0 │ │ │ │ ldr r0, [pc, #840] @ (2f350c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r1, [pc, #828] @ (2f3510 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 259c34 │ │ │ │ b.n 2f300c │ │ │ │ @@ -234090,19 +234090,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #760] @ (2f3530 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2f3292 │ │ │ │ ldr r7, [pc, #748] @ (2f3534 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2f3538 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2f353c │ │ │ │ @@ -234120,15 +234120,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2f325c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -234146,23 +234146,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f336a │ │ │ │ ldr r1, [pc, #628] @ (2f354c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f3328 │ │ │ │ ldr.w r9, [pc, #616] @ 2f3550 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2f3554 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2f3558 │ │ │ │ @@ -234176,26 +234176,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ mov r0, r6 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f32f8 │ │ │ │ ldr r1, [pc, #560] @ (2f355c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ mov r0, fp │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f2e5a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2f3560 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234203,29 +234203,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2f3568 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #528] @ (2f356c ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ b.n 2f2e5a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 262a28 │ │ │ │ ldr r1, [pc, #508] @ (2f3570 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f3332 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -234246,23 +234246,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f3112 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2f3578 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r1, [pc, #400] @ (2f357c ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2f3580 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -234293,196 +234293,196 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r0, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #808] @ (2f3778 ) │ │ │ │ + ldr r7, [pc, #776] @ (2f3758 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #64] @ (2f349c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #240] @ (2f3558 ) │ │ │ │ + ldr r7, [pc, #208] @ (2f3538 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #936] @ (2f381c ) │ │ │ │ + ldr r6, [pc, #904] @ (2f37fc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #600] @ (2f36dc ) │ │ │ │ + ldr r6, [pc, #568] @ (2f36bc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r5, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb r0, [r2, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #152] @ (2f3564 ) │ │ │ │ + ldr r5, [pc, #120] @ (2f3544 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2f3438 │ │ │ │ + bvs.n 2f3428 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, r6] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, r6] │ │ │ │ + ldrb r6, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - hlt 0x0020 │ │ │ │ + hlt 0x0018 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #272] @ (2f360c ) │ │ │ │ + ldr r3, [pc, #240] @ (2f35ec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r1, r7] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r1, r3] │ │ │ │ + ldrb r0, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f34ec │ │ │ │ + bcc.n 2f34dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f34d8 │ │ │ │ + bcc.n 2f34c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f34c4 │ │ │ │ + bcc.n 2f34b4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f34b0 │ │ │ │ + bcc.n 2f34a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f349c │ │ │ │ + bcc.n 2f348c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r6, r6] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2f3614 │ │ │ │ + bcc.n 2f3604 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa28004b │ │ │ │ - itte ge │ │ │ │ - lslge r7, r2, #1 │ │ │ │ - ldrbge r0, [r0, r4] │ │ │ │ - lsllt r6, r0, #1 │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + @ instruction: 0xfa20004b │ │ │ │ + ittt ls │ │ │ │ + lslls r7, r2, #1 │ │ │ │ + ldrbls r0, [r7, r3] │ │ │ │ + lslls r6, r0, #1 │ │ │ │ + strh r6, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 2f34f0 │ │ │ │ + bcs.n 2f34e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vst1.8 {d0[2]}, [sl], fp │ │ │ │ - adds r4, r5, #4 │ │ │ │ + vst1.8 {d0[2]}, [r2], fp │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itee ne │ │ │ │ - lslne r7, r2, #1 │ │ │ │ - ldreq r4, [r1, r3] │ │ │ │ + itet eq │ │ │ │ + lsleq r7, r2, #1 │ │ │ │ + ldrne r4, [r0, r3] │ │ │ │ lsleq r6, r0, #1 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r4] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f359c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2f35dc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 71f798 │ │ │ │ + bl 71f7a0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf0dc │ │ │ │ + bl 5cf0e4 │ │ │ │ cbz r0, 2f35cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234491,15 +234491,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subs r4, r2, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f35e0 : │ │ │ │ - b.w 71f7b0 │ │ │ │ + b.w 71f7b8 │ │ │ │ │ │ │ │ 002f35e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2f3688 ) │ │ │ │ @@ -234523,22 +234523,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2f7614 │ │ │ │ ldr r4, [pc, #108] @ (2f3698 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf0f4 │ │ │ │ + bl 5cf0fc │ │ │ │ add r4, pc │ │ │ │ - bl 5ce6f4 │ │ │ │ + bl 5ce6fc │ │ │ │ bl 2f85ac │ │ │ │ bl 2f7884 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 71f7d0 │ │ │ │ + bl 71f7d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2f365e │ │ │ │ ldr r3, [pc, #64] @ (2f3690 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234575,61 +234575,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2f3710 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f36ea │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #80] @ (2f3714 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2f3718 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2f370a │ │ │ │ ldr r1, [pc, #48] @ (2f371c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f36f8 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2f3728 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ lsls r6, r0, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002f372c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234642,24 +234642,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2f37c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ ldr r1, [pc, #104] @ (2f37c4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2f379a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #84] @ (2f37c8 ) │ │ │ │ ldr r3, [pc, #72] @ (2f37c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234679,33 +234679,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f37d4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3772 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r1, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ strb r6, [r2, #7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f37e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ lsls r2, r0, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234713,15 +234713,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2f3850 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2f3854 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #72] @ (2f3858 ) │ │ │ │ ldr r2, [pc, #76] @ (2f385c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2f3860 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234737,25 +234737,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mvns r4, r1 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #984] @ (2f3c30 ) │ │ │ │ + ldr r4, [pc, #952] @ (2f3c10 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234778,25 +234778,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f38c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #16] @ (2f38cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234810,24 +234810,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2f3bb4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #688] @ (2f3bb8 ) │ │ │ │ ldr r2, [pc, #688] @ (2f3bbc ) │ │ │ │ ldr r1, [pc, #692] @ (2f3bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f39f2 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -234889,45 +234889,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3a12 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3b48 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2f3956 │ │ │ │ ldr r0, [pc, #488] @ (2f3bd0 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 2f3a12 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2f3930 │ │ │ │ ldr r3, [pc, #472] @ (2f3bd4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2f3bd8 ) │ │ │ │ ldr r1, [pc, #476] @ (2f3bdc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #460] @ (2f3be0 ) │ │ │ │ ldr r3, [pc, #412] @ (2f3bb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -234961,36 +234961,36 @@ │ │ │ │ bne.n 2f3b12 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2f3aae │ │ │ │ ldr r6, [pc, #380] @ (2f3bec ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d55ac │ │ │ │ + bl 5d55b4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f3b62 │ │ │ │ - bl 5d2cc8 │ │ │ │ + bl 5d2cd0 │ │ │ │ ldr r1, [pc, #364] @ (2f3bf0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4684 │ │ │ │ + bl 5d468c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2f3bf4 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2f3bf8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2f3bfc ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235003,15 +235003,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2f3a12 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2f3a12 │ │ │ │ ldr r3, [pc, #292] @ (2f3c00 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2f3c04 ) │ │ │ │ ldr r1, [pc, #292] @ (2f3c08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235029,15 +235029,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2f3c14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3a12 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f3af8 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235051,136 +235051,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3a66 │ │ │ │ ldr r0, [pc, #220] @ (2f3c1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ b.n 2f3a66 │ │ │ │ ldr r3, [pc, #212] @ (2f3c20 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2f3c24 ) │ │ │ │ ldr r1, [pc, #216] @ (2f3c28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3a12 │ │ │ │ ldr r3, [pc, #200] @ (2f3c2c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2f3c30 ) │ │ │ │ ldr r1, [pc, #200] @ (2f3c34 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3a12 │ │ │ │ ldr r3, [pc, #180] @ (2f3c38 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2f3c3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2f3c40 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [pc, #164] @ (2f3c44 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71da84 │ │ │ │ + bl 71da8c │ │ │ │ b.n 2f3a12 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r4, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r0, [r3, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2f3c0e │ │ │ │ + cbnz r4, 2f3c0c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [pc, #936] @ (2f3f6c ) │ │ │ │ + ldr r3, [pc, #904] @ (2f3f4c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r0, r3 │ │ │ │ + rev16 r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r0, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r1, #22 │ │ │ │ lsls r7, r7, #1 │ │ │ │ asrs r4, r6, #21 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - b.n 2f3638 │ │ │ │ + b.n 2f3628 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 2f3c2a │ │ │ │ + cbnz r2, 2f3c28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r2, #20 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - cbnz r6, 2f3c20 │ │ │ │ + cbnz r6, 2f3c1e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2f3c26 │ │ │ │ + cbnz r0, 2f3c24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r7, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2f3c26 │ │ │ │ + cbnz r0, 2f3c24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r0, #36] @ 0x24 │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235335,15 +235335,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2f4298 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f4198 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f41da │ │ │ │ @@ -235375,29 +235375,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2f42a4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr.w r3, [pc, #1080] @ 2f42a8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2f42ac │ │ │ │ ldr.w r1, [pc, #1076] @ 2f42b0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr.w r2, [pc, #1056] @ 2f42b4 │ │ │ │ ldr r3, [pc, #1012] @ (2f428c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235417,41 +235417,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2f42c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [pc, #996] @ (2f42c4 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2f42c8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2f42cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [pc, #980] @ (2f42d0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2f42d4 ) │ │ │ │ ldr r1, [pc, #984] @ (2f42d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235529,15 +235529,15 @@ │ │ │ │ bcs.n 2f3f94 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235668,27 +235668,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2f42e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [pc, #332] @ (2f42e8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2f42ec ) │ │ │ │ ldr r1, [pc, #336] @ (2f42f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2f400a │ │ │ │ ldr r3, [pc, #308] @ (2f42f4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235696,27 +235696,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2f42fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [pc, #292] @ (2f4300 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2f4304 ) │ │ │ │ ldr r1, [pc, #292] @ (2f4308 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2f430c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2f4310 ) │ │ │ │ @@ -235724,15 +235724,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2f4314 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2f4318 ) │ │ │ │ @@ -235746,15 +235746,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2f431c ) │ │ │ │ ldr r1, [pc, #224] @ (2f4320 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2f4324 ) │ │ │ │ @@ -235768,101 +235768,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2f4328 ) │ │ │ │ ldr r1, [pc, #184] @ (2f432c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f3e92 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + cpsid │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #28] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #4] │ │ │ │ + str r4, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r4, r5, r6, lr} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxtb r0, r2 │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r0, r7 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxth r6, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxtb r6, r6 │ │ │ │ + sxtb r6, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + ldrsh r4, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxth r0, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f4364 │ │ │ │ + cbz r6, 2f4362 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r7, r5] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, r6] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -235971,15 +235971,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2f45e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -235992,15 +235992,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236013,15 +236013,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236034,15 +236034,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236059,15 +236059,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f447e │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2f461c ) │ │ │ │ ldr r4, [pc, #176] @ (2f4620 ) │ │ │ │ ldr r1, [pc, #176] @ (2f4624 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236077,27 +236077,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f447e │ │ │ │ ldr r3, [pc, #144] @ (2f4628 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2f462c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2f4630 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f447e │ │ │ │ ldr r3, [pc, #124] @ (2f4634 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2f4638 ) │ │ │ │ ldr r0, [pc, #124] @ (2f463c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236109,67 +236109,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f4644 ) │ │ │ │ ldr r0, [pc, #116] @ (2f4648 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #904 @ 0x388 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r7, r3] │ │ │ │ + ldrsb r0, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrb r4, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r6, [r6, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, r3] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f464c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236264,15 +236264,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2f4874 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236281,26 +236281,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2f487c ) │ │ │ │ ldr r1, [pc, #260] @ (2f4880 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr r3, [pc, #244] @ (2f4884 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2f4888 ) │ │ │ │ ldr r1, [pc, #244] @ (2f488c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2f47e8 │ │ │ │ ldr.w ip, [pc, #224] @ 2f4890 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2f4894 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236309,26 +236309,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr r3, [pc, #204] @ (2f48a0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2f48a4 ) │ │ │ │ ldr r1, [pc, #208] @ (2f48a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr.w ip, [pc, #192] @ 2f48ac │ │ │ │ add ip, pc │ │ │ │ b.n 2f47b2 │ │ │ │ ldr r3, [pc, #188] @ (2f48b0 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2f48b4 ) │ │ │ │ @@ -236336,112 +236336,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr r3, [pc, #172] @ (2f48bc ) │ │ │ │ ldr r4, [pc, #172] @ (2f48c0 ) │ │ │ │ ldr r1, [pc, #176] @ (2f48c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr r3, [pc, #152] @ (2f48c8 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2f48cc ) │ │ │ │ ldr r1, [pc, #152] @ (2f48d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ ldr r3, [pc, #136] @ (2f48d4 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2f48d8 ) │ │ │ │ ldr r1, [pc, #140] @ (2f48dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f4762 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #848 @ 0x350 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #744 @ 0x2e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r4, r2] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, r0] │ │ │ │ + strb r6, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r7, r3] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #272 @ 0x110 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strh r0, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, r6] │ │ │ │ + strh r4, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2f49ec ) │ │ │ │ @@ -236461,35 +236461,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 70692c │ │ │ │ + bl 706934 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6ca120 │ │ │ │ + bl 6ca128 │ │ │ │ mov r0, r7 │ │ │ │ - bl 708030 │ │ │ │ + bl 708038 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f49e0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2f4982 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f49aa │ │ │ │ - bl 6c7244 │ │ │ │ + bl 6c724c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f49d8 │ │ │ │ ldr r2, [pc, #164] @ (2f4a00 ) │ │ │ │ ldr r3, [pc, #144] @ (2f49f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236507,20 +236507,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f494a │ │ │ │ ldr r1, [pc, #120] @ (2f4a04 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 7205a0 │ │ │ │ + bl 7205a8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 714108 │ │ │ │ + bl 714110 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f49b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f4950 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236536,40 +236536,40 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 2f49a2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f495a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r6, [r5, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #560] @ (2f4c38 ) │ │ │ │ + ldr r0, [pc, #528] @ (2f4c18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236580,24 +236580,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2f4d50 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #788] @ (2f4d54 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2f4d58 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2f4d5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2f4a90 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2f4c94 │ │ │ │ @@ -236837,38 +236837,38 @@ │ │ │ │ ble.n 2f4c6e │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2f4cbc │ │ │ │ b.n 2f4c6e │ │ │ │ ldr r0, [pc, #160] @ (2f4d70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #148] @ (2f4d74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #140] @ (2f4d78 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r0, [pc, #128] @ (2f4d7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2f4d80 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ ldr r3, [pc, #100] @ (2f4d84 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2f4d88 ) │ │ │ │ ldr r0, [pc, #100] @ (2f4d8c ) │ │ │ │ add r3, pc │ │ │ │ @@ -236887,75 +236887,75 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrsh r4, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r2, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f4da4 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #20 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r0, r2, #19 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldrb r2, [r3, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #200 @ (adr r7, 2f4e50 ) │ │ │ │ + add r7, pc, #168 @ (adr r7, 2f4e30 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #912] @ (2f511c ) │ │ │ │ + ldr r6, [pc, #880] @ (2f50fc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 2f4e04 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 2f4de4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #824] @ (2f50d0 ) │ │ │ │ + ldr r6, [pc, #792] @ (2f50b0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4d9c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2f4dd0 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2f4dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f1bc │ │ │ │ + bl 71f1c4 │ │ │ │ ldr r3, [pc, #28] @ (2f4dd8 ) │ │ │ │ ldr r1, [pc, #28] @ (2f4ddc ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7215e4 │ │ │ │ + b.w 7215ec │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002f4de0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -236973,15 +236973,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2f4e9c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5d423c │ │ │ │ + bl 5d4244 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2f4e6c │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237002,15 +237002,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f4ea8 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237018,34 +237018,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4e26 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d41a4 │ │ │ │ + bl 5d41ac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrh r4, [r2, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f4edc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, pc, #88 @ (adr r6, 2f4efc ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 2f4edc ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r0, r7] │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #768] @ (2f51ac ) │ │ │ │ + ldr r5, [pc, #736] @ (2f518c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4eac : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f502c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237095,15 +237095,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4ee4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c7a3c │ │ │ │ + bl 6c7a44 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237191,17 +237191,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 25919c │ │ │ │ ... │ │ │ │ - add r4, pc, #80 @ (adr r4, 2f50ac ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 2f508c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #784] @ (2f5370 ) │ │ │ │ + ldr r3, [pc, #752] @ (2f5350 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5060 : │ │ │ │ ldr r3, [pc, #48] @ (2f5094 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2f5098 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237411,81 +237411,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f5224 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #48] @ (2f5284 ) │ │ │ │ ldr r2, [pc, #48] @ (2f5288 ) │ │ │ │ ldr r1, [pc, #52] @ (2f528c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5230 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f5202 │ │ │ │ b.n 2f5230 │ │ │ │ nop │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r3, pc, #0 @ (adr r3, 2f5288 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 2f5668 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #60] @ 2f52e4 │ │ │ │ ldr r2, [pc, #60] @ (2f52e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f52ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f52d8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d287c │ │ │ │ - add r2, pc, #672 @ (adr r2, 2f5588 ) │ │ │ │ + b.w 5d2884 │ │ │ │ + add r2, pc, #640 @ (adr r2, 2f5568 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f52f0 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ea0a0 │ │ │ │ @@ -237545,38 +237545,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2f53ec ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f53d8 │ │ │ │ ldr r2, [pc, #80] @ (2f53f0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2f53f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2f53d8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237584,56 +237584,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #848 @ (adr r1, 2f5748 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 2f5728 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2f54e0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #204] @ (2f54e4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2f54e8 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f54be │ │ │ │ cbz r6, 2f5494 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2f5460 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #168] @ (2f54ec ) │ │ │ │ ldr r1, [pc, #168] @ (2f54f0 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2f547e │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2f547e │ │ │ │ ldr r3, [pc, #144] @ (2f54f4 ) │ │ │ │ @@ -237643,15 +237643,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2f54fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237659,74 +237659,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2f5378 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f547e │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2f5500 ) │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #92] @ (2f5504 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f547c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2f5508 ) │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #68] @ (2f550c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f547c │ │ │ │ nop │ │ │ │ - add r1, pc, #400 @ (adr r1, 2f5674 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 2f5654 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + subs r6, r5, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #12 │ │ │ │ + movs r0, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #72 @ (adr r1, 2f5540 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 2f5520 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r0, r0] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5510 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f53f8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f5552 │ │ │ │ @@ -237738,58 +237738,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2f55a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f553c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2f55a8 ) │ │ │ │ ldr r5, [pc, #68] @ (2f55ac ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f553c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 2f55e8 ) │ │ │ │ + add r0, pc, #24 @ (adr r0, 2f55c8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f55b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5cea5c │ │ │ │ + bl 5cea64 │ │ │ │ cbz r0, 2f55da │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237827,26 +237827,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002f5628 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5ce6cc │ │ │ │ + b.w 5ce6d4 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5cd4bc │ │ │ │ + bl 5cd4c4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f56c6 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237862,15 +237862,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2f56e4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237881,15 +237881,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f56f0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237899,25 +237899,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [sp, #296] @ 0x128 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2f5900 ) │ │ │ │ @@ -237938,28 +237938,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbnz r0, 2f5788 │ │ │ │ ldr r2, [pc, #436] @ (2f5914 ) │ │ │ │ ldr r3, [pc, #420] @ (2f5904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -237986,117 +237986,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f575c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2f57e4 │ │ │ │ - bl 623444 │ │ │ │ + bl 62344c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60505c │ │ │ │ + bl 605064 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f575c │ │ │ │ - bl 6062d0 │ │ │ │ + bl 6062d8 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2f5812 │ │ │ │ ldr r5, [pc, #328] @ (2f5918 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2f591c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f575c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2f5808 │ │ │ │ - bl 6209d4 │ │ │ │ + bl 6209dc │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f581e │ │ │ │ mov r1, sl │ │ │ │ - bl 621068 │ │ │ │ + bl 621070 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f58a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f575c │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2f575c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 620f58 │ │ │ │ + bl 620f60 │ │ │ │ b.n 2f575c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 60505c │ │ │ │ + bl 605064 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f586e │ │ │ │ - bl 6062d0 │ │ │ │ + bl 6062d8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2f58d4 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 620e58 │ │ │ │ + bl 620e60 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f5866 │ │ │ │ cbz r6, 2f5870 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 621068 │ │ │ │ + bl 621070 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2f58a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 623eb8 │ │ │ │ + bl 623ec0 │ │ │ │ b.n 2f5800 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2f5920 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2f5924 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2f5928 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f5866 │ │ │ │ b.n 2f5800 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 620cc4 │ │ │ │ + bl 620ccc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2f58b2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2f58da │ │ │ │ ldr r3, [pc, #120] @ (2f592c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2f5930 ) │ │ │ │ @@ -238104,69 +238104,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2f5934 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f5866 │ │ │ │ b.n 2f5800 │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ b.n 2f5834 │ │ │ │ ldr r3, [pc, #92] @ (2f5938 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2f593c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2f5940 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f5866 │ │ │ │ b.n 2f5800 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r0, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #808] @ 0x328 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r5, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #928] @ (2f5ce0 ) │ │ │ │ + ldr r7, [pc, #896] @ (2f5cc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238212,34 +238212,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2f5a32 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2f5a38 │ │ │ │ mov r0, r3 │ │ │ │ blx 25b7d8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #80] @ (2f5a5c ) │ │ │ │ ldr r3, [pc, #72] @ (2f5a58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238256,30 +238256,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2f5a60 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f59f0 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f59f0 │ │ │ │ - bl 605254 │ │ │ │ + bl 60525c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2f59f0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #544] @ (2f5c78 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #248] @ (2f5b58 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2f5aec ) │ │ │ │ @@ -238289,28 +238289,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f5ae2 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2f5adc │ │ │ │ blx 25b7d8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #60] @ (2f5af4 ) │ │ │ │ ldr r3, [pc, #56] @ (2f5af0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238335,17 +238335,17 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #832] @ (2f5e30 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #592] @ (2f5d48 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2f5b7c ) │ │ │ │ @@ -238355,25 +238355,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f5b72 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 25b7d8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #56] @ (2f5b84 ) │ │ │ │ ldr r3, [pc, #48] @ (2f5b80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238395,25 +238395,25 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #208] @ (2f5c50 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #1016] @ (2f5f80 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 688944 │ │ │ │ + b.w 68894c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2f5cd0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238437,26 +238437,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbnz r0, 2f5c3c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #204] @ (2f5ce0 ) │ │ │ │ ldr r3, [pc, #188] @ (2f5cd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238477,77 +238477,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2f5630 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5c0a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2f5ca6 │ │ │ │ - bl 690400 │ │ │ │ + bl 690408 │ │ │ │ cbz r0, 2f5c7a │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b0 │ │ │ │ cbz r0, 2f5cb0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 2f5c12 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2f5ce4 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2f5ce8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2f5cec ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f5c6a │ │ │ │ blx 2594b8 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2f5c0a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #56] @ (2f5cf0 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 71da1c │ │ │ │ + bl 71da24 │ │ │ │ b.n 2f5c6a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #544] @ (2f5ef4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #448] @ (2f5e9c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #216] @ (2f5dbc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #232] @ (2f5dd4 ) │ │ │ │ + ldr r4, [pc, #200] @ (2f5db4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #944] @ (2f60a0 ) │ │ │ │ + ldr r4, [pc, #912] @ (2f6080 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #688] @ (2f5fa4 ) │ │ │ │ + ldr r5, [pc, #656] @ (2f5f84 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238559,23 +238559,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbz r0, 2f5d9e │ │ │ │ mov fp, r5 │ │ │ │ blx 259400 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238598,15 +238598,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2f5dcc │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 713690 │ │ │ │ + bl 713698 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f5de6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2f5de6 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238634,15 +238634,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f5d7a │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5cd0a0 │ │ │ │ + bl 5cd0a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f5d9e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2f5dce │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ @@ -238663,15 +238663,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238694,15 +238694,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r2, [pc, #48] @ (2f5eb0 ) │ │ │ │ ldr r3, [pc, #40] @ (2f5ea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238716,15 +238716,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2f5f88 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #304] @ (2f5fe0 ) │ │ │ │ + ldr r4, [pc, #272] @ (2f5fc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #816] @ (2f61e4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238746,27 +238746,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 25b008 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbnz r0, 2f5f56 │ │ │ │ ldr r2, [pc, #284] @ (2f6040 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2f603c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238834,15 +238834,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd0a0 │ │ │ │ + bl 5cd0a8 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f5f22 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238865,28 +238865,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2f604c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f5ff4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #472] @ (2f6214 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #128] @ (2f60c4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #608] @ (2f62a8 ) │ │ │ │ + ldr r2, [pc, #576] @ (2f6288 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #696] @ (2f6304 ) │ │ │ │ + ldr r0, [pc, #664] @ (2f62e4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2f60d4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238896,23 +238896,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbz r0, 2f60a0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 42d1fc │ │ │ │ cbz r0, 2f60a0 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -238955,24 +238955,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 42d328 │ │ │ │ blx 25b7d8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #48] @ (2f6164 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239007,15 +239007,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [pc, #160] @ (2f6238 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239041,15 +239041,15 @@ │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2f6218 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r2, [pc, #80] @ (2f6240 ) │ │ │ │ ldr r3, [pc, #68] @ (2f6234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239074,25 +239074,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ blxns r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #496] @ (2f642c ) │ │ │ │ + ldr r1, [pc, #464] @ (2f640c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #136] @ (2f62c8 ) │ │ │ │ + ldr r1, [pc, #104] @ (2f62a8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ bxns fp │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #864] @ (2f65b0 ) │ │ │ │ + ldr r0, [pc, #832] @ (2f6590 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2f6318 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239103,26 +239103,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70942c │ │ │ │ + bl 709434 │ │ │ │ cbz r0, 2f62a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f62d0 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2f6320 ) │ │ │ │ ldr r3, [pc, #112] @ (2f631c ) │ │ │ │ @@ -239137,60 +239137,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r3, [pc, #76] @ (2f6324 ) │ │ │ │ ldr r2, [pc, #80] @ (2f6328 ) │ │ │ │ ldr r1, [pc, #80] @ (2f632c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (2f6330 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f62fa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f62a6 │ │ │ │ ldr r2, [pc, #56] @ (2f6334 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2f6338 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f62a8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ mov ip, ip │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r4, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #248] @ (2f642c ) │ │ │ │ + ldr r0, [pc, #216] @ (2f640c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #208] @ (2f6408 ) │ │ │ │ + ldr r0, [pc, #176] @ (2f63e8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r8, r9 │ │ │ │ + cmp r8, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2f63d0 ) │ │ │ │ @@ -239200,23 +239200,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ vldr d7, [pc, #92] @ 2f63c8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 709000 │ │ │ │ + bl 709008 │ │ │ │ cbnz r0, 2f63a8 │ │ │ │ ldr r2, [pc, #84] @ (2f63d8 ) │ │ │ │ ldr r3, [pc, #80] @ (2f63d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239230,15 +239230,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734ee8 │ │ │ │ + bl 734ef0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6380 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2f6380 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239262,26 +239262,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ vldr d7, [pc, #356] @ 2f6570 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbnz r0, 2f6458 │ │ │ │ ldr r2, [pc, #336] @ (2f6580 ) │ │ │ │ ldr r3, [pc, #332] @ (2f657c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239297,15 +239297,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 71390c │ │ │ │ + bl 713914 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f64ea │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2f6494 │ │ │ │ ldr r3, [pc, #272] @ (2f6584 ) │ │ │ │ @@ -239314,23 +239314,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2f658c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f642c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 71390c │ │ │ │ + bl 713914 │ │ │ │ cbnz r0, 2f6508 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2f6472 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239363,46 +239363,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2f65a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f648c │ │ │ │ ldr r3, [pc, #156] @ (2f65a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2f65ac ) │ │ │ │ ldr r1, [pc, #160] @ (2f65b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f648c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 713560 │ │ │ │ + bl 713568 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f648c │ │ │ │ ldr r3, [pc, #120] @ (2f65b4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2f65b8 ) │ │ │ │ ldr r1, [pc, #124] @ (2f65bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f648c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f65c0 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2f65c4 ) │ │ │ │ ldr r0, [pc, #100] @ (2f65c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239414,49 +239414,49 @@ │ │ │ │ ... │ │ │ │ cmp r6, sl │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blxns pc │ │ │ │ + blxns lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r8, pc │ │ │ │ + mov r8, lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx r9 │ │ │ │ + bx r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r4, pc │ │ │ │ + mov r4, lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mvns r4, r2 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #880] @ 0x370 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov sl, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ + mov sl, pc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r4, lr │ │ │ │ + mov r4, sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2f6750 ) │ │ │ │ @@ -239469,24 +239469,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 708520 │ │ │ │ + bl 708528 │ │ │ │ cbz r0, 2f6652 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f66ea │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f6688 │ │ │ │ @@ -239499,18 +239499,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708660 │ │ │ │ + bl 708668 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #260] @ (2f6764 ) │ │ │ │ ldr r3, [pc, #240] @ (2f6754 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239528,15 +239528,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f664a │ │ │ │ ldr r1, [pc, #204] @ (2f6768 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239571,15 +239571,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2f664a │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708e7c │ │ │ │ + bl 708e84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f664a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239595,56 +239595,56 @@ │ │ │ │ ldr r2, [pc, #96] @ (2f677c ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f664a │ │ │ │ ldr r5, [pc, #76] @ (2f6780 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f662e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5cd0a0 │ │ │ │ + bl 5cd0a8 │ │ │ │ b.n 2f664a │ │ │ │ ldr r5, [pc, #60] @ (2f6784 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f670c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ muls r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r8, r4 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmn r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + cmp sl, lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + sbcs r2, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xebe6004d │ │ │ │ - rsbs r0, r0, sp, lsl #1 │ │ │ │ + rsbs r0, lr, sp, lsl #1 │ │ │ │ + rsb r0, r8, sp, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2f68b0 ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -239654,23 +239654,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbnz r0, 2f67f8 │ │ │ │ ldr r2, [pc, #232] @ (2f68b8 ) │ │ │ │ ldr r3, [pc, #224] @ (2f68b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239699,15 +239699,15 @@ │ │ │ │ beq.n 2f682a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd0a0 │ │ │ │ + bl 5cd0a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2594b8 │ │ │ │ b.n 2f67ce │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239784,26 +239784,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 70942c │ │ │ │ + bl 709434 │ │ │ │ cbz r0, 2f691c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2f6966 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239864,15 +239864,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2f6a16 │ │ │ │ @@ -239884,15 +239884,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70942c │ │ │ │ + bl 709434 │ │ │ │ ldr r2, [pc, #76] @ (2f6a24 ) │ │ │ │ ldr r3, [pc, #68] @ (2f6a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239938,26 +239938,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 70942c │ │ │ │ + bl 709434 │ │ │ │ cbz r0, 2f6a8a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2f6ada │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240022,15 +240022,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f6ba8 │ │ │ │ @@ -240055,15 +240055,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 70942c │ │ │ │ + bl 709434 │ │ │ │ ldr r2, [pc, #76] @ (2f6bb4 ) │ │ │ │ ldr r3, [pc, #72] @ (2f6bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240110,34 +240110,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ cbz r0, 2f6c22 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2f6c74 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cbz r0, 2f6c4c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 722600 │ │ │ │ + bl 722608 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f6c54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #84] @ (2f6c78 ) │ │ │ │ ldr r3, [pc, #72] @ (2f6c70 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240152,31 +240152,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7223f0 │ │ │ │ + bl 7223f8 │ │ │ │ b.n 2f6c1c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd0a0 │ │ │ │ + bl 5cd0a8 │ │ │ │ b.n 2f6c1c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f6c60 │ │ │ │ + bne.n 2f6c50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240188,29 +240188,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7224e8 │ │ │ │ + bl 7224f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r2, [pc, #52] @ (2f6d00 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6cfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240230,26 +240230,26 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #126 @ 0x7e │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2f6d0c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5d43d4 │ │ │ │ - beq.n 2f6cfc │ │ │ │ + b.w 5d43dc │ │ │ │ + beq.n 2f6cec │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f01f0 │ │ │ │ + bl 6f01f8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240268,25 +240268,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f1ab8 │ │ │ │ + bl 6f1ac0 │ │ │ │ cbz r0, 2f6d9a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f01f0 │ │ │ │ + bl 6f01f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f6dcc ) │ │ │ │ ldr r3, [pc, #40] @ (2f6dc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240315,31 +240315,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f1ab8 │ │ │ │ + b.w 6f1ac0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f022c │ │ │ │ + bl 6f0234 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240358,25 +240358,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f1b48 │ │ │ │ + bl 6f1b50 │ │ │ │ cbz r0, 2f6e8a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f022c │ │ │ │ + bl 6f0234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f6ebc ) │ │ │ │ ldr r3, [pc, #40] @ (2f6eb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240405,27 +240405,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f1b48 │ │ │ │ + b.w 6f1b50 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2f6f1a │ │ │ │ ldr r0, [pc, #52] @ (2f6f40 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -240443,17 +240443,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r6, #6 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2f6fb4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240463,44 +240463,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2f6f9e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5fa868 │ │ │ │ + bl 5fa870 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 624498 │ │ │ │ + b.w 6244a0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2f70a0 ) │ │ │ │ @@ -240511,15 +240511,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd094 │ │ │ │ + bl 5cd09c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b008 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240556,15 +240556,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709134 │ │ │ │ + bl 70913c │ │ │ │ ldr r2, [pc, #88] @ (2f70b8 ) │ │ │ │ ldr r3, [pc, #64] @ (2f70a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240588,29 +240588,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ subs r1, #114 @ 0x72 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #234 @ 0xea │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f70c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240659,15 +240659,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f718c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240678,28 +240678,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2f7198 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f7154 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f719c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -240741,15 +240741,15 @@ │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f7248 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5d3ec8 │ │ │ │ + bl 5d3ed0 │ │ │ │ ldr r2, [pc, #60] @ (2f724c ) │ │ │ │ ldr r3, [pc, #48] @ (2f7240 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240766,15 +240766,15 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ adds r7, #146 @ 0x92 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r7, #134 @ 0x86 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f728c ) │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f7250 : │ │ │ │ @@ -240785,43 +240785,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2f7286 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f7298 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ec8 │ │ │ │ + b.w 5d3ed0 │ │ │ │ ldr r2, [pc, #44] @ (2f72b4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ec8 │ │ │ │ + b.w 5d3ed0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f7278 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 605254 │ │ │ │ + bl 60525c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f7278 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r0, [r0, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f72b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240829,46 +240829,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2f72f4 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2f72fa │ │ │ │ ldr r3, [pc, #56] @ (2f731c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ec8 │ │ │ │ + b.w 5d3ed0 │ │ │ │ ldr r2, [pc, #40] @ (2f7320 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f72e2 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f72e2 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 605254 │ │ │ │ + bl 60525c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f72e2 │ │ │ │ nop │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f7360 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f7324 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240879,15 +240879,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2f7358 │ │ │ │ ldr r3, [pc, #48] @ (2f7374 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d3ec8 │ │ │ │ + b.w 5d3ed0 │ │ │ │ ldr r2, [pc, #36] @ (2f7378 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f7340 │ │ │ │ ldr r3, [pc, #32] @ (2f737c ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2f7380 ) │ │ │ │ ldr r0, [pc, #32] @ (2f7384 ) │ │ │ │ @@ -240896,21 +240896,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ adds r6, #20 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f73b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r7, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7388 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240921,24 +240921,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2f73bc │ │ │ │ ldr r3, [pc, #28] @ (2f73c4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d3ec8 │ │ │ │ + b.w 5d3ed0 │ │ │ │ ldr r2, [pc, #16] @ (2f73c8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f73a4 │ │ │ │ bl 25bf34 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f7408 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f73cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240957,15 +240957,15 @@ │ │ │ │ cbz r2, 2f7456 │ │ │ │ ldr r3, [pc, #108] @ (2f7464 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2f7468 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d3ec8 │ │ │ │ + bl 5d3ed0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f7424 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -240975,48 +240975,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2f746c ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d365c │ │ │ │ + bl 5d3664 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f740c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25bf34 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r5, #94 @ 0x5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (2f74a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f747c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241024,58 +241024,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2f74cc ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2f74d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #40] @ (2f74d4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f74d8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r7, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2f7550 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ ldr.w ip, [pc, #88] @ 2f7554 │ │ │ │ ldr r2, [pc, #88] @ (2f7558 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cbz r0, 2f751c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2f7530 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241095,19 +241095,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241117,28 +241117,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2f75a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r4, #12] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r6, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #30 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2f7608 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241147,15 +241147,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f7610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2f75ea │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241166,146 +241166,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #228 @ 0xe4 │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7614 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2f7690 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2f7694 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2f7698 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2f769c ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f7664 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ + b.w 5cf2ec │ │ │ │ ldr r1, [pc, #56] @ (2f76a0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r2, [pc, #48] @ (2f76a4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ + b.w 5cf2ec │ │ │ │ nop │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bls.n 2f75ac │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f76a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2f7728 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2f772c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2f7730 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2f7734 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f76fe │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ + b.w 5cf2ec │ │ │ │ ldr r1, [pc, #56] @ (2f7738 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r2, [pc, #44] @ (2f773c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + b.w 5cf2ec │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bhi.n 2f7718 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r4, #190 @ 0xbe │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7740 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241322,24 +241322,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f781e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2f7854 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #224] @ (2f7858 ) │ │ │ │ ldr r1, [pc, #224] @ (2f785c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2f7860 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241351,28 +241351,28 @@ │ │ │ │ cbz r4, 2f77d6 │ │ │ │ ldr r3, [pc, #188] @ (2f7864 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f77fe │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cf32c │ │ │ │ + bl 5cf334 │ │ │ │ ldr r2, [pc, #176] @ (2f7868 ) │ │ │ │ ldr r3, [pc, #148] @ (2f7850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f7842 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d2de8 │ │ │ │ + b.w 5d2df0 │ │ │ │ ldr r2, [pc, #148] @ (2f786c ) │ │ │ │ ldr r3, [pc, #116] @ (2f7850 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241387,69 +241387,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2f7870 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r2, [pc, #100] @ (2f7874 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2f77b0 │ │ │ │ ldr r4, [pc, #88] @ (2f7878 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #80] @ (2f787c ) │ │ │ │ ldr r2, [pc, #84] @ (2f7880 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2f776e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 2f7750 │ │ │ │ lsls r6, r7, #1 │ │ │ │ adds r1, #242 @ 0xf2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ bhi.n 2f78c8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ adds r1, #146 @ 0x92 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r1, #114 @ 0x72 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7884 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241458,41 +241458,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f78aa │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ + b.w 5cf2ec │ │ │ │ ldr r1, [pc, #48] @ (2f78dc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #40] @ (2f78e0 ) │ │ │ │ ldr r2, [pc, #40] @ (2f78e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf2e4 │ │ │ │ + b.w 5cf2ec │ │ │ │ bvc.n 2f795c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #24 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f78e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241501,41 +241501,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f790e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf32c │ │ │ │ + b.w 5cf334 │ │ │ │ ldr r1, [pc, #48] @ (2f7940 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #40] @ (2f7944 ) │ │ │ │ ldr r2, [pc, #40] @ (2f7948 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf32c │ │ │ │ + b.w 5cf334 │ │ │ │ bvs.n 2f78f8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r7, #23] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f794c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241544,41 +241544,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f7972 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf9e8 │ │ │ │ + b.w 5cf9f0 │ │ │ │ ldr r1, [pc, #48] @ (2f79a4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d33ec │ │ │ │ + bl 5d33f4 │ │ │ │ ldr r3, [pc, #40] @ (2f79a8 ) │ │ │ │ ldr r2, [pc, #40] @ (2f79ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf9e8 │ │ │ │ + b.w 5cf9f0 │ │ │ │ bvs.n 2f7a94 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r2, #76 @ 0x4c │ │ │ │ + subs r2, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241587,15 +241587,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f7a08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f7a0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #48] @ (2f7a10 ) │ │ │ │ ldr r3, [pc, #52] @ (2f7a14 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241605,22 +241605,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f7a68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241628,15 +241628,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f7a70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (2f7a74 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7a78 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241644,28 +241644,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #32 @ (adr r3, 2f7a94 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 2f7a74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2f7a88 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ stmia r1!, {r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241678,22 +241678,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2f7ada │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f7af4 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241736,35 +241736,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2f7b68 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2591f4 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 2f7a70 │ │ │ │ + blt.n 2f7a60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 2f7a98 │ │ │ │ + blt.n 2f7a88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f7bb0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f7ba0 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241772,16 +241772,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2f7bb4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5d2b6c │ │ │ │ - bge.n 2f7b44 │ │ │ │ + b.w 5d2b74 │ │ │ │ + bge.n 2f7b34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241789,31 +241789,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f7c00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2f7c04 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, r5 │ │ │ │ + movs r0, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2f7c8c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241824,15 +241824,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2f7c94 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2f7c76 │ │ │ │ ldr.w sl, [pc, #88] @ 2f7c98 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2f7c9c │ │ │ │ mov r4, r0 │ │ │ │ @@ -241846,35 +241846,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f7c4e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 2f7c9c │ │ │ │ + bls.n 2f7c8c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 2f7ccc │ │ │ │ + bge.n 2f7cbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #216 @ 0xd8 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7ca0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241886,29 +241886,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2f7d48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ceb6c │ │ │ │ + bl 5ceb74 │ │ │ │ ldr r1, [pc, #124] @ (2f7d4c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f7d20 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2f7d50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ceb6c │ │ │ │ + bl 5ceb74 │ │ │ │ ldr r1, [pc, #108] @ (2f7d54 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 2f7d2e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2f7d58 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7d44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241925,34 +241925,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2f7d5c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ b.n 2f7cde │ │ │ │ ldr r1, [pc, #48] @ (2f7d60 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b6c │ │ │ │ + bl 5d2b74 │ │ │ │ b.n 2f7cf8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f7e40 │ │ │ │ + bls.n 2f7e30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2f7e14 │ │ │ │ + bls.n 2f7e04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002f7d64 : │ │ │ │ @@ -241967,32 +241967,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2f7db4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d365c │ │ │ │ + bl 5d3664 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2594b8 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r6, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf69a0045 │ │ │ │ + @ instruction: 0xf6920045 │ │ │ │ │ │ │ │ 002f7db8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f7e08 │ │ │ │ @@ -242002,35 +242002,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f7e10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #44] @ (2f7e14 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2ea454 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 1, cr0, cr14, cr4, {2} │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + cdp2 0, 1, cr0, cr6, cr4, {2} │ │ │ │ + asrs r0, r5, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #106 @ 0x6a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7e18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242041,60 +242041,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f7e60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #28] @ (2f7e64 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ea454 │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2l 0, cr0, [r4, #272] @ 0x110 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + ldc2 0, cr0, [ip, #272]! @ 0x110 │ │ │ │ + asrs r6, r1, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7e68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2f7ee8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #100] @ (2f7eec ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2f7ef0 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #84] @ (2f7ef4 ) │ │ │ │ ldr r1, [pc, #84] @ (2f7ef8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #68] @ (2f7efc ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2ea3dc │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2f7ed0 │ │ │ │ @@ -242108,24 +242108,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #3] │ │ │ │ + ldrb r0, [r4, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 2f7e30 │ │ │ │ + bvc.n 2f7e20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2f7e58 │ │ │ │ + bvc.n 2f7e48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #-272] @ 0xfffffef0 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + stc2l 0, cr0, [lr, #-272] @ 0xfffffef0 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7f00 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -242193,19 +242193,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f7fac ) │ │ │ │ ldr r0, [pc, #20] @ (2f7fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7fb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242336,19 +242336,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f810c ) │ │ │ │ ldr r0, [pc, #20] @ (2f8110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8114 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242359,28 +242359,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f815c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #28] @ (2f8160 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ea268 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfac80044 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + @ instruction: 0xfac00044 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8164 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -242394,34 +242394,34 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #28] @ (2f81c0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea528 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r5, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa7c0044 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + @ instruction: 0xfa740044 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f81c4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242447,19 +242447,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8224 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f823a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -242477,19 +242477,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f8260 ) │ │ │ │ ldr r0, [pc, #20] @ (2f8264 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8268 : │ │ │ │ cbz r2, 2f82ac │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242525,19 +242525,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f82d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #164 @ 0xa4 │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f82dc : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242555,43 +242555,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r2, [pc, #288] @ (2f8440 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2f8444 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2f8448 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2f844c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2f8450 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f83f0 │ │ │ │ ldr r3, [pc, #260] @ (2f8454 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2f83b0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242654,15 +242654,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f8460 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r3, [pc, #84] @ (2f8464 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2f834c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f8468 ) │ │ │ │ @@ -242672,44 +242672,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f845c │ │ │ │ + bcc.n 2f844c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2f8488 │ │ │ │ + bcc.n 2f8478 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - str.w r0, [r0, #68] @ 0x44 │ │ │ │ - lsrs r2, r2, #21 │ │ │ │ + ldrh.w r0, [r8, #68] @ 0x44 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #246 @ 0xf6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #66 @ 0x42 │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8474 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242722,59 +242722,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f84fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f8500 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f84be │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce5dc │ │ │ │ + b.w 5ce5e4 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 259184 │ │ │ │ ldr r2, [pc, #60] @ (2f8504 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f8508 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r3, [pc, #48] @ (2f850c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce5dc │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + b.w 5ce5e4 │ │ │ │ + strb r4, [r3, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf7620044 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + @ instruction: 0xf75a0044 │ │ │ │ + lsrs r0, r6, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r4, #174 @ 0xae │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f8510 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242789,59 +242789,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f8598 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f859c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f855a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce69c │ │ │ │ + b.w 5ce6a4 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 259184 │ │ │ │ ldr r2, [pc, #60] @ (2f85a0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f85a4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r3, [pc, #48] @ (2f85a8 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce69c │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + b.w 5ce6a4 │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movt r0, #26692 @ 0x6844 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + @ instruction: 0xf6be0044 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r4, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f85ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242869,15 +242869,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f8620 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r2, [pc, #44] @ (2f8624 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242887,17 +242887,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r3, r4} │ │ │ │ lsls r6, r7, #1 │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f8628 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242935,19 +242935,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f8690 ) │ │ │ │ ldr r0, [pc, #20] @ (2f8694 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r0, [r3, #6] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8698 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242997,15 +242997,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f8720 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ push {r1, r3, r4, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243023,23 +243023,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2f87e4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2f87e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #108] @ 2f87d0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ cbz r0, 2f8786 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2f87b0 │ │ │ │ ldr r2, [pc, #100] @ (2f87ec ) │ │ │ │ @@ -243064,33 +243064,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f87f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2f87f4 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 2f8786 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ movs r2, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f887c │ │ │ │ sub sp, #28 │ │ │ │ @@ -243099,15 +243099,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f8884 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #96] @ (2f8888 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2f888c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243116,51 +243116,51 @@ │ │ │ │ ldr r3, [pc, #84] @ (2f8890 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2f8894 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ ldr r1, [pc, #72] @ (2f8898 ) │ │ │ │ ldr r3, [pc, #76] @ (2f889c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2f88a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5d3570 │ │ │ │ + bl 5d3578 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf3e40044 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + @ instruction: 0xf3dc0044 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - @ instruction: 0xfbbe004d │ │ │ │ + @ instruction: 0xfbb6004d │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2f88f4 │ │ │ │ @@ -243168,15 +243168,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2f88fc ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2f8900 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #52] @ (2f8904 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2f88de │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243185,19 +243185,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #174 @ 0xae │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243218,25 +243218,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ ldr r2, [pc, #60] @ (2f89a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8998 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243247,23 +243247,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #34 @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -243282,25 +243282,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ ldr r2, [pc, #60] @ (2f8a44 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8a38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243311,23 +243311,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, r0, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, r0, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243346,23 +243346,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #68] @ 2f8ad8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7088c4 │ │ │ │ + bl 7088cc │ │ │ │ cbz r0, 2f8aac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2f8af4 ) │ │ │ │ ldr r3, [pc, #56] @ (2f8ae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243377,23 +243377,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, r4, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r3, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f8af8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -243411,15 +243411,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002f8b08 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f8b14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ cbz r2, 2f8b4e │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243428,15 +243428,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2f8b8c ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2f8b66 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243453,19 +243453,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #154 @ 0x9a │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2f8c18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -243474,39 +243474,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f8c20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (2f8c24 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2f8c28 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #88] @ (2f8c2c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #80] @ (2f8c30 ) │ │ │ │ ldr r1, [pc, #84] @ (2f8c34 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #68] @ (2f8c38 ) │ │ │ │ ldr r2, [pc, #72] @ (2f8c3c ) │ │ │ │ ldr r3, [pc, #72] @ (2f8c40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243516,22 +243516,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orr.w r0, lr, #68 @ 0x44 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + orr.w r0, r6, #68 @ 0x44 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #74 @ 0x4a │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ cbz r6, 2f8c34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r2, r4, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -243549,31 +243549,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f8c8c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2f8c90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243581,93 +243581,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2f8ce0 ) │ │ │ │ ldr r1, [pc, #52] @ (2f8ce4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #30 │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8d24 │ │ │ │ ldr r2, [pc, #40] @ (2f8d28 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2f8d2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f8e2c │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2f8d80 │ │ │ │ ldr r2, [pc, #60] @ (2f8d84 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2f8d88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243712,15 +243712,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243801,15 +243801,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244361,19 +244361,19 @@ │ │ │ │ b.n 2f90b6 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2f911a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f90de │ │ │ │ b.n 2f9252 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #0] │ │ │ │ + ldr r0, [r5, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9578 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2f9582 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244416,15 +244416,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r2, #276] @ 0x114 │ │ │ │ + stc2 0, cr0, [sl, #276] @ 0x114 │ │ │ │ add r7, pc, #592 @ (adr r7, 2f983c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002f95ec : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -244439,29 +244439,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2f9634 ) │ │ │ │ ldr r1, [pc, #44] @ (2f9638 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -252543,27 +252543,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2fed48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -252721,15 +252721,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fef24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r6, [pc, #440] @ (2ff0e0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -252738,25 +252738,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2fefc8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (2fefcc ) │ │ │ │ ldr r1, [pc, #124] @ (2fefd0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (2fefd4 ) │ │ │ │ ldr r3, [pc, #112] @ (2fefd8 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -252774,43 +252774,43 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, pc, #296 @ (adr r1, 2ff0f4 ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 2ff0d4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 2ff0b8 │ │ │ │ + bcs.n 2ff0a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - stmia r7!, {r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [pc, #16] @ (2feff0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252923,15 +252923,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2ff020 │ │ │ │ ldr r0, [pc, #764] @ (2ff40c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ff020 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253106,15 +253106,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2ff408 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2ff010 │ │ │ │ ldr r0, [pc, #304] @ (2ff410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2ff010 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253157,15 +253157,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2ff408 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2ff010 │ │ │ │ ldr r0, [pc, #172] @ (2ff414 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2ff010 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2ff38e │ │ │ │ bhi.n 2ff2c4 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2ff38e │ │ │ │ bhi.n 2ff3f4 │ │ │ │ @@ -253205,15 +253205,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2ff408 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ff010 │ │ │ │ ldr r0, [pc, #56] @ (2ff418 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2ff010 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2ff016 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253224,21 +253224,21 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2ff5ae │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -253695,35 +253695,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (2ff934 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ff7ea │ │ │ │ ldr r0, [pc, #44] @ (2ff940 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2ff7ea │ │ │ │ ldr r0, [pc, #36] @ (2ff944 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2ff7da │ │ │ │ nop │ │ │ │ cbz r2, 2ff966 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x005c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -253843,24 +253843,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2ffacc ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2ffa88 │ │ │ │ ldr r0, [pc, #24] @ (2ffad0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 2ffa88 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2ff770 │ │ │ │ b.n 2ffa8a │ │ │ │ add r7, sp, #272 @ 0x110 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2ffb20 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -254449,23 +254449,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (300174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa0e0056 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xfa060056 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr??.w r0, [sl, #86] @ 0x56 │ │ │ │ - @ instruction: 0xb6a0 │ │ │ │ + ldr??.w r0, [r2, #86] @ 0x56 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260423,15 +260423,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3043b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30435e │ │ │ │ ldr r0, [pc, #96] @ (3043b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260443,15 +260443,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3043b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30435e │ │ │ │ ldr r0, [pc, #48] @ (3043bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 30435e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -260461,17 +260461,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r5, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (3044d0 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -284468,15 +284468,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 315270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 314780 │ │ │ │ ldr.w r0, [pc, #2412] @ 315274 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 314780 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 3147a2 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 315278 │ │ │ │ @@ -284538,15 +284538,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 314ca2 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -284558,15 +284558,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 315270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 314780 │ │ │ │ ldr.w r0, [pc, #2152] @ 315284 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 314780 │ │ │ │ movs r3, #3 │ │ │ │ b.n 314884 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 314c22 │ │ │ │ ldr.w r3, [pc, #2132] @ 315288 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -284630,47 +284630,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 314b76 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -284729,15 +284729,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 315270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 314780 │ │ │ │ ldr.w r0, [pc, #1668] @ 31529c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 314780 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 314f7c │ │ │ │ ldr.w r1, [pc, #1652] @ 3152a0 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -284952,15 +284952,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (3152c0 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 31486e │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 315110 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285008,15 +285008,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (315270 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 314780 │ │ │ │ ldr r0, [pc, #836] @ (3152d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 314780 │ │ │ │ ldr r0, [pc, #828] @ (3152d4 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285145,15 +285145,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 314dc6 │ │ │ │ b.w 31491c │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 314b8a │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285179,15 +285179,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 314ba2 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2936c4 │ │ │ │ @@ -285255,60 +285255,60 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ lsls r5, r7, #1 │ │ │ │ @ instruction: 0xf4b0005e │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r1, #25 │ │ │ │ lsls r5, r7, #1 │ │ │ │ @ instruction: 0xf3e6005e │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r4, #22 │ │ │ │ lsls r5, r7, #1 │ │ │ │ sbfx r0, r4, #1, #31 │ │ │ │ bpl.n 3151a6 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vcvt.u16.f16 , q7, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r6, #14 │ │ │ │ lsls r5, r7, #1 │ │ │ │ adc.w r0, r6, #94 @ 0x5e │ │ │ │ ldrb r0, [r0, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ands.w r0, r2, #94 @ 0x5e │ │ │ │ ldrh r4, [r6, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ vqadd.s8 q8, q2, q7 │ │ │ │ asrs r4, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r1, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ mrc 0, 1, r0, cr14, cr14, {2} │ │ │ │ mcr 0, 1, r0, cr6, cr14, {2} │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r0, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldcl 0, cr0, [r6, #376]! @ 0x178 │ │ │ │ stcl 0, cr0, [r6, #-376] @ 0xfffffe88 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #116] @ 0x74 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (3154d8 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285379,15 +285379,15 @@ │ │ │ │ bpl.n 3153bc │ │ │ │ ldr r0, [pc, #324] @ (3154e4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r1, [pc, #312] @ (3154e8 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -285438,15 +285438,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 315314 │ │ │ │ ldr r0, [pc, #180] @ (3154f0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 315314 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 315490 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -285495,21 +285495,21 @@ │ │ │ │ nop │ │ │ │ ldrsb r6, [r1, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #104] @ 0x68 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #88] @ 0x58 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (315670 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -285573,29 +285573,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 315516 │ │ │ │ ldr r0, [pc, #248] @ (315680 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 315516 │ │ │ │ ldr r2, [pc, #232] @ (31567c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 315560 │ │ │ │ ldr r0, [pc, #228] @ (315684 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3152e8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -285692,17 +285692,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + str r0, [r3, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -285836,15 +285836,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 3157f2 │ │ │ │ ldr r0, [pc, #180] @ (3158c8 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -285895,15 +285895,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 315eb4 │ │ │ │ @@ -286325,15 +286325,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3158f6 │ │ │ │ ldr r0, [pc, #520] @ (315ec0 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -286441,15 +286441,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31591a │ │ │ │ ldr r0, [pc, #188] @ (315ed0 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31591a │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 315b02 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -286500,23 +286500,23 @@ │ │ │ │ b.n 3158f6 │ │ │ │ str r6, [r4, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #768] @ (3161cc ) │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 315eec │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -286764,27 +286764,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0ce007c │ │ │ │ ble.n 316184 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r6, r5] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r7, r5] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bgt.n 3161cc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 316512 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -286802,26 +286802,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #340] @ (316394 ) │ │ │ │ ldr r1, [pc, #344] @ (316398 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -286864,15 +286864,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (3163a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2937cc │ │ │ │ vldr d7, [pc, #152] @ 316380 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -286912,45 +286912,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (3163a8 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 31640a │ │ │ │ + cbnz r0, 316408 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r4, [r0, r6] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r5, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 3163d8 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287018,20 +287018,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (316484 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ b.n 316938 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -287040,35 +287040,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (316524 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (316528 ) │ │ │ │ ldr r1, [pc, #120] @ (31652c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (316530 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (316534 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (316538 ) │ │ │ │ ldr r5, [pc, #76] @ (31653c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287085,46 +287085,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 316540 │ │ │ │ + cbnz r2, 31653e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 3168e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r4, sl │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (316554 ) │ │ │ │ ldr r2, [pc, #16] @ (316558 ) │ │ │ │ ldr r1, [pc, #16] @ (31655c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d5c20 │ │ │ │ + b.w 5d5c28 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 316578 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287239,52 +287239,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (3166f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (3166f4 ) │ │ │ │ ldr r1, [pc, #80] @ (3166f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (3166fc ) │ │ │ │ ldr r3, [pc, #68] @ (316700 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (316704 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #44] @ (316708 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ - str r5, [sp, #320] @ 0x140 │ │ │ │ + b.w 5cea9c │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb75a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 316d44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -287300,73 +287300,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (316794 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (316798 ) │ │ │ │ ldr r1, [pc, #100] @ (31679c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #84] @ (3167a0 ) │ │ │ │ ldr r1, [pc, #88] @ (3167a4 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (3167a8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (3167ac ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (3167b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (3167b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5ca0 │ │ │ │ + b.w 5d5ca8 │ │ │ │ nop │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6d2 │ │ │ │ + @ instruction: 0xb6ca │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ b.n 316cd8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (316810 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287376,41 +287376,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #52] @ (31681c ) │ │ │ │ ldr r1, [pc, #56] @ (316820 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31687c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287418,42 +287418,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (316884 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #56] @ (316888 ) │ │ │ │ ldr r1, [pc, #56] @ (31688c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (3168dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287461,37 +287461,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (3168e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #44] @ (3168e8 ) │ │ │ │ ldr r1, [pc, #44] @ (3168ec ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31dbfc │ │ │ │ nop │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 316994 │ │ │ │ sub sp, #16 │ │ │ │ @@ -287499,15 +287499,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31699c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 293980 │ │ │ │ @@ -287542,19 +287542,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 44d854 │ │ │ │ nop │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003169a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -287662,19 +287662,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 316ad4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (316bf0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287685,15 +287685,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 316bfc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 31dd74 │ │ │ │ cbnz r0, 316b3a │ │ │ │ @@ -287711,15 +287711,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (316c04 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2937cc │ │ │ │ ldr r3, [pc, #164] @ (316c08 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -287769,29 +287769,29 @@ │ │ │ │ b.w 39a7c0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r6, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (316d48 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287804,15 +287804,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (316d54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 31dd74 │ │ │ │ cbnz r0, 316c6a │ │ │ │ add sp, #28 │ │ │ │ @@ -287841,15 +287841,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (316d58 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (316d5c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2937cc │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -287902,29 +287902,29 @@ │ │ │ │ b.w 39a7c0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r7, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 316d9c │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 316d88 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -287991,15 +287991,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (316e1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bge.n 316e64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (317058 ) │ │ │ │ @@ -288223,25 +288223,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (317104 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (317108 ) │ │ │ │ ldr r1, [pc, #116] @ (31710c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #100] @ (317110 ) │ │ │ │ ldr r2, [pc, #104] @ (317114 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (317118 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288256,39 +288256,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r7, #28] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #752] @ (317408 ) │ │ │ │ + ldr r5, [pc, #720] @ (3173e8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvc.n 317218 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 31717c │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -288303,46 +288303,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (31718c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (317190 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (317194 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (317198 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5c20 │ │ │ │ + bl 5d5c28 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #392] @ (317324 ) │ │ │ │ + ldr r4, [pc, #360] @ (317304 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3171b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288386,15 +288386,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (3174a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288429,15 +288429,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2937cc │ │ │ │ ldr r3, [pc, #520] @ (3174b8 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -288516,24 +288516,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (3174d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #328] @ (3174dc ) │ │ │ │ ldr r1, [pc, #332] @ (3174e0 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 39903c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317428 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -288547,15 +288547,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (3174e4 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288563,15 +288563,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (3174e8 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288615,59 +288615,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #16] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #504] @ (317698 ) │ │ │ │ + ldr r4, [pc, #472] @ (317678 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ bpl.n 317400 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #232] @ (3175a8 ) │ │ │ │ + ldr r4, [pc, #200] @ (317588 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #280] @ (3175dc ) │ │ │ │ + ldr r3, [pc, #248] @ (3175bc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #240] @ (3175b8 ) │ │ │ │ + ldr r3, [pc, #208] @ (317598 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #920] @ (317868 ) │ │ │ │ + ldr r3, [pc, #888] @ (317848 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r1, #4 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #64] @ (317520 ) │ │ │ │ + ldr r6, [pc, #32] @ (317500 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [pc, #984] @ (3178c0 ) │ │ │ │ + ldr r2, [pc, #952] @ (3178a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [pc, #648] @ (317774 ) │ │ │ │ + ldr r2, [pc, #616] @ (317754 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [pc, #304] @ (317620 ) │ │ │ │ + ldr r2, [pc, #272] @ (317600 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [pc, #872] @ (31785c ) │ │ │ │ + ldr r2, [pc, #840] @ (31783c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31753c │ │ │ │ sub sp, #8 │ │ │ │ @@ -288676,30 +288676,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (317544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #480] @ (317724 ) │ │ │ │ + ldr r1, [pc, #448] @ (317704 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r2, #1 │ │ │ │ + subs r6, r1, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31758c │ │ │ │ sub sp, #12 │ │ │ │ @@ -288707,29 +288707,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (317594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #144] @ (317624 ) │ │ │ │ + ldr r1, [pc, #112] @ (317604 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3175d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -288737,25 +288737,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (3175dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 293980 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #848] @ (31792c ) │ │ │ │ + ldr r0, [pc, #816] @ (31790c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r6, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #1 │ │ │ │ add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ add r1, r2 │ │ │ │ ldrb.w r2, [ip, #1]! │ │ │ │ cmp r1, ip │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ @@ -288810,18 +288810,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3176a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bcs.n 3175f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #548] @ (3178e0 ) │ │ │ │ @@ -288875,62 +288875,62 @@ │ │ │ │ add r9, pc │ │ │ │ str r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 32326c │ │ │ │ str.w r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r2, [pc, #432] @ (3178fc ) │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #416] @ (317900 ) │ │ │ │ ldr r1, [pc, #420] @ (317904 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ bl 3232ec │ │ │ │ ldr r2, [pc, #396] @ (317908 ) │ │ │ │ ldr r1, [pc, #400] @ (31790c ) │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #376] @ (317910 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r7, r4, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #356] @ (317914 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r9, r4, #352 @ 0x160 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #344] @ (317918 ) │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2097152 @ 0x200000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #332] @ (31791c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ @@ -289027,53 +289027,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #328] @ (317a3c ) │ │ │ │ + ldr r0, [pc, #296] @ (317a1c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #192] @ (3179bc ) │ │ │ │ + ldr r0, [pc, #160] @ (31799c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 317b8c ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 317b6c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (317958 ) │ │ │ │ movs r0, r0 │ │ │ │ bne.n 3179e0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - blx r4 │ │ │ │ + blx r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blxns r2 │ │ │ │ + blxns r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bx pc │ │ │ │ + bx lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bxns sl │ │ │ │ + bxns r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bxns r6 │ │ │ │ + bxns r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -289128,19 +289128,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3179ec ) │ │ │ │ ldr r0, [pc, #20] @ (3179f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp sl, ip │ │ │ │ + cmp sl, fp │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp sl, lr │ │ │ │ + cmp sl, sp │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #688] @ (317cb4 ) │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -289355,15 +289355,15 @@ │ │ │ │ ldr.w r2, [r0, #276] @ 0x114 │ │ │ │ mov r5, r2 │ │ │ │ b.n 317a22 │ │ │ │ ldr r0, [pc, #60] @ (317cc0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317a1e │ │ │ │ ldr r3, [pc, #48] @ (317cc4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 317a2e │ │ │ │ @@ -289371,27 +289371,27 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 317a2e │ │ │ │ ldr r0, [pc, #28] @ (317cc8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 317a2e │ │ │ │ cmp r7, #66 @ 0x42 │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r6 │ │ │ │ + muls r2, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #172] @ (317d88 ) │ │ │ │ cmp r2, #20 │ │ │ │ @@ -289443,15 +289443,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 317d16 │ │ │ │ ldr r0, [pc, #76] @ (317d98 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 317d16 │ │ │ │ ldrb.w r2, [r0, #1077] @ 0x435 │ │ │ │ mov r3, r2 │ │ │ │ b.n 317d0e │ │ │ │ ldrb.w r2, [r0, #1076] @ 0x434 │ │ │ │ mov r3, r2 │ │ │ │ @@ -289464,28 +289464,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ b.n 317d0e │ │ │ │ ldr r0, [pc, #32] @ (317d9c ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317d72 │ │ │ │ cmp r4, #106 @ 0x6a │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r1 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #488] @ (317f98 ) │ │ │ │ mov r1, r2 │ │ │ │ @@ -289630,15 +289630,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 317dc8 │ │ │ │ ldr r0, [pc, #96] @ (317fa8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 317dc8 │ │ │ │ and.w r4, r4, #3 │ │ │ │ str.w r4, [r6, #1072] @ 0x430 │ │ │ │ b.n 317de4 │ │ │ │ lsls r0, r4, #31 │ │ │ │ bpl.w 317de4 │ │ │ │ @@ -289647,35 +289647,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 317de4 │ │ │ │ ldr r0, [pc, #52] @ (317fac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r0, [pc, #40] @ (317fb0 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r6 │ │ │ │ + adcs r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adcs r4, r6 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs r0, r3 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #684] @ (318270 ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -289877,22 +289877,22 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 317fee │ │ │ │ ldr r0, [pc, #68] @ (318280 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 317fee │ │ │ │ ldr r0, [pc, #56] @ (318284 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317fde │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #24 │ │ │ │ mov r2, r3 │ │ │ │ b.n 317fe2 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ @@ -289904,17 +289904,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #32 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w r2, [pc, #1048] @ 3186b4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -290270,15 +290270,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (3186d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3184ba │ │ │ │ ldr r0, [pc, #140] @ (3186dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3184ba │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ b.n 3185d2 │ │ │ │ cbz r5, 318692 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ b.n 318592 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -290315,32 +290315,32 @@ │ │ │ │ nop │ │ │ │ movs r6, #166 @ 0xa6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5d06c2 │ │ │ │ + bl 5d06c2 │ │ │ │ movs r4, #142 @ 0x8e │ │ │ │ lsls r5, r5, #1 │ │ │ │ bl 3be6ca │ │ │ │ bl 3846ce │ │ │ │ bl 37c6d2 │ │ │ │ - bl 6126d6 │ │ │ │ + bl 6126d6 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xef85ffff │ │ │ │ vrsqrts.f16 , , │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #340] @ (31885c ) │ │ │ │ @@ -290444,15 +290444,15 @@ │ │ │ │ ldr r0, [pc, #100] @ (318868 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r2, [pc, #84] @ (31886c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31871c │ │ │ │ ldr r2, [pc, #64] @ (318864 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -290460,15 +290460,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31871c │ │ │ │ ldr r0, [pc, #64] @ (318870 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 31871c │ │ │ │ bl 3234ac │ │ │ │ ldrb.w r3, [r4, #1077] @ 0x435 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #1077] @ 0x435 │ │ │ │ b.n 318746 │ │ │ │ @@ -290477,19 +290477,19 @@ │ │ │ │ b.n 318746 │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #144] @ (318914 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -290498,25 +290498,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (31891c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #128] @ (318920 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #128] @ (318924 ) │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #112] @ (318928 ) │ │ │ │ mov.w r1, #896 @ 0x380 │ │ │ │ movw r2, #4719 @ 0x126f │ │ │ │ movt r2, #1281 @ 0x501 │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -290527,60 +290527,60 @@ │ │ │ │ ldr r1, [pc, #92] @ (318930 ) │ │ │ │ add r0, pc │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #76] @ (318934 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (318938 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r5, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bfi r0, sl, #1, #2 │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + bfi r0, r2, #1, #2 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r1, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #192 @ 0xc0 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r7!, {r2, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r3, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #8] @ (318948 ) │ │ │ │ ldr r1, [pc, #12] @ (31894c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d61d8 │ │ │ │ - subs r1, #112 @ 0x70 │ │ │ │ + b.w 5d61e0 │ │ │ │ + subs r1, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (318978 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290589,17 +290589,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3189a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290608,17 +290608,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r5, [pc, #1384] @ 318f28 │ │ │ │ mov r4, r2 │ │ │ │ @@ -290886,15 +290886,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 318a08 │ │ │ │ ldr r0, [pc, #564] @ (318f34 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [pc, #552] @ (318f30 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 318a08 │ │ │ │ ldr r3, [pc, #540] @ (318f30 ) │ │ │ │ @@ -291075,15 +291075,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 318a0e │ │ │ │ ldr r0, [pc, #116] @ (318f3c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 318a0e │ │ │ │ subs.w r1, r4, #1024 @ 0x400 │ │ │ │ movw ip, #3069 @ 0xbfd │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, ip │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ @@ -291107,33 +291107,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318ef6 │ │ │ │ ldr r0, [pc, #44] @ (318f44 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 318ef6 │ │ │ │ subs r4, r0, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #248 @ 0xf8 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #228] @ 31903c │ │ │ │ sub sp, #12 │ │ │ │ @@ -291141,15 +291141,15 @@ │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ ldr r1, [pc, #224] @ (319044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #2816] @ 0xb00 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #2820] @ 0xb04 │ │ │ │ str.w ip, [r0, #2808] @ 0xaf8 │ │ │ │ @@ -291195,19 +291195,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (3190bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291215,56 +291215,56 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (3190c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #88] @ (3190c8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #84] @ (3190cc ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #84] @ 3190d0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ movs r2, #2 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #60] @ (3190d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #56] @ (3190d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeb9a0042 │ │ │ │ - movs r2, r5 │ │ │ │ + @ instruction: 0xeb920042 │ │ │ │ + movs r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ itee ge │ │ │ │ lslge r2, r5, #1 │ │ │ │ lsllt r5, r6, #12 │ │ │ │ movlt r0, r0 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb894 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291276,15 +291276,15 @@ │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ ldr r1, [pc, #184] @ (3191b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1800] @ 0x708 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #1804] @ 0x70c │ │ │ │ str.w ip, [r0, #1792] @ 0x700 │ │ │ │ @@ -291320,19 +291320,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #92 @ 0x5c │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #172] @ 319274 │ │ │ │ sub sp, #12 │ │ │ │ @@ -291343,26 +291343,26 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #148] @ (319280 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #144] @ (319284 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r7, #2048] @ 0x800 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ bl 3176a8 │ │ │ │ ldr.w r2, [r4, #1772] @ 0x6ec │ │ │ │ ldr.w r3, [r7, #2048] @ 0x800 │ │ │ │ ldr.w r2, [r5, r2, lsl #2] │ │ │ │ @@ -291371,15 +291371,15 @@ │ │ │ │ ldr r4, [pc, #100] @ (319288 ) │ │ │ │ add.w r3, r5, #188 @ 0xbc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2136 @ 0x858 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291393,23 +291393,23 @@ │ │ │ │ add.w r3, r4, #1952 @ 0x7a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 39a7c0 │ │ │ │ nop │ │ │ │ - cmp r5, #240 @ 0xf0 │ │ │ │ + cmp r5, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - and.w r0, r6, r2, lsl #1 │ │ │ │ - cdp2 0, 9, cr0, cr8, cr10, {2} │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + ldrd r0, r0, [lr, #264]! @ 0x108 │ │ │ │ + cdp2 0, 9, cr0, cr0, cr10, {2} │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (319380 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291418,121 +291418,121 @@ │ │ │ │ ldr r1, [pc, #224] @ (319388 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #208] @ (31938c ) │ │ │ │ add.w r6, r0, #6304 @ 0x18a0 │ │ │ │ ldr r1, [pc, #204] @ (319390 ) │ │ │ │ adds r6, #8 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r0, #5120 @ 0x1400 │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10280 @ 0x2828 │ │ │ │ ldr r7, [pc, #188] @ (319394 ) │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #184] @ (319398 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r3 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ - bl 5d622c │ │ │ │ + bl 5d6234 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #168] @ (31939c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #156] @ (3193a0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [pc, #148] @ (3193a4 ) │ │ │ │ ldr r1, [pc, #152] @ (3193a8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1176 @ 0x498 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #2 │ │ │ │ mov.w r1, #196608 @ 0x30000 │ │ │ │ - bl 5ce58c │ │ │ │ + bl 5ce594 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #96] @ (3193ac ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #76] @ (3193b0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr r3, [pc, #72] @ (3193b4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d622c │ │ │ │ + b.w 5d6234 │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #816 @ (adr r4, 3196c4 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 3196a4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmdb r8, {r1, r6} │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + ldmdb r0, {r1, r6} │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldc2 0, cr0, [r8, #296] @ 0x128 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + ldc2 0, cr0, [r0, #296] @ 0x128 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 319310 │ │ │ │ + bmi.n 319300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 3193e8 │ │ │ │ + bmi.n 3193d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 3192c0 │ │ │ │ + bmi.n 3192b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 3197bc │ │ │ │ + b.n 3197ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w fp, [pc, #348] @ 319528 │ │ │ │ @@ -291550,23 +291550,23 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #172 @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r5, r8, #208 @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r9 │ │ │ │ add.w r9, r4, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr.w r2, [r9, #1032] @ 0x408 │ │ │ │ bl 3176a8 │ │ │ │ ldr.w r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -291577,15 +291577,15 @@ │ │ │ │ ldr r4, [pc, #264] @ (319540 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2038 @ 0x7f6 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291600,58 +291600,58 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2f81c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #180] @ (319544 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr.w fp, [r2, r3] │ │ │ │ mov r1, fp │ │ │ │ bl 2f8510 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov.w r2, #262144 @ 0x40000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44d834 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f8164 │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, fp │ │ │ │ bl 2f8474 │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov.w r2, #196608 @ 0x30000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44d834 │ │ │ │ @@ -291659,27 +291659,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r6, r5, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -291829,15 +291829,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 31957a │ │ │ │ ldr.w r0, [pc, #2600] @ 31a13c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp, #32] │ │ │ │ b.n 31957a │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ b.n 319590 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #204] @ 0xcc │ │ │ │ @@ -291933,15 +291933,15 @@ │ │ │ │ ldr.w r0, [pc, #2268] @ 31a140 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r6, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r1, [sl, #120] @ 0x78 │ │ │ │ ldr.w r0, [sl, #128] @ 0x80 │ │ │ │ ubfx r1, r1, #0, #12 │ │ │ │ adds r1, #1 │ │ │ │ ubfx r0, r0, #0, #12 │ │ │ │ mla r1, r0, r1, r1 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -291951,15 +291951,15 @@ │ │ │ │ ldr.w r2, [pc, #2200] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 3197a8 │ │ │ │ ldr.w r0, [pc, #2204] @ 31a144 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w ip, [sl, #216] @ 0xd8 │ │ │ │ ubfx r5, ip, #16, #13 │ │ │ │ mov fp, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -292036,54 +292036,54 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1996] @ 31a14c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w r2, [pc, #1952] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1968] @ 31a150 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w r2, [pc, #1920] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1940] @ 31a154 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w r2, [pc, #1888] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1912] @ 31a158 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w r0, [pc, #1896] @ 31a15c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r4, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #1 │ │ │ │ ldrb.w r3, [r8, #1033] @ 0x409 │ │ │ │ @@ -292197,26 +292197,26 @@ │ │ │ │ ldr.w r2, [pc, #1572] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1600] @ 31a160 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ ldr.w r2, [pc, #1540] @ 31a134 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3197a8 │ │ │ │ ldr.w r0, [pc, #1572] @ 31a164 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3197a8 │ │ │ │ eor.w r0, r1, #1 │ │ │ │ cmp r2, #85 @ 0x55 │ │ │ │ bne.n 319b5a │ │ │ │ cmp r0, #0 │ │ │ │ @@ -292573,15 +292573,15 @@ │ │ │ │ rsb r1, r1, #3 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bpl.w 31a248 │ │ │ │ ldr r3, [pc, #668] @ (31a168 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #668] @ (31a16c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 319d70 │ │ │ │ movs r0, #0 │ │ │ │ b.n 319ee8 │ │ │ │ adds r0, #2 │ │ │ │ str r4, [r3, #8] │ │ │ │ cmp r2, r0 │ │ │ │ str r5, [r3, #12] │ │ │ │ @@ -292838,39 +292838,39 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #146 @ 0x92 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #60 @ 0x3c │ │ │ │ + cmp r2, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r4, #244 @ 0xf4 │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #32 │ │ │ │ + movs r6, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ cmp r3, r2 │ │ │ │ it hi │ │ │ │ @@ -292989,15 +292989,15 @@ │ │ │ │ movs r4, #1 │ │ │ │ b.n 31a23a │ │ │ │ nop │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ lsls r4, r7, #1 │ │ │ │ add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r0, [pc, #552] @ (31a4c8 ) │ │ │ │ + ldr r0, [pc, #520] @ (31a4a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1784] @ 31a9ac │ │ │ │ mov r1, r2 │ │ │ │ @@ -293166,15 +293166,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31a2d0 │ │ │ │ ldr.w r0, [pc, #1284] @ 31a9bc │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 31a2d0 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ bhi.w 31a2f4 │ │ │ │ add r2, pc, #8 @ (adr r2, 31a4dc ) │ │ │ │ ldr.w r0, [r2, r1, lsl #2] │ │ │ │ add r2, r0 │ │ │ │ @@ -293341,15 +293341,15 @@ │ │ │ │ b.n 31a302 │ │ │ │ ldr r0, [pc, #740] @ (31a9c0 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r9, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4026593280 @ 0xf000f000 │ │ │ │ str.w r4, [r3, #128] @ 0x80 │ │ │ │ b.n 31a302 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4278190080 @ 0xff000000 │ │ │ │ bic.w r4, r4, #61440 @ 0xf000 │ │ │ │ @@ -293529,15 +293529,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (31a9b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 31a7ac │ │ │ │ ldr r0, [pc, #136] @ (31a9c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 31a7ac │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ubfx r4, r4, #0, #18 │ │ │ │ str.w r4, [r3, #156] @ 0x9c │ │ │ │ b.n 31a302 │ │ │ │ subs.w r2, r1, #1024 @ 0x400 │ │ │ │ movw r0, #3069 @ 0xbfd │ │ │ │ @@ -293563,40 +293563,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31a970 │ │ │ │ ldr r0, [pc, #56] @ (31a9cc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 31a970 │ │ │ │ ldr r0, [pc, #44] @ (31a9d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 31a7ac │ │ │ │ nop │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #200 @ 0xc8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r1, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -293655,15 +293655,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31ab04 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31ab28 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31ab3c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31ab34 ) │ │ │ │ add r2, pc │ │ │ │ @@ -293688,31 +293688,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31ab28 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ b.n 31aab2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u16 q8, q4, q14 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r5] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ cdp2 0, 8, cr0, cr10, cr12, {3} │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -293873,15 +293873,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r4, [r1, r6] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r4, pc, #704 @ (adr r4, 31afe0 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31ae1a │ │ │ │ @@ -293963,15 +293963,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r3, pc, #592 @ (adr r3, 31b094 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -294063,15 +294063,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #248] @ (31b084 ) │ │ │ │ + ldr r7, [pc, #216] @ (31b064 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r2, pc, #416 @ (adr r2, 31b130 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -294162,15 +294162,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r5, [pc, #984] @ (31b4a8 ) │ │ │ │ + ldr r5, [pc, #952] @ (31b488 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r1, pc, #112 @ (adr r1, 31b144 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -294727,15 +294727,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31b704 │ │ │ │ ldr r0, [pc, #224] @ (31b818 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31b704 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -294803,15 +294803,15 @@ │ │ │ │ @ instruction: 0xf29c006c │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #15 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031b81c : │ │ │ │ ldr r3, [pc, #152] @ (31b8b8 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -294844,15 +294844,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31b8cc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -294873,23 +294873,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31b896 │ │ │ │ @ instruction: 0xf12a006c │ │ │ │ - cmp r2, pc │ │ │ │ + cmp r2, lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #896] @ (31bc48 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #11 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b9e4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -294979,15 +294979,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 44d854 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31b8f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -295043,21 +295043,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (31ba84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - muls r2, r1 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r0, #4 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -295070,22 +295070,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 31baf6 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -295251,15 +295251,15 @@ │ │ │ │ bls.n 31bd76 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31bd80 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -295515,25 +295515,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 31bee0 │ │ │ │ ldr r0, [pc, #28] @ (31bfe4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 31bee0 │ │ │ │ eors.w r0, lr, ip, asr #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31c018 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -295748,15 +295748,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 31c390 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -295934,32 +295934,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 31c442 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 31c1b4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 292ba4 │ │ │ │ b.n 31c1b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 74718c │ │ │ │ + bl 747194 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 292b54 │ │ │ │ b.n 31c326 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 31c27e │ │ │ │ @@ -295970,21 +295970,21 @@ │ │ │ │ beq.w 31c2c8 │ │ │ │ b.n 31c2c0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe8c2006c │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 31c410 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031c4ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296158,15 +296158,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31c522 │ │ │ │ ldr r0, [pc, #188] @ (31c798 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 31c522 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 31c610 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -296215,23 +296215,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31bd98 │ │ │ │ nop │ │ │ │ b.n 31c010 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #220 @ 0xdc │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #124 @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r4, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (31c8a0 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -296375,19 +296375,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 293b5c │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 293b5c │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31c968 │ │ │ │ @@ -296488,28 +296488,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 31c9a6 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 293b5c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -296577,28 +296577,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 31c968 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 31c968 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -297428,23 +297428,23 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 31d4f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ svc 220 @ 0xdc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r1, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ bvs.n 31d57c │ │ │ │ lsls r4, r5, #1 │ │ │ │ bpl.n 31d47c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r2, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -297667,20 +297667,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eor.w r0, r6, #12779520 @ 0xc30000 │ │ │ │ - adc.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ + orns r0, lr, #12779520 @ 0xc30000 │ │ │ │ + adc.w r0, r0, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 0031d708 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ subpl.w r1, r1, #976 @ 0x3d0 │ │ │ │ @@ -297817,15 +297817,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31d728 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298054,21 +298054,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #32 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 31d8c0 │ │ │ │ │ │ │ │ 0031db8c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 31dbd4 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -298354,15 +298354,15 @@ │ │ │ │ bne.n 31df84 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dfd0 │ │ │ │ mov r0, r9 │ │ │ │ bl 48dd6c │ │ │ │ mov r0, r9 │ │ │ │ - bl 73d1b4 │ │ │ │ + bl 73d1bc │ │ │ │ mov r0, r9 │ │ │ │ bl 44d24c │ │ │ │ ldr r3, [pc, #272] @ (31e010 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (31e014 ) │ │ │ │ @@ -298410,15 +298410,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 31de76 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 31de8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ movs r0, #0 │ │ │ │ b.n 31df4e │ │ │ │ ldr r2, [pc, #152] @ (31e028 ) │ │ │ │ ldr r3, [pc, #152] @ (31e02c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -298437,91 +298437,91 @@ │ │ │ │ ldr r1, [pc, #132] @ (31e040 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 31df8a │ │ │ │ ldr r3, [pc, #112] @ (31e044 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (31e048 ) │ │ │ │ ldr r1, [pc, #116] @ (31e04c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ b.n 31deea │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ strb r4, [r1, #13] │ │ │ │ lsls r5, r7, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ strb r0, [r3, #11] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldc 0, cr0, [r0, #268] @ 0x10c │ │ │ │ - ldcl 0, cr0, [r4, #-268]! @ 0xfffffef4 │ │ │ │ + stc 0, cr0, [r8, #268] @ 0x10c │ │ │ │ + stcl 0, cr0, [ip, #-268]! @ 0xfffffef4 │ │ │ │ bvs.n 31dffe │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff6c98 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ bge.n 31e012 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - @ instruction: 0xffff1dfa │ │ │ │ + @ instruction: 0xffff1df2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], {67} @ 0x43 │ │ │ │ - sub.w r0, r8, r3, lsl #1 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + stc 0, cr0, [ip], {67} @ 0x43 │ │ │ │ + sub.w r0, r0, r3, lsl #1 │ │ │ │ + adds r4, r2, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0031e050 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ + bl 5ceb20 │ │ │ │ ldr r3, [pc, #128] @ (31e0f0 ) │ │ │ │ ldr r2, [pc, #132] @ (31e0f4 ) │ │ │ │ ldr r1, [pc, #132] @ (31e0f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #116] @ (31e0fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cbz r0, 31e0dc │ │ │ │ ldr r3, [pc, #112] @ (31e100 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (31e104 ) │ │ │ │ @@ -298554,27 +298554,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 31e094 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 31e304 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 31e2e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rsb r0, sl, r3, lsl #1 │ │ │ │ + rsb r0, r2, r3, lsl #1 │ │ │ │ ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0031e110 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -298677,22 +298677,22 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - add.w r0, r8, r3, lsl #1 │ │ │ │ + add.w r0, r0, r3, lsl #1 │ │ │ │ stmia r7!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r7!, {r2, r3, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r3, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.w 7224bc │ │ │ │ + b.w 7224c4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (31e2cc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (31e2d0 ) │ │ │ │ @@ -298933,18 +298933,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (31e490 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strb r0, [r3, #11] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - subs r6, r7, r1 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrd r0, r0, [r0], #-268 @ 0x10c │ │ │ │ - stmia.w sl, {r0, r1, r6} │ │ │ │ + strd r0, r0, [r8], #-268 @ 0x10c │ │ │ │ + stmia.w r2, {r0, r1, r6} │ │ │ │ │ │ │ │ 0031e494 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (31e510 ) │ │ │ │ @@ -298991,19 +298991,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strb r4, [r1, #9] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31e4e8 │ │ │ │ + b.n 31e4d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe81a0043 │ │ │ │ + @ instruction: 0xe8120043 │ │ │ │ │ │ │ │ 0031e520 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (31e57c ) │ │ │ │ @@ -299063,15 +299063,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (31e660 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31e656 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (31e664 ) │ │ │ │ @@ -299124,21 +299124,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2c40e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 31e5d4 │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31e534 │ │ │ │ + b.n 31e524 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31e4f4 │ │ │ │ + b.n 31e4e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31e4b4 │ │ │ │ + b.n 31e4a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -299214,15 +299214,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 31e6c2 │ │ │ │ b.n 31e73a │ │ │ │ ldr r0, [pc, #4] @ (31e760 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -299307,15 +299307,15 @@ │ │ │ │ bl 31ab54 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31bea8 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31e952 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31ab54 │ │ │ │ @@ -299365,15 +299365,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 31e89c │ │ │ │ ldr r0, [pc, #92] @ (31e97c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 31e7f8 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 31e7f8 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -299385,26 +299385,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31ab54 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31bea8 │ │ │ │ b.n 31e88a │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e1f4 │ │ │ │ + b.n 31e1e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (31ea8c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -299571,35 +299571,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (31ec0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #128] @ (31ec10 ) │ │ │ │ ldr r1, [pc, #128] @ (31ec14 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #112] @ (31ec18 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #104] @ (31ec1c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (31ec20 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (31ec24 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -299620,42 +299620,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r4, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #40 @ (adr r5, 31ec38 ) │ │ │ │ + add r5, pc, #8 @ (adr r5, 31ec18 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 31ec7c │ │ │ │ + bvs.n 31ec6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #13] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 31ef70 │ │ │ │ + b.n 31ef60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (31ec38 ) │ │ │ │ ldr r1, [pc, #12] @ (31ec3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d61d8 │ │ │ │ - b.n 31eedc │ │ │ │ + b.w 5d61e0 │ │ │ │ + b.n 31eecc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 31eba4 │ │ │ │ + bvs.n 31eb94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31ec88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299663,29 +299663,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (31ec90 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 293980 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31ef18 │ │ │ │ + b.n 31ef08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31ef48 │ │ │ │ + b.n 31ef38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (31ef58 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -299695,15 +299695,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (31ef64 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 31ecfe │ │ │ │ @@ -299718,15 +299718,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31ef3a │ │ │ │ ldr r0, [pc, #632] @ (31ef70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -299772,15 +299772,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (31ef7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2937cc │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -299800,63 +299800,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #448] @ (31ef94 ) │ │ │ │ add r1, pc │ │ │ │ bl 32326c │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 324f70 │ │ │ │ ldr r0, [pc, #428] @ (31ef98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r2, [pc, #424] @ (31ef9c ) │ │ │ │ ldr r1, [pc, #424] @ (31efa0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3232ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #388] @ (31efa4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #364] @ (31efa8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ vldr d7, [pc, #236] @ 31ef40 │ │ │ │ ldr r2, [pc, #340] @ (31efac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (31efb0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -299897,43 +299897,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 31ed32 │ │ │ │ ldr r0, [pc, #196] @ (31efbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 31ed32 │ │ │ │ ldr r3, [pc, #184] @ (31efc0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (31efc4 ) │ │ │ │ ldr r1, [pc, #184] @ (31efc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -299944,69 +299944,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31f144 │ │ │ │ + b.n 31f134 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f170 │ │ │ │ + b.n 31f160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ pop {r1, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 31f148 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - b.n 31f144 │ │ │ │ + b.n 31f138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 31f134 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + b.n 31f124 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + asrs r2, r5, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #64 @ (adr r3, 31efc0 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 31efa0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 31f2d4 ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 31f2b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 31f104 │ │ │ │ + b.n 31f0f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (31efec ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 31f014 │ │ │ │ + b.n 31f004 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31eff8 │ │ │ │ + b.n 31efe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 16 │ │ │ │ + svc 8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (31f03c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -300014,19 +300014,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (31f044 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -300040,34 +300040,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 31efc0 │ │ │ │ + ble.n 31efb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 31efec │ │ │ │ + ble.n 31efdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -300189,15 +300189,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 31fe74 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 31f234 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 31fcde │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -300742,15 +300742,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 31fe70 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31f18e │ │ │ │ ldr.w r0, [pc, #1616] @ 31fe78 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 31f18e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 31f7b4 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -301260,27 +301260,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #800] @ (320190 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 31fe78 │ │ │ │ + bgt.n 31fe68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 31fd7c │ │ │ │ + bvs.n 31ff6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -302613,15 +302613,15 @@ │ │ │ │ bpl.w 31ff28 │ │ │ │ ldr.w r0, [pc, #1248] @ 321444 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 31ff28 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 31fef0 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -302649,15 +302649,15 @@ │ │ │ │ bl 31c4ec │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 32052e │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 320afe │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -302951,15 +302951,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31fef0 │ │ │ │ ldr r0, [pc, #164] @ (321448 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 31fef0 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -303005,25 +303005,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - itet hi │ │ │ │ + ittt hi │ │ │ │ lslhi r3, r0, #1 │ │ │ │ - cbnz r6, 3214a8 @ unpredictable │ │ │ │ + cbnz r6, 3214a6 @ unpredictable │ │ │ │ lslhi r3, r0, #1 │ │ │ │ - adds.w r0, r4, r4, lsr #1 │ │ │ │ - asrs r4, r6 │ │ │ │ + add.w r0, ip, r4, lsr #1 │ │ │ │ + asrs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xeafe0054 │ │ │ │ - ands r4, r6 │ │ │ │ + @ instruction: 0xeaf60054 │ │ │ │ + ands r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eors r0, r1 │ │ │ │ + eors r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00321460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -303096,15 +303096,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 321566 │ │ │ │ ldr.w r0, [pc, #1364] @ 321a94 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [pc, #1344] @ 321a90 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 3215a2 │ │ │ │ ldr.w r0, [pc, #1336] @ 321a98 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -303129,15 +303129,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 321566 │ │ │ │ ldr.w r0, [pc, #1280] @ 321a9c │ │ │ │ add r0, pc │ │ │ │ b.n 321544 │ │ │ │ ldr.w r0, [pc, #1276] @ 321aa0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32155c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -303160,15 +303160,15 @@ │ │ │ │ bpl.n 321566 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 321aa4 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [pc, #1156] @ 321a90 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 32155c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3215e6 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -303570,44 +303570,44 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 3217ae │ │ │ │ str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeae80054 │ │ │ │ + @ instruction: 0xeae00054 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - rev r2, r3 │ │ │ │ + rev r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 321ada │ │ │ │ + cbnz r6, 321ad8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 321ad2 │ │ │ │ + cbnz r2, 321ad0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 321ade │ │ │ │ + cbnz r2, 321adc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 321604 │ │ │ │ + b.n 3215f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #62 @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00321ab4 : │ │ │ │ ldr r0, [pc, #4] @ (321abc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - beq.n 321afc │ │ │ │ + beq.n 321aec │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (321ac8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ adds r3, #106 @ 0x6a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -303632,17 +303632,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (321e28 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3214ec │ │ │ │ + b.n 3214dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321b64 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303666,17 +303666,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (321e7c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 321498 │ │ │ │ + b.n 321488 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321bb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303700,17 +303700,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (321ed0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 321444 │ │ │ │ + b.n 321434 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321c0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303734,17 +303734,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (321f24 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3223f0 │ │ │ │ + b.n 3223e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r5} │ │ │ │ + push {r1, r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #192] @ (321cf0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303756,38 +303756,38 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r8 │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #168] @ (321cfc ) │ │ │ │ ldr r1, [pc, #172] @ (321d00 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 33eedc │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bl 33ebc8 │ │ │ │ cbz r0, 321ca0 │ │ │ │ ldr r4, [pc, #140] @ (321d04 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303818,25 +303818,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cbz r0, 321d72 │ │ │ │ + cbz r0, 321d70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2} │ │ │ │ + cbz r6, 321d76 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 322420 │ │ │ │ + b.n 322410 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r0, 321d7a │ │ │ │ + cbz r0, 321d78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #122 @ 0x7a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -303846,27 +303846,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (321d84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (321d88 ) │ │ │ │ ldr.w ip, [pc, #80] @ 321d8c │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (321d90 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (321d94 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -303875,26 +303875,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3222d4 │ │ │ │ + b.n 3222c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #13] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, #234 @ 0xea │ │ │ │ lsls r6, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ ldr r2, [pc, #640] @ (322014 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbz r0, 321ddc │ │ │ │ + cbz r0, 321dda │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 321de4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -303922,17 +303922,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (3220fc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 322220 │ │ │ │ + b.n 322210 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ @@ -304052,15 +304052,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (321f60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ cmp r7, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -304082,15 +304082,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 321f8a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 321fc0 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 72a9c0 │ │ │ │ + bl 72a9c8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304154,25 +304154,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (322090 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 322054 │ │ │ │ ldr r0, [pc, #24] @ (322094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 322054 │ │ │ │ ldrh r2, [r0, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #308] @ (3221d0 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ @@ -304270,35 +304270,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (3221d8 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (3221dc ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r0, [pc, #36] @ (3221e0 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (3221e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 25b384 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (3224f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (32231c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -304307,26 +304307,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (322324 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #272] @ (322328 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (32232c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (322330 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -304400,49 +304400,49 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r5, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (322400 ) │ │ │ │ @@ -304452,42 +304452,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (322408 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #140] @ (32240c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (322410 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #124] @ (322414 ) │ │ │ │ ldr r1, [pc, #128] @ (322418 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #116] @ (32241c ) │ │ │ │ ldr r1, [pc, #116] @ (322420 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #100] @ (322424 ) │ │ │ │ ldr r3, [pc, #104] @ (322428 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (32242c ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (322430 ) │ │ │ │ @@ -304508,23 +304508,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ble.n 32240c │ │ │ │ + bgt.n 3223fc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #88 @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r8, fp │ │ │ │ @@ -304582,21 +304582,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bgt.n 3224e0 │ │ │ │ + bgt.n 3224d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (3227d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (322528 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304627,21 +304627,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - blt.n 322454 │ │ │ │ + blt.n 322444 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (322844 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (32259c ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304672,21 +304672,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - blt.n 3225e0 │ │ │ │ + blt.n 3225d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r6, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (3228b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 322620 │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304723,21 +304723,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bge.n 322574 │ │ │ │ + bge.n 322564 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r7, #26] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (32293c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 322684 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304746,33 +304746,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (32268c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bge.n 3226d4 │ │ │ │ + bge.n 3226c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3226e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -304780,33 +304780,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (3226e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 3226d6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b400 │ │ │ │ - bls.n 322670 │ │ │ │ + b.w 72b408 │ │ │ │ + bls.n 322660 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 322744 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304817,34 +304817,34 @@ │ │ │ │ ldr r2, [pc, #64] @ (32274c ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bls.n 32281c │ │ │ │ + bls.n 32280c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 32279c │ │ │ │ sub sp, #8 │ │ │ │ @@ -304853,30 +304853,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (3227a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 321f64 │ │ │ │ - bls.n 3227ac │ │ │ │ + bhi.n 32279c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3227f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304885,30 +304885,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (322800 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 321f64 │ │ │ │ - bhi.n 322758 │ │ │ │ + bhi.n 322748 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 322868 │ │ │ │ sub sp, #20 │ │ │ │ @@ -304916,15 +304916,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (322870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 322860 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -304936,19 +304936,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bhi.n 322910 │ │ │ │ + bhi.n 322900 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #976 @ 0x3d0 │ │ │ │ + add r0, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -304960,15 +304960,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 32290c │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -305018,19 +305018,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bvc.n 32290c │ │ │ │ + bvc.n 3228fc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -305042,15 +305042,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 3229f0 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -305102,19 +305102,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bvc.n 322a30 │ │ │ │ + bvs.n 322a20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #768 @ (adr r7, 322d34 ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 322d14 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 322cc0 ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 322ca0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00322a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -305135,201 +305135,201 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 322bf0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 322bf4 │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr r3, [pc, #376] @ (322bf8 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 322bfc │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r3, [pc, #340] @ (322c00 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322b80 │ │ │ │ ldr r1, [pc, #324] @ (322c04 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r1, [pc, #312] @ (322c08 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r3, [pc, #304] @ (322c0c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 33eed8 │ │ │ │ mov r0, sl │ │ │ │ bl 33edcc │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (322c10 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (322c14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r1, [pc, #232] @ (322c18 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 33eed8 │ │ │ │ ldr r6, [pc, #212] @ (322c1c ) │ │ │ │ ldr r1, [pc, #216] @ (322c20 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33eb48 │ │ │ │ ldr r1, [pc, #160] @ (322c24 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r1, [pc, #152] @ (322c28 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ ldr r3, [pc, #112] @ (322c0c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 33eed8 │ │ │ │ mov r0, sl │ │ │ │ bl 33edcc │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 322b20 │ │ │ │ - add r6, pc, #904 @ (adr r6, 322f70 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 322f50 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r6, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 322d30 ) │ │ │ │ + add r7, pc, #288 @ (adr r7, 322d10 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 322bcc │ │ │ │ + bpl.n 322bbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #88 @ (adr r7, 322c5c ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 322c3c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 322c30 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 322c10 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 322c34 ) │ │ │ │ + add r7, pc, #8 @ (adr r7, 322c14 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #680 @ (adr r6, 322ebc ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 322e9c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 322c90 │ │ │ │ + bpl.n 322c80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #680 @ (adr r6, 322ec4 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 322ea4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #616 @ (adr r6, 322e88 ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 322e68 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vst4.16 {d16-d19}, [r6], r2 │ │ │ │ - add r6, pc, #288 @ (adr r6, 322d48 ) │ │ │ │ + ldrsh.w r0, [lr, r2] │ │ │ │ + add r6, pc, #256 @ (adr r6, 322d28 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #288 @ (adr r6, 322d4c ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 322d2c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (322c3c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -305338,30 +305338,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (322c84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (322c88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #32] @ (322c8c ) │ │ │ │ ldr r1, [pc, #36] @ (322c90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - bmi.n 322bb0 │ │ │ │ + bmi.n 322ba0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #640] @ (322f08 ) │ │ │ │ + ldr r7, [pc, #608] @ (322ee8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #64] @ 0x40 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305375,35 +305375,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (322d54 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #148] @ (322d58 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #128] @ (322d5c ) │ │ │ │ ldr r1, [pc, #128] @ (322d60 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #76] @ 322d40 │ │ │ │ ldr r2, [pc, #108] @ (322d64 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -305428,27 +305428,27 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ea35c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 322dd0 │ │ │ │ + bmi.n 322dc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #288] @ (322e70 ) │ │ │ │ + ldr r7, [pc, #256] @ (322e50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 322ef8 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 322ed8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #288 @ (adr r5, 322e7c ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 322e5c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -305471,15 +305471,15 @@ │ │ │ │ ldr.w r3, [r0, #1068] @ 0x42c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ tst.w ip, r3 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305557,15 +305557,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (322ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1052] @ 0x41c │ │ │ │ str.w r3, [r0, #1056] @ 0x420 │ │ │ │ str.w r3, [r0, #1060] @ 0x424 │ │ │ │ str.w r3, [r0, #1064] @ 0x428 │ │ │ │ str.w r3, [r0, #1068] @ 0x42c │ │ │ │ str.w r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -305574,19 +305574,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcs.n 322f88 │ │ │ │ + bcs.n 322f78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #464 @ (adr r3, 3230b8 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 323098 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 323104 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 3230e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -305602,15 +305602,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -305678,15 +305678,15 @@ │ │ │ │ tst r5, r2 │ │ │ │ add.w r2, r4, #924 @ 0x39c │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 322fde │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ ldr.w r2, [r0, #1068] @ 0x42c │ │ │ │ str.w r5, [r0, #1056] @ 0x420 │ │ │ │ b.n 322f18 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ @@ -305708,28 +305708,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (323078 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (32307c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #72 @ (adr r2, 3230c0 ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 3230a0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 323024 │ │ │ │ + beq.n 323014 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #952 @ (adr r1, 323438 ) │ │ │ │ + add r1, pc, #920 @ (adr r1, 323418 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 32309a │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 3230a2 │ │ │ │ @@ -305756,24 +305756,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (323134 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #8 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #88] @ (323138 ) │ │ │ │ ldr r1, [pc, #92] @ (32313c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 323116 │ │ │ │ mov r4, r0 │ │ │ │ @@ -305792,35 +305792,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - beq.n 323038 │ │ │ │ + beq.n 323228 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #200] @ (3231fc ) │ │ │ │ + ldr r3, [pc, #168] @ (3231dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #680 @ (adr r1, 3233e8 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 3233c8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (323164 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ subs r4, r5, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3231e0 ) │ │ │ │ @@ -305830,62 +305830,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (3231e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #88] @ (3231ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3231f0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (3231f4 ) │ │ │ │ ldr r0, [pc, #72] @ (3231f8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #52] @ (3231fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #472] @ (3233c0 ) │ │ │ │ + ldr r2, [pc, #440] @ (3233a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r0, r4] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r0, pc, #864 @ (adr r0, 32355c ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 32353c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -305933,24 +305933,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (3232dc ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cbe6c │ │ │ │ + bl 5cbe74 │ │ │ │ ldr.w ip, [pc, #84] @ 3232e0 │ │ │ │ ldr r2, [pc, #84] @ (3232e4 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3232e8 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -305965,19 +305965,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r0, pc, #56 @ (adr r0, 323318 ) │ │ │ │ + add r0, pc, #24 @ (adr r0, 3232f8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, r1, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003232ec : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -306018,23 +306018,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (3233b4 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -306056,19 +306056,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003233b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306125,15 +306125,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 323430 │ │ │ │ nop │ │ │ │ │ │ │ │ 00323454 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -306164,15 +306164,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 32348a │ │ │ │ │ │ │ │ 003234ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -306191,20 +306191,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (32357c ) │ │ │ │ cbz r2, 323508 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 32353c │ │ │ │ movs r1, #3 │ │ │ │ @@ -306243,35 +306243,35 @@ │ │ │ │ bpl.n 323502 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (323588 ) │ │ │ │ ldr r0, [pc, #48] @ (32358c ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 323502 │ │ │ │ strb r6, [r0, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 323694 │ │ │ │ sub sp, #28 │ │ │ │ @@ -306310,20 +306310,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323666 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 32364e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (3236ac ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3235f4 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -306339,15 +306339,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 3235e4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (3236b8 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3235e4 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306372,31 +306372,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3235be │ │ │ │ movs r5, #1 │ │ │ │ b.n 323650 │ │ │ │ nop │ │ │ │ strb r2, [r4, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #96 @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003236bc : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 323590 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -306444,20 +306444,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 32374a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (3237b8 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 323706 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -306486,64 +306486,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32370e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (3237c4 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32370e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r4, [r4, #9] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003237c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (323854 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #108] @ (323858 ) │ │ │ │ ldr r2, [pc, #112] @ (32385c ) │ │ │ │ ldr r1, [pc, #112] @ (323860 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 32384c │ │ │ │ ldr r2, [pc, #96] @ (323864 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 323824 │ │ │ │ mov r0, r5 │ │ │ │ @@ -306568,35 +306568,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32380a │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (323870 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 32380a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 323812 │ │ │ │ nop │ │ │ │ strb r4, [r5, #5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323874 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -306614,25 +306614,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #92] @ (32390c ) │ │ │ │ ldr r2, [pc, #92] @ (323910 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (323914 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323894 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -306653,33 +306653,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 323896 │ │ │ │ ldr r0, [pc, #44] @ (323924 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 323896 │ │ │ │ nop │ │ │ │ strb r6, [r0, #3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -306692,20 +306692,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 3239cc │ │ │ │ ldr r7, [pc, #132] @ (3239d0 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (3239d4 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 32397c │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -306733,48 +306733,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 323978 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (3239e0 ) │ │ │ │ ldr r0, [pc, #48] @ (3239e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 323978 │ │ │ │ nop │ │ │ │ strb r4, [r1, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa94004d │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + @ instruction: 0xfa8c004d │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003239e8 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (323a4c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 3239fe │ │ │ │ ldr r1, [pc, #92] @ (323a50 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 323a0c │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (323a54 ) │ │ │ │ @@ -306791,136 +306791,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (323a5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ nop │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323a60 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #60] @ (323ab4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr.w ip, [pc, #52] @ 323ab8 │ │ │ │ ldr r2, [pc, #52] @ (323abc ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (323ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323ac4 : │ │ │ │ - b.w 5ce69c │ │ │ │ + b.w 5ce6a4 │ │ │ │ │ │ │ │ 00323ac8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (323b30 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #76] @ (323b34 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr r1, [pc, #68] @ (323b38 ) │ │ │ │ ldr r2, [pc, #68] @ (323b3c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (323b40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #56] @ (323b44 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5!, {r1, r2, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (323b88 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (323b50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ asrs r2, r3, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -306928,15 +306928,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (323ba8 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (323bac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #48] @ (323bb0 ) │ │ │ │ ldr r2, [pc, #52] @ (323bb4 ) │ │ │ │ ldr r3, [pc, #52] @ (323bb8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -306946,19 +306946,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -306978,32 +306978,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 323c16 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 323c40 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r2, [pc, #68] @ (323c64 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (323c68 ) │ │ │ │ @@ -307019,25 +307019,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r5!, {r1, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (323f78 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 323d34 │ │ │ │ sub sp, #20 │ │ │ │ @@ -307047,15 +307047,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (323d40 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 323cc6 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 323d00 │ │ │ │ @@ -307068,15 +307068,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r1, [pc, #116] @ (323d44 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -307092,15 +307092,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (323d44 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (323d4c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -307112,45 +307112,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (324058 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #68] @ 323dac │ │ │ │ ldr r2, [pc, #68] @ (323db0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (323db4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 323d96 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -307160,19 +307160,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 323f4c │ │ │ │ sub sp, #16 │ │ │ │ @@ -307183,29 +307183,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (323f58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 323e9e │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 323ee6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 323e52 │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r2, [pc, #336] @ (323f5c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (323f60 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -307247,15 +307247,15 @@ │ │ │ │ beq.n 323ee0 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 323f00 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323edc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r2, [pc, #220] @ (323f5c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (323f64 ) │ │ │ │ @@ -307274,15 +307274,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 323f14 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 323e3e │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r1, [pc, #152] @ (323f5c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (323f68 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -307294,80 +307294,80 @@ │ │ │ │ bl 323d50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 323e52 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 323e52 │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r2, [pc, #104] @ (323f5c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (323f6c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 323e16 │ │ │ │ - bl 5d4ff0 │ │ │ │ + bl 5d4ff8 │ │ │ │ ldr r2, [pc, #84] @ (323f5c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (323f70 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 323e16 │ │ │ │ bl 323d50 │ │ │ │ b.n 323e3e │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #84] @ (323f74 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (323f78 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (323f7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323e3e │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 323e3e │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (324270 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323f80 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -307847,15 +307847,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 324344 │ │ │ │ ldr r0, [pc, #252] @ (324564 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324344 │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 324180 │ │ │ │ @@ -307929,15 +307929,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (32481c ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -308082,15 +308082,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 324590 │ │ │ │ ldr r0, [pc, #300] @ (32482c ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 324590 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -308179,15 +308179,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (324994 ) │ │ │ │ @@ -308249,15 +308249,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324874 │ │ │ │ ldr r0, [pc, #220] @ (3249a4 ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324874 │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 324970 │ │ │ │ mov r4, r5 │ │ │ │ @@ -308326,49 +308326,49 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003249a8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ceb18 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5ceb20 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #48] @ 3249f4 │ │ │ │ ldr r2, [pc, #48] @ (3249f8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (3249fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r0, [r0, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb80a │ │ │ │ + @ instruction: 0xb802 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00324a00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -308411,17 +308411,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r7, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308453,28 +308453,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (324afc ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (324b00 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 324aae │ │ │ │ nop │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r0, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 324b68 │ │ │ │ mov r4, r0 │ │ │ │ @@ -308505,31 +308505,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324b2a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (324b78 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 324b2a │ │ │ │ ldrsh r0, [r6, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (324b88 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ nop │ │ │ │ lsls r2, r1, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308538,15 +308538,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (324bdc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (324be0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (324be4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -308554,21 +308554,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add sl, ip │ │ │ │ + add sl, fp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r0, #26] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (324c60 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308577,26 +308577,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (324c68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #88] @ (324c6c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (324c70 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #72] @ (324c74 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 32326c │ │ │ │ ldr r1, [pc, #64] @ (324c78 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -308608,25 +308608,25 @@ │ │ │ │ bl 2ea238 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea35c │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #246 @ 0xf6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add lr, r0 │ │ │ │ + add r6, pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00324c7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -308860,15 +308860,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324dc8 │ │ │ │ ldr r0, [pc, #116] @ (324f18 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 324dc8 │ │ │ │ ldr r2, [pc, #100] @ (324f1c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -308879,15 +308879,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 324de0 │ │ │ │ ldr r0, [pc, #84] @ (324f20 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 324de0 │ │ │ │ ldr r2, [pc, #68] @ (324f24 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308897,36 +308897,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 324e48 │ │ │ │ ldr r0, [pc, #52] @ (324f28 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 324e48 │ │ │ │ blx 25b43c │ │ │ │ ldrb r2, [r7, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r7, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -308941,15 +308941,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ │ │ │ │ 00324f70 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -308958,15 +308958,15 @@ │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (324f94 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308975,23 +308975,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (324ff8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (324ffc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #60] @ (325000 ) │ │ │ │ ldr r1, [pc, #64] @ (325004 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (325008 ) │ │ │ │ ldr r3, [pc, #52] @ (32500c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -308999,27 +308999,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sxtb r2, r3 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r0, r1, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 32505c │ │ │ │ sub sp, #12 │ │ │ │ @@ -309027,32 +309027,32 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (325064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r2, 325098 │ │ │ │ + cbz r2, 325096 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r2, #6] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #156] @ (325118 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -309066,23 +309066,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r8, #756 @ 0x2f4 │ │ │ │ bl 2f8114 │ │ │ │ vldr d7, [pc, #84] @ 325110 │ │ │ │ ldr r2, [pc, #108] @ (32512c ) │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r8, #760 @ 0x2f8 │ │ │ │ @@ -309093,15 +309093,15 @@ │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 449148 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ bl 2f81c4 │ │ │ │ ldr r1, [pc, #68] @ (325130 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ bl 32326c │ │ │ │ str.w r0, [r8, #752] @ 0x2f0 │ │ │ │ @@ -309114,27 +309114,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 325140 │ │ │ │ + cbz r6, 32513e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #22 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -309208,15 +309208,15 @@ │ │ │ │ moveq r1, #1 │ │ │ │ strb.w r0, [r6, #932] @ 0x3a4 │ │ │ │ ittet ne │ │ │ │ movne r1, #0 │ │ │ │ strne r3, [sp, #8] │ │ │ │ ldreq.w r0, [r6, #756] @ 0x2f4 │ │ │ │ ldrne.w r0, [r6, #756] @ 0x2f4 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ strb.w r8, [r6, #933] @ 0x3a5 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32515a │ │ │ │ ldr r1, [pc, #76] @ (325274 ) │ │ │ │ ldrb.w r5, [r6, #932] @ 0x3a4 │ │ │ │ mov r4, r5 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -309233,15 +309233,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325164 │ │ │ │ ldr r0, [pc, #52] @ (325280 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 325164 │ │ │ │ ldrb.w r5, [r6, #931] @ 0x3a3 │ │ │ │ mov r4, r5 │ │ │ │ b.n 32515a │ │ │ │ ldrb.w r5, [r6, #930] @ 0x3a2 │ │ │ │ mov r4, r5 │ │ │ │ b.n 32515a │ │ │ │ @@ -309253,15 +309253,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #632] @ (32550c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -309352,15 +309352,15 @@ │ │ │ │ b.w 3234ac │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r5, r5, #18 │ │ │ │ strb.w r5, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldrsb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 325460 │ │ │ │ bic.w r3, r5, #3 │ │ │ │ ldrb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ strb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ lsls r1, r5, #26 │ │ │ │ @@ -309407,15 +309407,15 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3252ac │ │ │ │ ldr r0, [pc, #232] @ (32551c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3252ac │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.w 3252b4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -309432,23 +309432,23 @@ │ │ │ │ ldr r1, [pc, #184] @ (325528 ) │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #168] @ (32552c ) │ │ │ │ ldr r1, [pc, #168] @ (325530 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ strb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ b.n 3252b4 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ @@ -309485,49 +309485,49 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r5, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (325540 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ mrc2 0, 7, r0, cr8, cr13, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5ceb18 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5ceb20 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #88] @ 3255b8 │ │ │ │ ldr r2, [pc, #88] @ (3255bc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (3255c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 325598 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -309545,19 +309545,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (325644 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309566,33 +309566,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (32564c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #96] @ (325650 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (325654 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #80] @ (325658 ) │ │ │ │ ldr r1, [pc, #84] @ (32565c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #72] @ (325660 ) │ │ │ │ ldr r1, [pc, #72] @ (325664 ) │ │ │ │ ldr r2, [pc, #76] @ (325668 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -309604,23 +309604,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 0, r0, cr4, cr13, {2} │ │ │ │ lsls r7, r1, #3 │ │ │ │ @@ -309639,15 +309639,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3256e8 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3256ec ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 3256d0 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -309668,19 +309668,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 325748 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309688,15 +309688,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (325750 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -309705,19 +309705,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3257a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -309725,15 +309725,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (3257b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 259fcc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309741,19 +309741,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #792 @ 0x318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, #16] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (325854 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -309765,22 +309765,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 259fcc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309797,31 +309797,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (325860 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00325864 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -309829,51 +309829,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (3258cc ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #68] @ (3258d0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr r3, [pc, #60] @ (3258d4 ) │ │ │ │ ldr r2, [pc, #60] @ (3258d8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (3258dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5ce69c │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + b.w 5ce6a4 │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r7, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ ... │ │ │ │ │ │ │ │ 003258e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309921,19 +309921,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (325968 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r1, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032596c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310127,65 +310127,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (325ba4 ) │ │ │ │ ldr r0, [pc, #52] @ (325ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r7, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #960 @ (adr r6, 325f4c ) │ │ │ │ + add r6, pc, #928 @ (adr r6, 325f2c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r3, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #880 @ (adr r6, 325f08 ) │ │ │ │ + add r6, pc, #848 @ (adr r6, 325ee8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 325ec4 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 325ea4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #23] │ │ │ │ + ldrb r6, [r4, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (325bb4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr??.w r0, [r6, #93] @ 0x5d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 325bf0 │ │ │ │ ldr r2, [pc, #36] @ (325bf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (325bf8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #24] @ (325bfc ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - add r7, pc, #24 @ (adr r7, 325c0c ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 325fec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #40 @ 0x28 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310200,15 +310200,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (325d58 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #304] @ (325d5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r2, r5, #0 │ │ │ │ bcs.n 325c54 │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, #16 │ │ │ │ bhi.n 325c54 │ │ │ │ tbb [pc, r4] │ │ │ │ @@ -310232,15 +310232,15 @@ │ │ │ │ ldr r1, [pc, #252] @ (325d64 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #252] @ (325d68 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 325d16 │ │ │ │ ldr.w r2, [r0, #956] @ 0x3bc │ │ │ │ cmp r2, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt.n 325caa │ │ │ │ ldrb.w r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -310309,33 +310309,33 @@ │ │ │ │ ldr r1, [pc, #44] @ (325d6c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (325d70 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 325d16 │ │ │ │ - add r6, pc, #776 @ (adr r6, 32605c ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 32603c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #160] @ (325dfc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r2, #24] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #424 @ (adr r6, 325f10 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 325ef0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #23] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 325fc0 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 325fa0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 325dd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310343,15 +310343,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #76] @ (325ddc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #1073741824 @ 0x40000000 │ │ │ │ movs r2, #15 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ str.w r1, [r0, #966] @ 0x3c6 │ │ │ │ @@ -310361,19 +310361,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r5, pc, #296 @ (adr r5, 325f00 ) │ │ │ │ + add r5, pc, #264 @ (adr r5, 325ee0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r0, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #900] @ 326178 │ │ │ │ @@ -310416,15 +310416,15 @@ │ │ │ │ ldr r0, [pc, #824] @ (326184 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, lr │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r2, [r4, #956] @ 0x3bc │ │ │ │ cmp r2, #2 │ │ │ │ bgt.n 325e8a │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ adds r1, r4, r2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -310456,15 +310456,15 @@ │ │ │ │ bpl.n 325ecc │ │ │ │ ldr r1, [pc, #716] @ (326188 ) │ │ │ │ ldr r0, [pc, #716] @ (32618c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsls r5, r3, #24 │ │ │ │ bmi.w 32609a │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 325e8a │ │ │ │ ubfx r2, r3, #1, #1 │ │ │ │ ubfx r7, r3, #4, #2 │ │ │ │ @@ -310525,15 +310525,15 @@ │ │ │ │ bpl.n 325f96 │ │ │ │ ldr r1, [pc, #520] @ (326190 ) │ │ │ │ ldr r0, [pc, #524] @ (326194 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ lsls r7, r3, #25 │ │ │ │ bpl.w 325e8a │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r4, #960] @ 0x3c0 │ │ │ │ @@ -310550,15 +310550,15 @@ │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r5, r3, #29 │ │ │ │ bpl.w 325e8a │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldrb.w r2, [r4, #969] @ 0x3c9 │ │ │ │ bic.w r3, r3, #112 @ 0x70 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r4, #969] @ 0x3c9 │ │ │ │ b.n 325e8a │ │ │ │ strb.w r3, [r4, #970] @ 0x3ca │ │ │ │ b.n 325e8a │ │ │ │ @@ -310583,15 +310583,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #352] @ (3261a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 325d74 │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r4, #976] @ 0x3d0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ @@ -310681,35 +310681,35 @@ │ │ │ │ adds r2, #1 │ │ │ │ bne.n 32613a │ │ │ │ b.n 325e8a │ │ │ │ ldr r3, [pc, #328] @ (3262c4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #568 @ (adr r4, 3263bc ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 32639c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 3261f4 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 3261d4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #320 @ (adr r3, 3262d4 ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 3262b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, #12] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #616 @ (adr r2, 326404 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 3263e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #272 @ (adr r2, 3262b8 ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 326298 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #6] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (326264 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -310718,15 +310718,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (32626c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r1, r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #148] @ (326270 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r0, #18 │ │ │ │ @@ -310743,57 +310743,57 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r7 │ │ │ │ bl 2f81c4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 2f8114 │ │ │ │ ldr r2, [pc, #68] @ (32627c ) │ │ │ │ ldr r1, [pc, #72] @ (326280 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #60] @ (326284 ) │ │ │ │ add r1, pc │ │ │ │ bl 32326c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 324f70 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 3262ac ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 32628c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #1] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movt r0, #16477 @ 0x405d │ │ │ │ - orr.w r0, ip, #12713984 @ 0xc20000 │ │ │ │ - bic.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + orr.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ + bic.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -310841,26 +310841,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (326330 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3262d8 │ │ │ │ nop │ │ │ │ mov ip, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #30] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 326394 │ │ │ │ mov r4, r1 │ │ │ │ @@ -310888,25 +310888,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326356 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (3263a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 326356 │ │ │ │ mov r0, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r6, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -310940,15 +310940,15 @@ │ │ │ │ cbz r2, 326408 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 326464 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r3, [pc, #188] @ (3264d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3264ae │ │ │ │ ldr r3, [pc, #180] @ (3264d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -310956,15 +310956,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3264ae │ │ │ │ ldr r0, [pc, #176] @ (3264dc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3264ba │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 3264ba │ │ │ │ @@ -310977,19 +310977,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 326464 │ │ │ │ ldr r0, [pc, #136] @ (3264e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r3, [pc, #92] @ (3264d0 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326408 │ │ │ │ ldr r3, [pc, #84] @ (3264d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -311009,45 +311009,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 326408 │ │ │ │ ldr r0, [pc, #72] @ (3264ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 326408 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32648e │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 32648e │ │ │ │ b.n 326448 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32648e │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ cmp ip, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #960] @ (326898 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r0, fp │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #256] @ (3265ec ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #28] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -311100,19 +311100,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 259004 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #27] │ │ │ │ + strb r6, [r3, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 326780 │ │ │ │ mov r4, r0 │ │ │ │ @@ -311243,15 +311243,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (3267a4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32664c │ │ │ │ ldr r3, [pc, #136] @ (3267a8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3265fa │ │ │ │ ldr r3, [pc, #116] @ (3267a0 ) │ │ │ │ @@ -311260,15 +311260,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3265fa │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (3267ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3265fa │ │ │ │ ldr r3, [pc, #96] @ (3267b0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32669e │ │ │ │ @@ -311280,44 +311280,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (3267b4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32669e │ │ │ │ nop │ │ │ │ bics r6, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #576] @ (3269e0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #22] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -311350,20 +311350,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (326824 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ adcs r0, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 3268a8 │ │ │ │ @@ -311402,27 +311402,27 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (3268bc ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32685a │ │ │ │ asrs r0, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [ip], #-372 @ 0xfffffe8c │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -311569,15 +311569,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326b1e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 326ab8 │ │ │ │ - bl 621ad4 │ │ │ │ + bl 621adc │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 326ad0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -311635,25 +311635,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326a48 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (326b68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 326a48 │ │ │ │ subs r7, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #9] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (326d44 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -311720,17 +311720,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (326d48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 326d18 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 443cd4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -311744,24 +311744,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 622318 │ │ │ │ + bl 622320 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 326cc4 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 326cf0 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 622380 │ │ │ │ + bl 622388 │ │ │ │ b.n 326b9a │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -311805,27 +311805,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326c44 │ │ │ │ ldr r0, [pc, #36] @ (326d54 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 326c44 │ │ │ │ nop │ │ │ │ subs r5, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (326e24 ) │ │ │ │ @@ -312009,29 +312009,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 326e92 │ │ │ │ ldr r0, [pc, #172] @ (327028 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (32702c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 326f8e │ │ │ │ ldr r2, [pc, #116] @ (327030 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 326e68 │ │ │ │ ldr r2, [pc, #108] @ (327034 ) │ │ │ │ @@ -312044,15 +312044,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 326e68 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (32703c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 326e68 │ │ │ │ ldr r3, [pc, #64] @ (327030 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326e92 │ │ │ │ ldr r3, [pc, #68] @ (327040 ) │ │ │ │ @@ -312065,34 +312065,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326e92 │ │ │ │ ldr r0, [pc, #48] @ (327044 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 326e92 │ │ │ │ nop │ │ │ │ subs r3, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #112] @ 0x70 │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (327394 ) │ │ │ │ @@ -312121,15 +312121,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #768] @ (3273ac ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -312317,15 +312317,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327170 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (3273bc ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 327174 │ │ │ │ ldr r3, [pc, #256] @ (3273c0 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -312337,15 +312337,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3272de │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3270c8 │ │ │ │ b.n 3272fe │ │ │ │ ldr r0, [pc, #228] @ (3273c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3270c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -312377,15 +312377,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (3273d0 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 327174 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327312 │ │ │ │ ldr r3, [pc, #120] @ (3273d4 ) │ │ │ │ @@ -312400,60 +312400,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327312 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (3273d8 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327312 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (3273dc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327312 │ │ │ │ nop │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ lsls r4, r5, #1 │ │ │ │ muls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -312496,15 +312496,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32742e │ │ │ │ ldr r0, [pc, #68] @ (32749c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32742e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32742e │ │ │ │ ldr r3, [pc, #48] @ (3274a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -312514,29 +312514,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (327498 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32742e │ │ │ │ ldr r0, [pc, #32] @ (3274a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32742e │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -312694,15 +312694,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (327758 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3275e2 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 326828 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -312764,57 +312764,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3275e2 │ │ │ │ ldr r1, [pc, #92] @ (32778c ) │ │ │ │ add r1, pc │ │ │ │ b.n 327682 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 327794 │ │ │ │ + bmi.n 327784 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #832 @ (adr r7, 327a88 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 327a68 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcc.n 327680 │ │ │ │ + bcc.n 327670 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #464 @ (adr r7, 327930 ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 327910 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #400 @ (adr r7, 3278f8 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 3278d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #176 @ (adr r7, 327828 ) │ │ │ │ + add r7, pc, #144 @ (adr r7, 327808 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 327768 │ │ │ │ + bcs.n 327758 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 32775c │ │ │ │ + bcs.n 32774c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -312900,25 +312900,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327822 │ │ │ │ ldr r0, [pc, #32] @ (3278a8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327822 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (327970 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -312970,39 +312970,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3278c8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (327980 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3278c8 │ │ │ │ ldr r2, [pc, #52] @ (327984 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (327988 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ nop │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -313178,15 +313178,15 @@ │ │ │ │ bpl.n 327ae6 │ │ │ │ ldr.w r1, [pc, #1908] @ 3282f0 │ │ │ │ ldr.w r0, [pc, #1908] @ 3282f4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ae6 │ │ │ │ ldr.w r3, [pc, #1876] @ 3282e8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327a2a │ │ │ │ ldr.w r3, [pc, #1876] @ 3282f8 │ │ │ │ @@ -313199,15 +313199,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327a2a │ │ │ │ ldr.w r0, [pc, #1848] @ 3282fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327a2a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 326828 │ │ │ │ ldr.w r3, [pc, #1800] @ 3282e8 │ │ │ │ @@ -313228,15 +313228,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 328304 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ae6 │ │ │ │ ldr.w r3, [pc, #1732] @ 3282e8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327a2a │ │ │ │ ldr.w r3, [pc, #1748] @ 328308 │ │ │ │ @@ -313249,15 +313249,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 327a2a │ │ │ │ ldr.w r0, [pc, #1720] @ 32830c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327a2a │ │ │ │ ldr.w r3, [pc, #1668] @ 3282e8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327a2a │ │ │ │ ldr.w r3, [pc, #1692] @ 328310 │ │ │ │ @@ -313270,15 +313270,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 327a2a │ │ │ │ ldr.w r0, [pc, #1664] @ 328314 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327a2a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327e9c │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 327ae6 │ │ │ │ @@ -313304,15 +313304,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327a2a │ │ │ │ ldr.w r0, [pc, #1568] @ 32831c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327a2a │ │ │ │ ldr.w r3, [pc, #1556] @ 328320 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 327e6e │ │ │ │ @@ -313332,15 +313332,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327ae6 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 328328 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ae6 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 327b4e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -313400,15 +313400,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ae6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327ae6 │ │ │ │ ldr.w r2, [pc, #1264] @ 328334 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313612,15 +313612,15 @@ │ │ │ │ b.n 327ae6 │ │ │ │ ldr r0, [pc, #684] @ (328340 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327fc0 │ │ │ │ b.n 327fd2 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -313631,15 +313631,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (328344 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32808a │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -313665,15 +313665,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (32834c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32808a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -313693,15 +313693,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 328006 │ │ │ │ ldr r0, [pc, #480] @ (328354 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328006 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328006 │ │ │ │ ldr r3, [pc, #456] @ (328358 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -313726,23 +313726,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327e80 │ │ │ │ ldr r0, [pc, #400] @ (32835c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 327e80 │ │ │ │ ldr r0, [pc, #388] @ (328360 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -313827,100 +313827,100 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r7, #110 @ 0x6e │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, ip │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #256] @ (328440 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #92] @ 0x5c │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (3283d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ffc │ │ │ │ ldr r0, [pc, #80] @ (3283d8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327ff2 │ │ │ │ ldr r0, [pc, #68] @ (3283dc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 327fdc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327f24 │ │ │ │ ldr r2, [pc, #48] @ (3283e0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313928,29 +313928,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 327f24 │ │ │ │ ldr r0, [pc, #36] @ (3283e4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 327f24 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + str r4, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328598 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -314088,39 +314088,39 @@ │ │ │ │ b.n 32853e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 32798c │ │ │ │ b.n 328524 │ │ │ │ ldr r0, [pc, #40] @ (3285b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 32853e │ │ │ │ ldr r0, [pc, #36] @ (3285b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 32853e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32798c │ │ │ │ nop │ │ │ │ @@ -314222,15 +314222,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32865e │ │ │ │ ldr r0, [pc, #492] @ (3288dc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32865e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 3286bc │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -314273,15 +314273,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3286d8 │ │ │ │ ldr r0, [pc, #388] @ (3288e8 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3286d8 │ │ │ │ b.n 32865e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -314343,15 +314343,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328770 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32865c │ │ │ │ ldr r0, [pc, #192] @ (3288f0 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -314364,26 +314364,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 328738 │ │ │ │ ldr r0, [pc, #172] @ (3288f4 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3287da │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3286d8 │ │ │ │ ldr r0, [pc, #144] @ (3288f8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 328770 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 32874c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32865c │ │ │ │ @@ -314399,15 +314399,15 @@ │ │ │ │ beq.w 328738 │ │ │ │ ldr r0, [pc, #96] @ (328900 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 3286bc │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3286c4 │ │ │ │ movs r3, #74 @ 0x4a │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -314419,33 +314419,33 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #160] @ (32897c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, #20] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -314518,15 +314518,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 328960 │ │ │ │ ldr r3, [pc, #44] @ (328a0c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (328a10 ) │ │ │ │ ldr r1, [pc, #44] @ (328a14 ) │ │ │ │ add r3, pc │ │ │ │ @@ -314540,21 +314540,21 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #5] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, r0] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -314625,17 +314625,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -314674,15 +314674,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 328b3a │ │ │ │ ldr r0, [pc, #152] @ (328bec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5cfe9c │ │ │ │ + bl 5cfea4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 328bca │ │ │ │ ldr.w r9, [pc, #140] @ 328bf0 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -314727,19 +314727,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bgt.n 328b32 │ │ │ │ @ instruction: 0xffffc998 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r2, #29] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328c00 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -314753,15 +314753,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 32dfe0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 32dfe0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 328c1a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2594b4 │ │ │ │ nop │ │ │ │ @@ -314816,26 +314816,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328c6e │ │ │ │ ldr r0, [pc, #28] @ (328cf4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328c6e │ │ │ │ nop │ │ │ │ adds r6, r4, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #304] @ (328e20 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 3291a8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -314891,15 +314891,15 @@ │ │ │ │ bpl.n 328d72 │ │ │ │ ldr.w r0, [pc, #1056] @ 3291b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r2, [pc, #1040] @ 3291b8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314918,15 +314918,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328d72 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 328d5a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -315014,15 +315014,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 328d2e │ │ │ │ ldr r0, [pc, #768] @ (3291d4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328d2e │ │ │ │ mov r0, r8 │ │ │ │ bl 328c50 │ │ │ │ b.n 328eb2 │ │ │ │ ldr r3, [pc, #744] @ (3291d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -315151,15 +315151,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #332] @ (3291b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (3291e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315170,22 +315170,22 @@ │ │ │ │ bpl.n 32903e │ │ │ │ ldr r0, [pc, #360] @ (3291e4 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32903e │ │ │ │ ldr r0, [pc, #344] @ (3291e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328d6a │ │ │ │ ldr r3, [pc, #332] @ (3291ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328d72 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315195,29 +315195,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (3291f0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328d72 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 328ff0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 326a18 │ │ │ │ b.n 328ff0 │ │ │ │ ldr r0, [pc, #276] @ (3291f4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 329142 │ │ │ │ add r3, pc, #8 @ (adr r3, 329100 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -315255,15 +315255,15 @@ │ │ │ │ bpl.n 329176 │ │ │ │ ldr r0, [pc, #148] @ (3291fc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328d72 │ │ │ │ ldr r3, [pc, #128] @ (329200 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315274,63 +315274,63 @@ │ │ │ │ bpl.w 328d72 │ │ │ │ ldr r0, [pc, #108] @ (329204 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 328db4 │ │ │ │ adds r0, r7, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r5, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r7!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 3291ec │ │ │ │ + b.n 3291dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r0] │ │ │ │ + ldrb r4, [r4, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ rors r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -315385,15 +315385,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3292a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315404,27 +315404,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (3293b8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #224] @ (3293bc ) │ │ │ │ ldr r1, [pc, #228] @ (3293c0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328adc │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -315485,25 +315485,25 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (3293c8 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r6, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmdb ip, {r0, r6} │ │ │ │ - stc2 0, cr0, [sl, #292]! @ 0x124 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldmdb r4, {r0, r6} │ │ │ │ + stc2 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (329460 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315512,27 +315512,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (329468 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (32946c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (329470 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (329474 ) │ │ │ │ ldr r0, [pc, #92] @ (329478 ) │ │ │ │ ldr r3, [pc, #96] @ (32947c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -315543,33 +315543,33 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r3, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8120041 │ │ │ │ - stc2 0, cr0, [r2], #292 @ 0x124 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + @ instruction: 0xe80a0041 │ │ │ │ + ldc2 0, cr0, [sl], {73} @ 0x49 │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #202 @ 0xca │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -315611,25 +315611,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (32950c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (329510 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 328c50 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r5, r7] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 329554 │ │ │ │ @@ -315637,27 +315637,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32955c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 395fc4 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 328c00 │ │ │ │ - ldr r2, [r2, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (3295d8 ) │ │ │ │ @@ -315665,62 +315665,62 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (3295e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (3295e4 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (3295e8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 5cfd5c │ │ │ │ + bl 5cfd64 │ │ │ │ ldr r2, [pc, #68] @ (3295ec ) │ │ │ │ ldr r1, [pc, #72] @ (3295f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328a58 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, r5] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - b.n 329294 │ │ │ │ + b.n 329284 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfae20049 │ │ │ │ + @ instruction: 0xfada0049 │ │ │ │ ldr r0, [pc, #4] @ (3295fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ stmia r2!, {r1} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315728,33 +315728,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (329650 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (329654 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 329638 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 45f364 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 3296dc │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -315802,15 +315802,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -315820,15 +315820,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (329744 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (329748 ) │ │ │ │ ldr r3, [pc, #44] @ (32974c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -315836,19 +315836,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 329120 │ │ │ │ + b.n 329110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00329750 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -315858,29 +315858,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (329794 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329798 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315891,56 +315891,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 329802 │ │ │ │ ldr r0, [pc, #84] @ (32980c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #76] @ (329810 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ mov r0, r6 │ │ │ │ - bl 620d90 │ │ │ │ + bl 620d98 │ │ │ │ ldr r3, [pc, #64] @ (329814 ) │ │ │ │ ldr r1, [pc, #64] @ (329818 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2f7250 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (32981c ) │ │ │ │ add r0, pc │ │ │ │ b.n 3297ba │ │ │ │ asrs r6, r3, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, #20] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329820 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 329850 │ │ │ │ @@ -315975,15 +315975,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (329880 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ itee lt │ │ │ │ lsllt r5, r3, #1 │ │ │ │ movge r2, r1 │ │ │ │ movge r1, #2 │ │ │ │ b.w 32fe80 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -315995,25 +315995,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3298f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #68] @ (3298f8 ) │ │ │ │ ldr r1, [pc, #68] @ (3298fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #52] @ (329900 ) │ │ │ │ ldr r2, [pc, #56] @ (329904 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (329908 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32990c ) │ │ │ │ @@ -316021,28 +316021,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - ldr r0, [r0, #52] @ 0x34 │ │ │ │ + b.w 5cd72c │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 329fa0 │ │ │ │ + b.n 329f90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf7e60049 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + @ instruction: 0xf7de0049 │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 329680 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -316165,22 +316165,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 72a288 │ │ │ │ + bl 72a290 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 621834 │ │ │ │ + b.w 62183c │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -316194,15 +316194,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316241,25 +316241,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 329b4c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 329b4c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 728784 │ │ │ │ + bl 72878c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 329b38 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 734a84 │ │ │ │ + bl 734a8c │ │ │ │ b.n 329aea │ │ │ │ ldr r3, [pc, #36] @ (329b60 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (329b64 ) │ │ │ │ ldr r0, [pc, #36] @ (329b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -316270,25 +316270,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (329b70 ) │ │ │ │ ldr r0, [pc, #32] @ (329b74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r6, [r0, #12] │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r5, r2] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329b78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316336,15 +316336,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329bbe │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (329c3c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 329bbe │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 329ba6 │ │ │ │ mov r2, lr │ │ │ │ b.n 329bac │ │ │ │ @@ -316353,15 +316353,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 329c86 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316372,15 +316372,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 6224f4 │ │ │ │ + bl 6224fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -316413,15 +316413,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ ldr r1, [pc, #76] @ (329d34 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4b5168 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -316440,29 +316440,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 329cba │ │ │ │ ldr r0, [pc, #32] @ (329d40 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 329cba │ │ │ │ nop │ │ │ │ lsrs r6, r3, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r1, 329d4c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 329d5a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316476,22 +316476,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (329d8c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (329d90 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ nop │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316572,17 +316572,17 @@ │ │ │ │ strh r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r1, [pc, #784] @ (32a168 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329e60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316676,15 +316676,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329e90 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (329f80 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 329e90 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ @@ -316698,15 +316698,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316739,15 +316739,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32a024 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -316783,19 +316783,19 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r5, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32a188 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -316805,15 +316805,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a164 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32a0a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621ad4 │ │ │ │ + bl 621adc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32a0b8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -316885,28 +316885,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a090 │ │ │ │ ldr r0, [pc, #32] @ (32a19c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32a090 │ │ │ │ nop │ │ │ │ lsrs r6, r0, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -316954,17 +316954,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32a33e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32a308 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32a316 │ │ │ │ @@ -316985,49 +316985,49 @@ │ │ │ │ beq.n 32a250 │ │ │ │ vldr d7, [pc, #260] @ 32a378 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32a346 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32a346 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32a388 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621b6c │ │ │ │ + bl 621b74 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32a38c ) │ │ │ │ ldr r3, [pc, #156] @ (32a384 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -317037,17 +317037,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32a2e4 │ │ │ │ ldr r2, [pc, #108] @ (32a390 ) │ │ │ │ @@ -317061,17 +317061,17 @@ │ │ │ │ bne.n 32a370 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4b5120 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32a236 │ │ │ │ b.n 32a314 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #5 │ │ │ │ - bl 61b978 │ │ │ │ + bl 61b980 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32a316 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -317103,41 +317103,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 621810 │ │ │ │ + bl 621818 │ │ │ │ ldr r0, [pc, #100] @ (32a428 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 623684 │ │ │ │ + bl 62368c │ │ │ │ ldr r3, [pc, #88] @ (32a42c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32a430 ) │ │ │ │ ldr r1, [pc, #92] @ (32a434 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #72] @ (32a438 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32a43c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32a1f4 │ │ │ │ @@ -317147,20 +317147,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 32a46c │ │ │ │ + bhi.n 32a45c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc 0, cr0, [ip], #292 @ 0x124 │ │ │ │ - ldr r7, [pc, #880] @ (32a7ac ) │ │ │ │ + stc 0, cr0, [r4], #292 @ 0x124 │ │ │ │ + ldr r7, [pc, #848] @ (32a78c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ bl 16843e │ │ │ │ │ │ │ │ 0032a440 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32a47c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -317191,15 +317191,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -317213,15 +317213,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -317239,15 +317239,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ │ │ │ │ 0032a524 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -317337,15 +317337,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a55e │ │ │ │ ldr r0, [pc, #60] @ (32a648 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32a55e │ │ │ │ blx 25b43c │ │ │ │ lsls r0, r1, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -317354,20 +317354,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6b863e │ │ │ │ + bl 6b863e │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #832] @ (32a98c ) │ │ │ │ + ldr r5, [pc, #800] @ (32a96c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a64c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -317453,35 +317453,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a67c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32a758 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32a67c │ │ │ │ lsls r6, r4, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5aa74e │ │ │ │ + bl 5aa74e │ │ │ │ cmp ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #32] @ (32a77c ) │ │ │ │ + ldr r5, [pc, #0] @ (32a75c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32a7f8 ) │ │ │ │ @@ -317494,15 +317494,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -317523,15 +317523,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32a7b8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r2, r3, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -317631,15 +317631,15 @@ │ │ │ │ bpl.n 32a834 │ │ │ │ ldr r0, [pc, #96] @ (32a948 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32a834 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317667,15 +317667,15 @@ │ │ │ │ bl 3ea93a │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #608] @ (32abac ) │ │ │ │ + ldr r3, [pc, #576] @ (32ab8c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a94c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317739,15 +317739,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32aaf4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32a9a4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32aa70 │ │ │ │ cbz r3, 32aa0e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -317818,15 +317818,15 @@ │ │ │ │ cbz r3, 32aabc │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32aac0 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32a99c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32aab4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32aac0 │ │ │ │ @@ -317835,15 +317835,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #124] @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [pc, #936] @ (32aea0 ) │ │ │ │ + ldr r2, [pc, #904] @ (32ae80 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -317924,15 +317924,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -317975,15 +317975,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32ac50 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -318146,15 +318146,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32af6c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32af08 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -318168,35 +318168,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #240] @ (32afac ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ ldr r2, [pc, #212] @ (32afb0 ) │ │ │ │ ldr r3, [pc, #192] @ (32afa0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -318226,31 +318226,31 @@ │ │ │ │ cbz r3, 32af30 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32af60 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [pc, #116] @ (32afb8 ) │ │ │ │ ldr r3, [pc, #92] @ (32afa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32af98 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 61b978 │ │ │ │ + b.w 61b980 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32af38 │ │ │ │ ldr r3, [pc, #76] @ (32afbc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ae48 │ │ │ │ ldr r3, [pc, #68] @ (32afc0 ) │ │ │ │ @@ -318259,15 +318259,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32ae48 │ │ │ │ ldr r0, [pc, #56] @ (32afc4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32ae48 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb40006b │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb38006b │ │ │ │ cmp r4, #24 │ │ │ │ @@ -318277,15 +318277,15 @@ │ │ │ │ @ instruction: 0xfa6e006b │ │ │ │ bl 56fb6 │ │ │ │ @ instruction: 0xfa08006b │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032afc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -318418,15 +318418,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65114a │ │ │ │ + bl 65114a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -318502,24 +318502,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 59325e │ │ │ │ + bl 59325e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32b27a │ │ │ │ @@ -318735,15 +318735,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32b34c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318974,15 +318974,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 259fcc │ │ │ │ b.n 32b614 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32b666 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -319065,15 +319065,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 6224ec │ │ │ │ + bl 6224f4 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -319323,15 +319323,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32baf0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -319705,15 +319705,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32bcf8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32bcf8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32bf08 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32be0c │ │ │ │ @@ -319753,18 +319753,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32c09e │ │ │ │ b.n 32bd92 │ │ │ │ b.n 32bf7a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vabal.u q10, d31, d20 │ │ │ │ + vsli.64 d20, d12, #63 @ 0x3f │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32bbe2 │ │ │ │ - vmls.i q10, , d18[0] │ │ │ │ + vsri.64 q10, q5, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32b936 │ │ │ │ Address 0x32c0ca is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032c0cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -319797,22 +319797,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -319934,15 +319934,15 @@ │ │ │ │ blx 259184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 623438 │ │ │ │ + bl 623440 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32c328 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -319956,15 +319956,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32c2f2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -319977,15 +319977,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 621854 │ │ │ │ + b.w 62185c │ │ │ │ nop │ │ │ │ bhi.n 32c34a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -320024,15 +320024,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32c4e4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32c446 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -320047,23 +320047,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32c520 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -320103,28 +320103,28 @@ │ │ │ │ cbz r3, 32c46e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32c4d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [pc, #172] @ (32c52c ) │ │ │ │ ldr r3, [pc, #144] @ (32c514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32c50c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 61b978 │ │ │ │ + b.w 61b980 │ │ │ │ ldr r3, [pc, #144] @ (32c530 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -320142,15 +320142,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32c50c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32c476 │ │ │ │ ldr r2, [pc, #80] @ (32c538 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32c392 │ │ │ │ ldr r2, [pc, #72] @ (32c53c ) │ │ │ │ @@ -320159,15 +320159,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c392 │ │ │ │ ldr r0, [pc, #64] @ (32c540 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32c392 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ b.n 32c124 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32c11c │ │ │ │ @@ -320184,15 +320184,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vraddhn.i d30, , q6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [pc, #240] @ (32c62c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #68 @ 0x44 │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32c55c │ │ │ │ @@ -320372,15 +320372,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32c756 │ │ │ │ ldr r3, [pc, #132] @ (32c7c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32c788 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 622080 │ │ │ │ + bl 622088 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32c7a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320397,30 +320397,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32c720 │ │ │ │ ldr r0, [pc, #84] @ (32c7d0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32c720 │ │ │ │ ldr r3, [pc, #72] @ (32c7d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32c744 │ │ │ │ ldr r3, [pc, #56] @ (32c7cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32c744 │ │ │ │ ldr r0, [pc, #56] @ (32c7d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32c744 │ │ │ │ ldr r3, [pc, #52] @ (32c7dc ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32c7e0 ) │ │ │ │ ldr r0, [pc, #52] @ (32c7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320432,25 +320432,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #608] @ (32ca2c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r5, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #42 @ 0x2a │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32c834 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -320536,15 +320536,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32c8cc │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32c8cc │ │ │ │ blt.n 32c8ea │ │ │ │ Address 0x32c916 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032c918 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -320662,15 +320662,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ bge.n 32caca │ │ │ │ Address 0x32ca5e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032ca60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320679,25 +320679,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 622318 │ │ │ │ + bl 622320 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32cab6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32cae0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 622380 │ │ │ │ + bl 622388 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320716,17 +320716,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32cb5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32cb40 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32cb48 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -320745,45 +320745,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32ca90 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32ca90 │ │ │ │ mov r0, r5 │ │ │ │ bl 32c9d8 │ │ │ │ b.n 32ca90 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 32f6f0 │ │ │ │ b.n 32ca90 │ │ │ │ nop │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 32cbc2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32cbca │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32cb90 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32cba6 │ │ │ │ @@ -320797,15 +320797,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ca60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32cb7e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320835,26 +320835,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #40] @ (32cc74 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 621bb4 │ │ │ │ + bl 621bbc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320979,29 +320979,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6224f4 │ │ │ │ + bl 6224fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32cd22 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32ccf8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32cd22 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6224f4 │ │ │ │ + bl 6224fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32cbe8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -321080,17 +321080,17 @@ │ │ │ │ cbz r1, 32cec2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ca60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32cf4e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -321128,15 +321128,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32cf4e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321156,21 +321156,21 @@ │ │ │ │ beq.n 32cf20 │ │ │ │ blx r3 │ │ │ │ b.n 32cf20 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -321308,15 +321308,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 32d2e6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 32d280 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -321419,38 +321419,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d358 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32c9d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ b.n 32d1e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 32c9d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [pc, #300] @ (32d3bc ) │ │ │ │ ldr r3, [pc, #252] @ (32d390 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d358 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 61b978 │ │ │ │ + b.w 61b980 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 32d1e0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32d0b6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (32d3c0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -321483,15 +321483,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (32d3d0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 32d12c │ │ │ │ ldr r2, [pc, #144] @ (32d3c4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32d12c │ │ │ │ @@ -321530,15 +321530,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bls.n 32d480 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 32d45c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #246 @ 0xf6 │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 32d3a2 │ │ │ │ vabdl.u , d31, d18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bvc.n 32d474 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -321548,31 +321548,31 @@ │ │ │ │ bvs.n 32d334 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #46 @ 0x2e │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #102 @ 0x66 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -321582,17 +321582,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 32d41e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32ca60 │ │ │ │ cbnz r0, 32d476 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32ad6c │ │ │ │ @@ -321621,15 +321621,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 0032d49c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -321685,22 +321685,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #100] @ (32d5c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d49c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -321769,15 +321769,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (32d704 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 32d68c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -321843,19 +321843,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ blx 25b43c │ │ │ │ bcc.n 32d734 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r7, r3 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -321922,22 +321922,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #100] @ (32d868 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d49c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322071,30 +322071,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 32d8d8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r1, [pc, #92] @ (32d9e0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32d8a6 │ │ │ │ ldr r1, [pc, #84] @ (32d9e4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 32d8a6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (32d9e8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 32d8a6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 32d90a │ │ │ │ ldr r3, [pc, #56] @ (32d9ec ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (32d9f0 ) │ │ │ │ @@ -322112,21 +322112,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vcvt.u32.f32 , q2, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #5 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r6, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032d9f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322175,15 +322175,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32d870 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -322248,29 +322248,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (32dbb4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32da34 │ │ │ │ nop │ │ │ │ ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (32dd1c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #46 @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r6, r1, r7 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032dbb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322280,15 +322280,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 32dbe8 │ │ │ │ ldr r2, [pc, #124] @ (32dc54 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 32dc2a │ │ │ │ - bl 621ad4 │ │ │ │ + bl 621adc │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32a070 │ │ │ │ @@ -322317,28 +322317,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (32dc5c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32dbdc │ │ │ │ ldr r0, [pc, #32] @ (32dc60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 32dbdc │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032dc64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -322357,15 +322357,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 6219ec │ │ │ │ + bl 6219f4 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -322382,47 +322382,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 32ddb4 │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32de18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 622474 │ │ │ │ + bl 62247c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32de3a │ │ │ │ ldr r1, [pc, #344] @ (32de64 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 621210 │ │ │ │ + bl 621218 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32ddca │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 32dd84 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 32ddac │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ mov r0, r4 │ │ │ │ bl 32a070 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62150c │ │ │ │ + bl 621514 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (32de68 ) │ │ │ │ ldr r3, [pc, #252] @ (32de60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -322447,22 +322447,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32dd44 │ │ │ │ - bl 712fcc │ │ │ │ + bl 712fd4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 32dd44 │ │ │ │ ldr r1, [pc, #184] @ (32de70 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 621210 │ │ │ │ + bl 621218 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32dd24 │ │ │ │ ldr r3, [pc, #168] @ (32de74 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -322495,59 +322495,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (32de88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 32dd5e │ │ │ │ ldr r3, [pc, #80] @ (32de8c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (32de90 ) │ │ │ │ ldr r1, [pc, #80] @ (32de94 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 32de34 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r0, [r5, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r7, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r3, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032de98 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32ded6 │ │ │ │ @@ -322601,37 +322601,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 728720 │ │ │ │ + bl 728728 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 25b008 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 623438 │ │ │ │ + bl 623440 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 25b008 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #84] @ (32dfb8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32a070 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -322662,51 +322662,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ │ │ │ │ 0032dfe0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 32e004 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 728784 │ │ │ │ + bl 72878c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 728784 │ │ │ │ + b.w 72878c │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e01c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 32e044 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 5fab54 │ │ │ │ + bl 5fab5c │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 32e032 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -322856,17 +322856,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 32dfc0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 32e268 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32c960 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -322899,17 +322899,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 32e160 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ b.n 32e206 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 32e050 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -322926,28 +322926,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e170 │ │ │ │ ldr r0, [pc, #40] @ (32e2d4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32e170 │ │ │ │ ldmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r7, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -322992,15 +322992,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 686088 │ │ │ │ + bl 686090 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -323075,26 +323075,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32e414 │ │ │ │ ldr r0, [pc, #32] @ (32e484 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32e414 │ │ │ │ stmia r5!, {r1, r2, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -323157,15 +323157,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32dfc0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e51a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 686204 │ │ │ │ + bl 68620c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 32e51a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -323174,15 +323174,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 32e534 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e54e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -323216,45 +323216,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 32e680 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32e8c2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e802 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 32e7a6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 32e75e │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61b978 │ │ │ │ + bl 61b980 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32e3ec │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 32e050 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323339,21 +323339,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 32e654 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 32e644 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 32e648 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -323362,15 +323362,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 6864f4 │ │ │ │ + bl 6864fc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 32e78a │ │ │ │ b.n 32e660 │ │ │ │ ldr r3, [pc, #568] @ (32ea0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323382,30 +323382,30 @@ │ │ │ │ bpl.w 32e5e2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (32ea14 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32e5e2 │ │ │ │ ldr r3, [pc, #532] @ (32ea18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e622 │ │ │ │ ldr r3, [pc, #508] @ (32ea10 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32e622 │ │ │ │ ldr r0, [pc, #508] @ (32ea1c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32e622 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e978 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -323431,15 +323431,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 32e758 │ │ │ │ ldr r0, [pc, #416] @ (32ea24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 32e758 │ │ │ │ ldr r3, [pc, #400] @ (32ea28 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e718 │ │ │ │ @@ -323448,15 +323448,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e718 │ │ │ │ ldr r0, [pc, #376] @ (32ea2c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 32e718 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 32e964 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -323471,21 +323471,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32e9a4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (32ea30 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -323505,17 +323505,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61b978 │ │ │ │ + bl 61b980 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 32e648 │ │ │ │ ldr r3, [pc, #184] @ (32ea34 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323525,29 +323525,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e832 │ │ │ │ ldr r0, [pc, #160] @ (32ea38 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32e832 │ │ │ │ ldr r3, [pc, #148] @ (32ea3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e900 │ │ │ │ ldr r3, [pc, #92] @ (32ea10 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32e900 │ │ │ │ ldr r0, [pc, #128] @ (32ea40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32e900 │ │ │ │ ldr r3, [pc, #124] @ (32ea44 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (32ea48 ) │ │ │ │ ldr r0, [pc, #124] @ (32ea4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -323574,49 +323574,49 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r0, #11 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 32eba8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -323646,21 +323646,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #216] @ (32ebb0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -323713,15 +323713,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (32ebc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (32ebc4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32eaee │ │ │ │ b.n 32ea8c │ │ │ │ ldr r3, [pc, #72] @ (32ebc8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (32ebcc ) │ │ │ │ @@ -323745,31 +323745,31 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bl 120bb2 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r1, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r0, #4 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r7, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -323919,36 +323919,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 32eddc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #40] @ (32edf0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32d49c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e5a4 │ │ │ │ - bl 630df2 │ │ │ │ + bl 630df2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -324211,15 +324211,15 @@ │ │ │ │ b.n 32f0ba │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 32e3ec │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 32f11a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 32f126 │ │ │ │ mov r1, r5 │ │ │ │ @@ -324558,19 +324558,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 32f2f0 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r3, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -324605,17 +324605,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f592 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 32f55c │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 32f584 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -324623,17 +324623,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e5a4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -324655,26 +324655,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f51a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (32f5cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32f51a │ │ │ │ push {r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #31 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -324692,21 +324692,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 32f646 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #40] @ (32f65c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324741,21 +324741,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 32f6d6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r1, [pc, #40] @ (32f6ec ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324816,26 +324816,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f712 │ │ │ │ ldr r0, [pc, #32] @ (32f78c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32f712 │ │ │ │ sxtb r0, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032f790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -324879,15 +324879,15 @@ │ │ │ │ bne.n 32f7e0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 32f7e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f7e0 │ │ │ │ ldr r2, [pc, #356] @ (32f980 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 32f836 │ │ │ │ @@ -324915,15 +324915,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32dfc0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 685d98 │ │ │ │ + bl 685da0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f7f2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32f7f2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -324967,27 +324967,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f7bc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 7335b4 │ │ │ │ + bl 7335bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 32f950 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 259008 │ │ │ │ b.n 32f7bc │ │ │ │ ldr r0, [pc, #132] @ (32f990 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f8da │ │ │ │ b.n 32f7bc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -325004,15 +325004,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f84e │ │ │ │ ldr r0, [pc, #80] @ (32f998 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32f84e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f8fe │ │ │ │ ldr r3, [pc, #44] @ (32f988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -325020,15 +325020,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f8fe │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (32f99c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 32f8fe │ │ │ │ cbz r4, 32f9a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -325036,21 +325036,21 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #19 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032f9a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -325068,20 +325068,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32f9f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strb r4, [r0, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -325093,22 +325093,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 32fa8a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 32fac2 │ │ │ │ @@ -325120,15 +325120,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (32fb40 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325164,15 +325164,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325184,54 +325184,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (32fb58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 32fa76 │ │ │ │ ldr r3, [pc, #72] @ (32fb5c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (32fb60 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (32fb64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 32fa76 │ │ │ │ - @ instruction: 0xf7480042 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + @ instruction: 0xf7400042 │ │ │ │ + lsrs r0, r1, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf75e0042 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + @ instruction: 0xf7560042 │ │ │ │ + lsls r0, r1, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r1, #13 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (32fbc0 ) │ │ │ │ @@ -325243,37 +325243,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (32fbcc ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d38ac │ │ │ │ + bl 5d38b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d41a4 │ │ │ │ + bl 5d41ac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #13 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (32fc34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325282,25 +325282,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (32fc3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #68] @ (32fc40 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (32fc44 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #52] @ (32fc48 ) │ │ │ │ ldr r2, [pc, #56] @ (32fc4c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32fc50 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32fc54 ) │ │ │ │ @@ -325308,28 +325308,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + b.w 5cd72c │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #632] @ 0x278 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ - sbcs.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + adcs.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + sbc.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -325341,42 +325341,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (32fca4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 708e7c │ │ │ │ + b.w 708e84 │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4fe0042 │ │ │ │ - @ instruction: 0xf4e00042 │ │ │ │ + @ instruction: 0xf4f60042 │ │ │ │ + @ instruction: 0xf4d80042 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 32fd00 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (32fd04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (32fd08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #52] @ (32fd0c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (32fd10 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 32fd14 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -325384,25 +325384,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + b.w 5cd72c │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #776] @ 0x308 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - orrs.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + orr.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (32fd80 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (32fd84 ) │ │ │ │ @@ -325410,56 +325410,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (32fd88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (32fd8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (32fd90 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (32fd94 ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #60] @ (32fd98 ) │ │ │ │ ldr r1, [pc, #60] @ (32fd9c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (32fda0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + b.w 5cd72c │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ands.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - bic.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + and.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ + bic.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 32fe60 │ │ │ │ @@ -325476,23 +325476,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 708e7c │ │ │ │ + bl 708e84 │ │ │ │ cbnz r0, 32fe26 │ │ │ │ ldr r2, [pc, #112] @ (32fe74 ) │ │ │ │ ldr r3, [pc, #96] @ (32fe68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -325508,15 +325508,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 43f944 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 32fe3a │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 32fe02 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 32fe32 │ │ │ │ cbz r3, 32fe54 │ │ │ │ @@ -325527,27 +325527,27 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 32fe32 │ │ │ │ ldr r2, [pc, #36] @ (32fe7c ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fe4a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r3, sp, #536 @ 0x218 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #2, r4, asr #1 │ │ │ │ - usat r0, #2, r2, lsl #1 │ │ │ │ + @ instruction: 0xf39c0042 │ │ │ │ + @ instruction: 0xf37a0042 │ │ │ │ add r3, sp, #280 @ 0x118 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fe80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -325616,33 +325616,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (330070 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 72b3f0 │ │ │ │ + bl 72b3f8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62073c │ │ │ │ + bl 620744 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 621068 │ │ │ │ + bl 621070 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fea6 │ │ │ │ ldr r3, [pc, #252] @ (330074 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (330078 ) │ │ │ │ ldr r0, [pc, #252] @ (33007c ) │ │ │ │ add r3, pc │ │ │ │ @@ -325691,15 +325691,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (330090 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325710,15 +325710,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (33009c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325733,43 +325733,43 @@ │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 32ffb6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 25b7d8 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 32ffae │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vmla.i16 q8, q6, d2[0] │ │ │ │ - vhadd.u16 q0, q6, q1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + vmla.i16 q8, q2, d2[0] │ │ │ │ + vhadd.u16 q0, q2, q1 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 13, cr0, cr4, cr2, {2} │ │ │ │ - stc2l 0, cr0, [r8, #260] @ 0x104 │ │ │ │ - vhadd.u8 q8, q4, q1 │ │ │ │ - vhadd.u q0, q0, q1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + cdp2 0, 12, cr0, cr12, cr2, {2} │ │ │ │ + stc2l 0, cr0, [r0, #260] @ 0x104 │ │ │ │ + vhadd.u8 q8, q0, q1 │ │ │ │ + vhadd.u32 q0, q4, q1 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u q0, q2, q1 │ │ │ │ - cdp2 0, 6, cr0, cr0, cr2, {2} │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + vhadd.u32 q0, q6, q1 │ │ │ │ + cdp2 0, 5, cr0, cr8, cr2, {2} │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u32 q0, q7, q1 │ │ │ │ - cdp2 0, 3, cr0, cr2, cr2, {2} │ │ │ │ - cdp2 0, 11, cr0, cr14, cr2, {2} │ │ │ │ - cdp2 0, 12, cr0, cr0, cr2, {2} │ │ │ │ + vhadd.u32 q0, q3, q1 │ │ │ │ + cdp2 0, 2, cr0, cr10, cr2, {2} │ │ │ │ + cdp2 0, 11, cr0, cr6, cr2, {2} │ │ │ │ + cdp2 0, 11, cr0, cr8, cr2, {2} │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 32fe80 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 32fe80 │ │ │ │ ldr r0, [pc, #4] @ (3300c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -325777,51 +325777,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (33012c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (330130 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (330134 ) │ │ │ │ ldr r3, [pc, #76] @ (330138 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (33013c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #64] @ (330140 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #12] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr2, {2} │ │ │ │ + cdp2 0, 4, cr0, cr14, cr2, {2} │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325833,26 +325833,26 @@ │ │ │ │ ldr r1, [pc, #164] @ (330204 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (330208 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #144] @ (33020c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325871,38 +325871,38 @@ │ │ │ │ ldr r2, [pc, #72] @ (330210 ) │ │ │ │ ldr r1, [pc, #76] @ (330214 ) │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #64] @ (330218 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 489f00 │ │ │ │ add.w r0, r5, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 32de98 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp2 0, 1, cr0, cr12, cr2, {2} │ │ │ │ - cdp2 0, 2, cr0, cr14, cr2, {2} │ │ │ │ - stc2l 0, cr0, [lr, #264]! @ 0x108 │ │ │ │ - ldc2l 0, cr0, [sl, #264]! @ 0x108 │ │ │ │ + cdp2 0, 1, cr0, cr4, cr2, {2} │ │ │ │ + cdp2 0, 2, cr0, cr6, cr2, {2} │ │ │ │ + stc2l 0, cr0, [r6, #264]! @ 0x108 │ │ │ │ + ldc2l 0, cr0, [r2, #264]! @ 0x108 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 330254 │ │ │ │ @@ -325911,23 +325911,23 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (33025c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32dbb8 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-264] @ 0xfffffef8 │ │ │ │ - ldc2l 0, cr0, [r2, #-264]! @ 0xfffffef8 │ │ │ │ + ldc2l 0, cr0, [r4, #-264] @ 0xfffffef8 │ │ │ │ + stc2l 0, cr0, [sl, #-264]! @ 0xfffffef8 │ │ │ │ │ │ │ │ 00330260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #176] @ (330324 ) │ │ │ │ @@ -325945,47 +325945,47 @@ │ │ │ │ ldr r1, [pc, #164] @ (330330 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #148] @ (330334 ) │ │ │ │ mov r2, fp │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #144] @ 330338 │ │ │ │ add r1, pc │ │ │ │ adds r4, #28 │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #136] @ (33033c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #128] @ (330340 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [pc, #120] @ (330344 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 33eed8 │ │ │ │ ldr r2, [pc, #104] @ (330348 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3302fc │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 329798 │ │ │ │ @@ -326000,30 +326000,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r8, #-264]! @ 0xfffffef8 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + ldc2 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #592 @ (adr r6, 33058c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ - cdp2 0, 3, cr0, cr8, cr2, {2} │ │ │ │ + ldc2 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ + cdp2 0, 3, cr0, cr0, cr2, {2} │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], #264 @ 0x108 │ │ │ │ + stc2 0, cr0, [sl], #264 @ 0x108 │ │ │ │ │ │ │ │ 0033034c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #112] @ (3303d0 ) │ │ │ │ @@ -326072,15 +326072,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r5, pc, #928 @ (adr r5, 330774 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd60042 │ │ │ │ + @ instruction: 0xfbce0042 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -326090,15 +326090,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 33040e │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ - b.w 622080 │ │ │ │ + b.w 622088 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326147,15 +326147,15 @@ │ │ │ │ add.w r8, r4, #792 @ 0x318 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #396] @ (330638 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326233,17 +326233,17 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #2992] @ 0xbb0 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 330558 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ b.n 330558 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r4, [r6, #1916] @ 0x77c │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [pc, #132] @ (330640 ) │ │ │ │ @@ -326258,17 +326258,17 @@ │ │ │ │ bl 443cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 32c9d8 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 330558 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ b.n 330558 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r6, [r6, #1916] @ 0x77c │ │ │ │ strd r5, r1, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -326282,31 +326282,31 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 443d00 │ │ │ │ str r0, [r6, #24] │ │ │ │ b.n 33053e │ │ │ │ blx 25b43c │ │ │ │ add r5, pc, #88 @ (adr r5, 330684 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 2, pc, cr13, cr15, {7} │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr11, cr15, {7} @ │ │ │ │ ldr r0, [pc, #4] @ (330654 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r1, #700] @ 0x2bc │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -326329,27 +326329,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3306f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (3306f4 ) │ │ │ │ ldr r1, [pc, #76] @ (3306f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #68] @ (3306fc ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #60] @ (330700 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -326358,19 +326358,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -326551,45 +326551,45 @@ │ │ │ │ lsr.w ip, ip, r1 │ │ │ │ cbz r2, 3308da │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cbz r1, 3308e6 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3308d0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 33092c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (330930 ) │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #40] @ (330934 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32dbb8 │ │ │ │ nop │ │ │ │ - mrc2 0, 0, r0, cr10, cr3, {2} │ │ │ │ - @ instruction: 0xf6d40042 │ │ │ │ - @ instruction: 0xf6f20042 │ │ │ │ + mrc2 0, 0, r0, cr2, cr3, {2} │ │ │ │ + movt r0, #51266 @ 0xc842 │ │ │ │ + @ instruction: 0xf6ea0042 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 3309a0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #84] @ (3309a4 ) │ │ │ │ @@ -326597,15 +326597,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (3309a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea3a4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 32dee8 │ │ │ │ @@ -326620,17 +326620,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2, #332] @ 0x14c │ │ │ │ - @ instruction: 0xf68c0042 │ │ │ │ - subw r0, r6, #2114 @ 0x842 │ │ │ │ + stc2l 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + @ instruction: 0xf6840042 │ │ │ │ + @ instruction: 0xf69e0042 │ │ │ │ str r6, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #252] @ (330ac0 ) │ │ │ │ @@ -326641,36 +326641,36 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #240] @ 330acc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r8, [pc, #236] @ 330ad0 │ │ │ │ ldr r2, [pc, #236] @ (330ad4 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #236] @ (330ad8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ mov.w fp, #2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str.w fp, [sp] │ │ │ │ bl 329750 │ │ │ │ vldr d7, [pc, #140] @ 330ab8 │ │ │ │ @@ -326698,15 +326698,15 @@ │ │ │ │ add r7, pc │ │ │ │ bl 2f8114 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #108] @ (330ae8 ) │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ bl 2ea238 │ │ │ │ ldr r1, [pc, #104] @ (330aec ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -326714,49 +326714,49 @@ │ │ │ │ addw r3, r4, #2988 @ 0xbac │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (330af4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ - ldr r4, [pc, #384] @ (330c48 ) │ │ │ │ + ldc2l 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + ldr r4, [pc, #352] @ (330c28 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #464] @ (330c9c ) │ │ │ │ + ldr r4, [pc, #432] @ (330c7c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #8] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf5f00042 │ │ │ │ - addw r0, ip, #2114 @ 0x842 │ │ │ │ + @ instruction: 0xf5e80042 │ │ │ │ + addw r0, r4, #2114 @ 0x842 │ │ │ │ str r2, [r7, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rsbs r0, r2, #12713984 @ 0xc20000 │ │ │ │ + rsb r0, sl, #12713984 @ 0xc20000 │ │ │ │ ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mrc2 15, 1, pc, cr9, cr15, {7} │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf58a0042 │ │ │ │ - @ instruction: 0xf5880042 │ │ │ │ + @ instruction: 0xf5820042 │ │ │ │ + @ instruction: 0xf5800042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r8, [r0] │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #500] @ (330d04 ) │ │ │ │ @@ -326795,15 +326795,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (330d0c ) │ │ │ │ ldr r1, [pc, #416] @ (330d10 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [pc, #400] @ (330d14 ) │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326863,17 +326863,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ bl 443cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 32e3ac │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 32c960 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326881,17 +326881,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ str r1, [sp, #32] │ │ │ │ bl 443cd4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ bl 32f6f0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ b.n 330c4a │ │ │ │ cmp r3, r1 │ │ │ │ mov.w r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ strb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -326929,18 +326929,18 @@ │ │ │ │ bl 32e3ac │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ b.n 330c3a │ │ │ │ nop │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r1, #2] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfbb40053 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfbac0053 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -326957,44 +326957,44 @@ │ │ │ │ beq.n 330d8a │ │ │ │ ldr.w r3, [r1, #884] @ 0x374 │ │ │ │ cbz r3, 330d7a │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 330d6c │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33041c │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #1 │ │ │ │ b.n 330d5e │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 330af8 │ │ │ │ │ │ │ │ 00330db4 : │ │ │ │ @@ -327041,15 +327041,15 @@ │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r5, [r0, #2988] @ 0xbac │ │ │ │ ldr.w r6, [r0, #756] @ 0x2f4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2ea3a4 │ │ │ │ ldr r3, [pc, #52] @ (330e70 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ @@ -327062,18 +327062,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vst4.16 {d0-d3}, [sl :64], r3 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + vst4.16 {d0-d3}, [r2 :64], r3 │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl d8e72 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327194,26 +327194,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 330f6a │ │ │ │ ldr r0, [pc, #32] @ (330fc8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 330f6a │ │ │ │ ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #66 @ 0x42 │ │ │ │ + eors.w r0, r6, #66 @ 0x42 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 331038 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #88] @ (33103c ) │ │ │ │ @@ -327247,26 +327247,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331000 │ │ │ │ ldr r0, [pc, #28] @ (331048 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 331000 │ │ │ │ ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, lr, #66 @ 0x42 │ │ │ │ + bics.w r0, r6, #66 @ 0x42 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (3310b4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (3310b8 ) │ │ │ │ @@ -327301,29 +327301,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33106a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (3310c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33106a │ │ │ │ ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #208] @ (331190 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d16, d6, d2[0] │ │ │ │ + vmla.i16 d16, d14, d2[0] │ │ │ │ ldr r0, [pc, #4] @ (3310d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrh r2, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -327399,17 +327399,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 3311c2 │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 3311e0 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -327475,40 +327475,40 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (3312d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #52] @ (3312d4 ) │ │ │ │ ldr r1, [pc, #52] @ (3312d8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #40] @ (3312dc ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ea268 │ │ │ │ - @ instruction: 0xf4cc0053 │ │ │ │ - cdp 0, 4, cr0, cr6, cr2, {2} │ │ │ │ - cdp 0, 5, cr0, cr8, cr2, {2} │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + @ instruction: 0xf4c40053 │ │ │ │ + cdp 0, 3, cr0, cr14, cr2, {2} │ │ │ │ + cdp 0, 5, cr0, cr0, cr2, {2} │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 3, cr0, cr12, cr2, {2} │ │ │ │ + cdp 0, 3, cr0, cr4, cr2, {2} │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3312fe │ │ │ │ @@ -327561,15 +327561,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (3314f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (3314f4 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (3314f8 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -327578,15 +327578,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 443c1c │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -327695,22 +327695,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ea0053 │ │ │ │ - add r6, sp, #336 @ 0x150 │ │ │ │ + @ instruction: 0xf3e20053 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r2, #10 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327740,15 +327740,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (331748 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -327916,18 +327916,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, lr, #83 @ 0x53 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + addw r0, r6, #83 @ 0x53 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -327971,15 +327971,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 33178c │ │ │ │ bl 25bf90 │ │ │ │ - vshr.s8 q0, , #4 │ │ │ │ + vmov.i32 q0, #67 @ 0x00000043 │ │ │ │ │ │ │ │ 003317e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #440] @ 3319b0 │ │ │ │ @@ -327989,15 +327989,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (3319b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (3319bc ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 3318ae │ │ │ │ @@ -328132,32 +328132,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 39b9a0 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 444cd0 │ │ │ │ b.n 3318c0 │ │ │ │ - vqadd.s16 q8, q4, │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + vqadd.s16 q8, q0, │ │ │ │ + lsls r6, r7, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331678 │ │ │ │ + b.n 331668 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331608 │ │ │ │ + b.n 3315f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3315b8 │ │ │ │ + b.n 3315a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331558 │ │ │ │ + b.n 331548 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003319d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -328237,28 +328237,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 331a00 │ │ │ │ ldr r0, [pc, #36] @ (331ad8 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 331a00 │ │ │ │ bl 25bf90 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331770 │ │ │ │ + b.n 331760 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00331adc : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -328297,15 +328297,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -328337,22 +328337,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r8], #-332 @ 0xfffffeb4 │ │ │ │ + ldc 0, cr0, [r0], #-332 @ 0xfffffeb4 │ │ │ │ ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 331710 │ │ │ │ + b.n 331700 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331734 │ │ │ │ + b.n 331724 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00331bcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328371,15 +328371,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (331c28 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5cfecc │ │ │ │ + bl 5cfed4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328390,15 +328390,15 @@ │ │ │ │ str r0, [r2, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl d5c2a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (331c38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strh r2, [r3, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328408,37 +328408,37 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #516] @ (331e60 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r5, #12 │ │ │ │ ldr r2, [pc, #500] @ (331e64 ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #496] @ (331e68 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #20 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r6, #7520 @ 0x1d60 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #484] @ (331e6c ) │ │ │ │ ldr r1, [pc, #484] @ (331e70 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #468] @ (331e74 ) │ │ │ │ mov r8, r0 │ │ │ │ mov.w sl, #512 @ 0x200 │ │ │ │ movs r0, #8 │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ add r2, pc │ │ │ │ @@ -328599,40 +328599,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, r3, lsr #1 │ │ │ │ - b.n 3319b8 │ │ │ │ + adc.w r0, r6, r3, lsr #1 │ │ │ │ + b.n 3319a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3319dc │ │ │ │ + b.n 3319cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33172c │ │ │ │ + b.n 33171c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331754 │ │ │ │ + b.n 331744 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r7, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 331954 │ │ │ │ + b.n 331944 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3318fc │ │ │ │ + b.n 3318ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3318bc │ │ │ │ + b.n 3318ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331888 │ │ │ │ + b.n 331878 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331864 │ │ │ │ + b.n 331854 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33182c │ │ │ │ + b.n 33181c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328764,15 +328764,15 @@ │ │ │ │ bpl.n 331f82 │ │ │ │ ldr r0, [pc, #420] @ (33218c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ strd r6, r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 331f82 │ │ │ │ sub.w r3, r2, #224 @ 0xe0 │ │ │ │ orrs r3, r5 │ │ │ │ beq.n 332052 │ │ │ │ sub.w r3, r2, #256 @ 0x100 │ │ │ │ orrs r3, r5 │ │ │ │ ittt eq │ │ │ │ @@ -328901,15 +328901,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #592] @ (3323d8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3326c0 │ │ │ │ + b.n 3326b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328945,15 +328945,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (332244 ) │ │ │ │ ldr.w r4, [ip, #3592] @ 0xe08 │ │ │ │ ldr.w ip, [ip, #3604] @ 0xe14 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ orr.w r4, r4, ip │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r4, r4, #2048 @ 0x800 │ │ │ │ lsrs r1, r4, #11 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 39aae0 │ │ │ │ bic.w r3, r3, #2048 @ 0x800 │ │ │ │ b.n 3321cc │ │ │ │ @@ -328965,30 +328965,30 @@ │ │ │ │ ldr r0, [pc, #40] @ (33224c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3321ba │ │ │ │ ldr r0, [pc, #36] @ (332250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3321ba │ │ │ │ strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331dd4 │ │ │ │ + b.n 331dc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [sl], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r2], {65} @ 0x41 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332374 │ │ │ │ + b.n 332364 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1056] @ 332688 │ │ │ │ mov r8, r0 │ │ │ │ @@ -329299,15 +329299,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 332286 │ │ │ │ ldr r0, [pc, #136] @ (3326a4 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 332286 │ │ │ │ sub.w r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r5 │ │ │ │ bne.w 332296 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ubfx r2, r7, #0, #12 │ │ │ │ @@ -329344,15 +329344,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #592] @ (3328f0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 332630 │ │ │ │ + bgt.n 332620 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (332734 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -329361,67 +329361,67 @@ │ │ │ │ ldr r1, [pc, #124] @ (33273c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (332740 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (332744 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #260 @ 0x104 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #88] @ (332748 ) │ │ │ │ movw r1, #4245 @ 0x1095 │ │ │ │ movt r1, #12562 @ 0x3112 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [r3, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (33274c ) │ │ │ │ strh.w r4, [r3, #114] @ 0x72 │ │ │ │ strb.w r0, [r3, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #56] @ (332750 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 332908 │ │ │ │ + b.n 3328f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7320041 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + @ instruction: 0xf72a0041 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 7074a │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 332754 │ │ │ │ + blt.n 332744 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (3327a4 ) │ │ │ │ @@ -329430,35 +329430,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (3327ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #25877 @ 0x6515 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ str.w r4, [r6, #3592] @ 0xe08 │ │ │ │ bl 32dbb8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ str.w r4, [r6, #3604] @ 0xe14 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32dbb8 │ │ │ │ nop │ │ │ │ - b.n 332820 │ │ │ │ + b.n 332810 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 3326e0 │ │ │ │ + bge.n 3326d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 332704 │ │ │ │ + bge.n 3326f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3327b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bx r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -329468,25 +329468,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #580] @ (332a20 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #568] @ (332a24 ) │ │ │ │ ldr r1, [pc, #572] @ (332a28 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #548] @ 332a2c │ │ │ │ movs r1, #5 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -329678,47 +329678,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332a50 │ │ │ │ + b.n 332a40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 332a18 │ │ │ │ + bhi.n 332a08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 332a44 │ │ │ │ + bls.n 332a34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r7, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 332a28 │ │ │ │ + bge.n 332a18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3329f4 │ │ │ │ + bge.n 3329e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 3329d8 │ │ │ │ + bge.n 3329c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 33299c │ │ │ │ + bge.n 33298c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 332960 │ │ │ │ + bge.n 332950 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 332b48 │ │ │ │ + bge.n 332b38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 332a48 │ │ │ │ + bvc.n 332a38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329801,32 +329801,32 @@ │ │ │ │ ldr r1, [pc, #152] @ (332bcc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #136] @ (332bd0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (332bd4 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #124] @ (332bd8 ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #124] @ (332bdc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r2, [pc, #112] @ (332be0 ) │ │ │ │ ldr r3, [pc, #116] @ (332be4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ @@ -329853,22 +329853,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bgt.n 332b48 │ │ │ │ + bgt.n 332b38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + str r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #84] @ 0x54 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2be0041 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + @ instruction: 0xf2b60041 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r4, #23] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r5, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329925,27 +329925,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 332c30 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (332c90 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 332c30 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #21] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 332cdc │ │ │ │ + bvc.n 332ccc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 332d38 │ │ │ │ @@ -329990,15 +329990,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 332cd2 │ │ │ │ ldr r0, [pc, #48] @ (332d48 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 332cd2 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 332cf0 │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -330009,15 +330009,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 332cb0 │ │ │ │ + bvs.n 332ca0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 332dac │ │ │ │ sub sp, #8 │ │ │ │ @@ -330028,48 +330028,48 @@ │ │ │ │ ldr r2, [pc, #72] @ (332db4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #14 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r2, r1, lsl #3] │ │ │ │ cbz r5, 332da6 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ addw r4, r4, #1666 @ 0x682 │ │ │ │ strb.w r3, [r2, r1, lsl #3] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ b.n 332d8e │ │ │ │ - bge.n 332ccc │ │ │ │ + bge.n 332cbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eors.w r0, sl, #65 @ 0x41 │ │ │ │ + eors.w r0, r2, #65 @ 0x41 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #76] @ (332e18 ) │ │ │ │ ldr r2, [pc, #80] @ (332e1c ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (332e20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 44d854 │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -330082,19 +330082,19 @@ │ │ │ │ bl 44d854 │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44d854 │ │ │ │ nop │ │ │ │ - bge.n 332e64 │ │ │ │ + bge.n 332e54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 332e2c │ │ │ │ + bcs.n 332e1c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 332e58 │ │ │ │ + bcc.n 332e48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -330105,15 +330105,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (332ea4 ) │ │ │ │ ldr r1, [pc, #100] @ (332ea8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a2e8 │ │ │ │ cmp r5, #9 │ │ │ │ @@ -330135,19 +330135,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bcs.n 332dcc │ │ │ │ + bcs.n 332dbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 332e04 │ │ │ │ + bls.n 332df4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 332df8 │ │ │ │ + bcs.n 332de8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #160] @ (332f60 ) │ │ │ │ @@ -330155,25 +330155,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #164] @ (332f68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #152] @ (332f6c ) │ │ │ │ ldr r1, [pc, #152] @ (332f70 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 32dbb8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 32dbb8 │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ @@ -330209,22 +330209,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bls.n 332fc4 │ │ │ │ + bls.n 332fb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 332f8c │ │ │ │ + bcs.n 332f7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 332fb8 │ │ │ │ + bcs.n 332fa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.s q0, q2, │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + vhadd.s32 q0, q6, │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -330434,23 +330434,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (3331a4 ) │ │ │ │ ldr r0, [pc, #24] @ (3331a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - bvc.n 3330b0 │ │ │ │ + bvc.n 3330a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 333184 │ │ │ │ + bvs.n 333174 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 3330f0 │ │ │ │ + bvs.n 3330e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 333290 │ │ │ │ + bcs.n 333280 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 3330b0 │ │ │ │ + bcs.n 3332a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -330522,15 +330522,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (33328c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333224 │ │ │ │ ldr r0, [pc, #40] @ (333290 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 333224 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r0, #30] │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r2, [r7, #29] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -330539,15 +330539,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 33321c │ │ │ │ + bne.n 33320c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333294 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 3332a2 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330564,55 +330564,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3332ea │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 3332da │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 33331c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dea4 │ │ │ │ + b.w 72deac │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #28] @ (333340 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 33330c │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -330996,15 +330996,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33365c │ │ │ │ ldr r0, [pc, #200] @ (333808 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 33365c │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 33378e │ │ │ │ @@ -331063,29 +331063,29 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 3336ae │ │ │ │ nop │ │ │ │ strb r0, [r5, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bne.n 33377c │ │ │ │ + bne.n 33376c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 3338c4 │ │ │ │ + beq.n 3338b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333818 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 33382a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331140,15 +331140,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 3338ce │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331172,15 +331172,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 296538 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 333922 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2594b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -331265,38 +331265,38 @@ │ │ │ │ ldr r2, [pc, #52] @ (333a28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (333a2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #40] @ (333a30 ) │ │ │ │ ldr r3, [pc, #44] @ (333a34 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r7, {r1, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r4, r0 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (333aa0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331305,25 +331305,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (333aa8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #68] @ (333aac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (333ab0 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (333ab4 ) │ │ │ │ ldr r2, [pc, #56] @ (333ab8 ) │ │ │ │ ldr r3, [pc, #60] @ (333abc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ @@ -331332,23 +331332,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs r4, r4 │ │ │ │ + sbcs r4, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33407c │ │ │ │ + b.n 33406c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r4, r5 │ │ │ │ + sbcs r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r4, r0 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -331360,26 +331360,26 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #148] @ (333b6c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 333b0a │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #148] @ 0x94 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrb.w r4, [r4, #154] @ 0x9a │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r2, [pc, #100] @ (333b70 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 333b46 │ │ │ │ ldrd r2, r0, [r4, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -331397,15 +331397,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333adc │ │ │ │ ldr r0, [pc, #64] @ (333b7c ) │ │ │ │ ldrh.w r1, [r4, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 333adc │ │ │ │ ldr r2, [pc, #56] @ (333b80 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333b14 │ │ │ │ ldr r2, [pc, #36] @ (333b78 ) │ │ │ │ @@ -331413,42 +331413,42 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 333b14 │ │ │ │ ldrh.w r1, [r0, #156] @ 0x9c │ │ │ │ ldr r0, [pc, #36] @ (333b84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 333b14 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (333bac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ adds r4, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (333c30 ) │ │ │ │ @@ -331457,29 +331457,29 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #112] @ (333c38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #88] @ (333c3c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r2, [pc, #64] @ (333c40 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r5, #148] @ 0x94 │ │ │ │ mov r3, r5 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -331492,19 +331492,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r7} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331527,20 +331527,20 @@ │ │ │ │ add.w r3, r9, #56 @ 0x38 │ │ │ │ add fp, pc │ │ │ │ mov r9, r7 │ │ │ │ add sl, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r5, [r8, #4]! │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ add r6, r3 │ │ │ │ cbz r0, 333cc0 │ │ │ │ @@ -331572,20 +331572,20 @@ │ │ │ │ b.n 333d02 │ │ │ │ ldr.w r3, [r8, #136] @ 0x88 │ │ │ │ cmp r5, r3 │ │ │ │ bge.n 333d4e │ │ │ │ ldr.w r6, [r7, #4]! │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 333cfa │ │ │ │ ldr r5, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ @@ -331610,25 +331610,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ b.n 333d58 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 333de0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -331636,34 +331636,34 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #64] @ (333de8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #20 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ strh.w r2, [r0, #156] @ 0x9c │ │ │ │ strb.w r3, [r0, #154] @ 0x9a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 333e38 │ │ │ │ sub sp, #20 │ │ │ │ @@ -331671,32 +331671,32 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #56] @ (333e40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r1, [pc, #28] @ (333e44 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 48a114 │ │ │ │ - ldmia r3, {r1, r3, r7} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331709,24 +331709,24 @@ │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (333ebc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r1, [pc, #64] @ (333ec0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ itttt le │ │ │ │ addle.w r2, r0, r3, lsl #2 │ │ │ │ addle r3, #1 │ │ │ │ strle.w r3, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r2, #68] @ 0x44 │ │ │ │ @@ -331734,21 +331734,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333ec4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -331800,16 +331800,16 @@ │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ adds r4, #1 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce5d0 │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce5d8 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 333f48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r4, #0 │ │ │ │ strb.w r4, [r5, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -331831,15 +331831,15 @@ │ │ │ │ and.w r0, r1, #15 │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ ldr r0, [pc, #120] @ (33401c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #168] @ 0xa8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 333f18 │ │ │ │ ldr r2, [pc, #112] @ (334020 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333ef2 │ │ │ │ ldr r2, [pc, #88] @ (334014 ) │ │ │ │ @@ -331852,15 +331852,15 @@ │ │ │ │ and.w r4, r1, #15 │ │ │ │ ldr r0, [pc, #84] @ (334028 ) │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #168] @ 0xa8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 333ef2 │ │ │ │ ldr r3, [pc, #68] @ (33402c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (334030 ) │ │ │ │ ldr r0, [pc, #68] @ (334034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331868,39 +331868,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00334038 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -331997,32 +331997,32 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [r0, #148] @ 0x94 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ cbz r1, 33416e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -332041,28 +332041,28 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r3, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ nop │ │ │ │ │ │ │ │ 003341e8 : │ │ │ │ ldrh.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 334226 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -332078,37 +332078,37 @@ │ │ │ │ andne.w r3, r3, #1 │ │ │ │ strh.w r1, [r0, #156] @ 0x9c │ │ │ │ mov r5, r2 │ │ │ │ cbnz r3, 334234 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ │ │ │ │ 00334264 : │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3342ec ) │ │ │ │ ldr r3, [pc, #132] @ (3342f0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -332121,15 +332121,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ ldr r3, [pc, #92] @ (3342f4 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334278 │ │ │ │ ldr r3, [pc, #88] @ (3342f8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -332140,39 +332140,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (3342fc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #152] @ 0x98 │ │ │ │ cbnz r3, 3342de │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #288] @ (334418 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00334300 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332194,53 +332194,53 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r2, #148] @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #154] @ 0x9a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #40] @ (334398 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334324 │ │ │ │ ldr r3, [pc, #32] @ (33439c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334324 │ │ │ │ ldr r0, [pc, #28] @ (3343a0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 334324 │ │ │ │ str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #288] @ (3344bc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003343a4 : │ │ │ │ strd r1, r2, [r0, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332295,19 +332295,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r2, r2, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ b.n 3343ba │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (33442c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (3344d0 ) │ │ │ │ @@ -332317,78 +332317,78 @@ │ │ │ │ ldr r1, [pc, #144] @ (3344d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #124] @ (3344dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3344e0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (3344e4 ) │ │ │ │ ldr r1, [pc, #112] @ (3344e8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #96] @ (3344ec ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ceaf8 │ │ │ │ + bl 5ceb00 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (3344f0 ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (3344f4 ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (3344f8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (3344fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #248] @ (3345d4 ) │ │ │ │ + ldr r4, [pc, #216] @ (3345b4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332406,30 +332406,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (33454c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 3345b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332437,15 +332437,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #84] @ (3345c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r3, r2, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 334598 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332463,19 +332463,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r4!, {r1, r2, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (334638 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332484,25 +332484,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (334640 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #80] @ (334644 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (334648 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #40] @ 334630 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r5, #96] @ 0x60 │ │ │ │ strd r3, r3, [r0, #108] @ 0x6c │ │ │ │ strd r3, r3, [r0, #120] @ 0x78 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ @@ -332514,23 +332514,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ movs r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4} │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r2!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (3346c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332542,23 +332542,23 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3346c8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #44] @ (3346cc ) │ │ │ │ mov r0, r5 │ │ │ │ @@ -332571,19 +332571,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -332598,15 +332598,15 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #524] @ (334914 ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.w 334850 │ │ │ │ @@ -332646,15 +332646,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33472c │ │ │ │ ldr r0, [pc, #428] @ (334924 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33472c │ │ │ │ ldr r3, [pc, #404] @ (334918 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3348ae │ │ │ │ cmp.w r9, #3 │ │ │ │ @@ -332688,20 +332688,20 @@ │ │ │ │ ldr r3, [pc, #332] @ (334920 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33472a │ │ │ │ ldr r0, [pc, #336] @ (33492c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33472a │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r6, r3, [r0, #108] @ 0x6c │ │ │ │ ldrd r2, r1, [r0, #116] @ 0x74 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 33489e │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ mvn.w r4, #62 @ 0x3e │ │ │ │ mov r3, r2 │ │ │ │ @@ -332754,15 +332754,15 @@ │ │ │ │ ldr r3, [pc, #168] @ (334920 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33472a │ │ │ │ ldr r0, [pc, #176] @ (334934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33472a │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ movs r4, #2 │ │ │ │ strb.w r2, [r8] │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ strb.w r3, [r8, #1] │ │ │ │ b.n 334756 │ │ │ │ @@ -332781,15 +332781,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33478c │ │ │ │ ldr r0, [pc, #116] @ (33493c ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33478c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ and.w r1, r1, #15 │ │ │ │ str.w r1, [sl, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33472a │ │ │ │ @@ -332801,51 +332801,51 @@ │ │ │ │ ldr r3, [pc, #44] @ (334920 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 33472a │ │ │ │ ldr r0, [pc, #68] @ (334944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33472a │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #928] @ (334cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ittt ge │ │ │ │ - lslge r2, r0, #1 │ │ │ │ - movge r6, #84 @ 0x54 │ │ │ │ - movge r0, r0 │ │ │ │ - it vc │ │ │ │ - lslvc r2, r0, #1 │ │ │ │ + itte ls │ │ │ │ + lslls r2, r0, #1 │ │ │ │ + movls r6, #84 @ 0x54 │ │ │ │ + movhi r0, r0 │ │ │ │ + nop {7} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ite vc │ │ │ │ - lslvc r2, r0, #1 │ │ │ │ - ldrvs r0, [pc, #4] @ (334950 ) │ │ │ │ + ite vs │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + ldrvc r0, [pc, #4] @ (334950 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ cmp r0, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #144] @ (3349f4 ) │ │ │ │ @@ -332904,64 +332904,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3349b4 │ │ │ │ ldr r0, [pc, #32] @ (334a08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldmia r0!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ite ls │ │ │ │ - lslls r2, r0, #1 │ │ │ │ - pushhi {r4, r5, lr} │ │ │ │ + ite hi │ │ │ │ + lslhi r2, r0, #1 │ │ │ │ + pushls {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #44] @ (334a54 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #44] @ (334a58 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (334a5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #28] @ (334a60 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 296438 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ite vc │ │ │ │ + ite vs │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + ittt vc @ unpredictable │ │ │ │ lslvc r2, r0, #1 │ │ │ │ - itte hi @ unpredictable │ │ │ │ - lslhi r2, r0, #1 │ │ │ │ - movhi r7, #170 @ 0xaa │ │ │ │ - lslls r5, r3, #1 │ │ │ │ + movvc r7, #170 @ 0xaa │ │ │ │ + lslvc r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (334b04 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #144] @ (334b08 ) │ │ │ │ @@ -332969,80 +332969,80 @@ │ │ │ │ ldr r1, [pc, #144] @ (334b0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ (334b10 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (334b14 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (334b18 ) │ │ │ │ ldr r1, [pc, #112] @ (334b1c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #96] @ (334b20 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ceaf8 │ │ │ │ + bl 5ceb00 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (334b24 ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (334b28 ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (334b2c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (334b30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r2, r1 │ │ │ │ + mov r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r6, 334b6c │ │ │ │ + cbnz r6, 334b6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 334b76 │ │ │ │ + cbnz r4, 334b74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00f4 │ │ │ │ + bkpt 0x00ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itt eq │ │ │ │ - lsleq r2, r0, #1 │ │ │ │ - vmaxnmeq.f32 , , @ │ │ │ │ + bkpt 0x00fc │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + vmaxnm.f32 , , │ │ │ │ lsls r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #6 │ │ │ │ @@ -333057,30 +333057,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (334b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - itte cc │ │ │ │ + itee cc │ │ │ │ lslcc r3, r2, #1 │ │ │ │ - hlt 0x002c │ │ │ │ + hlt 0x0024 │ │ │ │ lslcs r2, r0, #1 │ │ │ │ - revsh r6, r0 │ │ │ │ + hlt 0x003e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 334bd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333088,33 +333088,33 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #56] @ (334bd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bkpt 0x00ea │ │ │ │ + bkpt 0x00e2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0000 │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334c58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333123,25 +333123,25 @@ │ │ │ │ ldr r1, [pc, #108] @ (334c60 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #88] @ (334c64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (334c68 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r0, r1, [r5, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ @@ -333156,23 +333156,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x008c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev r6, r0 │ │ │ │ + cbnz r6, 334c9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + rev r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r3, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #476] @ (334e5c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -333184,15 +333184,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #452] @ (334e68 ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.n 334d76 │ │ │ │ @@ -333234,15 +333234,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 334cc4 │ │ │ │ ldr r0, [pc, #360] @ (334e78 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 334cc4 │ │ │ │ ldr r3, [pc, #336] @ (334e6c ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 334e34 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -333274,30 +333274,30 @@ │ │ │ │ ldr r3, [pc, #272] @ (334e74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334cc2 │ │ │ │ ldr r0, [pc, #272] @ (334e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 334cc2 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #240] @ 0xf0 │ │ │ │ strd r3, r3, [r0, #232] @ 0xe8 │ │ │ │ b.n 334cc2 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ movs r3, #7 │ │ │ │ strh.w r2, [r8] │ │ │ │ mov r4, r7 │ │ │ │ movs r2, #0 │ │ │ │ b.n 334cf0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r4, [r0, #240] @ 0xf0 │ │ │ │ cbz r4, 334df6 │ │ │ │ ldr.w r3, [r0, #232] @ 0xe8 │ │ │ │ subs r4, #1 │ │ │ │ adds r2, r0, r3 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ add.w r3, r3, #1 │ │ │ │ @@ -333341,15 +333341,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (334e74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 334cc2 │ │ │ │ ldr r0, [pc, #92] @ (334e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 334cc2 │ │ │ │ ldr r3, [pc, #84] @ (334e8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334d26 │ │ │ │ ldr r3, [pc, #48] @ (334e74 ) │ │ │ │ @@ -333357,44 +333357,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 334d26 │ │ │ │ ldr r0, [pc, #64] @ (334e90 ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 334d26 │ │ │ │ nop │ │ │ │ - bkpt 0x0002 │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r4, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r3, r5, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 334efe │ │ │ │ + cbnz r0, 334efc │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 334ef0 │ │ │ │ + cbnz r6, 334eee │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ strb r2, [r3, #12] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -333460,32 +333460,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (334f54 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 334f98 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 72e134 │ │ │ │ + bl 72e13c │ │ │ │ cbz r0, 334f86 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -333516,19 +333516,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (335078 ) │ │ │ │ @@ -333536,35 +333536,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (335080 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (335084 ) │ │ │ │ ldr r1, [pc, #104] @ (335088 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #88] @ (33508c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #80] @ (335090 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #72] @ (335094 ) │ │ │ │ ldr r1, [pc, #76] @ (335098 ) │ │ │ │ ldr r2, [pc, #76] @ (33509c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -333578,23 +333578,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - revsh r0, r5 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + eors r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -333678,49 +333678,49 @@ │ │ │ │ ldr r2, [pc, #88] @ (3351b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3351bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (3351c0 ) │ │ │ │ ldr r1, [pc, #80] @ (3351c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (3351c8 ) │ │ │ │ ldr r1, [pc, #72] @ (3351cc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 3351dc │ │ │ │ + cbnz r0, 3351da │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -333752,15 +333752,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 335220 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e134 │ │ │ │ + bl 72e13c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 335232 │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 335242 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -333798,15 +333798,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3352c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 3352aa │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333814,19 +333814,19 @@ │ │ │ │ b.n 3351f8 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb872 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 335324 │ │ │ │ sub sp, #8 │ │ │ │ @@ -333835,15 +333835,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (33532c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 335312 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333851,19 +333851,19 @@ │ │ │ │ b.n 3351f8 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #92] @ (335390 ) │ │ │ │ ldr r3, [pc, #96] @ (335394 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -333888,15 +333888,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (3353a0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333906,15 +333906,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a6 │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (33540c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333922,42 +333922,42 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (335414 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 334fa4 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 3353f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb72a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb74a │ │ │ │ + @ instruction: 0xb742 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 335470 │ │ │ │ sub sp, #8 │ │ │ │ @@ -333966,34 +333966,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (335478 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 335460 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ - @ instruction: 0xb6c2 │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3354d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -334002,34 +334002,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (3354dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 3354c4 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3351f8 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + rors r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (335548 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -334037,43 +334037,43 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (335550 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 334fa4 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 335532 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs r6, r5 │ │ │ │ + adcs r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -334103,33 +334103,33 @@ │ │ │ │ bl 334fa4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 335614 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 3355c8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ ldr r0, [pc, #168] @ (335674 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (335678 ) │ │ │ │ ldr r1, [pc, #172] @ (33567c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 337a14 │ │ │ │ ldr r3, [pc, #136] @ (335670 ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334142,15 +334142,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (335684 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33557c │ │ │ │ ldr r0, [pc, #124] @ (335688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 33557c │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 33563a │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 335570 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -334172,46 +334172,46 @@ │ │ │ │ ldr r1, [pc, #80] @ (335694 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 337a14 │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 335572 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 3350c8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 335572 │ │ │ │ strh r2, [r4, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -334250,26 +334250,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3356ca │ │ │ │ ldr r0, [pc, #28] @ (335720 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3356ca │ │ │ │ strh r6, [r2, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 335868 │ │ │ │ sub sp, #12 │ │ │ │ @@ -334279,15 +334279,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov sl, r0 │ │ │ │ bl 2c6258 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -334383,32 +334383,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c40e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c40e0 │ │ │ │ - cbz r4, 3358d8 │ │ │ │ + cbz r4, 3358d6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r2, 3358da │ │ │ │ + cbz r2, 3358d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ittt hi │ │ │ │ - lslhi r1, r0, #1 │ │ │ │ - lsrhi r2, r7, #14 │ │ │ │ - lslhi r2, r0, #1 │ │ │ │ - cbz r4, 3358f4 │ │ │ │ + itte vc │ │ │ │ + lslvc r1, r0, #1 │ │ │ │ + lsrvc r2, r6, #14 │ │ │ │ + lslvs r2, r0, #1 │ │ │ │ + cbz r4, 3358f2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ - cbz r4, 3358fa │ │ │ │ + stc2 0, cr0, [r6], #-260 @ 0xfffffefc │ │ │ │ + cbz r4, 3358f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r6, 3358ea │ │ │ │ + cbz r6, 3358e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 3358ee │ │ │ │ + cbz r0, 3358ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3358aa │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -334459,69 +334459,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (3359dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #188] @ (3359e0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (3359e4 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (3359e8 ) │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r6, [pc, #164] @ (3359ec ) │ │ │ │ ldr r3, [pc, #168] @ (3359f0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (3359f4 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2ea35c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #108] @ (3359f8 ) │ │ │ │ ldr r1, [pc, #108] @ (3359fc ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea178 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #84] @ (335a00 ) │ │ │ │ ldr r1, [pc, #84] @ (335a04 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea178 │ │ │ │ @@ -334530,36 +334530,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 335a10 │ │ │ │ + cbz r6, 335a0e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 335a12 │ │ │ │ + cbz r4, 335a10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 335a1c │ │ │ │ + cbz r4, 335a1a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxtb r2, r5 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - sxth r0, r4 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (335b44 ) │ │ │ │ @@ -334570,15 +334570,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (335b50 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #284] @ (335b54 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -334604,66 +334604,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (335b68 ) │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #208] @ (335b6c ) │ │ │ │ ldr r1, [pc, #212] @ (335b70 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #176] @ (335b74 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2ea268 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2ea35c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #124] @ (335b78 ) │ │ │ │ ldr r1, [pc, #124] @ (335b7c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea178 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #100] @ (335b80 ) │ │ │ │ ldr r1, [pc, #100] @ (335b84 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea178 │ │ │ │ @@ -334672,44 +334672,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r7, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 335b7e │ │ │ │ + cbz r2, 335b7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 335b80 │ │ │ │ + cbz r2, 335b7e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 335b6a │ │ │ │ + cbz r0, 335b68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 335b6a │ │ │ │ + cbz r0, 335b68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 335b74 │ │ │ │ + cbz r0, 335b72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 335b84 │ │ │ │ + cbz r2, 335b82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -334722,15 +334722,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (335cc0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (335cc4 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #268] @ (335cc8 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (335ccc ) │ │ │ │ add.w r2, r2, #328 @ 0x148 │ │ │ │ @@ -334746,24 +334746,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 449148 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2f81c4 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f8474 │ │ │ │ cbnz r0, 335c38 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334772,30 +334772,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f8474 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335c22 │ │ │ │ ldr r7, [pc, #120] @ (335cd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (335cd4 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #104] @ (335cd8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2ea364 │ │ │ │ mov r1, fp │ │ │ │ @@ -334803,47 +334803,47 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2ea51c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #68] @ (335cdc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2ea364 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2ea51c │ │ │ │ nop │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfa620041 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + @ instruction: 0xfa5a0041 │ │ │ │ + add r7, sp, #328 @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfa760041 │ │ │ │ + @ instruction: 0xfa6e0041 │ │ │ │ asrs r0, r6, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #156 @ 0x9c │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #48 @ 0x30 │ │ │ │ + adds r4, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (335ec8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -334853,25 +334853,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #452] @ (335ed4 ) │ │ │ │ ldr r1, [pc, #452] @ (335ed8 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 335e86 │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 335e54 │ │ │ │ @@ -334899,15 +334899,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ bl 2f8474 │ │ │ │ cbnz r0, 335daa │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334921,15 +334921,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #296] @ (335eec ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea364 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334938,25 +334938,25 @@ │ │ │ │ bl 2ea51c │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r8 │ │ │ │ bl 2f8474 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335d94 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #232] @ (335ef0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea364 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334977,27 +334977,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 335d94 │ │ │ │ ldr r2, [pc, #160] @ (335ef8 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (335efc ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335007,59 +335007,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (335f04 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (335f08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e758 │ │ │ │ + b.w 71e760 │ │ │ │ nop │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str.w r0, [r0, #65] @ 0x41 │ │ │ │ - ldr.w r0, [r2, #65] @ 0x41 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + ldrh.w r0, [r8, #65] @ 0x41 │ │ │ │ + str.w r0, [sl, #65] @ 0x41 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 6cbef6 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + bl 6cbef6 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #424 @ 0x1a8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (3360c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335173,51 +335173,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 335f32 │ │ │ │ ldr r0, [pc, #160] @ (3360d4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 335f32 │ │ │ │ ldr r0, [pc, #148] @ (3360d8 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #148] @ (3360dc ) │ │ │ │ ldr r1, [pc, #152] @ (3360e0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ bl 337834 │ │ │ │ b.n 335f64 │ │ │ │ ldr r0, [pc, #128] @ (3360e4 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (3360e8 ) │ │ │ │ ldr r1, [pc, #128] @ (3360ec ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ bl 337834 │ │ │ │ b.n 335f64 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3360a4 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 335f64 │ │ │ │ movs r0, #7 │ │ │ │ bl 45f650 │ │ │ │ b.n 335f64 │ │ │ │ ldr r3, [pc, #72] @ (3360f0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -335228,41 +335228,41 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 336088 │ │ │ │ ldr r0, [pc, #56] @ (3360f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 336088 │ │ │ │ ldr r2, [pc, #168] @ (336170 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #920 @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #24 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (336464 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335293,25 +335293,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 336188 │ │ │ │ ldr r0, [pc, #792] @ (336470 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 336188 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 45f650 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -335452,15 +335452,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 33611e │ │ │ │ ldr r0, [pc, #300] @ (336478 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 33611e │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 336392 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -335473,15 +335473,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 337834 │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 33614a │ │ │ │ @@ -335514,15 +335514,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33649c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 336378 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 336188 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -335552,72 +335552,72 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (3364a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 336388 │ │ │ │ ldr r4, [pc, #100] @ (3364ac ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (3364b0 ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (3364b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 336388 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #248] @ (336560 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #640 @ 0x280 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #520 @ (adr r7, 336688 ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 336668 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #784 @ (adr r7, 336794 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 336774 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 336800 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 3367e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 3365c4 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 3365a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 3366d0 ) │ │ │ │ + add r7, pc, #544 @ (adr r7, 3366b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #680 @ (adr r7, 33673c ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 33671c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #128 @ (adr r7, 336518 ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 3364f8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 336624 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 336604 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #496 @ (adr r7, 336690 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 336670 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 3367ac ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 33678c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #16 @ (adr r7, 3364b8 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 336898 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 33651c ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 3364fc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #656 @ (adr r6, 336740 ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 336720 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 33684c ) │ │ │ │ + add r6, pc, #888 @ (adr r6, 33682c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #1016 @ (adr r6, 3368b0 ) │ │ │ │ + add r6, pc, #984 @ (adr r6, 336890 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -335662,50 +335662,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (336564 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ asrs r0, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (336618 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #148] @ (33661c ) │ │ │ │ ldr r1, [pc, #152] @ (336620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #136] @ (336624 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (336628 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #124] @ (33662c ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3365f8 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -335738,33 +335738,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 3365ba │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (336638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3365ba │ │ │ │ - add r5, pc, #928 @ (adr r5, 3369bc ) │ │ │ │ + add r5, pc, #896 @ (adr r5, 33699c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #696 @ (adr r5, 3368d8 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 3368b8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #792 @ (adr r5, 33693c ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 33691c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 336660 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 336640 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #816 @ (adr r7, 33696c ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 33694c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (3366cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335773,72 +335773,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (3366d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (3366d8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3366dc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (3366e0 ) │ │ │ │ ldr r1, [pc, #96] @ (3366e4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #80] @ (3366e8 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (3366ec ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5cfc9c │ │ │ │ + bl 5cfca4 │ │ │ │ ldr r3, [pc, #64] @ (3366f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #112 @ (adr r5, 336740 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 336720 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #50 @ 0x32 │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 3369ac ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 33698c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #800 @ (adr r4, 336a08 ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 3369e8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -335945,17 +335945,17 @@ │ │ │ │ b.n 33678c │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 336784 │ │ │ │ nop │ │ │ │ - add r4, pc, #64 @ (adr r4, 336838 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 336818 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #848 @ (adr r3, 336b4c ) │ │ │ │ + add r3, pc, #816 @ (adr r3, 336b2c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -335974,45 +335974,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (3368f8 ) │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #144] @ (3368fc ) │ │ │ │ ldr r1, [pc, #148] @ (336900 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #132] @ (336904 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (336908 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #116] @ (33690c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3368d6 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 3368a8 │ │ │ │ @@ -336044,34 +336044,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33689e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (336918 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33689e │ │ │ │ nop │ │ │ │ - add r3, pc, #16 @ (adr r3, 33690c ) │ │ │ │ + add r2, pc, #1008 @ (adr r2, 336cec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #808 @ (adr r2, 336c28 ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 336c08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #904 @ (adr r2, 336c8c ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 336c6c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #72 @ (adr r3, 336950 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 336930 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r6, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #8 @ (adr r5, 336924 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 336d04 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (336984 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336080,25 +336080,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (33698c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (336990 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (336994 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #56] @ (336998 ) │ │ │ │ ldr r3, [pc, #60] @ (33699c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -336107,23 +336107,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r2, pc, #240 @ (adr r2, 336a78 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 336a58 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #11 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336136,72 +336136,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (336a38 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (336a3c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (336a40 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (336a44 ) │ │ │ │ ldr r1, [pc, #96] @ (336a48 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #80] @ (336a4c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (336a50 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5cfc9c │ │ │ │ + bl 5cfca4 │ │ │ │ ldr r3, [pc, #64] @ (336a54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #736 @ (adr r1, 336d14 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 336cf4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #8 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #312 @ (adr r1, 336b80 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 336b60 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 336bdc ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 336bbc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336213,31 +336213,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (336aa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, pc, #1016 @ (adr r0, 336e9c ) │ │ │ │ + add r0, pc, #984 @ (adr r0, 336e7c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #768 @ (adr r0, 336da8 ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 336d88 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 336e14 ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 336df4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 336ae8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336245,25 +336245,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (336af0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfcfc │ │ │ │ - add r0, pc, #680 @ (adr r0, 336d94 ) │ │ │ │ + b.w 5cfd04 │ │ │ │ + add r0, pc, #648 @ (adr r0, 336d74 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #432 @ (adr r0, 336ca0 ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 336c80 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 336d0c ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 336cec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 336bac │ │ │ │ sub sp, #12 │ │ │ │ @@ -336273,15 +336273,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (336bb4 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -336326,19 +336326,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r0, pc, #392 @ (adr r0, 336d38 ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 336d18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #136 @ (adr r0, 336c3c ) │ │ │ │ + add r0, pc, #104 @ (adr r0, 336c1c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 336ca0 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 336c80 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 336c20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336346,15 +336346,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (336c28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #48] @ 336c18 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -336365,19 +336365,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r7, [sp, #632] @ 0x278 │ │ │ │ + ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (336c80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336386,40 +336386,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (336c88 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #48] @ (336c8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (336c90 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea35c │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 336d7c │ │ │ │ sub sp, #16 │ │ │ │ @@ -336429,15 +336429,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (336d88 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #200] @ (336d8c ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 336cf8 │ │ │ │ @@ -336480,21 +336480,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336ce8 │ │ │ │ ldr r0, [pc, #96] @ (336d9c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 336ce8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (336da0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336502,33 +336502,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 336d24 │ │ │ │ b.n 336ce8 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #888 @ (adr r0, 337118 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 3370f8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, 337084 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 337064 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 336e50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336536,15 +336536,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (336e58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 336dea │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -336586,19 +336586,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 336f8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -336609,15 +336609,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (336f98 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #268] @ (336f9c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 336f6a │ │ │ │ @@ -336665,15 +336665,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 336ed6 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -336688,15 +336688,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 336ed0 │ │ │ │ ldr r3, [pc, #56] @ (336fa4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336e9a │ │ │ │ ldr r3, [pc, #48] @ (336fa8 ) │ │ │ │ @@ -336704,33 +336704,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336e9a │ │ │ │ ldr r0, [pc, #44] @ (336fac ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 336e9a │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #190 @ 0xbe │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336902,15 +336902,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (3374d4 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 337030 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336922,15 +336922,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 336fcc │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 336fcc │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 336e5c │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -337225,47 +337225,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #132 @ 0x84 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia.w ip!, {r0, r6} │ │ │ │ + ldmia.w r4!, {r0, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (337758 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #600] @ (33775c ) │ │ │ │ @@ -337274,15 +337274,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (337760 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (337764 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -337380,15 +337380,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r1, [pc, #280] @ (337768 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 337724 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -337472,33 +337472,33 @@ │ │ │ │ bpl.n 337658 │ │ │ │ ldr r0, [pc, #56] @ (337774 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 337658 │ │ │ │ ... │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #880] @ (337ae0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 3377e2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -337591,15 +337591,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033787c : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -337628,15 +337628,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ │ │ │ │ 003378e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -337675,15 +337675,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033796c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -337716,15 +337716,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 3379ca │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -337782,24 +337782,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 337a4a │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -337815,27 +337815,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 337a34 │ │ │ │ ldr r0, [pc, #32] @ (337af8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 337a34 │ │ │ │ nop │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337afc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -337848,15 +337848,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (337df4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #716] @ (337df8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337905,15 +337905,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -337976,15 +337976,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 337b3c │ │ │ │ ldr r0, [pc, #400] @ (337e08 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 337b3c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 337b9a │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -338000,15 +338000,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 337c92 │ │ │ │ ldr r3, [pc, #312] @ (337e0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -338019,15 +338019,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 337b8a │ │ │ │ ldr r0, [pc, #292] @ (337e10 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 337b8a │ │ │ │ mov r0, r7 │ │ │ │ bl 336c94 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -338108,35 +338108,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 337d6e │ │ │ │ nop │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r6, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337e14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338167,26 +338167,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337e38 │ │ │ │ ldr r0, [pc, #28] @ (337e84 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 337e38 │ │ │ │ cmp r3, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337e88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338207,15 +338207,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 337778 │ │ │ │ ldr r3, [pc, #52] @ (337f08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338224,31 +338224,31 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337ea6 │ │ │ │ ldr r0, [pc, #40] @ (337f10 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 337ea6 │ │ │ │ nop │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6, #-256] @ 0xffffff00 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + ldc2 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + asrs r4, r1, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337f14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -338261,15 +338261,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 338390 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [pc, #1096] @ 338394 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3380e8 │ │ │ │ @@ -338316,15 +338316,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 3380b8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -338403,15 +338403,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 338004 │ │ │ │ ldr r2, [pc, #684] @ (338398 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 337f5c │ │ │ │ @@ -338421,15 +338421,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 337f5c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (3383a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 337f5c │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 3380a6 │ │ │ │ @@ -338617,56 +338617,56 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 33826a │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 3382e0 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 3382e0 │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #254 @ 0xfe │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3383bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bics.w r0, r6, #14417920 @ 0xdc0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (338458 ) │ │ │ │ @@ -338674,31 +338674,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (338460 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (338464 ) │ │ │ │ ldr r1, [pc, #124] @ (338468 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #108] @ (33846c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #100] @ (338470 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (338474 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -338724,24 +338724,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh.w r0, [r2, r0] │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + ldrb.w r0, [sl, r0] │ │ │ │ + lsrs r2, r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - it lt │ │ │ │ - lsllt r1, r0, #1 │ │ │ │ - ite le │ │ │ │ - lslle r1, r0, #1 │ │ │ │ - cmpgt r5, #40 @ 0x28 │ │ │ │ + nop {11} │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + ite gt │ │ │ │ + lslgt r1, r0, #1 │ │ │ │ + cmple r5, #40 @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xf3de005c │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #13 │ │ │ │ @@ -338765,30 +338765,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5be0bc │ │ │ │ + b.w 5be0c4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (338564 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338796,15 +338796,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (33856c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 338554 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 33853c │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -338826,19 +338826,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2594b4 │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 3385e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -338847,15 +338847,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3385e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 3385d0 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 3385b4 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 3385d0 │ │ │ │ @@ -338871,45 +338871,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 259fc8 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25b004 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (338660 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #92] @ (338664 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (338668 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 33864c │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 33864c │ │ │ │ add sp, #16 │ │ │ │ @@ -338919,47 +338919,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (3386dc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #88] @ (3386e0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (3386e4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (3386e8 ) │ │ │ │ ldr r1, [pc, #76] @ (3386ec ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 3386c8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -338967,51 +338967,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r3, r4, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (338764 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #92] @ (338768 ) │ │ │ │ ldr r1, [pc, #92] @ (33876c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 338750 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 338750 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -339021,79 +339021,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (3387f8 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (3387fc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (338800 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (338804 ) │ │ │ │ ldr r1, [pc, #92] @ (338808 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3387dc │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 5bdb38 │ │ │ │ + bl 5bdb40 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5be540 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + b.w 5be548 │ │ │ │ + ldrh r2, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 338886 │ │ │ │ + cbnz r0, 338884 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + pop {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (33890c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -339108,53 +339108,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 3388a4 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 338892 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3388d2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 338878 │ │ │ │ @@ -339166,15 +339166,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 338886 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ ldr r2, [pc, #64] @ (338920 ) │ │ │ │ ldr r3, [pc, #48] @ (338910 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339190,19 +339190,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00338924 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -339240,26 +339240,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 338a30 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5c0aa8 │ │ │ │ + bl 5c0ab0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 338978 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 3389b8 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5bc87c │ │ │ │ + bl 5bc884 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 3389a0 │ │ │ │ ldr r3, [pc, #252] @ (338ab8 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -339278,17 +339278,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (338ac4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339306,19 +339306,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3389da │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 338a62 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5bd070 │ │ │ │ + bl 5bd078 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3389da │ │ │ │ @@ -339351,30 +339351,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3389c8 │ │ │ │ ldr r0, [pc, #40] @ (338ad0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ movs r0, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 338af4 │ │ │ │ + cbnz r4, 338af2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r0, 338b00 │ │ │ │ + cbnz r0, 338afe │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #128] @ (338b4c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00338ad4 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 338ae2 │ │ │ │ b.n 338aee │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -339447,17 +339447,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ subs r2, r7, #0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (338ea4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (338cf0 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -339472,38 +339472,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #284] @ (338d04 ) │ │ │ │ ldr r1, [pc, #288] @ (338d08 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 338c26 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -339541,27 +339541,27 @@ │ │ │ │ bne.n 338c5c │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 338cda │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5be598 │ │ │ │ + bl 5be5a0 │ │ │ │ ldr r2, [pc, #140] @ (338d10 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ ldr r2, [pc, #132] @ (338d14 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdac0 │ │ │ │ + bl 5bdac8 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (338d18 ) │ │ │ │ ldr r3, [pc, #76] @ (338cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -339573,15 +339573,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 338ca4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (338d1c ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (338d20 ) │ │ │ │ ldr r0, [pc, #64] @ (338d24 ) │ │ │ │ add r3, pc │ │ │ │ @@ -339589,34 +339589,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ adds r0, r3, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r7, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7d8 │ │ │ │ + @ instruction: 0xb7d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [ip], {72} @ 0x48 │ │ │ │ + ldc 0, cr0, [r4], {72} @ 0x48 │ │ │ │ bl 252d12 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ adds r4, r4, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r5, #2] │ │ │ │ + strh r0, [r4, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00338d28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339692,34 +339692,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r6, r1, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb3c0048 │ │ │ │ + @ instruction: 0xeb340048 │ │ │ │ subs r4, r1, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (338e30 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ orrs.w r0, ip, ip, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #580] @ (33908c ) │ │ │ │ @@ -339740,24 +339740,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (3390a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #552] @ (3390a4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 338ec8 │ │ │ │ @@ -339836,15 +339836,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (3390bc ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [pc, #348] @ (3390c0 ) │ │ │ │ ldr r2, [pc, #348] @ (3390c4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339873,15 +339873,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 707a68 │ │ │ │ + bl 707a70 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (3390d0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339956,53 +339956,53 @@ │ │ │ │ b.n 338ec8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r0, r4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r0, r2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #784] @ (3393cc ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r1, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r2, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #25] │ │ │ │ + ldrb r2, [r1, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (339160 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340011,31 +340011,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (339168 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #88] @ (33916c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (339170 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #76] @ (339174 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [pc, #64] @ (339178 ) │ │ │ │ ldr r1, [pc, #68] @ (33917c ) │ │ │ │ ldr r2, [pc, #68] @ (339180 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (339184 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -340046,21 +340046,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeafa0040 │ │ │ │ - vmla.i q0, q4, d0[2] │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + @ instruction: 0xeaf20040 │ │ │ │ + vmla.i q0, q0, d0[2] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #158 @ 0x9e │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340078,27 +340078,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3391d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #28] @ (3391d4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, r4, r0, lsl #1 │ │ │ │ - cdp2 0, 14, cr0, cr6, cr8, {2} │ │ │ │ + orr.w r0, ip, r0, lsl #1 │ │ │ │ + cdp2 0, 13, cr0, cr14, cr8, {2} │ │ │ │ movs r0, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 339218 │ │ │ │ @@ -340107,27 +340107,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339220 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #28] @ (339224 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r4, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - and.w r0, r4, r0, lsl #1 │ │ │ │ - cdp2 0, 9, cr0, cr6, cr8, {2} │ │ │ │ + ldrd r0, r0, [ip, #256]! @ 0x100 │ │ │ │ + cdp2 0, 8, cr0, cr14, cr8, {2} │ │ │ │ subs r4, r0, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 3392a4 │ │ │ │ @@ -340143,15 +340143,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3392b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 338924 │ │ │ │ ldr r2, [pc, #60] @ (3392b8 ) │ │ │ │ ldr r3, [pc, #48] @ (3392b0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -340166,23 +340166,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r2, r7, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r1, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340191,25 +340191,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (3392f8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (3392fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 296538 │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r7, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -340217,29 +340217,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (33934c ) │ │ │ │ ldr r1, [pc, #52] @ (339350 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 33933e │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2964a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2964f8 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (3393bc ) │ │ │ │ @@ -340247,15 +340247,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (3393c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 296438 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -340272,19 +340272,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 29657c │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 3394c4 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -340303,23 +340303,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (3394d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #204] @ (3394dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #192] @ (3394e0 ) │ │ │ │ ldr r1, [pc, #192] @ (3394e4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -340378,25 +340378,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 33947e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #21 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #21] │ │ │ │ + ldrb r6, [r2, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r2, r2, #21 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 338d5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r4, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340415,15 +340415,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (3395a0 ) │ │ │ │ ldr r1, [pc, #148] @ (3395a4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (3395a8 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 339572 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 339544 │ │ │ │ @@ -340465,25 +340465,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r5, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (3398c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (3396b4 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -340500,23 +340500,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3396c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #216] @ (3396c8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (3396cc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340578,29 +340578,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 33961e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r0, #14 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 339b80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r0, [r7, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r1, #11 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrb r2, [r5, #30] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340621,23 +340621,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (3397f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #216] @ (3397f4 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (3397f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340699,29 +340699,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 33974a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r2, #9 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 339a54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r1, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r4, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrb r6, [r7, #25] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340741,24 +340741,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (339984 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #320] @ (339988 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #304] @ (33998c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -340857,33 +340857,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r5, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r4, #23] │ │ │ │ lsls r3, r5, #1 │ │ │ │ svc 234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r2, r0, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (3399a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ b.n 3399b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340892,33 +340892,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (339a24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (339a28 ) │ │ │ │ ldr r1, [pc, #92] @ (339a2c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (339a30 ) │ │ │ │ ldr r1, [pc, #80] @ (339a34 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #68] @ (339a38 ) │ │ │ │ ldr r2, [pc, #68] @ (339a3c ) │ │ │ │ ldr r3, [pc, #72] @ (339a40 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -340928,23 +340928,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 339e80 │ │ │ │ + b.n 339e70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf6bc0048 │ │ │ │ + @ instruction: 0xf6b40048 │ │ │ │ svc 190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r2, r4, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -340961,15 +340961,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (339aac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 339a8c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -340977,24 +340977,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 259f0c │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #2] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 339b6c │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -341010,15 +341010,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -341059,29 +341059,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25ad70 │ │ │ │ b.n 339b2c │ │ │ │ ldr r0, [pc, #36] @ (339b88 ) │ │ │ │ add r0, pc │ │ │ │ blx 25ad70 │ │ │ │ b.n 339b2c │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r6, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r0, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r2, r6, #25 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #31] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 339bc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341089,26 +341089,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (339bd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #24] @ (339bd4 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 338d28 │ │ │ │ nop │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r6, 339c28 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -341126,15 +341126,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 339c32 │ │ │ │ @@ -341164,23 +341164,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r2, #21 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r0, #20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -341246,30 +341246,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r1, sp, #8 │ │ │ │ bl 338af8 │ │ │ │ b.n 339cf2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r5, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #17 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (33a0a8 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -341287,25 +341287,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #788] @ (33a0bc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 25b008 │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -341316,15 +341316,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 25bb68 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 339fd8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 716e94 │ │ │ │ + bl 716e9c │ │ │ │ cbnz r0, 339e30 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 259f10 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (33a0c0 ) │ │ │ │ ldr r3, [pc, #676] @ (33a0ac ) │ │ │ │ @@ -341411,15 +341411,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (33a0cc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 338ad4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33a036 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -341487,15 +341487,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 338af8 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 33a022 │ │ │ │ adds r7, #1 │ │ │ │ b.n 339f50 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ @@ -341505,15 +341505,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (33a0dc ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dea4 │ │ │ │ + bl 71deac │ │ │ │ b.n 339e04 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (33a0e0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -341521,50 +341521,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ b.n 339df4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 339f2a │ │ │ │ ldr r1, [pc, #176] @ (33a0e8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ b.n 339e04 │ │ │ │ ldr r4, [pc, #160] @ (33a0ec ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (33a0f0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 339e04 │ │ │ │ ldr r2, [pc, #144] @ (33a0f4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (33a0f8 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 339df4 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b008 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -341580,59 +341580,59 @@ │ │ │ │ b.n 339ea8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #15 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r0, #13 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [r1, #120] @ 0x78 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r0, #10] │ │ │ │ + strb r4, [r7, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #14] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a104 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bls.n 33a13c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bls.n 33a198 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -341640,19 +341640,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (33a170 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33a174 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (33a178 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (33a17c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ @@ -341661,19 +341661,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 33a10c │ │ │ │ + bge.n 33a0fc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vhadd.s16 q8, q5, q4 │ │ │ │ + vhadd.s16 q8, q1, q4 │ │ │ │ lsls r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 33a180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341729,15 +341729,15 @@ │ │ │ │ bpl.n 33a1c2 │ │ │ │ ldr r0, [pc, #56] @ (33a24c ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33a1c2 │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #928] @ 0x3a0 │ │ │ │ b.n 33a1b8 │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -341746,15 +341746,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #7] │ │ │ │ + strb r2, [r5, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r0, #952] @ 0x3b8 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ ands r3, r4 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -341765,18 +341765,18 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ orrs r1, r2 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 33a282 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, ip │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ mov r0, ip │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #176] @ (33a350 ) │ │ │ │ ldr r1, [pc, #180] @ (33a354 ) │ │ │ │ @@ -341836,26 +341836,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33a2c8 │ │ │ │ ldr r0, [pc, #32] @ (33a360 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r6, lr, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33a2c8 │ │ │ │ lsls r2, r5, #26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bx sl │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #3] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ asrs r3, r1, #5 │ │ │ │ and.w r5, r1, #31 │ │ │ │ @@ -341901,26 +341901,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (33a40c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33a3bc │ │ │ │ ldr r0, [pc, #24] @ (33a410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33a3bc │ │ │ │ nop │ │ │ │ lsls r4, r0, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 33a464 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341928,33 +341928,33 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #60] @ (33a46c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r0, #932] @ 0x3a4 │ │ │ │ movt r3, #8176 @ 0x1ff0 │ │ │ │ str.w r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r0, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r4, #1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (33a524 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -341964,45 +341964,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #148] @ (33a530 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r5, [pc, #148] @ (33a534 ) │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (33a538 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #144] @ (33a53c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r7, #952 @ 0x3b8 │ │ │ │ movs r2, #1 │ │ │ │ bl 2ea35c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #88] @ (33a540 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ bl 2ea238 │ │ │ │ ldr r2, [pc, #72] @ (33a544 ) │ │ │ │ @@ -342019,71 +342019,71 @@ │ │ │ │ bl 449148 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvc.n 33a5d4 │ │ │ │ + bvc.n 33a5c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xebe20048 │ │ │ │ - cbz r0, 33a55c │ │ │ │ + rsbs r0, sl, r8, lsl #1 │ │ │ │ + cbz r0, 33a55a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 33a564 │ │ │ │ + cbz r4, 33a562 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ bpl.n 33a5e4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a554 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bvs.n 33a5fc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #52] @ 33a5a4 │ │ │ │ ldr r2, [pc, #52] @ (33a5a8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a5ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 33a58e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (33a634 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342092,35 +342092,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (33a63c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (33a640 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (33a644 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #84] @ (33a648 ) │ │ │ │ ldr r1, [pc, #88] @ (33a64c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #72] @ (33a650 ) │ │ │ │ ldr r2, [pc, #72] @ (33a654 ) │ │ │ │ ldr r3, [pc, #76] @ (33a658 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -342132,22 +342132,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #20] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 33a698 │ │ │ │ + bvs.n 33a688 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xeabe0048 │ │ │ │ - bge.n 33a660 │ │ │ │ + @ instruction: 0xeab60048 │ │ │ │ + bge.n 33a650 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 33a614 │ │ │ │ + bls.n 33a604 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bpl.n 33a5a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r0, r3, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -342157,42 +342157,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #52] @ 33a6a8 │ │ │ │ ldr r2, [pc, #52] @ (33a6ac ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a6b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 33a692 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (33a738 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -342201,15 +342201,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (33a740 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ bl 33a65c │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -342234,21 +342234,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r2, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33a790 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342256,31 +342256,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a798 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 33a7f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342290,15 +342290,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (33a7f4 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (33a7f8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 33a7d8 │ │ │ │ ldr r2, [pc, #40] @ (33a7fc ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -342307,19 +342307,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342330,25 +342330,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (33a87c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #84] @ (33a880 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (33a884 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 33ec14 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 33a862 │ │ │ │ @@ -342357,24 +342357,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 33ec14 │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ce58c │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + b.w 5ce594 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r1, #17] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033a888 : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -342409,36 +342409,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (33a970 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 33a948 │ │ │ │ ldr r1, [pc, #128] @ (33a974 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #120] @ (33a978 ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (33a97c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd1bc │ │ │ │ + bl 5cd1c4 │ │ │ │ ldr r1, [pc, #104] @ (33a980 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd19c │ │ │ │ + bl 5cd1a4 │ │ │ │ ldr r3, [pc, #96] @ (33a984 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 33eed8 │ │ │ │ @@ -342449,43 +342449,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (33a988 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #56] @ (33a98c ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 33a90c │ │ │ │ - str r2, [r7, #96] @ 0x60 │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 33a9a4 │ │ │ │ + bcc.n 33a994 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 33a8c8 │ │ │ │ + b.n 33a8b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #128 @ (adr r2, 33aa04 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 33a9e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033a990 : │ │ │ │ ldr r3, [pc, #80] @ (33a9e4 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ @@ -342527,15 +342527,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (33aa0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bcs.n 33aacc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342544,46 +342544,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (33aa74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (33aa78 ) │ │ │ │ ldr r1, [pc, #64] @ (33aa7c ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #48] @ (33aa80 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5ceaf8 │ │ │ │ + bl 5ceb00 │ │ │ │ ldr r1, [pc, #40] @ (33aa84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - str r4, [r2, #84] @ 0x54 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 33a9f4 │ │ │ │ + bne.n 33a9e4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 33a718 │ │ │ │ + b.n 33a708 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -342667,20 +342667,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33ab86 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r3, [pc, #60] @ (33abc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ab6a │ │ │ │ ldr r3, [pc, #52] @ (33abc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -342693,24 +342693,24 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (33abcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33ab6a │ │ │ │ ldc2l 0, cr0, [r0, #424]! @ 0x1a8 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 33abfe │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 33ac0e │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 33abfc │ │ │ │ @@ -342870,15 +342870,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (33ae4c ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33ac42 │ │ │ │ movs r3, #2 │ │ │ │ b.n 33ad10 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 33ac6e │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -342938,15 +342938,15 @@ │ │ │ │ ldc2 0, cr0, [sl, #-424] @ 0xfffffe58 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ @@ -343017,24 +343017,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (33af34 ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33ae80 │ │ │ │ @ instruction: 0xfadc006a │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #124] @ 0x7c │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ @@ -343083,15 +343083,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (33b010 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33af6c │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 33aa88 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 33afea │ │ │ │ @@ -343116,15 +343116,15 @@ │ │ │ │ ldr??.w r0, [ip, #106] @ 0x6a │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 33b05c │ │ │ │ sub sp, #20 │ │ │ │ @@ -343132,30 +343132,30 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33b064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33a888 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33ab44 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (33b128 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -343165,27 +343165,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #144] @ (33b134 ) │ │ │ │ ldr r1, [pc, #148] @ (33b138 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (33b13c ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ vldr d7, [pc, #100] @ 33b118 │ │ │ │ ldr r3, [pc, #136] @ (33b140 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -343223,29 +343223,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r3] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #92] @ 0x5c │ │ │ │ + str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 0033b14c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -343314,15 +343314,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 33b18a │ │ │ │ ldr r0, [pc, #60] @ (33b228 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33b18a │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 33b182 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -343336,15 +343336,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #688 @ (adr r6, 33b4d0 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r1, [pc, #288] @ (33b344 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033b22c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343379,15 +343379,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (33b350 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2ea51c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -343404,15 +343404,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #140] @ (33b360 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (33b364 ) │ │ │ │ add r0, pc │ │ │ │ @@ -343420,15 +343420,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (33b368 ) │ │ │ │ ldr r1, [pc, #132] @ (33b36c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2ea51c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -343442,53 +343442,53 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (33b378 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #80] @ (33b37c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, r3] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #8 │ │ │ │ + udf #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #36] @ 0x24 │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #472 @ (adr r5, 33b53c ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 33b2b4 │ │ │ │ + ble.n 33b2a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #136 @ (adr r5, 33b408 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ │ │ │ │ 0033b380 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -343498,15 +343498,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33b39c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -343611,15 +343611,15 @@ │ │ │ │ ldr.w r3, [r3, #252] @ 0xfc │ │ │ │ add r3, r2 │ │ │ │ add.w r3, r0, r3, lsl #5 │ │ │ │ ldr.w r0, [r3, #1996] @ 0x7cc │ │ │ │ b.n 33b466 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movw ip, #12368 @ 0x3050 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ ldr.w r4, [r2, ip] │ │ │ │ movw ip, #12392 @ 0x3068 │ │ │ │ add.w lr, r2, ip │ │ │ │ ldr.w ip, [r2, ip] │ │ │ │ mov r6, r4 │ │ │ │ @@ -343701,19 +343701,19 @@ │ │ │ │ movw r2, #1377 @ 0x561 │ │ │ │ ldr r1, [pc, #16] @ (33b5fc ) │ │ │ │ ldr r0, [pc, #16] @ (33b600 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r4, #20] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (33b66c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343721,27 +343721,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (33b674 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (33b678 ) │ │ │ │ ldr r1, [pc, #76] @ (33b67c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #64] @ (33b680 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #60] @ (33b684 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -343750,19 +343750,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 33b754 │ │ │ │ + bge.n 33b744 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343785,28 +343785,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ and.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ movs r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #24] │ │ │ │ adds r2, r3, r0 │ │ │ │ str r1, [r4, #28] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ adc.w r3, r5, r1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #268] @ (33b80c ) │ │ │ │ @@ -343884,15 +343884,15 @@ │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ strd r9, r6, [sp, #4] │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ cmp r7, #4 │ │ │ │ strd sl, r4, [r6, #16] │ │ │ │ beq.n 33b7f6 │ │ │ │ ldr.w r3, [r5, #252] @ 0xfc │ │ │ │ adds r6, #32 │ │ │ │ b.n 33b7c2 │ │ │ │ add sp, #16 │ │ │ │ @@ -343927,25 +343927,25 @@ │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #536] @ (33ba70 ) │ │ │ │ ldr r1, [pc, #536] @ (33ba74 ) │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w sl, r0, #12288 @ 0x3000 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi.w 33ba02 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -344022,15 +344022,15 @@ │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #288] @ (33ba84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1585 @ 0x631 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 33ba1e │ │ │ │ str.w r8, [r5, #4] │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 259184 │ │ │ │ str.w r8, [r5, #20] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ @@ -344083,15 +344083,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33ba9c ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1538 @ 0x602 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #128] @ (33baa0 ) │ │ │ │ ldr r3, [pc, #68] @ (33ba68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -344108,45 +344108,45 @@ │ │ │ │ ldr r1, [pc, #88] @ (33baa4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ bl 33b560 │ │ │ │ b.n 33b8da │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds.w r0, r0, #106 @ 0x6a │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r0, r5] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsh r0, [r7, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrb r4, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmla.i32 d0, d4, d10[1] │ │ │ │ lsls r1, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ vhadd.s32 q0, q5, q13 │ │ │ │ stmia r2!, {r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -344159,15 +344159,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, ip, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (33bb10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #40] @ 33bb00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 44910c │ │ │ │ add sp, #16 │ │ │ │ @@ -344179,19 +344179,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r3] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r7, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r3, r3] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #556] @ (33bd54 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -344199,15 +344199,15 @@ │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #556] @ (33bd5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r5, r0, #12288 @ 0x3000 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r0, #1980] @ 0x7bc │ │ │ │ ldrd r3, r2, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ @@ -344317,21 +344317,21 @@ │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #-8] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str.w sl, [r6, #-12] │ │ │ │ add.w r8, r8, #1 │ │ │ │ strd r9, r7, [r6] │ │ │ │ - bl 71cb04 │ │ │ │ + bl 71cb0c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ strd r9, r7, [r6, #16] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 71cb04 │ │ │ │ + bl 71cb0c │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 33bc7e │ │ │ │ add.w r5, r4, #12352 @ 0x3040 │ │ │ │ add.w r6, r4, #12480 @ 0x30c0 │ │ │ │ adds r5, #16 │ │ │ │ adds r6, #16 │ │ │ │ @@ -344364,15 +344364,15 @@ │ │ │ │ and.w r1, sl, lr │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, fp, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 33bbca │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b.n 33bcd0 │ │ │ │ cbnz r1, 33bd38 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd sl, fp, [r3, #4] │ │ │ │ b.n 33bbca │ │ │ │ @@ -344382,19 +344382,19 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, r1, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 33bbca │ │ │ │ nop │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ add.w r1, r0, r2, lsl #5 │ │ │ │ @@ -344436,15 +344436,15 @@ │ │ │ │ it gt │ │ │ │ movgt sl, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33bdd6 │ │ │ │ movw r3, #10456 @ 0x28d8 │ │ │ │ str.w sl, [r9, r3] │ │ │ │ @@ -344472,15 +344472,15 @@ │ │ │ │ it gt │ │ │ │ movgt r7, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33be42 │ │ │ │ movw r1, #10472 @ 0x28e8 │ │ │ │ movw r3, #10444 @ 0x28cc │ │ │ │ @@ -344497,15 +344497,15 @@ │ │ │ │ bgt.n 33bed8 │ │ │ │ movs r1, #0 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ bic.w r1, r1, r4 │ │ │ │ str.w r1, [r5, r2, lsl #2] │ │ │ │ b.n 33bdb2 │ │ │ │ cbz r3, 33beea │ │ │ │ cbnz r4, 33bed8 │ │ │ │ rsb r3, r8, r8, lsl #4 │ │ │ │ add r3, r5 │ │ │ │ @@ -344552,15 +344552,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r4 │ │ │ │ itt gt │ │ │ │ movgt r4, r3 │ │ │ │ movgt sl, r0 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33bf36 │ │ │ │ movw r2, #10472 @ 0x28e8 │ │ │ │ mvn.w r3, sl │ │ │ │ @@ -344728,20 +344728,20 @@ │ │ │ │ b.n 33c0f6 │ │ │ │ ldr r1, [pc, #20] @ (33c138 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #20] @ (33c13c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #592] @ (33c38c ) │ │ │ │ + ldr r6, [pc, #560] @ (33c36c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ ldrd r1, lr, [sp, #8] │ │ │ │ beq.n 33c15a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -344891,29 +344891,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ mov sl, r2 │ │ │ │ mov r4, r8 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r8 │ │ │ │ b.n 33c314 │ │ │ │ ldrh.w r3, [r3, #1998] @ 0x7ce │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r4, r0 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r8, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33c300 │ │ │ │ adds r3, r4, #1 │ │ │ │ strd r4, r8, [r6, #12] │ │ │ │ @@ -344933,15 +344933,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (33c44c ) │ │ │ │ ldr r0, [pc, #248] @ (33c450 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33bf9c │ │ │ │ ldr.w r3, [r5, #1988] @ 0x7c4 │ │ │ │ mov r9, r3 │ │ │ │ add.w r1, r4, #63 @ 0x3f │ │ │ │ add.w r3, r5, r1, lsl #5 │ │ │ │ @@ -345012,17 +345012,17 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r0, r6, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r6, lsl #2] │ │ │ │ b.n 33c384 │ │ │ │ - ldr r4, [pc, #400] @ (33c5e0 ) │ │ │ │ + ldr r4, [pc, #368] @ (33c5c0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r0 │ │ │ │ @@ -345648,15 +345648,15 @@ │ │ │ │ beq.n 33cbb0 │ │ │ │ ldr r1, [pc, #76] @ (33cbec ) │ │ │ │ ldr r0, [pc, #80] @ (33cbf0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r5, r3, lsl #5 │ │ │ │ str.w r2, [r0, #2012] @ 0x7dc │ │ │ │ b.n 33cadc │ │ │ │ bic.w r1, r1, #4194304 @ 0x400000 │ │ │ │ str.w r1, [lr, #1996] @ 0x7cc │ │ │ │ @@ -345669,17 +345669,17 @@ │ │ │ │ ands r1, r5 │ │ │ │ ldrb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ bfi r2, ip, #1, #1 │ │ │ │ strb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ str.w r1, [lr, #2004] @ 0x7d4 │ │ │ │ b.n 33cadc │ │ │ │ nop │ │ │ │ - add r4, r3 │ │ │ │ + add r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #584] @ (33ce3c ) │ │ │ │ + ldr r4, [pc, #552] @ (33ce1c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ and.w r3, r2, #4080 @ 0xff0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -345710,15 +345710,15 @@ │ │ │ │ it gt │ │ │ │ movgt r8, r0 │ │ │ │ cmp r3, r5 │ │ │ │ it gt │ │ │ │ movgt r5, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33cc44 │ │ │ │ movw r3, #10472 @ 0x28e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -345772,15 +345772,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 33cc84 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ beq.n 33cca8 │ │ │ │ b.n 33cc84 │ │ │ │ movw r3, #10464 @ 0x28e0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ movs r2, #1 │ │ │ │ and.w r8, r8, #31 │ │ │ │ @@ -345804,15 +345804,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r8 │ │ │ │ itt gt │ │ │ │ movgt r8, r0 │ │ │ │ movgt r7, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33cd5a │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ @@ -345832,15 +345832,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ itt gt │ │ │ │ movgt r5, r0 │ │ │ │ movgt r8, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ - bl 71d18c │ │ │ │ + bl 71d194 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33cdac │ │ │ │ movw r2, #10456 @ 0x28d8 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [fp, r2] │ │ │ │ @@ -345859,20 +345859,20 @@ │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ mla r4, r2, r9, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ands.w r6, r2, #15 │ │ │ │ @@ -346033,22 +346033,22 @@ │ │ │ │ beq.n 33cfe6 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33cfe8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33cfe8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33cfe8 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 33cf86 │ │ │ │ sub.w r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -346075,26 +346075,26 @@ │ │ │ │ ldr r2, [pc, #36] @ (33d09c ) │ │ │ │ ldr r1, [pc, #36] @ (33d0a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33bb14 │ │ │ │ nop │ │ │ │ asrs r4, r2, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r1, r0, #12288 @ 0x3000 │ │ │ │ push {lr} │ │ │ │ ldr.w lr, [r1, #76] @ 0x4c │ │ │ │ ubfx r1, r2, #12, #5 │ │ │ │ cmp lr, r1 │ │ │ │ bls.n 33d0c4 │ │ │ │ @@ -346122,15 +346122,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d100 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -346155,15 +346155,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 33d148 │ │ │ │ movs r3, #0 │ │ │ │ b.n 33d148 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -346237,30 +346237,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33d274 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33d278 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #32] @ (33d27c ) │ │ │ │ ldr r1, [pc, #36] @ (33d280 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 6, cr0, cr2, cr8, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -346275,15 +346275,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 33d2fa │ │ │ │ ldr r2, [pc, #112] @ (33d330 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -346310,32 +346310,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (33d334 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov lr, r8 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov ip, fp │ │ │ │ + mov ip, sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #152 @ 0x98 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, r1 │ │ │ │ + mov r8, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (33d3c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -346344,66 +346344,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (33d3c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (33d3cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (33d3d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (33d3d4 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #88] @ (33d3d8 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2ea238 │ │ │ │ ldr r2, [pc, #80] @ (33d3dc ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2f8114 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r1, #22] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d3e0 : │ │ │ │ ldr.w ip, [pc, #68] @ 33d428 │ │ │ │ ldr r2, [pc, #68] @ (33d42c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (33d430 ) │ │ │ │ @@ -346428,27 +346428,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (33d438 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d3fc │ │ │ │ ldr r0, [pc, #28] @ (33d43c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r7, #1 │ │ │ │ bpl.n 33d4f4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r8 │ │ │ │ + cmp ip, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033d440 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346483,29 +346483,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (33d4b0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d466 │ │ │ │ ldr r0, [pc, #32] @ (33d4b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33d466 │ │ │ │ strh r0, [r0, #32] │ │ │ │ lsls r3, r7, #1 │ │ │ │ bmi.n 33d48c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #30] │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r0, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033d4b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346532,41 +346532,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (33d518 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d4d8 │ │ │ │ ldr r0, [pc, #32] @ (33d51c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 33d4d8 │ │ │ │ nop │ │ │ │ bmi.n 33d410 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #28] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (33d544 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346574,15 +346574,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (33d5a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33d5a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #56] @ (33d5ac ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 33d5b0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (33d5b4 ) │ │ │ │ @@ -346592,25 +346592,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #608 @ (adr r6, 33d808 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 33d7e8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 33d5f4 │ │ │ │ + cbnz r6, 33d5f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, ip │ │ │ │ + add lr, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb9a0068 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -346625,34 +346625,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r1, [pc, #156] @ (33d698 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -346660,15 +346660,15 @@ │ │ │ │ ble.n 33d65c │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5cfda0 │ │ │ │ + bl 5cfda8 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (33d69c ) │ │ │ │ @@ -346677,73 +346677,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (33d6a4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r0, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, r1 │ │ │ │ + add r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr.w ip, [pc, #60] @ 33d6fc │ │ │ │ ldr r2, [pc, #60] @ (33d700 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (33d704 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 33d6e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #188 @ 0xbc │ │ │ │ + subs r1, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r2, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d708 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346754,15 +346754,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (33d794 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 33d774 │ │ │ │ ldr.w r8, [pc, #92] @ 33d798 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (33d79c ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -346770,15 +346770,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 33d774 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 33d748 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346790,23 +346790,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, 33dae4 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 33dac4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d7a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346814,28 +346814,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (33d7e0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -346872,15 +346872,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d822 │ │ │ │ b.n 33d81e │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33d880 │ │ │ │ @@ -346898,15 +346898,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d898 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33d92c ) │ │ │ │ @@ -346916,25 +346916,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (33d934 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #112] @ (33d938 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33d93c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #96] @ (33d940 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -346957,28 +346957,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #264 @ (adr r3, 33da3c ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 33da1c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, r7 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrd r0, r0, [sl], #256 @ 0x100 │ │ │ │ + ldrd r0, r0, [r2], #256 @ 0x100 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33d99a │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -347075,21 +347075,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 33da08 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 33d9fe │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -347105,25 +347105,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 33d708 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33db24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #200] @ (33db80 ) │ │ │ │ ldr r2, [pc, #204] @ (33db84 ) │ │ │ │ ldr r1, [pc, #204] @ (33db88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33db60 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 33db50 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -347184,22 +347184,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 33db26 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33db18 │ │ │ │ - adds r6, #42 @ 0x2a │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 33dd68 │ │ │ │ @@ -347209,15 +347209,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (33dd70 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 33dd40 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (33dd74 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -347330,15 +347330,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33dd94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (33dd98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 33d7a0 │ │ │ │ @@ -347364,37 +347364,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, pc, #56 @ (adr r7, 33ddb0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r6, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #174 @ 0xae │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r2, 33ddf8 │ │ │ │ + cbz r2, 33ddf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347408,49 +347408,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #344] @ (33df2c ) │ │ │ │ ldr r1, [pc, #344] @ (33df30 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #332] @ (33df34 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (33df38 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #316] @ (33df3c ) │ │ │ │ ldr r1, [pc, #320] @ (33df40 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #300] @ (33df44 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 33df10 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -347532,60 +347532,60 @@ │ │ │ │ b.w 39aae0 │ │ │ │ ldr r0, [pc, #52] @ (33df48 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r4, r2 │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands r6, r0 │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33e6cc │ │ │ │ + b.n 33e6bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #210 @ 0xd2 │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 33d708 │ │ │ │ cbz r0, 33dfa2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #64] @ (33dfb8 ) │ │ │ │ ldr r2, [pc, #64] @ (33dfbc ) │ │ │ │ ldr r1, [pc, #68] @ (33dfc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 33dfa2 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347595,43 +347595,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 33d708 │ │ │ │ cbz r0, 33e022 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #72] @ (33e038 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (33e03c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (33e040 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 33e022 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -347645,19 +347645,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r4, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -347672,25 +347672,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33d708 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33e0b0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #80] @ (33e0d8 ) │ │ │ │ ldr r2, [pc, #84] @ (33e0dc ) │ │ │ │ ldr r1, [pc, #84] @ (33e0e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 33e0b0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347708,19 +347708,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33e06e │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 33e06e │ │ │ │ nop │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + ldrb r6, [r6, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -347733,25 +347733,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33d708 │ │ │ │ cbz r0, 33e142 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #76] @ (33e16c ) │ │ │ │ ldr r2, [pc, #76] @ (33e170 ) │ │ │ │ ldr r1, [pc, #80] @ (33e174 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 33e142 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 33e144 │ │ │ │ movs r0, #0 │ │ │ │ @@ -347767,19 +347767,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -347795,26 +347795,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 33d708 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33e1f6 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #120] @ (33e234 ) │ │ │ │ ldr r2, [pc, #120] @ (33e238 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (33e23c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 33e1f0 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 33e21c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 33e1f6 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -347848,19 +347848,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r3, #27] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (33e2b4 ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -347900,27 +347900,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33e266 │ │ │ │ ldr r0, [pc, #32] @ (33e2c4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 33e266 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (33e330 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -347948,15 +347948,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (33e340 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -347966,15 +347966,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e344 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348008,26 +348008,26 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r1, pc, #24 @ (adr r1, 33e3c8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33e3b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r1, pc, #200 @ (adr r1, 33e484 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (33e448 ) │ │ │ │ @@ -348035,25 +348035,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #112] @ (33e450 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #100] @ (33e454 ) │ │ │ │ ldr r1, [pc, #100] @ (33e458 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #84] @ (33e45c ) │ │ │ │ movs r2, #3 │ │ │ │ strb.w r2, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #1537 @ 0x601 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ @@ -348072,23 +348072,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 33e420 │ │ │ │ + ble.n 33e410 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #760 @ (adr r0, 33e75c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348102,27 +348102,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (33e4ac ) │ │ │ │ add.w r2, ip, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (33e4b0 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1772] @ 0x6ec │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #124 @ 0x7c │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (33e514 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -348131,46 +348131,46 @@ │ │ │ │ ldr r1, [pc, #80] @ (33e51c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #64] @ (33e520 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (33e524 ) │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea35c │ │ │ │ ldr r1, [pc, #36] @ (33e528 ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea238 │ │ │ │ nop │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #280] @ 33e658 │ │ │ │ @@ -348183,24 +348183,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w sl, r4, #44 @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #252] @ (33e664 ) │ │ │ │ ldr r1, [pc, #256] @ (33e668 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [pc, #236] @ (33e66c ) │ │ │ │ mov r4, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ movs r2, #7 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ @@ -348218,15 +348218,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e632 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (33e670 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5cfecc │ │ │ │ + bl 5cfed4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33b250 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ bl 33e9d8 │ │ │ │ @@ -348234,20 +348234,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33edcc │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #144] @ (33e678 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [pc, #136] @ (33e67c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r2, r7 │ │ │ │ bl 33eed8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -348261,15 +348261,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33edcc │ │ │ │ ldr r1, [pc, #104] @ (33e684 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 33eed8 │ │ │ │ cbnz r0, 33e648 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -348281,53 +348281,53 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #60] @ (33e688 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33ee6c │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #100 @ 0x64 │ │ │ │ + cmp r4, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ - adds r6, #74 @ 0x4a │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [r4, #260]! @ 0x104 │ │ │ │ + strd r0, r0, [ip, #260]! @ 0x104 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (33e6c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348335,15 +348335,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (33e714 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (33e718 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (33e71c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -348351,21 +348351,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #680 @ 0x2a8 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33e768 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348373,31 +348373,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (33e770 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #36] @ (33e774 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -348416,15 +348416,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25b008 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f5290 │ │ │ │ @@ -348460,63 +348460,63 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ b.n 33e7de │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r1!, {r2, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 33e888 │ │ │ │ ldr r2, [pc, #48] @ (33e88c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33e890 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #36] @ (33e894 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e898 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -348533,65 +348533,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 33e8fc │ │ │ │ ldr r5, [pc, #224] @ (33e9a4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cbe6c │ │ │ │ + bl 5cbe74 │ │ │ │ ldr r3, [pc, #216] @ (33e9a8 ) │ │ │ │ ldr r2, [pc, #216] @ (33e9ac ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (33e9b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (33e9b4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cbe6c │ │ │ │ + bl 5cbe74 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (33e9b8 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (33e9bc ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 33e8e8 │ │ │ │ ldr r2, [pc, #136] @ (33e9c0 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (33e9c4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #124] @ (33e9c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f8510 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -348607,52 +348607,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (33e9d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e9d8 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -348679,19 +348679,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25bfbc │ │ │ │ nop │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #120 @ 0x78 │ │ │ │ + adds r2, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ea2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348703,24 +348703,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (33eacc ) │ │ │ │ ldr r1, [pc, #136] @ (33ead0 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #116] @ (33ead4 ) │ │ │ │ ldr r1, [pc, #116] @ (33ead8 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #104] @ (33eadc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 33eab6 │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 33eaa2 │ │ │ │ @@ -348750,37 +348750,37 @@ │ │ │ │ ldr r1, [pc, #56] @ (33eaf0 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (33eaf4 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - movs r7, #160 @ 0xa0 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #256 @ (adr r6, 33ebd4 ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 33ebb4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #22 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #220 @ 0xdc │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #116 @ 0x74 │ │ │ │ + adds r1, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #226 @ 0xe2 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033eaf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348796,26 +348796,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (33eb44 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea51c │ │ │ │ nop │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #872] @ 0x368 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #424 @ (adr r5, 33ecf0 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 33ecd0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0033eb48 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348855,25 +348855,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33ebc0 ) │ │ │ │ ldr r0, [pc, #32] @ (33ebc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #68 @ 0x44 │ │ │ │ + movs r6, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #142 @ 0x8e │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ebc8 : │ │ │ │ cbz r0, 33ebe4 │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -348895,19 +348895,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33ec10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ec14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348936,24 +348936,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (33ecc4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #84] @ (33ecc8 ) │ │ │ │ ldr r1, [pc, #88] @ (33eccc ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44d834 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -348971,23 +348971,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #200 @ (adr r4, 33ed8c ) │ │ │ │ + add r4, pc, #168 @ (adr r4, 33ed6c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #6 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ecd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349032,23 +349032,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #112] @ (33edb8 ) │ │ │ │ ldr r1, [pc, #112] @ (33edbc ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 444cd0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -349078,145 +349078,145 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #360 @ (adr r3, 33ef20 ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 33ef00 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033edcc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr.w ip, [pc, #44] @ 33ee10 │ │ │ │ ldr r2, [pc, #44] @ (33ee14 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (33ee18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033ee1c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ce3dc │ │ │ │ + bl 5ce3e4 │ │ │ │ ldr.w ip, [pc, #44] @ 33ee60 │ │ │ │ ldr r2, [pc, #44] @ (33ee64 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (33ee68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033ee6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (33eec4 ) │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #64] @ (33eec8 ) │ │ │ │ ldr r2, [pc, #64] @ (33eecc ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (33eed0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #52] @ (33eed4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ hlt 0x003e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033eed8 : │ │ │ │ - b.w 5ce69c │ │ │ │ + b.w 5ce6a4 │ │ │ │ │ │ │ │ 0033eedc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (33ef30 ) │ │ │ │ @@ -349225,41 +349225,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33ef38 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #44] @ (33ef3c ) │ │ │ │ ldr r1, [pc, #48] @ (33ef40 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #576 @ (adr r1, 33f17c ) │ │ │ │ + add r1, pc, #544 @ (adr r1, 33f15c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ef44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349284,55 +349284,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (33f028 ) │ │ │ │ ldr r0, [pc, #172] @ (33f02c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (33f030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #140] @ (33f034 ) │ │ │ │ ldr r2, [pc, #144] @ (33f038 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (33f03c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #132] @ (33f040 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (33f044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #92] @ (33f048 ) │ │ │ │ ldr r2, [pc, #96] @ (33f04c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (33f050 ) │ │ │ │ @@ -349340,58 +349340,58 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 33efb6 │ │ │ │ ldr r1, [pc, #84] @ (33f054 ) │ │ │ │ ldr r0, [pc, #88] @ (33f058 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 33ef8a │ │ │ │ ldr r1, [pc, #76] @ (33f05c ) │ │ │ │ ldr r0, [pc, #80] @ (33f060 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 33ef8a │ │ │ │ cbnz r2, 33f05c │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #234 @ 0xea │ │ │ │ + cmp r5, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #696 @ (adr r1, 33f300 ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 33f2e0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r1, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #216 @ 0xd8 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033f064 : │ │ │ │ cbnz r0, 33f07a │ │ │ │ ldr r3, [pc, #108] @ (33f0d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349411,44 +349411,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f0e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #56] @ (33f0e4 ) │ │ │ │ ldr r1, [pc, #60] @ (33f0e8 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r1, #86 @ 0x56 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033f0ec : │ │ │ │ cbnz r0, 33f102 │ │ │ │ ldr r3, [pc, #108] @ (33f15c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349468,48 +349468,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f168 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #56] @ (33f16c ) │ │ │ │ ldr r1, [pc, #60] @ (33f170 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r2, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33f17c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349517,33 +349517,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (33f1cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (33f1d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #40] @ (33f1d4 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r1, #6 │ │ │ │ + movs r0, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -349566,33 +349566,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 33f7c0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r2, [pc, #1408] @ 33f7c4 │ │ │ │ ldr.w r1, [pc, #1408] @ 33f7c8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r5, #0 │ │ │ │ bl 33eedc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -349630,50 +349630,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 33f7e0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [pc, #1288] @ 33f7e4 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 33f2fe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 33f7e8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 33f316 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 33f7ec │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr.w r1, [pc, #1240] @ 33f7f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f7324 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr.w r3, [pc, #1216] @ 33f7f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 33eed8 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -349703,15 +349703,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 33f28c │ │ │ │ ldr.w r0, [pc, #1136] @ 33f7fc │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f4b6 │ │ │ │ ldr.w r3, [pc, #1116] @ 33f800 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -349743,50 +349743,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 33f810 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [pc, #1040] @ 33f814 │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 33f426 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (33f818 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 33f43e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (33f81c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #992] @ (33f820 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f7324 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr r3, [pc, #920] @ (33f7f4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 33eed8 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -349815,15 +349815,15 @@ │ │ │ │ bls.w 33f730 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 33f3ba │ │ │ │ ldr r0, [pc, #888] @ (33f824 ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 33f796 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33f5b6 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 33f4d4 │ │ │ │ @@ -349841,53 +349841,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (33f834 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 33f50e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (33f838 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 33f526 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (33f83c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5fa9b0 │ │ │ │ + bl 5fa9b8 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 33f52a │ │ │ │ ldr r1, [pc, #764] @ (33f840 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr r3, [pc, #672] @ (33f7f4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 33eed8 │ │ │ │ mov r1, sl │ │ │ │ @@ -349920,27 +349920,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 33f5bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (33f84c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33f5bc │ │ │ │ ldr r3, [pc, #572] @ (33f7f4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 33f850 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 33edcc │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 33eed8 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349961,51 +349961,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (33f860 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 33f64c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (33f864 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 33f64c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (33f868 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 33f664 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (33f86c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #520] @ (33f870 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e44 │ │ │ │ + bl 5d4e4c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 33eed8 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -350047,26 +350047,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ ldr r1, [pc, #412] @ (33f87c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6908d8 │ │ │ │ + bl 6908e0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 33f3e4 │ │ │ │ ldr r0, [pc, #400] @ (33f880 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 2591f8 │ │ │ │ ldr r1, [pc, #392] @ (33f884 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 6908d8 │ │ │ │ + bl 6908e0 │ │ │ │ mov r7, r0 │ │ │ │ b.n 33f2ba │ │ │ │ ldr r3, [pc, #380] @ (33f888 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f494 │ │ │ │ @@ -350076,15 +350076,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33f494 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (33f88c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33f494 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 33f4b6 │ │ │ │ ldr r3, [pc, #344] @ (33f890 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350095,15 +350095,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33f374 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (33f894 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33f374 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 33f39a │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 33f6a0 │ │ │ │ ldr r2, [pc, #292] @ (33f898 ) │ │ │ │ @@ -350116,15 +350116,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33f6aa │ │ │ │ ldr r0, [pc, #276] @ (33f89c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 33f6aa │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (33f8a0 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (33f8a4 ) │ │ │ │ ldr r0, [pc, #264] @ (33f8a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -350133,142 +350133,142 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb758 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb6e8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #776] @ 0x308 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [r0], #-288 @ 0x120 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + strd r0, r0, [r8], #-288 @ 0x120 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #152 @ 0x98 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 33f6a4 │ │ │ │ + b.n 33f694 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #16 │ │ │ │ + adds r0, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r0, #19 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #15 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #688 @ (adr r0, 33fb04 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 33fae4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #2 │ │ │ │ + cmp r5, #250 @ 0xfa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r3, #10 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ uxth r6, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ tst r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #928] @ (33fc34 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #166 @ 0xa6 │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #142 @ 0x8e │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r7, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #40 @ 0x28 │ │ │ │ + movs r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33f8b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #208] @ 33f9a0 │ │ │ │ @@ -350287,25 +350287,25 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #180] @ (33f9b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #180] @ (33f9b8 ) │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r5, #152 @ 0x98 │ │ │ │ ldrh.w r2, [r5, #144] @ 0x90 │ │ │ │ bl 33ec14 │ │ │ │ ldrb.w r3, [r5, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ strh.w r7, [r5, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -350313,31 +350313,31 @@ │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb.w r2, [r5, #322] @ 0x142 │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r2, [r5, #323] @ 0x143 │ │ │ │ strb.w r3, [r5, #324] @ 0x144 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #108] @ (33f9bc ) │ │ │ │ ldr r1, [pc, #108] @ (33f9c0 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 33f972 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #80] @ (33f9c4 ) │ │ │ │ ldr r3, [pc, #48] @ (33f9a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -350350,29 +350350,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, sp, #856 @ 0x358 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -350383,45 +350383,45 @@ │ │ │ │ ldr r1, [pc, #224] @ (33fac0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #208] @ (33fac4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #208] @ (33fac8 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #192] @ (33facc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #184] @ (33fad0 ) │ │ │ │ ldr r1, [pc, #188] @ (33fad4 ) │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ceaf8 │ │ │ │ + bl 5ceb00 │ │ │ │ ldr r1, [pc, #172] @ (33fad8 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #168] @ (33fadc ) │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r2, [pc, #164] @ (33fae0 ) │ │ │ │ ldr r1, [pc, #168] @ (33fae4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #164] @ (33fae8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -350465,23 +350465,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ @@ -350541,15 +350541,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33fb94 │ │ │ │ ldr r0, [pc, #100] @ (33fbc4 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33fb94 │ │ │ │ ldrb.w r3, [r0, #321] @ 0x141 │ │ │ │ cmp r3, #2 │ │ │ │ itete ls │ │ │ │ addls r0, r0, r3 │ │ │ │ movhi r4, #0 │ │ │ │ @@ -350581,15 +350581,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r1, 33fbd8 │ │ │ │ movs r0, #14 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350604,19 +350604,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fc04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #28 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #168 @ 0xa8 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r1, 33fc18 │ │ │ │ movs r0, #6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350631,19 +350631,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fc44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 33fcdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -350675,64 +350675,64 @@ │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #322] @ 0x142 │ │ │ │ ldrb.w r3, [r4, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r4, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r4, #322] @ 0x142 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ ldr r3, [pc, #48] @ (33fce8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33fc6e │ │ │ │ ldr r3, [pc, #40] @ (33fcec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 33fc6e │ │ │ │ ldr r0, [pc, #32] @ (33fcf0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33fc6e │ │ │ │ add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (33fd2c ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [r1, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r1, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r1, #322] @ 0x142 │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r2, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #92] @ (33fd9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -350743,23 +350743,23 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cmp r7, #1 │ │ │ │ bne.n 33fd96 │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movw r3, #518 @ 0x206 │ │ │ │ ldrsb.w r2, [r0, #322] @ 0x142 │ │ │ │ cmp r2, #0 │ │ │ │ ite ge │ │ │ │ movge.w r0, #496 @ 0x1f0 │ │ │ │ movlt.w r0, #368 @ 0x170 │ │ │ │ add r0, r3 │ │ │ │ @@ -350769,49 +350769,49 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 33fd72 │ │ │ │ nop │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 33fdec │ │ │ │ ldr r2, [pc, #48] @ (33fdf0 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #48] @ (33fdf4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #154 @ 0x9a │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350819,15 +350819,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #68] @ (33fe58 ) │ │ │ │ ldr r1, [pc, #72] @ (33fe5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cbnz r4, 33fe3e │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ and.w r0, r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350839,19 +350839,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350859,66 +350859,66 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #52] @ (33feb0 ) │ │ │ │ ldr r1, [pc, #56] @ (33feb4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #2 │ │ │ │ ldrb.w r2, [r0, #322] @ 0x142 │ │ │ │ lsls r3, r4 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r0, #18 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #52] @ (33ff00 ) │ │ │ │ ldr r2, [pc, #56] @ (33ff04 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #56] @ (33ff08 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ and.w r3, r3, #3 │ │ │ │ add.w r4, r4, r3, lsl #1 │ │ │ │ ldrh.w r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #142 @ 0x8e │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -350926,15 +350926,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #64] @ (33ff64 ) │ │ │ │ ldr r1, [pc, #64] @ (33ff68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cbnz r5, 33ff4e │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #3, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350944,23 +350944,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (33ff6c ) │ │ │ │ add.w r3, r4, #208 @ 0xd0 │ │ │ │ ldr r0, [pc, #24] @ (33ff70 ) │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #56 @ 0x38 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #64 @ 0x40 │ │ │ │ + movs r0, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #86 @ 0x56 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -350968,15 +350968,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #76] @ (33ffd8 ) │ │ │ │ ldr r1, [pc, #76] @ (33ffdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cbnz r5, 33ffc0 │ │ │ │ ldrb.w r3, [r0, #322] @ 0x142 │ │ │ │ tst.w r3, #32 │ │ │ │ ite eq │ │ │ │ moveq.w r0, #1008 @ 0x3f0 │ │ │ │ movne.w r0, #880 @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ @@ -350990,23 +350990,23 @@ │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ ldr r0, [pc, #28] @ (33ffe4 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r7, #6 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r2, #7 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -351014,34 +351014,34 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #56] @ (34003c ) │ │ │ │ ldr r1, [pc, #60] @ (340040 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #323] @ 0x143 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ ldr r1, [pc, #80] @ (3400a8 ) │ │ │ │ @@ -351050,15 +351050,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3400b0 ) │ │ │ │ add r1, pc │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #44] @ 3400a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (3400b4 ) │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -351074,19 +351074,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351095,15 +351095,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (340124 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #88] @ (340128 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ ands.w r3, r3, #3 │ │ │ │ bne.n 340106 │ │ │ │ ldrb.w r3, [r0, #324] @ 0x144 │ │ │ │ tst.w r3, #8 │ │ │ │ ite eq │ │ │ │ moveq r0, #5 │ │ │ │ @@ -351120,34 +351120,34 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + subs r6, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (34018c ) │ │ │ │ ldr r2, [pc, #80] @ (340190 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #80] @ (340194 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r0, #146] @ 0x92 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r0, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ add r3, r4 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ @@ -351160,19 +351160,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r7, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r0, #0 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r2, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -351180,15 +351180,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #88] @ (340208 ) │ │ │ │ ldr r1, [pc, #88] @ (34020c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r1, r5, #1 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asr.w r1, r3, r1 │ │ │ │ ands.w r2, r1, #3 │ │ │ │ it eq │ │ │ │ moveq.w r0, #1016 @ 0x3f8 │ │ │ │ @@ -351205,19 +351205,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r1, #5 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r2, #6 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 340294 │ │ │ │ orrs.w lr, r2, r3 │ │ │ │ @@ -351260,27 +351260,27 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 340258 │ │ │ │ ldr r0, [pc, #28] @ (3402a4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 340258 │ │ │ │ nop │ │ │ │ add r7, pc, #128 @ (adr r7, 340318 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r7, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #72] @ 3402f4 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #72] @ (3402f8 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -351303,55 +351303,55 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3402be │ │ │ │ ldr r0, [pc, #28] @ (340304 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ add r6, pc, #624 @ (adr r6, 340568 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + adds r4, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r0, [r0, #1800] @ 0x708 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ (340370 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #416 @ 0x1a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strh r4, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -351362,24 +351362,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #128] @ (340410 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (340414 ) │ │ │ │ ldr r1, [pc, #116] @ (340418 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (34041c ) │ │ │ │ ldr r3, [pc, #104] @ (340420 ) │ │ │ │ mov.w r1, #1664 @ 0x680 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -351389,38 +351389,38 @@ │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #80] @ (340424 ) │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ strb.w r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #64] @ (340428 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r5, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r6, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x001a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -351489,25 +351489,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3404ae │ │ │ │ ldr r0, [pc, #28] @ (3404f0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3404ae │ │ │ │ add r4, pc, #664 @ (adr r4, 34077c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ blxns r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #256] @ (340608 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -351526,39 +351526,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #220] @ (34061c ) │ │ │ │ ldr r1, [pc, #220] @ (340620 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r3, [r5, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3405ea │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cbz r6, 34059c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #176] @ (340624 ) │ │ │ │ ldr r3, [pc, #148] @ (34060c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -351588,15 +351588,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (340628 ) │ │ │ │ ldr r1, [pc, #100] @ (34062c ) │ │ │ │ movs r3, #14 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 33f0ec │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44d834 │ │ │ │ b.n 340572 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @@ -351611,53 +351611,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #256 @ (adr r4, 34070c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r5, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r0, r1 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r2, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, pc, #856 @ (adr r3, 340980 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #104] @ (3406b8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r2, [pc, #104] @ (3406bc ) │ │ │ │ add.w r5, r8, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (3406c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ and.w r1, r6, #3 │ │ │ │ mov r9, r0 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w r0, [r8, #104] @ 0x68 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ bl 2e3db8 │ │ │ │ @@ -351676,19 +351676,19 @@ │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 340686 │ │ │ │ ldr.w r0, [r8, #132] @ 0x84 │ │ │ │ ubfx r1, r6, #4, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2dff2c │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #28 │ │ │ │ + asrs r6, r6, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -351787,15 +351787,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 340768 │ │ │ │ ldr r0, [pc, #104] @ (340828 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 340768 │ │ │ │ and.w r4, r4, #254 @ 0xfe │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, r4, r4 │ │ │ │ adcs r0, r0 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -351815,34 +351815,34 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 340706 │ │ │ │ ldr r0, [pc, #52] @ (340830 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 340706 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 340634 │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ b.n 340768 │ │ │ │ add r2, pc, #456 @ (adr r2, 3409e8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -351855,15 +351855,15 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ ldr r7, [pc, #440] @ (340a10 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #428] @ (340a14 ) │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3409dc │ │ │ │ @@ -352004,31 +352004,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 340876 │ │ │ │ ldr r0, [pc, #40] @ (340a20 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 340876 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r5, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #912 @ (adr r0, 340da4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r3, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 340a74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352036,33 +352036,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (340a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #44] @ (340a80 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #26 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r6, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352072,33 +352072,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (340adc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #44] @ (340ae0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r2, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352108,41 +352108,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (340b3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #52] @ (340b40 ) │ │ │ │ ldr r1, [pc, #52] @ (340b44 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #36] @ (340b48 ) │ │ │ │ add.w r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ceaf8 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + b.w 5ceb00 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vst4. {d31[0],d33[0],d35[0],d37[0]}, [r9 :256] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -352151,53 +352151,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (340bc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (340bc4 ) │ │ │ │ ldr r1, [pc, #80] @ (340bc8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #64] @ (340bcc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #8 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352207,30 +352207,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (340c48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #84] @ (340c4c ) │ │ │ │ ldr r1, [pc, #84] @ (340c50 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #68] @ (340c54 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -352239,23 +352239,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #32 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352265,25 +352265,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (340cf8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (340cfc ) │ │ │ │ ldr r1, [pc, #124] @ (340d00 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (340d04 ) │ │ │ │ movs r4, #16 │ │ │ │ ldr r2, [pc, #108] @ (340d08 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352293,15 +352293,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #33329 @ 0x8231 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #72] @ (340d10 ) │ │ │ │ ldr r2, [pc, #76] @ (340d14 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ @@ -352312,33 +352312,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (340db0 ) │ │ │ │ @@ -352346,25 +352346,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (340db8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #124] @ (340dbc ) │ │ │ │ ldr r1, [pc, #124] @ (340dc0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (340dc4 ) │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #108] @ (340dc8 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352374,15 +352374,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #1670 @ 0x686 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #72] @ (340dd0 ) │ │ │ │ ldr r2, [pc, #76] @ (340dd4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ @@ -352393,33 +352393,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + lsls r4, r2, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #26] │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r6, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ (340ec4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -352427,15 +352427,15 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #216] @ (340ecc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 25b008 │ │ │ │ mov r0, r4 │ │ │ │ @@ -352504,19 +352504,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #324] @ (341028 ) │ │ │ │ @@ -352637,35 +352637,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 340f10 │ │ │ │ ldr r0, [pc, #44] @ (341038 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 340f10 │ │ │ │ ldr r0, [pc, #32] @ (34103c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 340f98 │ │ │ │ ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (341100 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -352673,15 +352673,15 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #172] @ (341108 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 25b008 │ │ │ │ mov r0, r4 │ │ │ │ @@ -352732,19 +352732,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 341178 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352752,15 +352752,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #88] @ (341180 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ mov.w ip, #4 │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r2, #15 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ @@ -352776,19 +352776,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #30 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 341200 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352796,15 +352796,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #104] @ (341208 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #192 @ 0xc0 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #15 │ │ │ │ movt r1, #512 @ 0x200 │ │ │ │ str.w ip, [r3, #52] @ 0x34 │ │ │ │ @@ -352823,19 +352823,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 341284 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352844,57 +352844,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (34128c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #84] @ (341290 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (341294 ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #64] @ (341298 ) │ │ │ │ ldr r1, [pc, #68] @ (34129c ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #7 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 341318 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352903,57 +352903,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (341320 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #84] @ (341324 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (341328 ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #64] @ (34132c ) │ │ │ │ ldr r1, [pc, #68] @ (341330 ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #24 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r0, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r4, #27 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -352966,15 +352966,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (3413dc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #116] @ (3413e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3413ac │ │ │ │ mov r3, r7 │ │ │ │ @@ -353008,31 +353008,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341374 │ │ │ │ ldr r0, [pc, #40] @ (3413ec ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 341374 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r6, #21 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -353045,15 +353045,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (341498 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #116] @ (34149c ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 341468 │ │ │ │ mov r3, r7 │ │ │ │ @@ -353087,30 +353087,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341430 │ │ │ │ ldr r0, [pc, #40] @ (3414a8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 341430 │ │ │ │ - vshr.u32 q8, q1, #2 │ │ │ │ - lsrs r0, r7, #21 │ │ │ │ + vshr.u32 q8, q1, #10 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #196] @ (341580 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353119,104 +353119,104 @@ │ │ │ │ ldr r1, [pc, #192] @ (341588 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #180] @ (34158c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #180] @ (341590 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #164] @ (341594 ) │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #164] @ (341598 ) │ │ │ │ ldr r1, [pc, #164] @ (34159c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r2, r5, #3112 @ 0xc28 │ │ │ │ add r6, pc │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #144] @ (3415a0 ) │ │ │ │ add.w r2, r5, #10624 @ 0x2980 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r2, #8 │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #128] @ (3415a4 ) │ │ │ │ add.w r2, r5, #12864 @ 0x3240 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ ldr r6, [pc, #116] @ (3415a8 ) │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #112] @ (3415ac ) │ │ │ │ ldr r1, [pc, #116] @ (3415b0 ) │ │ │ │ add.w r2, r5, #17920 @ 0x4600 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ movw r3, #2568 @ 0xa08 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #96] @ (3415b4 ) │ │ │ │ add.w r2, r5, #20480 @ 0x5000 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vqadd.u8 q8, q3, q1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + vqadd.u64 q0, q7, q1 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r1, #19 │ │ │ │ + lsrs r0, r0, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ - orr.w r0, r8, r1, lsl #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + cdp 0, 15, cr0, cr12, cr1, {2} │ │ │ │ + orr.w r0, r0, r1, lsl #1 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353275,28 +353275,28 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add.w r1, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ ldr r1, [pc, #208] @ (341748 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ strh r2, [r3, #6] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #200] @ (34174c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r4, #2704 @ 0xa90 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ addw r1, r4, #2696 @ 0xa88 │ │ │ │ movs r2, #0 │ │ │ │ bl 324a00 │ │ │ │ mov r0, r6 │ │ │ │ bl 39b9a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353353,22 +353353,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2 0, cr0, [lr, #328]! @ 0x148 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + stc2 0, cr0, [r6, #328]! @ 0x148 │ │ │ │ + lsrs r2, r4, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r5, #84] @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -353379,15 +353379,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ (341828 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ blx 25b008 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -353433,18 +353433,18 @@ │ │ │ │ add.w r0, r4, #2704 @ 0xa90 │ │ │ │ ldrb.w r1, [r3, #210] @ 0xd2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ bl 44d9f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44bc2c │ │ │ │ - ldc2 0, cr0, [ip], {82} @ 0x52 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + ldc2 0, cr0, [r4], {82} @ 0x52 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r3, #7 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r6, [pc, #1104] @ 341c90 │ │ │ │ @@ -353458,40 +353458,40 @@ │ │ │ │ add.w r3, r6, #132 @ 0x84 │ │ │ │ ldr.w r7, [pc, #1092] @ 341ca0 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r8, r6, #140 @ 0x8c │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r9, [pc, #1036] @ 341ca4 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr.w r2, [pc, #1032] @ 341ca8 │ │ │ │ ldr.w r1, [pc, #1032] @ 341cac │ │ │ │ add.w r3, r6, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #1012] @ (341cb0 ) │ │ │ │ add.w r1, sl, #1800 @ 0x708 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -353508,15 +353508,15 @@ │ │ │ │ bl 2ea178 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #980] @ (341cbc ) │ │ │ │ movs r3, #0 │ │ │ │ add.w sl, r2, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 5cfd18 │ │ │ │ + bl 5cfd20 │ │ │ │ mov r0, fp │ │ │ │ bl 39b934 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ bl 39b9a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r3, r1, [sp, #12] │ │ │ │ @@ -353536,20 +353536,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33edcc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #896] @ (341cc4 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [pc, #888] @ (341cc8 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r1, [r9, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ bl 33eed8 │ │ │ │ @@ -353567,38 +353567,38 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r0, #2416 @ 0x970 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #824] @ (341ccc ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #800] @ (341cd0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cbnz r0, 3419e8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353608,15 +353608,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #744] @ (341cd8 ) │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r2, [r2, #2985] @ 0xba9 │ │ │ │ bl 33eaf8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 341a0e │ │ │ │ adds r3, #1 │ │ │ │ @@ -353639,71 +353639,71 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r5, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1840 @ 0x730 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #664] @ (341ce8 ) │ │ │ │ mov r2, sl │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3419d2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ addw r8, r0, #3112 @ 0xc28 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #612] @ (341cec ) │ │ │ │ adds r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3419d2 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #1804] @ 0x70c │ │ │ │ ldr r1, [pc, #536] @ (341cf0 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r3, r4, lsl #2 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ bl 2ea3dc │ │ │ │ @@ -353723,44 +353723,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [fp, #120] @ 0x78 │ │ │ │ ldr.w r9, [pc, #476] @ 341cfc │ │ │ │ adds r3, #2 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r3, [pc, #472] @ (341d00 ) │ │ │ │ add r9, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r8, sl, #156 @ 0x9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #28] │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3419d2 │ │ │ │ adds r3, r5, #1 │ │ │ │ addw r4, r4, #2232 @ 0x8b8 │ │ │ │ movs r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 341b02 │ │ │ │ @@ -353770,158 +353770,158 @@ │ │ │ │ mov r8, r6 │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r4 │ │ │ │ adds r2, #4 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3419d2 │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #5 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3419d2 │ │ │ │ add.w r0, r5, #20480 @ 0x5000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #6 │ │ │ │ - bl 5cd27c │ │ │ │ + bl 5cd284 │ │ │ │ add.w r0, r5, #20480 @ 0x5000 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5ce5dc │ │ │ │ + b.w 5ce5e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbc00052 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + @ instruction: 0xfbb80052 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r5, #0] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xea17ffff │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr??.w r0, [ip, #82] @ 0x52 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + ldr??.w r0, [r4, #82] @ 0x52 │ │ │ │ + str r4, [r7, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 34192c │ │ │ │ + b.n 34191c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb.w r0, [r8, r2, lsl #1] │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + ldrsb.w r0, [r0, r2, lsl #1] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00341d04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -353938,15 +353938,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (341e9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldrb.w r3, [r3, #60] @ 0x3c │ │ │ │ and.w r2, r1, #7 │ │ │ │ tst.w r1, #4 │ │ │ │ bne.n 341d66 │ │ │ │ tst.w r1, #6 │ │ │ │ @@ -353989,15 +353989,15 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r2, [r0, #1804] @ 0x70c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ bic.w r1, r1, ip │ │ │ │ cmp.w lr, #253 @ 0xfd │ │ │ │ strh.w r1, [r0, #1808] @ 0x710 │ │ │ │ bls.n 341d90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354043,37 +354043,37 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 341de2 │ │ │ │ ldr r0, [pc, #68] @ (341ea4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r1, r6, #8 │ │ │ │ movs r2, #1 │ │ │ │ ldrh.w r3, [r0, #1808] @ 0x710 │ │ │ │ lsls r2, r1 │ │ │ │ cbz r4, 341e84 │ │ │ │ orrs r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 341de2 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 341de2 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf6e20052 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + @ instruction: 0xf6da0052 │ │ │ │ + lsls r2, r3, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.w 341d04 │ │ │ │ │ │ │ │ 00341eac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -354091,20 +354091,20 @@ │ │ │ │ ldr r3, [pc, #24] @ (341ed8 ) │ │ │ │ ldr r1, [pc, #24] @ (341edc ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ nop │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf5ee0052 │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + @ instruction: 0xf5e60052 │ │ │ │ + lsls r4, r5, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341ee0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354115,27 +354115,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (341f28 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + subs.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r6, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341f2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354146,63 +354146,63 @@ │ │ │ │ ldr r1, [pc, #44] @ (341f74 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sbc.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + sbc.w r0, r6, #13762560 @ 0xd20000 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r6, #14 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341f78 : │ │ │ │ ldr r3, [pc, #24] @ (341f94 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 341f98 │ │ │ │ ldr r1, [pc, #24] @ (341f9c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71dd8c │ │ │ │ - @ instruction: 0xf5320052 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + b.w 71dd94 │ │ │ │ + @ instruction: 0xf52a0052 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341fa0 : │ │ │ │ ldr r3, [pc, #24] @ (341fbc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 341fc0 │ │ │ │ ldr r1, [pc, #24] @ (341fc4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71dd8c │ │ │ │ - add.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + b.w 71dd94 │ │ │ │ + add.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00341fc8 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00341fcc : │ │ │ │ @@ -354217,15 +354217,15 @@ │ │ │ │ │ │ │ │ 00341fdc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (341fec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ ldr r0, [r3, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354394,29 +354394,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 342056 │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 342056 │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 342056 │ │ │ │ ldrh r6, [r6, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (3422f8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -354426,15 +354426,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -354457,27 +354457,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 717fc4 │ │ │ │ + bl 717fcc │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718390 │ │ │ │ + bl 718398 │ │ │ │ ldr r2, [pc, #92] @ (342308 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 718a38 │ │ │ │ + bl 718a40 │ │ │ │ vldr d7, [pc, #48] @ 3422f0 │ │ │ │ ldr r2, [pc, #72] @ (34230c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (342310 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -354494,26 +354494,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 39a7c0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r2, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf31e0052 │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + @ instruction: 0xf3160052 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #2 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (342390 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354522,26 +354522,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (342398 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (34239c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3423a0 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #76] @ (3423a4 ) │ │ │ │ ldr r3, [pc, #80] @ (3423a8 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -354556,21 +354556,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf22c0052 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + @ instruction: 0xf2240052 │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfac80040 │ │ │ │ - ldr r6, [sp, #528] @ 0x210 │ │ │ │ + @ instruction: 0xfac00040 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354642,21 +354642,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34246a │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 718488 │ │ │ │ + bl 718490 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7181f8 │ │ │ │ + b.w 718200 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 3424b8 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -354738,25 +354738,25 @@ │ │ │ │ bpl.n 3424b8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3424b8 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 3424b8 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 3424b8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -354797,15 +354797,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 342630 │ │ │ │ nop │ │ │ │ strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr6, cr1, {2} │ │ │ │ + cdp2 0, 13, cr0, cr14, cr1, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (342700 ) │ │ │ │ adds.w lr, r4, r2 │ │ │ │ @@ -354853,54 +354853,54 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3426bc │ │ │ │ strh r4, [r1, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + ldc2l 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 342760 │ │ │ │ ldr r2, [pc, #64] @ (342764 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (342768 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #32] @ 342758 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (34276c ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d6110 │ │ │ │ + b.w 5d6118 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 1, r0, cr2, cr2, {2} │ │ │ │ - ldc2 0, cr0, [r8], {65} @ 0x41 │ │ │ │ - stc2 0, cr0, [r2], #-260 @ 0xfffffefc │ │ │ │ - stc2l 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + mcr 0, 1, r0, cr10, cr2, {2} │ │ │ │ + ldc2 0, cr0, [r0], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [sl], {65} @ 0x41 │ │ │ │ + mrrc2 0, 4, r0, ip, cr1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (3427f8 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #120] @ (3427fc ) │ │ │ │ @@ -354909,47 +354909,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (342804 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #108] @ (342808 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718488 │ │ │ │ + bl 718490 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 718d70 │ │ │ │ + bl 718d78 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718440 │ │ │ │ + bl 718448 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 718000 │ │ │ │ + bl 718008 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 395fc4 │ │ │ │ + @ instruction: 0xfbb00041 │ │ │ │ + stcl 0, cr0, [r6, #328] @ 0x148 │ │ │ │ @ instruction: 0xfbb80041 │ │ │ │ - stcl 0, cr0, [lr, #328] @ 0x148 │ │ │ │ - @ instruction: 0xfbc00041 │ │ │ │ strh r0, [r6, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354989,15 +354989,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 342910 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (342954 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ cbz r4, 34289c │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 342894 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (342958 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -355005,15 +355005,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3428c6 │ │ │ │ dmb ish │ │ │ │ @@ -355035,15 +355035,15 @@ │ │ │ │ bl 39aae0 │ │ │ │ bl 440ac8 │ │ │ │ b.n 34283c │ │ │ │ ldr r1, [pc, #72] @ (34295c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 7181f8 │ │ │ │ + bl 718200 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -355052,21 +355052,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3961e0 │ │ │ │ b.n 34290a │ │ │ │ strh r6, [r4, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb100041 │ │ │ │ @ instruction: 0xfb080041 │ │ │ │ + @ instruction: 0xfb000041 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab40041 │ │ │ │ - @ instruction: 0xfa960041 │ │ │ │ - @ instruction: 0xfa260041 │ │ │ │ + @ instruction: 0xfaac0041 │ │ │ │ + @ instruction: 0xfa8e0041 │ │ │ │ + @ instruction: 0xfa1e0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r6, [pc, #388] @ (342afc ) │ │ │ │ @@ -355190,28 +355190,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 39aae0 │ │ │ │ ldr r0, [pc, #36] @ (342b04 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3429d0 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (342b08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 342aa6 │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r0, #65] @ 0x41 │ │ │ │ - str.w r0, [r2, #65] @ 0x41 │ │ │ │ + str.w r0, [r8, #65] @ 0x41 │ │ │ │ + ldrh.w r0, [sl, #65] @ 0x41 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4} │ │ │ │ @@ -355253,15 +355253,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (342b94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrsh r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355401,25 +355401,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (342e60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #316] @ (342e64 ) │ │ │ │ ldr r1, [pc, #320] @ (342e68 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 33f064 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (342e6c ) │ │ │ │ @@ -355513,41 +355513,41 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [sl], #-328 @ 0x148 │ │ │ │ - @ instruction: 0xf7640040 │ │ │ │ - @ instruction: 0xf7080040 │ │ │ │ - @ instruction: 0xf6b60041 │ │ │ │ - movt r0, #43073 @ 0xa841 │ │ │ │ + strd r0, r0, [r2], #-328 @ 0x148 │ │ │ │ + @ instruction: 0xf75c0040 │ │ │ │ + @ instruction: 0xf7000040 │ │ │ │ + subw r0, lr, #2113 @ 0x841 │ │ │ │ + movt r0, #10305 @ 0x2841 │ │ │ │ ldrb r6, [r2, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf69a0041 │ │ │ │ @ instruction: 0xf6920041 │ │ │ │ - @ instruction: 0xf68e0041 │ │ │ │ + @ instruction: 0xf68a0041 │ │ │ │ @ instruction: 0xf6860041 │ │ │ │ - @ instruction: 0xf67a0041 │ │ │ │ + @ instruction: 0xf67e0041 │ │ │ │ + @ instruction: 0xf6720041 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 342ed4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (342ed8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (342edc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #44] @ (342ee0 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -355555,19 +355555,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 342c9c │ │ │ │ + b.n 342c8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #352] @ (34303c ) │ │ │ │ + ldr r5, [pc, #320] @ (34301c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -355581,32 +355581,32 @@ │ │ │ │ ldr r1, [pc, #48] @ (342f38 ) │ │ │ │ ldr r2, [pc, #52] @ (342f3c ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r6 │ │ │ │ bl 33ea2c │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ - b.n 342c28 │ │ │ │ + b.n 342c18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ - sbc.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + add.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + sbc.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ ldr r0, [pc, #4] @ (342f48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r2, [r1, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 342fd8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355695,15 +355695,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 343028 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -355715,15 +355715,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (3432c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (3432c4 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -355798,15 +355798,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 3431a6 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 7162b8 │ │ │ │ + bl 7162c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3432a2 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 343276 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -355923,38 +355923,38 @@ │ │ │ │ ldr r1, [pc, #76] @ (3432f8 ) │ │ │ │ ldr r0, [pc, #80] @ (3432fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - b.n 342d18 │ │ │ │ + b.n 342d08 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - and.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ - ands.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf3fc0041 │ │ │ │ + ands.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ ldrh r4, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf3fa0041 │ │ │ │ - @ instruction: 0xf3f40041 │ │ │ │ - ubfx r0, ip, #1, #2 │ │ │ │ - ssat r0, #2, lr, asr #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0xf3f20041 │ │ │ │ + @ instruction: 0xf3ec0041 │ │ │ │ + ubfx r0, r4, #1, #2 │ │ │ │ + ssat r0, #2, r6, asr #1 │ │ │ │ + bx r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - usat r0, #1, ip, asr #1 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + usat r0, #1, r4, asr #1 │ │ │ │ + subs r6, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bfi r0, r8, #1, #1 │ │ │ │ + bfi r0, r0, #1, #1 │ │ │ │ ldrh r4, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf21c0041 │ │ │ │ - @ instruction: 0xf22e0041 │ │ │ │ - b.n 3438e8 │ │ │ │ + @ instruction: 0xf2140041 │ │ │ │ + @ instruction: 0xf2260041 │ │ │ │ + b.n 3438d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, lr, #65 @ 0x41 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + rsb r0, r6, #65 @ 0x41 │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (34338c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -355963,26 +355963,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (343394 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (343398 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (34339c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #92] @ (3433a0 ) │ │ │ │ ldr r3, [pc, #92] @ (3433a4 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -355995,35 +355995,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (3433ac ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #52] @ (3433b0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - b.n 3438a8 │ │ │ │ + b.w 5cd72c │ │ │ │ + b.n 343898 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #888] @ (34370c ) │ │ │ │ + ldr r0, [pc, #856] @ (3436ec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r5, r5] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xeada0040 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + @ instruction: 0xead20040 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf19a0041 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #12] │ │ │ │ @@ -356040,15 +356040,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -356150,45 +356150,45 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (343550 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ bl 342f4c │ │ │ │ b.n 343516 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 2594b8 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 34353a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34350a │ │ │ │ adds r0, #4 │ │ │ │ - bl 7161f4 │ │ │ │ + bl 7161fc │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2594b8 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 343516 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2594b4 │ │ │ │ - b.n 3436ac │ │ │ │ + b.n 34369c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i d0, d6, d1[0] │ │ │ │ - vmla.i16 d0, d10, d1[0] │ │ │ │ + vhadd.s q8, q7, │ │ │ │ + vmla.i16 d0, d2, d1[0] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ @@ -356258,15 +356258,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (343690 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (343694 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 34364a │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -356296,21 +356296,21 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 44d6c8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 343642 │ │ │ │ nop │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr1, {2} │ │ │ │ - cdp 0, 7, cr0, cr6, cr1, {2} │ │ │ │ + cdp 0, 5, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 6, cr0, cr14, cr1, {2} │ │ │ │ ldr r0, [pc, #4] @ (3436a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strb r2, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -356319,15 +356319,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (343794 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 343748 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 343772 │ │ │ │ @@ -356360,28 +356360,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (3437a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ ldr r4, [pc, #92] @ (3437a8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (3437ac ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356390,63 +356390,63 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (3437b4 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34375e │ │ │ │ nop │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr2, cr1, {2} │ │ │ │ - cdp 0, 8, cr0, cr10, cr1, {2} │ │ │ │ + cdp 0, 6, cr0, cr10, cr1, {2} │ │ │ │ + cdp 0, 8, cr0, cr2, cr1, {2} │ │ │ │ strb r6, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp 0, 2, cr0, cr2, cr1, {2} │ │ │ │ - cdp 0, 0, cr0, cr14, cr1, {2} │ │ │ │ - cdp 0, 2, cr0, cr0, cr1, {2} │ │ │ │ - stcl 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ + cdp 0, 1, cr0, cr10, cr1, {2} │ │ │ │ + cdp 0, 0, cr0, cr6, cr1, {2} │ │ │ │ + cdp 0, 1, cr0, cr8, cr1, {2} │ │ │ │ + ldcl 0, cr0, [ip, #260] @ 0x104 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3437fc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (343800 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (343804 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #32] @ (343808 ) │ │ │ │ ldr r1, [pc, #36] @ (34380c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - udf #26 │ │ │ │ + udf #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -356459,15 +356459,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (343890 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #88] @ (343894 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 34385a │ │ │ │ movs r0, #0 │ │ │ │ @@ -356481,32 +356481,32 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (343898 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ble.n 343810 │ │ │ │ + ble.n 343800 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ - ldcl 0, cr0, [ip], #260 @ 0x104 │ │ │ │ + ldc 0, cr0, [r2, #-260] @ 0xfffffefc │ │ │ │ + ldcl 0, cr0, [r4], #260 @ 0x104 │ │ │ │ strb r0, [r2, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ + stcl 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (34391c ) │ │ │ │ ldr r1, [pc, #112] @ (343920 ) │ │ │ │ @@ -356515,15 +356515,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (343928 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #100] @ (34392c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3438e6 │ │ │ │ add sp, #24 │ │ │ │ @@ -356541,32 +356541,32 @@ │ │ │ │ ldr r0, [pc, #60] @ (343930 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ble.n 343990 │ │ │ │ + ble.n 343980 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [lr], {65} @ 0x41 │ │ │ │ - ldcl 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ + stc 0, cr0, [r6], {65} @ 0x41 │ │ │ │ + stcl 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ strb r4, [r0, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl], #260 @ 0x104 │ │ │ │ + ldcl 0, cr0, [r2], #260 @ 0x104 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -356613,27 +356613,27 @@ │ │ │ │ b.w 45f608 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 45fb4c │ │ │ │ ldr r0, [pc, #28] @ (3439d4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 343986 │ │ │ │ nop │ │ │ │ ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, r0, #4 │ │ │ │ lsls r3, r7, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #3 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - stc 0, cr0, [ip], {65} @ 0x41 │ │ │ │ + stc 0, cr0, [r4], {65} @ 0x41 │ │ │ │ │ │ │ │ 003439d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -356652,24 +356652,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r4, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ - b.w 72e1d8 │ │ │ │ + b.w 72e1e0 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (343a30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strh r6, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -356678,49 +356678,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (343ae4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #136] @ (343ae8 ) │ │ │ │ ldr r1, [pc, #140] @ (343aec ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (343af0 ) │ │ │ │ ldr r1, [pc, #124] @ (343af4 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #108] @ (343af8 ) │ │ │ │ ldr r1, [pc, #108] @ (343afc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #104] @ (343b00 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r5, [pc, #96] @ (343b04 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #92] @ (343b08 ) │ │ │ │ ldr r1, [pc, #92] @ (343b0c ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #92] @ (343b10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [r4, #120] @ 0x78 │ │ │ │ @@ -356732,26 +356732,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - blt.n 343aac │ │ │ │ + blt.n 343a9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r4, r5 │ │ │ │ + sbcs r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r4, [r7, r0] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + sbcs r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xebe20041 │ │ │ │ - @ instruction: 0xebfc0041 │ │ │ │ + rsbs r0, sl, r1, lsl #1 │ │ │ │ + @ instruction: 0xebf40041 │ │ │ │ lsrs r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r2, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -356771,66 +356771,66 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (343b40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, r1, lsl #1 │ │ │ │ + adcs.w r0, r0, r1, lsl #1 │ │ │ │ ldr r3, [pc, #32] @ (343b68 ) │ │ │ │ ldr r2, [pc, #36] @ (343b6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 343b5e │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (343b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r4, r1, lsl #1 │ │ │ │ + @ instruction: 0xeb3c0041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r5, #0 │ │ │ │ ldrd r2, ip, [r4, #8] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ subs r4, r0, r2 │ │ │ │ sbc.w r2, r1, ip │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r4, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 343bd0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r4 │ │ │ │ add r3, pc, #28 @ (adr r3, 343bd0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ @@ -356844,34 +356844,34 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w fp, [pc, #340] @ 343d48 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr.w r5, [r9, #8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ subs r0, r0, r5 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ umlal r0, r1, r3, r7 │ │ │ │ add r3, pc, #288 @ (adr r3, 343d40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #272 @ (adr r3, 343d40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldrh.w r2, [r9, #6] │ │ │ │ mov r6, r0 │ │ │ │ ldrh.w r1, [r9, #4] │ │ │ │ adds r0, r2, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs.w r3, r4, r8 │ │ │ │ @@ -356895,21 +356895,21 @@ │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ movs r6, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r6 │ │ │ │ umull r8, r0, r4, ip │ │ │ │ umlal r0, r1, sl, ip │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r6, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r0, r5, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adc.w r1, r3, r4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r3, r4, r1 │ │ │ │ @@ -356923,15 +356923,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ subs r0, r6, r0 │ │ │ │ sbc.w r1, r8, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ subs r2, r4, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ uxth r2, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 343c58 │ │ │ │ adds r4, r6, #1 │ │ │ │ b.n 343cec │ │ │ │ @@ -356959,15 +356959,15 @@ │ │ │ │ bpl.n 343c72 │ │ │ │ ldr r0, [pc, #52] @ (343d58 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ ldrd r5, r3, [r9, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 343c72 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ @@ -356976,15 +356976,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9920041 │ │ │ │ + @ instruction: 0xe98a0041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cbz r0, 343db8 │ │ │ │ @@ -357001,21 +357001,21 @@ │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 343d9c │ │ │ │ ldrb.w r3, [r5, #925] @ 0x39d │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq.n 343dae │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 343d84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -357037,17 +357037,17 @@ │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ ldrb.w r1, [r6, #928] @ 0x3a0 │ │ │ │ lsls r1, r1, #26 │ │ │ │ bmi.n 343e08 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ b.n 343df4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357063,61 +357063,61 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #92] @ (343ea0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #968] @ 0x3c8 │ │ │ │ cbz r0, 343e6c │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1008] @ 0x3f0 │ │ │ │ cbz r0, 343e84 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2594b4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvc.n 343e80 │ │ │ │ + bvc.n 343e70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe81c0041 │ │ │ │ - @ instruction: 0xe8360041 │ │ │ │ + @ instruction: 0xe8140041 │ │ │ │ + @ instruction: 0xe82e0041 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r1, [pc, #120] @ (343f38 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #120] @ (343f3c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (343f40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 343f08 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -357143,56 +357143,56 @@ │ │ │ │ blx r3 │ │ │ │ b.n 343ede │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ subs r0, r4, r2 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bvc.n 344020 │ │ │ │ + bvc.n 344010 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 343e74 │ │ │ │ + b.n 343e64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343eac │ │ │ │ + b.n 343e9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #672] @ (3441f8 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d25e0 │ │ │ │ + bl 5d25e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3441b8 │ │ │ │ ldr r0, [pc, #656] @ (3441fc ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #656] @ (344200 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r4, #936 @ 0x3a8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -357201,15 +357201,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 343ea4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr r1, [pc, #588] @ (344204 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #584] @ 344208 │ │ │ │ blx 259c34 │ │ │ │ ldr r1, [pc, #580] @ (34420c ) │ │ │ │ @@ -357417,69 +357417,69 @@ │ │ │ │ bne.n 344140 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 344152 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 344196 │ │ │ │ - b.n 344044 │ │ │ │ + b.n 344034 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 344184 │ │ │ │ + bvs.n 344174 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 343fe4 │ │ │ │ + b.n 343fd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3440e0 │ │ │ │ + b.n 3440d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3440b8 │ │ │ │ + b.n 3440a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3440b4 │ │ │ │ + b.n 3440a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3440c0 │ │ │ │ + b.n 3440b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3440a4 │ │ │ │ + b.n 344094 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344090 │ │ │ │ + b.n 344080 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34408c │ │ │ │ + b.n 34407c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344078 │ │ │ │ + b.n 344068 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344058 │ │ │ │ + b.n 344048 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344040 │ │ │ │ + b.n 344030 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 34403c │ │ │ │ + b.n 34402c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344028 │ │ │ │ + b.n 344018 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344008 │ │ │ │ + b.n 343ff8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343fec │ │ │ │ + b.n 343fdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343fd0 │ │ │ │ + b.n 343fc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343fb4 │ │ │ │ + b.n 343fa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343f98 │ │ │ │ + b.n 343f88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343f90 │ │ │ │ + b.n 343f80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343f94 │ │ │ │ + b.n 343f84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343e10 │ │ │ │ + b.n 343e00 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343f38 │ │ │ │ + b.n 343f28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343d3c │ │ │ │ + b.n 343d2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343f78 │ │ │ │ + b.n 343f68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343cc0 │ │ │ │ + b.n 343cb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ (344360 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -357489,25 +357489,25 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #220] @ (34436c ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #216] @ (344370 ) │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #168] @ 344358 │ │ │ │ ldr r2, [pc, #192] @ (344374 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -357533,69 +357533,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #100] @ (34437c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r2, [pc, #80] @ (344380 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (344384 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (344388 ) │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ea238 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3442c8 │ │ │ │ + bcc.n 3442b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344b40 │ │ │ │ + b.n 344b30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344af4 │ │ │ │ + b.n 344ae4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #88] @ (3443d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #344] @ (3444e0 ) │ │ │ │ + ldr r5, [pc, #312] @ (3444c0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -357606,25 +357606,25 @@ │ │ │ │ add ip, pc │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344408 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #124] @ (344438 ) │ │ │ │ ldr r2, [pc, #128] @ (34443c ) │ │ │ │ ldr r1, [pc, #128] @ (344440 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 3443f6 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -357655,32 +357655,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3443b2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r0, [pc, #40] @ (34444c ) │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3443b2 │ │ │ │ nop │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 344528 │ │ │ │ + bcs.n 344518 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344984 │ │ │ │ + b.n 344974 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3449b8 │ │ │ │ + b.n 3449a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 343d4c │ │ │ │ + b.n 343d3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (3444c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357688,41 +357688,41 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #100] @ (3444cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [r0, #1016] @ 0x3f8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ strb.w r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #960] @ 0x3c0 │ │ │ │ mov.w r2, #16711680 @ 0xff0000 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #940] @ 0x3ac │ │ │ │ bl 34438c │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ vldr d7, [r4, #1016] @ 0x3f8 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ ldr.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ strh.w r2, [r4, #980] @ 0x3d4 │ │ │ │ vstr d7, [r4, #1000] @ 0x3e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de1c │ │ │ │ - bne.n 344460 │ │ │ │ + b.w 72de24 │ │ │ │ + bne.n 344450 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3448c0 │ │ │ │ + b.n 3448b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3448f4 │ │ │ │ + b.n 3448e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ @@ -357736,15 +357736,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #976 @ 0x3d0 │ │ │ │ ldrd r2, r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -357757,15 +357757,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #308] @ 34469c │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -357774,15 +357774,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3446a0 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (3446a4 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ ldrb.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r4, #2 │ │ │ │ asr.w r3, r0, r4 │ │ │ │ and.w r3, r3, #1 │ │ │ │ sub.w r1, r3, r5 │ │ │ │ clz r1, r1 │ │ │ │ @@ -357808,15 +357808,15 @@ │ │ │ │ beq.n 3445ee │ │ │ │ ldrb.w r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r2, #1024] @ 0x400 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrb.w r0, [r2, #1028] @ 0x404 │ │ │ │ cbnz r5, 344610 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ bic.w r0, r0, r3 │ │ │ │ strb.w r0, [r2, #1028] @ 0x404 │ │ │ │ @@ -357879,19 +357879,19 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3445f0 │ │ │ │ b.n 34467c │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3445f0 │ │ │ │ b.n 344668 │ │ │ │ nop │ │ │ │ - beq.n 344628 │ │ │ │ + beq.n 344618 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3448a8 │ │ │ │ + b.n 344898 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344870 │ │ │ │ + b.n 344860 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003446a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -357899,15 +357899,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, r1, [r4, #952] @ 0x3b8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r1, r3, r1 │ │ │ │ bge.n 344722 │ │ │ │ ldrd r0, r1, [r4, #992] @ 0x3e0 │ │ │ │ @@ -357960,15 +357960,15 @@ │ │ │ │ strb.w r1, [r4, #927] @ 0x39f │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ beq.n 34477e │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #336] @ (3448d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 344884 │ │ │ │ @@ -358049,15 +358049,15 @@ │ │ │ │ beq.n 344790 │ │ │ │ b.n 344784 │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ b.n 344784 │ │ │ │ ldr r0, [pc, #96] @ (3448dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34474e │ │ │ │ ldr r3, [pc, #88] @ (3448e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344790 │ │ │ │ ldr r3, [pc, #68] @ (3448d4 ) │ │ │ │ @@ -358071,15 +358071,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #164] @ 0xa4 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 344790 │ │ │ │ ldr r3, [pc, #48] @ (3448ec ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (3448f0 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -358089,50 +358089,50 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 344978 │ │ │ │ + b.n 344968 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ add r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 3449a8 │ │ │ │ + b.n 344998 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344950 │ │ │ │ + b.n 344940 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003448f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #676] @ (344bb4 ) │ │ │ │ ldrd r7, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #672] @ (344bb8 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #672] @ (344bbc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #664] @ (344bc0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #660] @ (344bc4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 344b54 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -358158,15 +358158,15 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r2, r5 │ │ │ │ ldrh.w r3, [r4, #940] @ 0x3ac │ │ │ │ movs r0, #1 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ orrs r3, r7 │ │ │ │ strh.w r3, [r4, #940] @ 0x3ac │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 343d5c │ │ │ │ @@ -358195,15 +358195,15 @@ │ │ │ │ and.w r3, r3, #253 @ 0xfd │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ ands.w r1, r3, r2 │ │ │ │ beq.n 3449ea │ │ │ │ movs r1, #1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldrb.w r2, [r4, #940] @ 0x3ac │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ orr.w r2, r2, r7, lsl #8 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ uxth r2, r2 │ │ │ │ @@ -358240,24 +358240,24 @@ │ │ │ │ bicpl r1, r3 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ strb.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ bl 343d5c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #976 @ 0x3d0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 343dc8 │ │ │ │ @@ -358329,118 +358329,118 @@ │ │ │ │ ldr r0, [pc, #92] @ (344bd4 ) │ │ │ │ add.w r3, r3, r5, lsl #2 │ │ │ │ strd r7, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 34493c │ │ │ │ ldr r0, [pc, #68] @ (344bd8 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3449a4 │ │ │ │ ldr r3, [pc, #60] @ (344bdc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #60] @ (344be0 ) │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ blx 25919c │ │ │ │ str r0, [r6, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 344c74 │ │ │ │ + ble.n 344c64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 344c3c │ │ │ │ + ble.n 344c2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 344b3c │ │ │ │ + ble.n 344b2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 344b6c │ │ │ │ + ble.n 344b5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 344c74 │ │ │ │ + ble.n 344c64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00344be4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #96] @ (344c58 ) │ │ │ │ add r0, pc │ │ │ │ blx 259948 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d498c │ │ │ │ + bl 5d4994 │ │ │ │ ldr r1, [pc, #88] @ (344c5c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2b74 │ │ │ │ + bl 5d2b7c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cc0c │ │ │ │ + bl 70cc14 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 344c1e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 259008 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4975a0 │ │ │ │ cbz r0, 344c44 │ │ │ │ cbz r5, 344c34 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6bd0f8 │ │ │ │ + b.w 6bd100 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 693558 │ │ │ │ + bl 693560 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6bd0f8 │ │ │ │ + b.w 6bd100 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bl 680c5e │ │ │ │ + bl 680c5e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (344c94 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ sbcs r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #104] @ (344d04 ) │ │ │ │ ldr r1, [pc, #108] @ (344d08 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -358468,15 +358468,15 @@ │ │ │ │ sub sp, #16 │ │ │ │ ldr r0, [pc, #56] @ (344d14 ) │ │ │ │ add r0, pc │ │ │ │ ldrd fp, ip, [sp, #24] │ │ │ │ strd fp, ip, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -358486,15 +358486,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 344d2c │ │ │ │ + ble.n 344d1c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (344d8c ) │ │ │ │ @@ -358502,85 +358502,85 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #100] @ (344d94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #88] @ (344d98 ) │ │ │ │ ldr r1, [pc, #88] @ (344d9c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #72] @ (344da0 ) │ │ │ │ mov r4, r0 │ │ │ │ movw r3, #4203 @ 0x106b │ │ │ │ mov.w r2, #65280 @ 0xff00 │ │ │ │ strh.w r3, [r5, #108] @ 0x6c │ │ │ │ strh.w r2, [r5, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 344d48 │ │ │ │ + beq.n 344d38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ - muls r6, r0 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r2, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r0, #1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movw r3, #65532 @ 0xfffc │ │ │ │ movt r3, #63 @ 0x3f │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [pc, #272] @ (344ee0 ) │ │ │ │ umull r9, r0, r0, r3 │ │ │ │ add r5, pc │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #252 @ (adr r3, 344ed8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r9, r4 │ │ │ │ add r3, pc, #232 @ (adr r3, 344ed8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ movt r2, #281 @ 0x119 │ │ │ │ movw ip, #4097 @ 0x1001 │ │ │ │ mvn.w lr, #1048576 @ 0x100000 │ │ │ │ umull r1, r3, r0, r2 │ │ │ │ sub.w r0, r7, #56 @ 0x38 │ │ │ │ umlal r3, r9, r8, r2 │ │ │ │ @@ -358648,29 +358648,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (344ef0 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 344e9c │ │ │ │ nop │ │ │ │ cmp r0, #0 │ │ │ │ cdp 0, 6, cr0, cr11, cr0, {0} │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 344f94 │ │ │ │ + blt.n 344f84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (344f58 ) │ │ │ │ @@ -358678,25 +358678,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (344f60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (344f64 ) │ │ │ │ ldr r1, [pc, #72] @ (344f68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #56] @ (344f6c ) │ │ │ │ ldr r2, [pc, #60] @ (344f70 ) │ │ │ │ movs r1, #16 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r5, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ @@ -358706,23 +358706,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adcs r4, r5 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358734,25 +358734,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (344fe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (344fe4 ) │ │ │ │ ldr r1, [pc, #72] @ (344fe8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #56] @ (344fec ) │ │ │ │ ldr r1, [pc, #60] @ (344ff0 ) │ │ │ │ ldr r2, [pc, #60] @ (344ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r2, pc │ │ │ │ @@ -358760,24 +358760,24 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ strh.w r2, [r5, #110] @ 0x6e │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ - stmia r7!, {r4, r5} │ │ │ │ + b.w 5cd72c │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r5 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r0, #19] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -358797,53 +358797,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #3008 @ 0xbc0 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #72] @ (34507c ) │ │ │ │ ldr r2, [pc, #76] @ (345080 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #76] @ (345084 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ sxth r4, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #60] @ (345088 ) │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r5, r5, #768 @ 0x300 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r0, r7, #1840 @ 0x730 │ │ │ │ str r5, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ bl 44d834 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2594b4 │ │ │ │ nop │ │ │ │ - bge.n 3450fc │ │ │ │ + bge.n 3450ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + eors r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (345124 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358854,72 +358854,72 @@ │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (34512c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #116] @ (345130 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #100] @ (345134 ) │ │ │ │ ldr r1, [pc, #104] @ (345138 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #32 │ │ │ │ add r1, pc │ │ │ │ movw r3, #12552 @ 0x3108 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #80] @ (34513c ) │ │ │ │ add.w r2, r4, #32384 @ 0x7e80 │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (345140 ) │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ add.w r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ bl 344ff8 │ │ │ │ add.w r1, r4, #29312 @ 0x7280 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 344ff8 │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #216 @ 0xd8 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 345078 │ │ │ │ + bls.n 345068 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 345070 │ │ │ │ + bls.n 345060 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb76a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 34523c │ │ │ │ + bls.n 34522c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (3451f4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358929,15 +358929,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r6, #1840 @ 0x730 │ │ │ │ @@ -358946,68 +358946,68 @@ │ │ │ │ ldr r1, [pc, #120] @ (345204 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #104] @ (345208 ) │ │ │ │ ldr r2, [pc, #108] @ (34520c ) │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r2, [pc, #92] @ (345210 ) │ │ │ │ ldr r1, [pc, #92] @ (345214 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #5280 @ 0x14a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r6, #6784 @ 0x1a80 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #76] @ (345218 ) │ │ │ │ add.w r2, r6, #12032 @ 0x2f00 │ │ │ │ mov.w r3, #1776 @ 0x6f0 │ │ │ │ add r1, pc │ │ │ │ adds r2, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3451f0 │ │ │ │ + bhi.n 3451e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #110 @ 0x6e │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bhi.n 3451d8 │ │ │ │ + bhi.n 3451c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 3451b4 │ │ │ │ + bhi.n 3451a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #352 @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #204] @ (3452fc ) │ │ │ │ @@ -359023,59 +359023,59 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w sl, r4, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov fp, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #160] @ (345310 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #156] @ 345314 │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r3, [pc, #152] @ (345318 ) │ │ │ │ add r8, pc │ │ │ │ add.w r2, r9, #6784 @ 0x1a80 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r8, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #136] @ (34531c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ mov r0, r6 │ │ │ │ bl 330e00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #112] @ (345320 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r9, #1768 @ 0x6e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3452e6 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7e68 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -359086,33 +359086,33 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r4!, {r1, r2, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #182 @ 0xb6 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrsb r4, [r1, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (34535c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + add r5, sp, #536 @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r4, r7} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (345404 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359122,109 +359122,109 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #188] @ (345410 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #168] @ (345414 ) │ │ │ │ ldr r1, [pc, #168] @ (345418 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #960 @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r1, [pc, #148] @ (34541c ) │ │ │ │ add.w r2, r8, #2008 @ 0x7d8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #132] @ (345420 ) │ │ │ │ ldr r1, [pc, #132] @ (345424 ) │ │ │ │ add.w r2, r5, #14784 @ 0x39c0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #112] @ (345428 ) │ │ │ │ ldr r1, [pc, #116] @ (34542c ) │ │ │ │ add.w r0, r5, #14784 @ 0x39c0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #100] @ (345430 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r1, [pc, #88] @ (345434 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ add.w r1, r5, #15744 @ 0x3d80 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #0 │ │ │ │ bl 344ff8 │ │ │ │ add.w r1, r5, #18688 @ 0x4900 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 344ff8 │ │ │ │ nop │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r4, sp, #632 @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 345430 │ │ │ │ + bvc.n 345420 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 345478 │ │ │ │ + bvc.n 345468 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r4, r5} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 3454ec │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - bvc.n 34542c │ │ │ │ + bls.n 3454dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ bvs.n 34541c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #60 @ 0x3c │ │ │ │ + bvs.n 34540c │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + cmp r0, #52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -359242,34 +359242,34 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #6784 @ 0x1a80 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r0, [sp, #20] │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cbnz r0, 3454d2 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -359285,15 +359285,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add.w sl, r5, #12032 @ 0x2f00 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ add.w sl, sl, #32 │ │ │ │ add.w r3, r5, #1840 @ 0x730 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2f8224 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ @@ -359301,103 +359301,103 @@ │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ bl 44d834 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #440] @ (3456e0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #420] @ (3456e4 ) │ │ │ │ mov.w r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #396] @ (3456e8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #372] @ (3456ec ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #352] @ (3456f0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3454b6 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ movs r3, #19 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov.w r2, #77824 @ 0x13000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ vldr d8, [pc, #180] @ 3456b0 │ │ │ │ bl 44d834 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r9, [pc, #224] @ 3456f4 │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ blx 25b9f0 │ │ │ │ vldr d7, [pc, #152] @ 3456b8 │ │ │ │ ldr r2, [pc, #212] @ (3456f8 ) │ │ │ │ add r9, pc │ │ │ │ @@ -359456,43 +359456,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 3456b0 │ │ │ │ + bpl.n 3456a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r4, r6, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r0, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 345634 │ │ │ │ + bmi.n 345624 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 34560c │ │ │ │ + bmi.n 3455fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #636] @ (34598c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -359503,38 +359503,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #616] @ (345998 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r6, [pc, #612] @ (34599c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r7, [pc, #612] @ (3459a0 ) │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #13824 @ 0x3600 │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r8, r5, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 345438 │ │ │ │ cbnz r0, 345788 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -359545,90 +359545,90 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #520] @ (3459a4 ) │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, fp, #1768 @ 0x6e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 345772 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r9, [pc, #476] @ 3459a8 │ │ │ │ ldr r4, [pc, #476] @ (3459ac ) │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, fp, #1840 @ 0x730 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ bl 44d834 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, fp, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #412] @ (3459b0 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5cd2bc │ │ │ │ + bl 5cd2c4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 345772 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2f8224 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359642,15 +359642,15 @@ │ │ │ │ bl 2f7e68 │ │ │ │ add.w r0, fp, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -359666,34 +359666,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r3, #14784 @ 0x39c0 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r4, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345772 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 44d834 │ │ │ │ @@ -359733,31 +359733,31 @@ │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r4, #26 │ │ │ │ mov r0, fp │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34521c │ │ │ │ b.n 345772 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r2, r2, #1 │ │ │ │ - bcc.n 345a08 @ unpredictable │ │ │ │ + itt ls │ │ │ │ + lslls r2, r2, #1 │ │ │ │ + bcc.n 3459f8 @ unpredictable │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 345a50 │ │ │ │ + bcc.n 345a40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #68 @ 0x44 │ │ │ │ + subs r1, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 6, cr0, cr0, cr0, {2} │ │ │ │ - cdp2 0, 7, cr0, cr4, cr0, {2} │ │ │ │ - bcs.n 345934 │ │ │ │ + cdp2 0, 5, cr0, cr8, cr0, {2} │ │ │ │ + cdp2 0, 6, cr0, cr12, cr0, {2} │ │ │ │ + bcs.n 345924 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #952] @ (345d80 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -359768,38 +359768,38 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #932] @ (345d8c ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #916] @ (345d90 ) │ │ │ │ ldr r1, [pc, #916] @ (345d94 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r0, #13824 @ 0x3600 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ adds r0, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [pc, #896] @ 345d98 │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ add fp, pc │ │ │ │ bl 345438 │ │ │ │ cbnz r0, 345a44 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ @@ -359812,26 +359812,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #852] @ (345d9c ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #852] @ 345da0 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ - bl 5cd23c │ │ │ │ + bl 5cd244 │ │ │ │ ldr r2, [pc, #840] @ (345da4 ) │ │ │ │ add r9, pc │ │ │ │ add.w r0, r7, #13824 @ 0x3600 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #820] @ (345da8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [fp, r3] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2f8510 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359846,15 +359846,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r0, r8, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359930,40 +359930,40 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #544] @ (345db4 ) │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345a2e │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #47 @ 0x2f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -359989,127 +359989,127 @@ │ │ │ │ ldr r1, [pc, #424] @ (345dbc ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2456 @ 0x998 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [pc, #408] @ (345dc0 ) │ │ │ │ ldr r1, [pc, #412] @ (345dc4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5d50bc │ │ │ │ + bl 5d50c4 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #372] @ (345dc8 ) │ │ │ │ ldrb.w r2, [r3, #1561] @ 0x619 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd19c │ │ │ │ + bl 5cd1a4 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345a2e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f7e68 │ │ │ │ movs r1, #0 │ │ │ │ b.n 345d5e │ │ │ │ add.w r0, r7, #32384 @ 0x7e80 │ │ │ │ add.w r7, r8, #2008 @ 0x7d8 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ ldr r1, [pc, #260] @ (345dcc ) │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r8, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #220] @ (345dd0 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5cd2bc │ │ │ │ + bl 5cd2c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #192] @ (345dd4 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r0, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345a2e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea3a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360125,67 +360125,67 @@ │ │ │ │ bl 44d834 │ │ │ │ b.n 345a2e │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #88 @ (adr r6, 345ddc ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 345dbc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 345c8c │ │ │ │ + beq.n 345e7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 345e74 │ │ │ │ + beq.n 345e64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #136 @ 0x88 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [pc, #152] @ (345e34 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r2, #46 @ 0x2e │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfbee0040 │ │ │ │ - @ instruction: 0xfbd00040 │ │ │ │ + @ instruction: 0xfbe60040 │ │ │ │ + @ instruction: 0xfbc80040 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r1!, {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 345cc0 │ │ │ │ + bhi.n 345eb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #64] @ (345e04 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 345e1c │ │ │ │ + beq.n 345e0c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r3, r5} │ │ │ │ + stmia r0!, {r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (345dfc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 345e10 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360304,93 +360304,93 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ (345f8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 345f68 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr.w r3, [r4, #2144] @ 0x860 │ │ │ │ ldr.w ip, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ adc.w r3, ip, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #36] @ (345f90 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 345f48 │ │ │ │ ldr r3, [pc, #32] @ (345f94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 345f48 │ │ │ │ ldr r0, [pc, #24] @ (345f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 345f48 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #48] @ (345fbc ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (346000 ) │ │ │ │ ldr r2, [pc, #84] @ (346004 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (346008 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #72] @ (34600c ) │ │ │ │ ldr r1, [pc, #76] @ (346010 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #64] @ (346014 ) │ │ │ │ ldr r1, [pc, #68] @ (346018 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #214 @ 0xd6 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -360407,36 +360407,36 @@ │ │ │ │ ldr r1, [pc, #112] @ (3460a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #96] @ (3460ac ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3460b0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #88] @ (3460b4 ) │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #84] @ (3460b8 ) │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #72] @ (3460bc ) │ │ │ │ - bl 5cfc9c │ │ │ │ + bl 5cfca4 │ │ │ │ ldr r3, [pc, #68] @ (3460c0 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ strd r5, r5, [r4, #128] @ 0x80 │ │ │ │ @@ -360444,23 +360444,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + subs r4, r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + subs r4, r5, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r5} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -360486,22 +360486,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (34610c ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3460e8 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #456] @ (3462d0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (346150 ) │ │ │ │ cmp r2, #1 │ │ │ │ @@ -360519,22 +360519,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (346158 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 346134 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #152] @ (3461ec ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 34616e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360544,18 +360544,18 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add r3, pc, #36 @ (adr r3, 3461b0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r3, r4, r0 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360585,15 +360585,15 @@ │ │ │ │ ldr r5, [r7, r5] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r2, [r0, #920] @ 0x398 │ │ │ │ add.w r8, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #980] @ (3465d8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ lsls r1, r2, #26 │ │ │ │ bmi.n 34625a │ │ │ │ @@ -360760,15 +360760,15 @@ │ │ │ │ bpl.w 3462cc │ │ │ │ ldr r0, [pc, #524] @ (3465f0 ) │ │ │ │ subs r1, r1, r4 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ subw r1, r1, #2299 @ 0x8fb │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3462cc │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r4, #2160] @ 0x870 │ │ │ │ cmp r0, r1 │ │ │ │ ble.n 3463b8 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ @@ -360871,26 +360871,26 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3462b2 │ │ │ │ ldr r0, [pc, #224] @ (346600 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3462b2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #3 │ │ │ │ bl 346624 │ │ │ │ b.n 34622e │ │ │ │ ldr r0, [pc, #204] @ (346604 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r7, [r4, #2301] @ 0x8fd │ │ │ │ b.n 346324 │ │ │ │ ldr r2, [pc, #192] @ (346608 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34642a │ │ │ │ @@ -360898,100 +360898,100 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 34642a │ │ │ │ ldr r0, [pc, #172] @ (34660c ) │ │ │ │ ldrb.w r1, [r7, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34642a │ │ │ │ ldr r2, [pc, #160] @ (346610 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34637a │ │ │ │ ldr r2, [pc, #108] @ (3465e8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 34637a │ │ │ │ ldr r0, [pc, #140] @ (346614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34637a │ │ │ │ ldr r3, [pc, #136] @ (346618 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3464ae │ │ │ │ ldr r3, [pc, #76] @ (3465e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3464ae │ │ │ │ ldr r0, [pc, #120] @ (34661c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3464ae │ │ │ │ ldr r0, [pc, #112] @ (346620 ) │ │ │ │ add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3464e2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx pc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bx r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3} │ │ │ │ + ldmia r0!, {} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #240] @ (3466fc ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #544] @ (346834 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #164] @ 3466dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -361039,15 +361039,15 @@ │ │ │ │ bpl.n 346660 │ │ │ │ ldr r0, [pc, #72] @ (3466ec ) │ │ │ │ rsb r2, r9, #1 │ │ │ │ add r1, r2 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 346660 │ │ │ │ ldr r3, [pc, #52] @ (3466f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34664e │ │ │ │ @@ -361055,29 +361055,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34664e │ │ │ │ ldr r0, [pc, #32] @ (3466f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34664e │ │ │ │ orrs r6, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 346780 │ │ │ │ mov r5, r0 │ │ │ │ @@ -361135,46 +361135,46 @@ │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r7, [r5, #1044] @ 0x414 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ umull r8, r0, r0, r4 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #88 @ (adr r3, 346820 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r5, r8 │ │ │ │ add r3, pc, #72 @ (adr r3, 346820 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsls r3, r7, #24 │ │ │ │ orr.w r3, r3, r4, lsr #8 │ │ │ │ lsls r2, r4, #24 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ subs r0, r0, r1 │ │ │ │ movw ip, #24157 @ 0x5e5d │ │ │ │ movt ip, #359 @ 0x167 │ │ │ │ sbc.w r4, r9, r4 │ │ │ │ movw r1, #3060 @ 0xbf4 │ │ │ │ mul.w r1, r0, r1 │ │ │ │ mla r1, ip, r4, r1 │ │ │ │ umull r0, ip, r0, ip │ │ │ │ add r1, ip │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -361192,18 +361192,18 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2120] @ 0x848 │ │ │ │ mov r4, r2 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add r3, pc, #40 @ (adr r3, 346880 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds r2, r4, r0 │ │ │ │ movs r3, #4 │ │ │ │ rev r2, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -361220,30 +361220,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umull r5, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 3468e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r5 │ │ │ │ add r3, pc, #28 @ (adr r3, 3468e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -361262,30 +361262,30 @@ │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #56] @ (34693c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str.w r1, [r3, #2156] @ 0x86c │ │ │ │ str.w r1, [r3, #2160] @ 0x870 │ │ │ │ str.w r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33411c │ │ │ │ nop │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ (346a10 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -361295,33 +361295,33 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #172] @ (346a1c ) │ │ │ │ ldr r1, [pc, #172] @ (346a20 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #156] @ (346a24 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ vldr d7, [pc, #104] @ 346a08 │ │ │ │ ldr r2, [pc, #132] @ (346a28 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -361336,56 +361336,56 @@ │ │ │ │ ldr r2, [pc, #100] @ (346a2c ) │ │ │ │ ldr r1, [pc, #100] @ (346a30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r4, [pc, #88] @ (346a34 ) │ │ │ │ ldr r2, [pc, #92] @ (346a38 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [r8], #256 @ 0x100 │ │ │ │ - stcl 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + ldc 0, cr0, [r0], #256 @ 0x100 │ │ │ │ + stcl 0, cr0, [r4], {64} @ 0x40 │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #56] @ (346a84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361397,27 +361397,27 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3448f4 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2} │ │ │ │ + cbnz r6, 346b0e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 346ad4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361428,26 +361428,26 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3446a8 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #776 @ 0x308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 346b50 │ │ │ │ + cbnz r0, 346b4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r0, 346b4c │ │ │ │ + cbnz r0, 346b4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (346b30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -361457,37 +361457,37 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #44] @ (346b3c ) │ │ │ │ ldr r1, [pc, #44] @ (346b40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #2 │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + b.w 5cfd04 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 346b90 │ │ │ │ + cbnz r4, 346b8e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 346b9a │ │ │ │ + cbnz r4, 346b98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r4, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (346bc0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361499,22 +361499,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (346bc8 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 346b92 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -361528,19 +361528,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 346c10 │ │ │ │ + cbnz r4, 346c0e │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #268] @ (346cec ) │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -361561,69 +361561,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, sl │ │ │ │ bl 2f8474 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 346cbc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r6, #20000 @ 0x4e20 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f8164 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 45e7a8 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7133c0 │ │ │ │ + bl 7133c8 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #120] @ (346d08 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ add.w r3, r5, #2144 @ 0x860 │ │ │ │ ldr r1, [pc, #100] @ (346d0c ) │ │ │ │ mov r2, r5 │ │ │ │ str.w r4, [r5, #2152] @ 0x868 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ strd r6, r7, [r3] │ │ │ │ @@ -361643,26 +361643,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #544 @ 0x220 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bic.w r0, lr, r0, lsl #1 │ │ │ │ - orr.w r0, r4, r0, lsl #1 │ │ │ │ + bic.w r0, r6, r0, lsl #1 │ │ │ │ + bics.w r0, ip, r0, lsl #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfa43ffff │ │ │ │ subs r4, #140 @ 0x8c │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -361712,29 +361712,29 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 346d42 │ │ │ │ ldr r0, [pc, #28] @ (346dac ) │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 346d42 │ │ │ │ subs r4, #32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (346db8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r3, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361743,30 +361743,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (346e30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (346e34 ) │ │ │ │ ldr r1, [pc, #80] @ (346e38 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #64] @ (346e3c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #56] @ (346e40 ) │ │ │ │ ldr r2, [pc, #60] @ (346e44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -361775,23 +361775,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -361806,25 +361806,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (346edc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #104] @ (346ee0 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #104] @ (346ee4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ add.w r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #4 │ │ │ │ bl 2f8114 │ │ │ │ @@ -361846,27 +361846,27 @@ │ │ │ │ bl 449148 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ nop │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 346e6c │ │ │ │ + b.n 346e5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 346e9c │ │ │ │ + b.n 346e8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itee ge │ │ │ │ + itte ge │ │ │ │ lslge r1, r0, #1 │ │ │ │ - cbnz r0, 346f64 @ unpredictable │ │ │ │ + cbnz r0, 346f62 @ unpredictable │ │ │ │ lsllt r1, r0, #1 │ │ │ │ movs r2, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 346f88 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361915,26 +361915,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 346f1a │ │ │ │ ldr r0, [pc, #32] @ (346f98 ) │ │ │ │ strd r5, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 346f1a │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x00c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00346f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -361991,39 +361991,39 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347114 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3470d4 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r0, [pc, #244] @ (347144 ) │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #968] @ 0x3c8 │ │ │ │ b.n 346fd8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3470f4 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 3470b4 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ b.n 347042 │ │ │ │ ldr r3, [pc, #192] @ (347148 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362032,108 +362032,108 @@ │ │ │ │ ldr r3, [pc, #172] @ (347140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346fc4 │ │ │ │ ldr r0, [pc, #176] @ (34714c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 346fc4 │ │ │ │ ldr r0, [pc, #168] @ (347150 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #156] @ (347154 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347080 │ │ │ │ ldr r3, [pc, #128] @ (347140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 347080 │ │ │ │ ldr r0, [pc, #140] @ (347158 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 347080 │ │ │ │ ldr r3, [pc, #124] @ (347154 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34703e │ │ │ │ ldr r3, [pc, #96] @ (347140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34703e │ │ │ │ ldr r0, [pc, #112] @ (34715c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34703e │ │ │ │ ldr r3, [pc, #104] @ (347160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34706a │ │ │ │ ldr r3, [pc, #64] @ (347140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34706a │ │ │ │ ldr r0, [pc, #88] @ (347164 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34706a │ │ │ │ ldr r3, [pc, #72] @ (347160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347026 │ │ │ │ ldr r3, [pc, #32] @ (347140 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 347026 │ │ │ │ ldr r0, [pc, #60] @ (347168 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 347026 │ │ │ │ nop │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x0078 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #64] @ (3471bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -362144,34 +362144,34 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #9 │ │ │ │ bl 346f9c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 346f9c │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8ea │ │ │ │ + @ instruction: 0xb8e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 347330 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 347310 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 347204 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362179,26 +362179,26 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (34720c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 346f9c │ │ │ │ nop │ │ │ │ - add r6, pc, #8 @ (adr r6, 347210 ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 3475f0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb886 │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #3 │ │ │ │ beq.n 347256 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 347248 │ │ │ │ ldr.w ip, [r0, #28] │ │ │ │ @@ -362275,15 +362275,15 @@ │ │ │ │ ldr.w r0, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3472e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ subs r2, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #48 @ 0x30 │ │ │ │ beq.n 347326 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ beq.n 347338 │ │ │ │ @@ -362310,55 +362310,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 347326 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 347398 │ │ │ │ ldr r2, [pc, #68] @ (34739c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3473a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #56] @ (3473a4 ) │ │ │ │ ldr r1, [pc, #60] @ (3473a8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3473ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #776 @ (adr r4, 3476a4 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 347684 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r5, #4 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -362373,25 +362373,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (34744c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #116] @ (347450 ) │ │ │ │ adds r4, #32 │ │ │ │ ldr r1, [pc, #116] @ (347454 ) │ │ │ │ movs r3, #169 @ 0xa9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #100] @ (347458 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r2, r0, #920 @ 0x398 │ │ │ │ ldr r0, [pc, #96] @ (34745c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -362417,31 +362417,31 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 449148 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - add r4, pc, #336 @ (adr r4, 347598 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 347578 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 347910 │ │ │ │ + b.n 347900 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 347940 │ │ │ │ + b.n 347930 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 3474b6 │ │ │ │ + cbnz r6, 3474b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (347498 ) │ │ │ │ ldr r2, [pc, #48] @ (34749c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -362455,23 +362455,23 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #24] @ (3474a0 ) │ │ │ │ ldr r0, [pc, #24] @ (3474a4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #584 @ (adr r3, 3476ec ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 3476cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 3474e8 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 347508 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362480,41 +362480,41 @@ │ │ │ │ ldr r1, [pc, #76] @ (347510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #60] @ (347514 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (347518 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r1, r1, #4096 @ 0x1000 │ │ │ │ str.w r0, [r1, #1176] @ 0x498 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r3, pc, #360 @ (adr r3, 347674 ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 347654 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - hlt 0x0028 │ │ │ │ + hlt 0x0020 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - revsh r4, r2 │ │ │ │ + revsh r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362524,15 +362524,15 @@ │ │ │ │ movs r3, #169 @ 0xa9 │ │ │ │ ldr r1, [pc, #72] @ (34757c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #5248 @ 0x1480 │ │ │ │ add.w r3, r0, #924 @ 0x39c │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b008 │ │ │ │ @@ -362544,19 +362544,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #928 @ (adr r2, 347918 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 3478f8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev r0, r7 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362639,24 +362639,24 @@ │ │ │ │ ldr r1, [pc, #28] @ (347680 ) │ │ │ │ ldr r0, [pc, #28] @ (347684 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347622 │ │ │ │ adds r3, #54 @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #728 @ (adr r1, 34795c ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 34793c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r6, 347690 │ │ │ │ + cbnz r6, 34768e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ movs r3, #0 │ │ │ │ @@ -362819,15 +362819,15 @@ │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mls r3, r2, r1, r3 │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ adds r3, r7, r3 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ mov r3, r2 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ and.w r5, lr, #16384 @ 0x4000 │ │ │ │ orrs r3, r5 │ │ │ │ lsls r6, r0, #18 │ │ │ │ bmi.w 34779e │ │ │ │ @@ -363014,15 +363014,15 @@ │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ mls r3, r0, r1, r3 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ mov r0, r4 │ │ │ │ strh.w r5, [r4, #134] @ 0x86 │ │ │ │ bl 347580 │ │ │ │ mov r0, r4 │ │ │ │ bl 3472ec │ │ │ │ mov r0, r4 │ │ │ │ bl 347958 │ │ │ │ @@ -363189,15 +363189,15 @@ │ │ │ │ bic.w r3, r1, #5120 @ 0x1400 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ orr.w r3, r3, #2048 @ 0x800 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r1, [pc, #156] @ (347d34 ) │ │ │ │ add r1, pc │ │ │ │ b.n 347b70 │ │ │ │ cmp.w r3, #1536 @ 0x600 │ │ │ │ beq.n 347ca8 │ │ │ │ ldr r1, [pc, #148] @ (347d38 ) │ │ │ │ add r1, pc │ │ │ │ @@ -363244,25 +363244,25 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r3, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r7} │ │ │ │ + push {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4} │ │ │ │ + push {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 347d82 │ │ │ │ + cbz r6, 347d80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 347d9c │ │ │ │ + cbz r2, 347d9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5248 @ 0x1480 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ @@ -363328,15 +363328,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 3479dc │ │ │ │ │ │ │ │ 00347df8 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r0, #1176] @ 0x498 │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ │ │ │ │ 00347e04 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -363371,27 +363371,27 @@ │ │ │ │ ldr r0, [pc, #32] @ (347e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 347eba │ │ │ │ + cbz r6, 347eb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 347ec2 │ │ │ │ + cbz r0, 347ec0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ite ls │ │ │ │ - lslls r3, r1, #1 │ │ │ │ - movhi r0, r0 │ │ │ │ + ite hi │ │ │ │ + lslhi r3, r1, #1 │ │ │ │ + movls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ strb r2, [r3, #0] │ │ │ │ @@ -363425,18 +363425,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (347ef8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ asrs r0, r4, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363445,52 +363445,52 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #92] @ (347f70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (347f74 ) │ │ │ │ ldr r1, [pc, #80] @ (347f78 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #64] @ (347f7c ) │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cfc9c │ │ │ │ + bl 5cfca4 │ │ │ │ ldr r3, [pc, #48] @ (347f80 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [r2, #-252] @ 0xffffff04 │ │ │ │ - ldc2 0, cr0, [sl, #-252] @ 0xffffff04 │ │ │ │ - add r7, pc, #232 @ (adr r7, 348060 ) │ │ │ │ + ldc2l 0, cr0, [sl], #252 @ 0xfc │ │ │ │ + ldc2 0, cr0, [r2, #-252] @ 0xffffff04 │ │ │ │ + add r7, pc, #200 @ (adr r7, 348040 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 3480c4 ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 3480a4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -363502,47 +363502,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (347ff4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #76] @ (347ff8 ) │ │ │ │ ldr r1, [pc, #76] @ (347ffc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #68] @ (348000 ) │ │ │ │ ldr r1, [pc, #68] @ (348004 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrrc2 0, 3, r0, lr, cr15 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + mrrc2 0, 3, r0, r6, cr15 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -363572,29 +363572,29 @@ │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348030 │ │ │ │ ldr r0, [pc, #36] @ (348068 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r0, [pc, #24] @ (34806c ) │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34802c │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (3480e8 ) │ │ │ │ cmp r2, #4 │ │ │ │ @@ -363611,42 +363611,42 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add r3, pc, #52 @ (adr r3, 3480e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ add r0, r4 │ │ │ │ str.w r0, [r5, #2428] @ 0x97c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ (3480f0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ adds r6, #0 │ │ │ │ stmia r4!, {r0, r2, r5, r6} │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, #202 @ 0xca │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #100] @ (34815c ) │ │ │ │ cmp r2, #4 │ │ │ │ ldr.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ beq.n 348118 │ │ │ │ ldr r3, [pc, #92] @ (348160 ) │ │ │ │ @@ -363670,37 +363670,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (348160 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34810a │ │ │ │ ldr r0, [pc, #48] @ (348164 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.n 348128 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 348128 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 348128 │ │ │ │ movs r0, #6 │ │ │ │ b.w 45f8b0 │ │ │ │ ldr r0, [pc, #20] @ (348168 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #32 │ │ │ │ + sub sp, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #216 @ 0xd8 │ │ │ │ + add sp, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (34819c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 34818a │ │ │ │ ldr r1, [pc, #44] @ (3481a0 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363713,21 +363713,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #7 │ │ │ │ b.w 45f650 │ │ │ │ ldr r0, [pc, #16] @ (3481a4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ movs r7, #222 @ 0xde │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #336 @ 0x150 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #52] @ (3481e0 ) │ │ │ │ add r3, pc │ │ │ │ cbnz r2, 3481cc │ │ │ │ ldrb.w r3, [r0, #2237] @ 0x8bd │ │ │ │ cbnz r3, 3481c2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363743,20 +363743,20 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3481b4 │ │ │ │ ldr r0, [pc, #16] @ (3481e8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ movs r7, #162 @ 0xa2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #528] @ (348410 ) │ │ │ │ @@ -363844,15 +363844,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3482a2 │ │ │ │ ldr r0, [pc, #332] @ (348428 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3482a2 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, sp, #29 │ │ │ │ ldrb.w r3, [r1], #3 │ │ │ │ strb.w r3, [sp, #28] │ │ │ │ blx 259fcc │ │ │ │ subs r3, r7, #2 │ │ │ │ @@ -363883,27 +363883,27 @@ │ │ │ │ ldr r3, [pc, #236] @ (348420 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3482a2 │ │ │ │ ldr r0, [pc, #240] @ (348430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3482a2 │ │ │ │ cmp r7, #4 │ │ │ │ beq.n 34839a │ │ │ │ ldr r3, [pc, #212] @ (348420 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3482a2 │ │ │ │ ldr r0, [pc, #220] @ (348434 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3482a2 │ │ │ │ ldr r1, [pc, #212] @ (348438 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 348252 │ │ │ │ ldr r1, [pc, #176] @ (348420 ) │ │ │ │ @@ -363916,19 +363916,19 @@ │ │ │ │ ldr r0, [pc, #188] @ (34843c ) │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r5, #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348252 │ │ │ │ ldr r0, [pc, #172] @ (348440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34826c │ │ │ │ ldr r3, [pc, #128] @ (34841c ) │ │ │ │ add.w r4, r4, #2240 @ 0x8c0 │ │ │ │ ldrh r5, [r5, #2] │ │ │ │ rev16 r2, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ uxth r1, r2 │ │ │ │ @@ -363951,15 +363951,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3483ac │ │ │ │ ldr r0, [pc, #112] @ (348448 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3483ac │ │ │ │ ldr r3, [pc, #104] @ (34844c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348310 │ │ │ │ @@ -363967,15 +363967,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348310 │ │ │ │ ldr r0, [pc, #88] @ (348450 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348310 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 33411c │ │ │ │ b.n 3482a2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ @@ -363986,35 +363986,35 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #166 @ 0xa6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #576] @ (348670 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3484d8 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -364032,18 +364032,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2428] @ 0x97c │ │ │ │ mov r4, r2 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add r3, pc, #56 @ (adr r3, 3484d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ add r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ strb r3, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364052,26 +364052,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (3484e0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #96] @ (348548 ) │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ cbz r2, 34851a │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ @@ -364096,31 +364096,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 34850c │ │ │ │ ldr r0, [pc, #40] @ (348550 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #24] @ (34854c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34850c │ │ │ │ ldr r0, [pc, #20] @ (348554 ) │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #864 @ 0x360 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3485a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364128,33 +364128,33 @@ │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ ldr r1, [pc, #60] @ (3485b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov.w r2, #36864 @ 0x9000 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r2, [r0, #2235] @ 0x8bb │ │ │ │ str.w r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 34876c ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 34874c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (34865c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -364164,47 +364164,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #140] @ (348668 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #136] @ (34866c ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #120] @ (348670 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #120] @ (348674 ) │ │ │ │ movs r2, #0 │ │ │ │ add r7, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #116] @ (348678 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (34867c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #100] @ (348680 ) │ │ │ │ add.w r2, r4, #928 @ 0x3a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #84] @ (348684 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r6, r4, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364214,33 +364214,33 @@ │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ bl 449148 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 34871c │ │ │ │ + beq.n 34870c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 348748 │ │ │ │ + beq.n 348738 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 34867c ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 348a5c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #168] @ (348724 ) │ │ │ │ + ldr r4, [pc, #136] @ (348704 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 348808 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 3487e8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r6, r1, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -364254,27 +364254,27 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3448f4 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 348720 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364285,26 +364285,26 @@ │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3446a8 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (348794 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364313,50 +364313,50 @@ │ │ │ │ ldr r1, [pc, #84] @ (34879c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #68] @ (3487a0 ) │ │ │ │ ldr r1, [pc, #72] @ (3487a4 ) │ │ │ │ add.w ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #56] @ (3487a8 ) │ │ │ │ ldr r1, [pc, #56] @ (3487ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #2 │ │ │ │ bl 2ea3a4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #112 @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eor.w r0, r8, #12517376 @ 0xbf0000 │ │ │ │ - lsrs r0, r3, #4 │ │ │ │ + eor.w r0, r0, #12517376 @ 0xbf0000 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (348834 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364368,22 +364368,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (34883c ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3487fe │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r3, #24 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364399,19 +364399,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #336] @ (3489a4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -364433,26 +364433,26 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, sl │ │ │ │ bl 2f8474 │ │ │ │ cbnz r0, 3488d8 │ │ │ │ ldr r2, [pc, #272] @ (3489c0 ) │ │ │ │ ldr r3, [pc, #252] @ (3489b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364470,31 +364470,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f8164 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 45e7a8 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7133c0 │ │ │ │ + bl 7133c8 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2428] @ 0x97c │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #156] @ (3489c4 ) │ │ │ │ @@ -364503,69 +364503,69 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r5, #2432] @ 0x980 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [r5, #2432] @ 0x980 │ │ │ │ str.w r3, [r5, #2444] @ 0x98c │ │ │ │ str.w r2, [r5, #2440] @ 0x988 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ ldrb.w r3, [r5, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3488ae │ │ │ │ ldr r1, [pc, #76] @ (3489c8 ) │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ ldr r2, [pc, #76] @ (3489cc ) │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr r1, [pc, #64] @ (3489d0 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ add r1, pc │ │ │ │ bl 3343a4 │ │ │ │ b.n 3488ae │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #472 @ (adr r2, 348b90 ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 348b70 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #154 @ 0x9a │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #488 @ (adr r3, 348bb4 ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 348b94 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364594,38 +364594,38 @@ │ │ │ │ ldr.w r3, [r4, #2444] @ 0x98c │ │ │ │ adds.w r2, r2, #1000 @ 0x3e8 │ │ │ │ str.w r2, [r4, #2440] @ 0x988 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str.w r3, [r4, #2444] @ 0x98c │ │ │ │ ldr.w r0, [r4, #2432] @ 0x980 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #36] @ (348a64 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3489f0 │ │ │ │ ldr r3, [pc, #28] @ (348a68 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3489f0 │ │ │ │ ldr r0, [pc, #24] @ (348a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3489f0 │ │ │ │ subs r4, r4, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 348b60 │ │ │ │ @@ -364695,32 +364695,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (348b68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r2, [r3, #2408] @ 0x968 │ │ │ │ b.n 348ad4 │ │ │ │ ldr r0, [pc, #28] @ (348b6c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ subs r0, r1, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #156] @ (348c10 ) │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc │ │ │ │ beq.n 348b90 │ │ │ │ ldr r1, [pc, #152] @ (348c14 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -364760,44 +364760,44 @@ │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 346f9c │ │ │ │ ldr r0, [pc, #60] @ (348c1c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r1, [pc, #52] @ (348c20 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348bac │ │ │ │ ldr r1, [pc, #32] @ (348c14 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348bac │ │ │ │ ldrb.w r1, [r0, #2236] @ 0x8bc │ │ │ │ ldr r0, [pc, #32] @ (348c24 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 348bac │ │ │ │ nop │ │ │ │ adds r0, r3, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #288 @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r2, [r0, #2235] @ 0x8bb │ │ │ │ ldr r3, [pc, #176] @ (348ce0 ) │ │ │ │ lsls r2, r2, #27 │ │ │ │ add r3, pc │ │ │ │ bpl.n 348c42 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364858,27 +364858,27 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348c72 │ │ │ │ ldr r0, [pc, #28] @ (348cf0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 348c72 │ │ │ │ nop │ │ │ │ adds r4, r3, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [pc, #1448] @ 3492b0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -364889,15 +364889,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr.w r6, [pc, #1432] @ 3492bc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #1964] @ 0x7ac │ │ │ │ add r6, pc │ │ │ │ ldrb.w r1, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 348e22 │ │ │ │ and.w r3, r1, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364942,15 +364942,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348e22 │ │ │ │ ldr.w r1, [pc, #1300] @ 3492cc │ │ │ │ ldr.w r0, [pc, #1300] @ 3492d0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 348eaa │ │ │ │ ldrb.w r3, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 348e22 │ │ │ │ @@ -365025,15 +365025,15 @@ │ │ │ │ bpl.n 348e22 │ │ │ │ ldr.w r1, [pc, #1096] @ 3492e0 │ │ │ │ ldr.w r0, [pc, #1096] @ 3492e4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 348e22 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 348e22 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -365116,15 +365116,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348f08 │ │ │ │ ldr r0, [pc, #840] @ (3492f0 ) │ │ │ │ ldr.w r3, [r4, #1972] @ 0x7b4 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1965] @ 0x7ad │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348dc8 │ │ │ │ ldr r3, [pc, #816] @ (3492f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348d66 │ │ │ │ @@ -365132,15 +365132,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 348d66 │ │ │ │ ldr r0, [pc, #796] @ (3492f8 ) │ │ │ │ ldr.w r1, [r4, #1960] @ 0x7a8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348d66 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348eae │ │ │ │ ldr r3, [pc, #720] @ (3492c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -365151,15 +365151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 348eae │ │ │ │ ldr r1, [pc, #752] @ (3492fc ) │ │ │ │ ldr r0, [pc, #756] @ (349300 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348dc8 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34910e │ │ │ │ ldrb.w r2, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r3, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -365218,15 +365218,15 @@ │ │ │ │ ldr r3, [pc, #512] @ (3492c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 348f02 │ │ │ │ ldr r0, [pc, #568] @ (34930c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348f02 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34907a │ │ │ │ ldr r3, [pc, #560] @ (349310 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365234,15 +365234,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (3492c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34907a │ │ │ │ ldr r0, [pc, #544] @ (349314 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 34907a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3492a0 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348e22 │ │ │ │ @@ -365268,15 +365268,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 348de2 │ │ │ │ ldr r1, [pc, #460] @ (349318 ) │ │ │ │ ldr r0, [pc, #464] @ (34931c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ b.n 348de2 │ │ │ │ ldr r3, [pc, #452] @ (349320 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348ec4 │ │ │ │ @@ -365284,15 +365284,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 348ec4 │ │ │ │ ldr r0, [pc, #432] @ (349324 ) │ │ │ │ ldrb.w r1, [r5, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348ec4 │ │ │ │ strb.w r2, [r4, #2106] @ 0x83a │ │ │ │ addw r0, r7, #1179 @ 0x49b │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 25b008 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -365314,15 +365314,15 @@ │ │ │ │ movs r1, #12 │ │ │ │ ldr r0, [pc, #376] @ (349330 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldr.w r1, [r3, #220] @ 0xdc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 349038 │ │ │ │ ldr r1, [pc, #356] @ (349334 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 348f36 │ │ │ │ @@ -365330,45 +365330,45 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 348f36 │ │ │ │ ldr r0, [pc, #336] @ (349338 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ b.n 348f36 │ │ │ │ ldr r3, [pc, #324] @ (34933c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3490a4 │ │ │ │ ldr r3, [pc, #196] @ (3492c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3490a4 │ │ │ │ ldr r0, [pc, #304] @ (349340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r5, #924] @ 0x39c │ │ │ │ b.n 3490a4 │ │ │ │ ldr r3, [pc, #292] @ (349344 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34908c │ │ │ │ ldr r3, [pc, #156] @ (3492c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34908c │ │ │ │ ldr r0, [pc, #272] @ (349348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #2106] @ 0x83a │ │ │ │ b.n 34908c │ │ │ │ ldr r3, [pc, #128] @ (3492c4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34907a │ │ │ │ @@ -365377,134 +365377,134 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34907a │ │ │ │ ldr r1, [pc, #240] @ (34934c ) │ │ │ │ ldr r0, [pc, #240] @ (349350 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 34907a │ │ │ │ ldr r1, [pc, #228] @ (349354 ) │ │ │ │ ldr r0, [pc, #232] @ (349358 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348dc8 │ │ │ │ ldr r3, [pc, #220] @ (34935c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348e0c │ │ │ │ ldr r3, [pc, #60] @ (3492c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 348e0c │ │ │ │ ldr r0, [pc, #200] @ (349360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 348e0c │ │ │ │ ldr r3, [pc, #108] @ (349310 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3490e8 │ │ │ │ b.n 349106 │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #26] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r3, #21 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #592 @ (adr r7, 349530 ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 349510 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #80 @ (adr r7, 349334 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 349314 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 3493c0 ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 3493a0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #944 @ (adr r6, 3496a4 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 349684 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #312 @ (adr r6, 349434 ) │ │ │ │ + add r6, pc, #280 @ (adr r6, 349414 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #432 @ (adr r7, 3494b0 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 349490 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #792 @ (adr r5, 34961c ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 3495fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r6, r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #424 @ (adr r6, 3494b8 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 349498 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #624 @ (adr r7, 349588 ) │ │ │ │ + add r7, pc, #592 @ (adr r7, 349568 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 34964c ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 34962c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 349538 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 349518 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #528 @ (adr r7, 349538 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 349518 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #544 @ (adr r6, 349554 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 349534 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #896] @ (3496b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #984 @ (adr r5, 349714 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 3496f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #992 @ (adr r4, 349724 ) │ │ │ │ + add r4, pc, #960 @ (adr r4, 349704 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmn r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #424 @ (adr r5, 3494f4 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 3494d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 349388 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 349368 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #464 @ (adr r3, 349524 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 349504 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #448 @ (adr r4, 349518 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 3494f8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #392 @ (adr r3, 3494e4 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 3494c4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #176 @ (adr r6, 349414 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 3493f4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 349396 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -365536,20 +365536,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3493d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ lsls r0, r2, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365557,31 +365557,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (349428 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (34942c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #512 @ (adr r6, 34962c ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 34960c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #584 @ (adr r6, 349678 ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 349658 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -365603,15 +365603,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 349476 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 7161f4 │ │ │ │ + bl 7161fc │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 349474 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -365664,19 +365664,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (349534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #352 @ (adr r5, 349694 ) │ │ │ │ + add r5, pc, #320 @ (adr r5, 349674 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 349738 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 349718 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 349572 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 34955a │ │ │ │ @@ -365710,15 +365710,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 349564 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 716254 │ │ │ │ + b.w 71625c │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -365754,19 +365754,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (349620 ) │ │ │ │ ldr r0, [pc, #20] @ (349624 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #408 @ (adr r4, 3497bc ) │ │ │ │ + add r4, pc, #376 @ (adr r4, 34979c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 3498e0 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 3498c0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -365784,25 +365784,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688090 │ │ │ │ + bl 688098 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 349688 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 3496b2 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688090 │ │ │ │ + bl 688098 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 349670 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 349662 │ │ │ │ ldr r3, [pc, #100] @ (3496f4 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [pc, #100] @ (3496f8 ) │ │ │ │ @@ -365810,20 +365810,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (3496fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 3496c2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688300 │ │ │ │ + bl 688308 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (349700 ) │ │ │ │ ldr r3, [pc, #40] @ (3496f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365839,19 +365839,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #272 @ (adr r4, 34980c ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 3497ec ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #880 @ (adr r3, 349a70 ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 349a50 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r0, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365862,25 +365862,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (3497a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (3497a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3497ac ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #104] @ (3497b0 ) │ │ │ │ ldr r2, [pc, #108] @ (3497b4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (3497b8 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -365891,15 +365891,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (3497c0 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -365907,32 +365907,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 349158 │ │ │ │ + b.n 349148 │ │ │ │ movs r7, r7 │ │ │ │ - vld4.16 {d16-d19}, [sl], r7 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + vld4.16 {d16-d19}, [r2], r7 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #146 @ 0x92 │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #456 @ (adr r3, 34998c ) │ │ │ │ + add r3, pc, #424 @ (adr r3, 34996c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 349800 │ │ │ │ @@ -365941,22 +365941,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 3497e8 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (349804 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25bfec │ │ │ │ - add r3, pc, #264 @ (adr r3, 349910 ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 3498f0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 349820 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -365972,19 +365972,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (349848 ) │ │ │ │ ldr r0, [pc, #20] @ (34984c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 349944 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 349924 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #72 @ (adr r3, 349898 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 349878 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (3498c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -365993,54 +365993,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (3498c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (3498cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3498d0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #64] @ (3498d4 ) │ │ │ │ ldr r1, [pc, #68] @ (3498d8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #56] @ (3498dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 349fe4 │ │ │ │ + b.n 349fd4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb.w r0, [lr, r7] │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrb.w r0, [r6, r7] │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r7, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stc2l 0, cr0, [r8], #-364 @ 0xfffffe94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -366054,54 +366054,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (349958 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #80] @ (34995c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (349960 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #64] @ (349964 ) │ │ │ │ ldr r3, [pc, #68] @ (349968 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #52] @ (34996c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 349f54 │ │ │ │ + b.n 349f44 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf78e0047 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf7860047 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ ands r6, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbd6005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -366126,15 +366126,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (349a70 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -366145,15 +366145,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (349a74 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cb5f0 │ │ │ │ + bl 5cb5f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 349a2a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 349a22 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -366173,57 +366173,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5cb614 │ │ │ │ + bl 5cb61c │ │ │ │ b.n 3499e8 │ │ │ │ ldr r4, [pc, #80] @ (349a7c ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (349a80 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 3499f8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (349a84 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (349a88 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ lsrs r4, r0, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r6, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r0, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 349c18 ) │ │ │ │ + add r1, pc, #376 @ (adr r1, 349bf8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #248 @ (adr r0, 349b7c ) │ │ │ │ + add r0, pc, #216 @ (adr r0, 349b5c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 349b18 ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 349af8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 349b24 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 349b04 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (349b24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366234,15 +366234,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (349b2c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 349b0e │ │ │ │ mov r5, r0 │ │ │ │ @@ -366258,15 +366258,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 3969e0 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349ad0 │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 349ad0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 396980 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -366275,19 +366275,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strh r2, [r4, #2] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 349b70 ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 349b50 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366298,24 +366298,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (349bcc ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ cbz r0, 349b8a │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 349b9e │ │ │ │ @@ -366336,19 +366336,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 396bf0 │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r6, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #168] @ 0xa8 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #432 @ (adr r0, 349d80 ) │ │ │ │ + add r0, pc, #400 @ (adr r0, 349d60 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (349c84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366359,15 +366359,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (349c90 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -366379,15 +366379,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 349c70 │ │ │ │ ldr r3, [pc, #104] @ (349c94 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5cb62c │ │ │ │ + bl 5cb634 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 349c52 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -366396,43 +366396,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (349c98 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ ldr r0, [pc, #56] @ (349c9c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71e6ec │ │ │ │ + b.w 71e6f4 │ │ │ │ ldr r0, [pc, #44] @ (349ca0 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #28] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r0, #21 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r7, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (349d54 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366441,15 +366441,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (349d5c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (349d60 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 349d3e │ │ │ │ mov r8, r0 │ │ │ │ bl 397848 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -366463,15 +366463,15 @@ │ │ │ │ b.n 349d22 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (349d64 ) │ │ │ │ cbz r2, 349d0c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5cb5fc │ │ │ │ + bl 5cb604 │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -366492,19 +366492,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r7, #17 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -366523,15 +366523,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (349e4c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349e1e │ │ │ │ @@ -366547,24 +366547,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5cb600 │ │ │ │ + bl 5cb608 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 349e0a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5cb614 │ │ │ │ + bl 5cb61c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5cb624 │ │ │ │ + bl 5cb62c │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -366573,36 +366573,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (349e54 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 349e0a │ │ │ │ ldr r0, [pc, #40] @ (349e58 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r3, #14 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (349f74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366611,15 +366611,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (349f7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 476de8 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 44dc40 │ │ │ │ cbz r0, 349ec6 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -366632,15 +366632,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (349f84 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (349f88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 48ddb8 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 349ed2 │ │ │ │ movs r1, #0 │ │ │ │ bl 4650c0 │ │ │ │ @@ -366692,28 +366692,28 @@ │ │ │ │ b.n 349ea0 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259844 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (349f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 349f50 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r1, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 34a014 │ │ │ │ + ble.n 34a004 │ │ │ │ movs r7, r7 │ │ │ │ - rsbs r0, r8, #71 @ 0x47 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + rsbs r0, r0, #71 @ 0x47 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #940] @ (34a350 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -366757,19 +366757,19 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 7161e4 │ │ │ │ + bl 7161ec │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 716e94 │ │ │ │ + bl 716e9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a0d2 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 34a1c8 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -366823,15 +366823,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (34a36c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 34a046 │ │ │ │ ldr r2, [pc, #668] @ (34a370 ) │ │ │ │ ldr r3, [pc, #636] @ (34a354 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -366860,15 +366860,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71dd8c │ │ │ │ + b.w 71dd94 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ orr.w r4, sl, r4, lsl #16 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #1824 @ 0x720 │ │ │ │ add r3, fp │ │ │ │ asrs r1, r4, #31 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -366890,15 +366890,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (34a38c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #536] @ (34a390 ) │ │ │ │ ldr r3, [pc, #476] @ (34a354 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -366920,15 +366920,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (34a39c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r6 │ │ │ │ blx 259f10 │ │ │ │ b.n 34a046 │ │ │ │ ldr r3, [pc, #468] @ (34a3a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -366946,15 +366946,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 34a284 │ │ │ │ bl 396bcc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -366963,15 +366963,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 349970 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a310 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 34a03e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b110 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 34a2e4 │ │ │ │ movs r2, #2 │ │ │ │ @@ -366999,18 +366999,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (34a3bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 71624c │ │ │ │ + bl 716254 │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34a338 │ │ │ │ ldr r3, [pc, #292] @ (34a3c0 ) │ │ │ │ @@ -367019,50 +367019,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (34a3c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (34a3cc ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ b.n 34a03e │ │ │ │ ldr r3, [pc, #264] @ (34a3d0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (34a3d4 ) │ │ │ │ ldr r1, [pc, #264] @ (34a3d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34a046 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (34a3dc ) │ │ │ │ ldr r3, [pc, #244] @ (34a3e0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (34a3e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ mov r0, r6 │ │ │ │ blx 259f10 │ │ │ │ b.n 34a046 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 3969e0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -367071,15 +367071,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5cb624 │ │ │ │ + bl 5cb62c │ │ │ │ b.n 34a03e │ │ │ │ ldr r3, [pc, #176] @ (34a3ec ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (34a3f0 ) │ │ │ │ ldr r0, [pc, #176] @ (34a3f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -367092,86 +367092,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsrs r6, r0, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #9] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r6, r6, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsrs r6, r2, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r2, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r1, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, #13] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (34a4c0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -367216,25 +367216,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 688300 │ │ │ │ + bl 688308 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 349f90 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a444 │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 34a444 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (34a4cc ) │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ ldr r1, [pc, #32] @ (34a4d0 ) │ │ │ │ ldr r0, [pc, #36] @ (34a4d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367245,19 +367245,19 @@ │ │ │ │ nop │ │ │ │ lsls r6, r7, #20 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #20 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r0, [r3, #25] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 34a4ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367275,15 +367275,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34a550 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 34a532 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3975cc │ │ │ │ @@ -367296,19 +367296,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #4] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r0, #3 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -367338,15 +367338,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 34a6e2 │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -367391,15 +367391,15 @@ │ │ │ │ ldr r1, [pc, #704] @ (34a8f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 476d80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 34a6f8 │ │ │ │ ldr r5, [pc, #672] @ (34a8f8 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -367408,33 +367408,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 48dd6c │ │ │ │ ldr r2, [pc, #644] @ (34a904 ) │ │ │ │ ldr r1, [pc, #644] @ (34a908 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 39a7c0 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #612] @ (34a90c ) │ │ │ │ ldr r3, [pc, #556] @ (34a8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -367457,21 +367457,21 @@ │ │ │ │ ldr r2, [pc, #556] @ (34a910 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 34a6a4 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 68854c │ │ │ │ + bl 688554 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34a984 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3495a4 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -367491,15 +367491,15 @@ │ │ │ │ ldr r2, [pc, #464] @ (34a914 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34a824 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 34a770 │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -367510,15 +367510,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (34a91c ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 259354 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 34a61e │ │ │ │ @@ -367530,28 +367530,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 397318 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34a952 │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a61e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3975cc │ │ │ │ @@ -367567,18 +367567,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 349628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 34a82c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 34a758 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 34a6f8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -367588,26 +367588,26 @@ │ │ │ │ ldr r2, [pc, #228] @ (34a92c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #683 @ 0x2ab │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34a758 │ │ │ │ ldr r2, [pc, #208] @ (34a930 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34a758 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 34a8a2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -367626,87 +367626,87 @@ │ │ │ │ bl 349628 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a882 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 34a758 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #21] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vqadd.s64 q0, q2, │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r2, #19] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 34a830 │ │ │ │ + bpl.n 34a820 │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r6, r7, lsl #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + ands.w r0, lr, r7, lsl #1 │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r7, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r4, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r6, [sp, #784] @ 0x310 │ │ │ │ + str r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3d291e │ │ │ │ - strb r4, [r3, #25] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #96] @ (34a998 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r4, [pc, #96] @ (34a99c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #96] @ (34a9a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34a6f8 │ │ │ │ ldr r1, [pc, #80] @ (34a9a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71da1c │ │ │ │ + bl 71da24 │ │ │ │ b.n 34a6f8 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a758 │ │ │ │ ldr r3, [pc, #60] @ (34a9a8 ) │ │ │ │ movw r2, #710 @ 0x2c6 │ │ │ │ ldr r1, [pc, #60] @ (34a9ac ) │ │ │ │ @@ -367720,29 +367720,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (34a9b4 ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov.w r2, #876 @ 0x36c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #120] @ 0x78 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (34aa28 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -367753,47 +367753,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cbz r0, 34a9fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34a554 │ │ │ │ ldr r2, [pc, #52] @ (34aa34 ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1111 @ 0x457 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (34aae4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -367804,38 +367804,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 34aab8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 4650cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 34aa84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 34a554 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ ldr r2, [pc, #96] @ (34aaf0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1051 @ 0x41b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -367843,33 +367843,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #56] @ (34aaf4 ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r1, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (34ab94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367877,15 +367877,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (34ab9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ bl 349ca4 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -367903,15 +367903,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #80] @ (34aba4 ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ab3a │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -367924,23 +367924,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #672] @ 0x2a0 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, #10] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (34ad24 ) │ │ │ │ @@ -367960,15 +367960,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (34ad38 ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 396bcc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -368016,15 +368016,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #228] @ (34ad48 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 34ad00 │ │ │ │ @@ -368040,28 +368040,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 349970 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34ac8a │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 34ac34 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 34acda │ │ │ │ ldr r2, [pc, #132] @ (34ad4c ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5cb5fc │ │ │ │ + bl 5cb604 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 34acb6 │ │ │ │ b.n 34ac34 │ │ │ │ ldr r2, [pc, #108] @ (34ad50 ) │ │ │ │ @@ -368085,48 +368085,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 397710 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34ac34 │ │ │ │ ldr r0, [pc, #72] @ (34ad60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 34acb2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [ip, #420] @ 0x1a4 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 0, cr0, [ip, #-420] @ 0xfffffe5c │ │ │ │ subs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r4, #-420] @ 0xfffffe5c │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r3, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r8], #-420 @ 0xfffffe5c │ │ │ │ stc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr3, cr15, {7} @ │ │ │ │ bl 3a4d5e │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (34ad74 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r4], #364 @ 0x16c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #660] @ (34b020 ) │ │ │ │ @@ -368171,15 +368171,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 688300 │ │ │ │ + bl 688308 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 34aef8 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -368207,22 +368207,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34af92 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 716e94 │ │ │ │ + bl 716e9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34af4e │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 7161e4 │ │ │ │ + bl 7161ec │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 34af80 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 34adca │ │ │ │ @@ -368242,15 +368242,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 34aed0 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 71624c │ │ │ │ + bl 716254 │ │ │ │ adds r6, #16 │ │ │ │ blx 259f10 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 34aeba │ │ │ │ ldr r2, [pc, #352] @ (34b034 ) │ │ │ │ ldr r3, [pc, #336] @ (34b024 ) │ │ │ │ @@ -368297,15 +368297,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34afe6 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 34af56 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 34ae3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71dee4 │ │ │ │ + bl 71deec │ │ │ │ b.n 34ae64 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 34af7a │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 34ae90 │ │ │ │ @@ -368321,15 +368321,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 34ae98 │ │ │ │ ldr r1, [pc, #192] @ (34b044 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ b.n 34ae7e │ │ │ │ ldr r1, [pc, #180] @ (34b048 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34ae50 │ │ │ │ ldr r1, [pc, #168] @ (34b04c ) │ │ │ │ @@ -368337,15 +368337,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34ae50 │ │ │ │ ldr r0, [pc, #160] @ (34b050 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 34ae50 │ │ │ │ ldr r1, [pc, #144] @ (34b054 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34af0a │ │ │ │ @@ -368354,29 +368354,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34af0a │ │ │ │ ldr r0, [pc, #124] @ (34b058 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34af0a │ │ │ │ ldr r3, [pc, #116] @ (34b05c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34af44 │ │ │ │ ldr r3, [pc, #88] @ (34b04c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34af44 │ │ │ │ ldr r0, [pc, #96] @ (34b060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34af44 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (34b064 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (34b068 ) │ │ │ │ ldr r0, [pc, #84] @ (34b06c ) │ │ │ │ @@ -368388,41 +368388,41 @@ │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbba0069 │ │ │ │ @ instruction: 0xfb7e0069 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa780069 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 34b062 │ │ │ │ + cbz r4, 34b060 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #992] @ (34b42c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #592] @ 0x250 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -368439,35 +368439,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688090 │ │ │ │ + bl 688098 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 34b0cc │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 34b0d6 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688090 │ │ │ │ + bl 688098 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 34b0b4 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 34b0a6 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b5fc │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34b0e6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688300 │ │ │ │ + bl 688308 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (34b11c ) │ │ │ │ ldr r3, [pc, #44] @ (34b118 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -368496,44 +368496,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (34b194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w ip, [pc, #72] @ 34b198 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (34b19c ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -368554,31 +368554,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (34b1e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (34b274 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 34b25e │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ cbnz r0, 34b21a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -368587,33 +368587,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34b23e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr r3, [pc, #60] @ (34b27c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b226 │ │ │ │ ldr r3, [pc, #52] @ (34b280 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b226 │ │ │ │ ldr r0, [pc, #48] @ (34b284 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34b226 │ │ │ │ ldr r3, [pc, #40] @ (34b288 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (34b28c ) │ │ │ │ ldr r0, [pc, #40] @ (34b290 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -368624,21 +368624,21 @@ │ │ │ │ @ instruction: 0xf7520069 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 34b4b4 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -368658,34 +368658,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (34b4c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #496] @ (34b4cc ) │ │ │ │ ldr r1, [pc, #496] @ (34b4d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 25b008 │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 68858c │ │ │ │ + bl 688594 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b3e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 34b070 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -368731,27 +368731,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (34b4e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34b3b6 │ │ │ │ ldr r3, [pc, #324] @ (34b4e4 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (34b4e8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (34b4ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr r2, [pc, #312] @ (34b4f0 ) │ │ │ │ ldr r3, [pc, #260] @ (34b4c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -368769,39 +368769,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (34b4f8 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34b3b6 │ │ │ │ ldr r3, [pc, #256] @ (34b4fc ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (34b500 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (34b504 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 34b3b6 │ │ │ │ ldr r2, [pc, #240] @ (34b508 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (34b50c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 688900 │ │ │ │ + bl 688908 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (34b510 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -368823,86 +368823,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b33c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (34b51c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34b33c │ │ │ │ ldr r1, [pc, #152] @ (34b520 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34b372 │ │ │ │ ldr r1, [pc, #132] @ (34b518 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b372 │ │ │ │ ldr r0, [pc, #132] @ (34b524 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 34b372 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf6920069 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf6820069 │ │ │ │ - add r3, pc, #296 @ (adr r3, 34b5f8 ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 34b5d8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #384 @ (adr r3, 34b654 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 34b634 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf5920069 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #28] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r3, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (34b724 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -368960,15 +368960,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34b5da │ │ │ │ ldr r0, [pc, #356] @ (34b734 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 34b5fe │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -368980,15 +368980,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 34b5f0 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 716254 │ │ │ │ + b.w 71625c │ │ │ │ ldr r0, [pc, #296] @ (34b738 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 34b620 │ │ │ │ ldr r0, [pc, #280] @ (34b730 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -369009,19 +369009,19 @@ │ │ │ │ bpl.n 34b560 │ │ │ │ ldr r0, [pc, #256] @ (34b740 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r0, [pc, #244] @ (34b744 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 34b6e0 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b560 │ │ │ │ @@ -369039,15 +369039,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34b560 │ │ │ │ ldr r0, [pc, #184] @ (34b74c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 34b628 │ │ │ │ add r3, pc, #8 @ (adr r3, 34b6ac ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -369086,27 +369086,27 @@ │ │ │ │ and.w r0, ip, #15269888 @ 0xe90000 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx fp │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (34b7f0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -369115,25 +369115,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (34b7f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #128] @ (34b7fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (34b800 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ vldr d7, [pc, #84] @ 34b7e8 │ │ │ │ ldr r2, [pc, #108] @ (34b804 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (34b808 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -369162,27 +369162,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r5, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (34b9a4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -369255,20 +369255,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b838 │ │ │ │ ldr r0, [pc, #232] @ (34b9b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34b838 │ │ │ │ ldr r0, [pc, #224] @ (34b9bc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 34b962 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b838 │ │ │ │ @@ -369304,15 +369304,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (34b9b0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34b838 │ │ │ │ ldr r0, [pc, #104] @ (34b9c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34b838 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 34b8ee │ │ │ │ add r3, pc, #8 @ (adr r3, 34b970 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -369334,25 +369334,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (34b9d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bgt.n 34b9c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369361,44 +369361,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (34ba34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #60] @ (34ba38 ) │ │ │ │ ldr r1, [pc, #60] @ (34ba3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3439d8 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39a7c0 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #18] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 34b954 │ │ │ │ + bvs.n 34b944 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (34bad0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369407,31 +369407,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (34bad8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #112] @ (34badc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (34bae0 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #96] @ (34bae4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #88] @ (34bae8 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -369449,32 +369449,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r1, #56] @ 0x38 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 34bb38 │ │ │ │ + bvs.n 34bb28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r1, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ bgt.n 34bb18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (34baf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ bgt.n 34bb98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -369541,25 +369541,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (34bbfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #76] @ (34bc00 ) │ │ │ │ ldr r1, [pc, #76] @ (34bc04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #60] @ (34bc08 ) │ │ │ │ ldr r3, [pc, #64] @ (34bc0c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (34bc10 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -369572,21 +369572,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa520040 │ │ │ │ - @ instruction: 0xfa660040 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + @ instruction: 0xfa4a0040 │ │ │ │ + @ instruction: 0xfa5e0040 │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 34bbb0 │ │ │ │ + bmi.n 34bba0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -369604,54 +369604,54 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #68] @ (34bc94 ) │ │ │ │ ldr r1, [pc, #72] @ (34bc98 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #60] @ (34bc9c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (34bca0 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #2] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vld1.8 {d0[2]}, [r6], r0 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + ldrsb.w r0, [lr, #64] @ 0x40 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (34bd44 ) │ │ │ │ @@ -369662,27 +369662,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #124] @ (34bd50 ) │ │ │ │ ldr r1, [pc, #124] @ (34bd54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (34bd58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #108] @ (34bd5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34bd20 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -369710,35 +369710,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bcf4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (34bd68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bcf4 │ │ │ │ nop │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itt ne │ │ │ │ + ite ne │ │ │ │ movne r7, r7 │ │ │ │ - bcc.n 34bcb4 @ unpredictable │ │ │ │ + bcc.n 34bca4 @ unpredictable │ │ │ │ lsls r7, r0, #1 │ │ │ │ stcl 0, cr0, [r6], #-420 @ 0xfffffe5c │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #58] @ 0x3a │ │ │ │ + strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (34be0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369747,15 +369747,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (34be14 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (34be18 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 34bdce │ │ │ │ @@ -369764,15 +369764,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (34be20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #104] @ (34be24 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 34bde2 │ │ │ │ @@ -369795,38 +369795,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34bdca │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (34be30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 34bdca │ │ │ │ nop │ │ │ │ - str r0, [r4, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs.w r0, r0, r9, asr #1 │ │ │ │ - bkpt 0x0050 │ │ │ │ + bkpt 0x0048 │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 34bde4 │ │ │ │ + bcs.n 34bdd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 34c02c │ │ │ │ sub sp, #8 │ │ │ │ @@ -369838,15 +369838,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (34c038 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 34bfa2 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (34c034 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -369856,15 +369856,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (34c044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #432] @ (34c048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c002 │ │ │ │ movs r0, #0 │ │ │ │ b.n 34bfcc │ │ │ │ @@ -369881,15 +369881,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (34c054 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #368] @ (34c048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bea2 │ │ │ │ ldr r3, [pc, #376] @ (34c058 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369902,29 +369902,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34bea2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (34c060 ) │ │ │ │ ldr r0, [pc, #364] @ (34c064 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bea2 │ │ │ │ ldr.w ip, [pc, #356] @ 34c068 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (34c06c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (34c070 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #288] @ (34c048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bea2 │ │ │ │ ldr r3, [pc, #296] @ (34c058 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369937,29 +369937,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34bea2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (34c074 ) │ │ │ │ ldr r0, [pc, #304] @ (34c078 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bea2 │ │ │ │ ldr.w ip, [pc, #296] @ 34c07c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (34c080 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (34c084 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #208] @ (34c048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bea2 │ │ │ │ ldr r3, [pc, #216] @ (34c058 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369972,27 +369972,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 34bea2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (34c088 ) │ │ │ │ ldr r0, [pc, #244] @ (34c08c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bea2 │ │ │ │ ldr.w ip, [pc, #236] @ 34c090 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (34c094 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (34c098 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #132] @ (34c048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34bfde │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -370012,15 +370012,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bfc8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (34c09c ) │ │ │ │ ldr r0, [pc, #168] @ (34c0a0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bfc8 │ │ │ │ ldr r3, [pc, #84] @ (34c058 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34bea2 │ │ │ │ ldr r3, [pc, #76] @ (34c05c ) │ │ │ │ @@ -370029,79 +370029,79 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34bea2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (34c0a4 ) │ │ │ │ ldr r0, [pc, #136] @ (34c0a8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34bea2 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xeaee0069 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 34c050 │ │ │ │ + bne.n 34c040 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 34bfe8 │ │ │ │ + bne.n 34bfd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r1, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 34c160 │ │ │ │ + bne.n 34c150 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 34c0d4 │ │ │ │ + bne.n 34c0c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r4, r7} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r6} │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 34c050 │ │ │ │ + beq.n 34c040 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -370199,15 +370199,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 34c2fc │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34c260 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (34c424 ) │ │ │ │ @@ -370225,15 +370225,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34c144 │ │ │ │ ldr r0, [pc, #532] @ (34c430 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34c144 │ │ │ │ ldr r1, [pc, #504] @ (34c434 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -370244,15 +370244,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34c144 │ │ │ │ ldr r0, [pc, #484] @ (34c438 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34c144 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 34c3ba │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -370419,19 +370419,19 @@ │ │ │ │ ldrd r0, r0, [r2], #-420 @ 0x1a4 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 34c87c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -370526,15 +370526,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (34c890 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34c5ee │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 34c498 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -370547,15 +370547,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 34c498 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -370575,15 +370575,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 34c498 │ │ │ │ add r1, pc, #8 @ (adr r1, 34c60c ) │ │ │ │ @@ -370720,15 +370720,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34c6ac │ │ │ │ b.n 34c69a │ │ │ │ ldr r0, [pc, #312] @ (34c894 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 34c492 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c528 │ │ │ │ @@ -370815,17 +370815,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0034c898 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -370946,15 +370946,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -371015,15 +371015,15 @@ │ │ │ │ bne.n 34ca0a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 34ca0a │ │ │ │ b.n 34c950 │ │ │ │ nop │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0034cac4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371043,33 +371043,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (34cb14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 4a1814 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ + b.w 5cff5c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (34cbd4 ) │ │ │ │ @@ -371080,15 +371080,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (34cbdc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34cac4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -371098,15 +371098,15 @@ │ │ │ │ bl 39aa90 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r5 │ │ │ │ bl 34c898 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (34cbe0 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -371114,19 +371114,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 4a1790 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a1200 │ │ │ │ nop │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r2, [r5, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371137,27 +371137,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (34cc80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (34cc84 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (34cc88 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #92] @ (34cc8c ) │ │ │ │ ldr r2, [pc, #96] @ (34cc90 ) │ │ │ │ ldr r3, [pc, #96] @ (34cc94 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -371169,40 +371169,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs.w r0, r2, #12517376 @ 0xbf0000 │ │ │ │ + sub.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r4, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371213,15 +371213,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (34cd00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #52] @ (34cd04 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (34cd08 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371231,22 +371231,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add.w r0, r6, #12517376 @ 0xbf0000 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + @ instruction: 0xf4fe003f │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -371281,15 +371281,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 34cd42 │ │ │ │ ldr r2, [pc, #68] @ (34cdc8 ) │ │ │ │ ldr r3, [pc, #44] @ (34cdb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371308,18 +371308,18 @@ │ │ │ │ nop │ │ │ │ bgt.n 34cdf8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - eors.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ + eor.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 34cd5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371331,24 +371331,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (34ce38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #72] @ (34ce3c ) │ │ │ │ ldr r1, [pc, #72] @ (34ce40 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (34ce44 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (34ce48 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371358,26 +371358,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf3e2003f │ │ │ │ - add r6, sp, #16 │ │ │ │ + @ instruction: 0xf3da003f │ │ │ │ + add r5, sp, #1008 @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r4, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (34cea8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371387,33 +371387,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (34ceb0 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 48a114 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 2594b8 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 394a98 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a1814 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #76 @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -371476,15 +371476,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25c04c │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #368] @ (34d0f8 ) │ │ │ │ + ldr r7, [pc, #336] @ (34d0d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 34ceb4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371676,21 +371676,21 @@ │ │ │ │ b.n 34d11c │ │ │ │ bl 25c01c │ │ │ │ nop │ │ │ │ bls.n 34d1bc │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (34d4b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #512] @ (34d3a8 ) │ │ │ │ + ldr r5, [pc, #480] @ (34d388 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r0, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (34d298 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371699,30 +371699,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (34d2a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #196] @ (34d2a4 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (34d2a8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (34d2ac ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2898 │ │ │ │ + bl 5d28a0 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 34d210 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -371735,15 +371735,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (34d2b0 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (34d2b4 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (34d2b8 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -371769,28 +371769,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25c0ac │ │ │ │ - ldr r4, [pc, #856] @ (34d5f4 ) │ │ │ │ + ldr r4, [pc, #824] @ (34d5d4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #152] @ (34d340 ) │ │ │ │ + ldr r4, [pc, #120] @ (34d320 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vshr.s32 d16, d31, #30 │ │ │ │ + vshr.s16 d16, d31, #6 │ │ │ │ ldrsb r4, [r0, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -371805,15 +371805,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r9, r0 │ │ │ │ b.n 34d302 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 34d538 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -371828,15 +371828,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (34d564 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r9, r0 │ │ │ │ b.n 34d340 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 34d538 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -371873,15 +371873,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d51c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 34d3e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r2, [pc, #432] @ (34d56c ) │ │ │ │ ldr r3, [pc, #416] @ (34d55c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371949,15 +371949,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 34ceb4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (34d580 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -371987,15 +371987,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (34d58c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (34d590 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 489f00 │ │ │ │ b.n 34d3b8 │ │ │ │ @@ -372033,28 +372033,28 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r2, [r5, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bpl.n 34d490 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r2, [r5, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ldr r1, [pc, #752] @ (34d87c ) │ │ │ │ + ldr r1, [pc, #720] @ (34d85c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r3, #6] │ │ │ │ + strb r6, [r2, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -372886,21 +372886,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r4} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (34e2b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r2!, {} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (34dfd8 ) │ │ │ │ ldr r3, [pc, #48] @ (34dfdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373208,19 +373208,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (34e640 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -373534,19 +373534,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r1, [pc, #784] @ (34ea00 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (34e908 ) │ │ │ │ @@ -373744,21 +373744,21 @@ │ │ │ │ b.n 34e7da │ │ │ │ bl 25c07c │ │ │ │ blx 25b43c │ │ │ │ bl 25c01c │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (34ec24 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (34eab0 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -373912,15 +373912,15 @@ │ │ │ │ lsllt r1, r5, #1 │ │ │ │ ittt eq @ unpredictable │ │ │ │ lsleq r1, r5, #1 │ │ │ │ bkpt 0x00d8 │ │ │ │ lsleq r1, r5, #1 │ │ │ │ ldr r1, [pc, #784] @ (34ede0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 34ed24 │ │ │ │ @@ -374135,33 +374135,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 34ecf4 │ │ │ │ blx 25b43c │ │ │ │ bl 25c04c │ │ │ │ nop │ │ │ │ bkpt 0x0064 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #784] @ (34f040 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (34ed50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r3, sp, #536 @ 0x218 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 34edcc │ │ │ │ @@ -374199,27 +374199,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 34ed7c │ │ │ │ ldr r0, [pc, #32] @ (34eddc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34ed7c │ │ │ │ nop │ │ │ │ cbnz r6, 34ee46 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (34eef4 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -374312,15 +374312,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34ee0c │ │ │ │ ldr r0, [pc, #48] @ (34ef04 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34ee0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 351690 │ │ │ │ @@ -374328,15 +374328,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #16] │ │ │ │ + str r4, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (34efa8 ) │ │ │ │ @@ -374344,25 +374344,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (34efb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (34efb4 ) │ │ │ │ ldr r1, [pc, #132] @ (34efb8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #116] @ (34efbc ) │ │ │ │ ldr r2, [pc, #120] @ (34efc0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (34efc4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -374373,50 +374373,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #80] @ (34efcc ) │ │ │ │ ldr r1, [pc, #84] @ (34efd0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #424 @ (adr r1, 34f15c ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 34f13c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #214 @ 0xd6 │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 34eee4 │ │ │ │ + bcs.n 34eed4 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #328 @ 0x148 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stc2 0, cr0, [r0], #-412 @ 0xfffffe64 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -374500,15 +374500,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 34f1b8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 34f1cc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (34f1d0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -374566,50 +374566,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #68] @ (34f1e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 351824 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #36 @ 0x24 │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r7, pc, #960 @ (adr r7, 34f590 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ subs r0, #66 @ 0x42 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -374620,25 +374620,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (34f230 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3514b0 │ │ │ │ nop │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r5, #210 @ 0xd2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34f2a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -374647,25 +374647,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34f2a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (34f2ac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34f2b0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (34f2b4 ) │ │ │ │ ldr r2, [pc, #64] @ (34f2b8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -374676,27 +374676,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #17 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 34f318 │ │ │ │ sub sp, #16 │ │ │ │ @@ -374704,35 +374704,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (34f320 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5cff54 │ │ │ │ + bl 5cff5c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 34f30a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4a1814 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (34f61c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374841,15 +374841,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34f34c │ │ │ │ ldr r0, [pc, #484] @ (34f62c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34f34c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 35172c │ │ │ │ movs r1, #0 │ │ │ │ b.n 34f3ce │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -374871,15 +374871,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f470 │ │ │ │ ldr r0, [pc, #424] @ (34f634 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 34f470 │ │ │ │ ldr r3, [pc, #400] @ (34f630 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374936,15 +374936,15 @@ │ │ │ │ b.n 34f502 │ │ │ │ ldr r0, [pc, #264] @ (34f638 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f396 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -374953,22 +374953,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34f396 │ │ │ │ ldr r0, [pc, #216] @ (34f63c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 34f396 │ │ │ │ ldr r0, [pc, #204] @ (34f640 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34f41e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -374978,23 +374978,23 @@ │ │ │ │ beq.w 34f41e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34f41e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 34f41e │ │ │ │ ldr r0, [pc, #140] @ (34f644 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34f412 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -375005,15 +375005,15 @@ │ │ │ │ beq.n 34f502 │ │ │ │ b.n 34f4fa │ │ │ │ ldr r0, [pc, #96] @ (34f648 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34f406 │ │ │ │ @@ -375029,29 +375029,29 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, r4] │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -375097,15 +375097,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 34f70c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -375130,15 +375130,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f6dc │ │ │ │ ldr r0, [pc, #100] @ (34f790 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 34f6dc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (34f784 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -375158,31 +375158,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f754 │ │ │ │ ldr r0, [pc, #40] @ (34f798 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 34f754 │ │ │ │ nop │ │ │ │ uxtb r2, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #128] @ (34f818 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (34f88c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375252,26 +375252,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f7bc │ │ │ │ ldr r0, [pc, #28] @ (34f89c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34f7bc │ │ │ │ cbz r2, 34f8b6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (34f954 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -375329,22 +375329,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 34f946 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 34f906 │ │ │ │ ldr r0, [pc, #20] @ (34f95c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34f940 │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r7] │ │ │ │ + ldrsb r6, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 34f9a0 │ │ │ │ bls.n 34f998 │ │ │ │ @@ -376342,15 +376342,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 3504ca │ │ │ │ mov r0, r5 │ │ │ │ bl 34f65c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -376368,15 +376368,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 34fb60 │ │ │ │ b.n 35049c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -376387,15 +376387,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 35054e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -376408,15 +376408,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 350544 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -376837,15 +376837,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3509a8 │ │ │ │ ldr r0, [pc, #212] @ (350aac ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 3508b6 │ │ │ │ @@ -376858,15 +376858,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 35083a │ │ │ │ ldr r0, [pc, #160] @ (350ab4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 35083a │ │ │ │ ldr r3, [pc, #148] @ (350ab8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350918 │ │ │ │ @@ -376879,15 +376879,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 350918 │ │ │ │ ldr r1, [pc, #76] @ (350aa4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3508a8 │ │ │ │ ldr r1, [pc, #68] @ (350aa8 ) │ │ │ │ @@ -376895,15 +376895,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3508a8 │ │ │ │ ldr r0, [pc, #76] @ (350ac0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3508a8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #704 @ (adr r3, 350d50 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r3, pc, #664 @ (adr r3, 350d2c ) │ │ │ │ @@ -376916,25 +376916,25 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r1 │ │ │ │ + blxns r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bx r6 │ │ │ │ + bx r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bx r9 │ │ │ │ + bx r8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r8, lr │ │ │ │ + mov r8, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00350ac4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -377772,21 +377772,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 350e94 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r3, #11 │ │ │ │ + asrs r0, r2, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r5, #26 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00351428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378177,21 +378177,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -378375,15 +378375,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ strh r4, [r7, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r2, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (351af0 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -378417,15 +378417,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ strh r0, [r4, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -378465,26 +378465,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 351b74 │ │ │ │ ldr r2, [pc, #64] @ (351bd8 ) │ │ │ │ ldr r3, [pc, #52] @ (351bcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378504,15 +378504,15 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r6, [r2, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378563,19 +378563,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -378604,23 +378604,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ b.n 351cb6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -378630,45 +378630,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (351dfc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (351e00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #184] @ (351e04 ) │ │ │ │ ldr r1, [pc, #184] @ (351e08 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #168] @ (351e0c ) │ │ │ │ ldr r1, [pc, #168] @ (351e10 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #152] @ (351e14 ) │ │ │ │ ldr r1, [pc, #152] @ (351e18 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #136] @ (351e1c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (351e20 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (351e24 ) │ │ │ │ add r4, pc │ │ │ │ @@ -378699,43 +378699,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #368 @ (adr r4, 351f84 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 351f64 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #130 @ 0x82 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 351ec4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, #118 @ 0x76 │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r5, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378895,15 +378895,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 351fc8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 351fc8 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378918,25 +378918,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 3520ba │ │ │ │ eors r3, r2 │ │ │ │ @@ -379028,26 +379028,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (35238c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (352390 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #500] @ (352394 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (352398 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -379117,33 +379117,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 39a7c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4a1260 │ │ │ │ ldr r6, [pc, #312] @ (3523a8 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r2, [pc, #308] @ (3523ac ) │ │ │ │ ldr r1, [pc, #312] @ (3523b0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 354018 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (3523b4 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -379160,42 +379160,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #188] @ (3523bc ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #156] @ (3523c0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ ldr r2, [pc, #132] @ (3523c4 ) │ │ │ │ ldr r3, [pc, #64] @ (352384 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -379211,42 +379211,42 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r0, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r2, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r7, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r5, #6 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb8e003f │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + @ instruction: 0xfb86003f │ │ │ │ + ldr r7, [sp, #272] @ 0x110 │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r3, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379459,24 +379459,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (352690 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #72] @ (352694 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (352698 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (35269c ) │ │ │ │ ldr r2, [pc, #64] @ (3526a0 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -379487,26 +379487,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [ip, #324]! @ 0x144 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + stc2l 0, cr0, [r4, #324]! @ 0x144 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 35276c │ │ │ │ + bhi.n 35275c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -379518,15 +379518,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a2e8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -379552,18 +379552,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 4a1790 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4a1c54 │ │ │ │ - ldc2l 0, cr0, [lr, #-324] @ 0xfffffebc │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + ldc2l 0, cr0, [r6, #-324] @ 0xfffffebc │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #72 @ 0x48 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3527ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -379571,43 +379571,43 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (3527b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 35277a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 35278c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 35279e │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a1814 │ │ │ │ - stc2l 0, cr0, [lr], {81} @ 0x51 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + stc2l 0, cr0, [r6], {81} @ 0x51 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3528cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -379617,15 +379617,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -379670,26 +379670,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3528c4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 352818 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352868 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 352868 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -379704,17 +379704,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 352868 │ │ │ │ - mcrr2 0, 5, r0, ip, cr1 │ │ │ │ - @ instruction: 0xf630003f │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + mcrr2 0, 5, r0, r4, cr1 │ │ │ │ + @ instruction: 0xf628003f │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (352950 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -379751,26 +379751,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3528f4 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (352960 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3528f4 │ │ │ │ nop │ │ │ │ strh r0, [r4, #2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #30 │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -379953,16 +379953,16 @@ │ │ │ │ b.n 352afe │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 352afe │ │ │ │ nop │ │ │ │ - ldr??.w r0, [sl, #81] @ 0x51 │ │ │ │ - ldrh.w r0, [r8, #81] @ 0x51 │ │ │ │ + ldr??.w r0, [r2, #81] @ 0x51 │ │ │ │ + ldrh.w r0, [r0, #81] @ 0x51 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ pop {r4} │ │ │ │ @@ -379999,33 +379999,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -380097,20 +380097,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r5, #226 @ 0xe2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb.w r0, [r2, r1, lsl #1] │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + @ instruction: 0xf7fa0051 │ │ │ │ + ldrb r2, [r6, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (353128 ) │ │ │ │ @@ -380133,15 +380133,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (353134 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (353138 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -380216,15 +380216,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (353148 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -380301,15 +380301,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (353150 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 353038 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -380429,25 +380429,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6560051 │ │ │ │ - bics.w r0, r4, #63 @ 0x3f │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + movw r0, #59473 @ 0xe851 │ │ │ │ + bic.w r0, ip, #63 @ 0x3f │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ movs r7, r7 │ │ │ │ - addw r0, ip, #2129 @ 0x851 │ │ │ │ - @ instruction: 0xf5fc0051 │ │ │ │ - vshr.s16 d16, d31, #12 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + addw r0, r4, #2129 @ 0x851 │ │ │ │ + @ instruction: 0xf5f40051 │ │ │ │ + vshr.s8 d16, d31, #4 │ │ │ │ + str r3, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 2, r0, cr14, cr15, {1} │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + mcr 0, 2, r0, cr6, cr15, {1} │ │ │ │ + str r2, [sp, #8] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r2, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -380607,15 +380607,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 353350 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 72e134 │ │ │ │ + bl 72e13c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -380651,40 +380651,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 353880 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 353d00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3537f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 72e134 │ │ │ │ + bl 72e13c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 35378c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 353476 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -380724,15 +380724,15 @@ │ │ │ │ b.n 353420 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 353da8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35341e │ │ │ │ @@ -381081,27 +381081,27 @@ │ │ │ │ b.n 3534ee │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ b.n 3537c8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #23] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r8, #81 @ 0x51 │ │ │ │ - orrs.w r0, lr, pc, rrx │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + orns r0, r0, #81 @ 0x51 │ │ │ │ + orrs.w r0, r6, pc, rrx │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ strb r4, [r4, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 25a000 │ │ │ │ @@ -381202,26 +381202,26 @@ │ │ │ │ bpl.n 353966 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (3539b4 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353966 │ │ │ │ nop │ │ │ │ strb r6, [r2, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003539b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381253,25 +381253,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3539e4 │ │ │ │ ldr r0, [pc, #28] @ (353a28 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3539e4 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353a2c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381317,45 +381317,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353a70 │ │ │ │ ldr r0, [pc, #60] @ (353ae0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353a70 │ │ │ │ ldr r3, [pc, #52] @ (353ae4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353a80 │ │ │ │ ldr r3, [pc, #32] @ (353adc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353a80 │ │ │ │ ldr r0, [pc, #36] @ (353ae8 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353a80 │ │ │ │ nop │ │ │ │ ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353aec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -381489,15 +381489,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353bfa │ │ │ │ ldr r1, [pc, #148] @ (353cf0 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353bce │ │ │ │ ldr r1, [pc, #128] @ (353ce8 ) │ │ │ │ @@ -381510,15 +381510,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (353cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353bce │ │ │ │ ldr r3, [pc, #104] @ (353cf8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353ba0 │ │ │ │ ldr r3, [pc, #76] @ (353ce8 ) │ │ │ │ @@ -381529,45 +381529,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (353cfc ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 353ba0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #4 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #736] @ (353fdc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353d00 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381609,43 +381609,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (353d98 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353d38 │ │ │ │ ldr r0, [pc, #52] @ (353d9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353d38 │ │ │ │ ldr r2, [pc, #48] @ (353da0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 353d38 │ │ │ │ ldr r2, [pc, #28] @ (353d98 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 353d38 │ │ │ │ ldr r0, [pc, #32] @ (353da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353d38 │ │ │ │ ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r7, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ands r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353da8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381694,25 +381694,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (353e40 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353e08 │ │ │ │ ldr r0, [pc, #24] @ (353e44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353e08 │ │ │ │ ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353e48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381729,47 +381729,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 353ea6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ ldr r3, [pc, #40] @ (353ed0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353e80 │ │ │ │ ldr r3, [pc, #32] @ (353ed4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353e80 │ │ │ │ ldr r0, [pc, #24] @ (353ed8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353e80 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #1 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353edc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -381836,26 +381836,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (353fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 353f52 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353fac : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 354004 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -381884,25 +381884,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (354010 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353fd4 │ │ │ │ ldr r0, [pc, #24] @ (354014 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00354018 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382128,15 +382128,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r4, r6} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00354258 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -382174,36 +382174,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382219,15 +382219,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -382236,40 +382236,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -382343,15 +382343,15 @@ │ │ │ │ bhi.n 354522 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 354510 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -382378,15 +382378,15 @@ │ │ │ │ bhi.n 35452c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldr r2, [pc, #116] @ (354558 ) │ │ │ │ ldr r3, [pc, #108] @ (354550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382756,25 +382756,25 @@ │ │ │ │ nop │ │ │ │ str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - push {r3, r4, r5, r6, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #13 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r0, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003548cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382867,19 +382867,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3549cc ) │ │ │ │ ldr r0, [pc, #20] @ (3549d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003549d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382952,15 +382952,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 354a2a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ b.n 354a2a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 49d2d8 │ │ │ │ bl 49b474 │ │ │ │ @@ -382980,19 +382980,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r3, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbz r0, 354b24 │ │ │ │ + cbz r0, 354b22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r3, #4 │ │ │ │ + asrs r2, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354adc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -383015,15 +383015,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 354b3a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 722394 │ │ │ │ + bl 72239c │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 354b76 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 354b76 │ │ │ │ @@ -383032,15 +383032,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 354b50 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 354b18 │ │ │ │ ldr r2, [pc, #72] @ (354b9c ) │ │ │ │ ldr r3, [pc, #68] @ (354b98 ) │ │ │ │ add r2, pc │ │ │ │ @@ -383058,15 +383058,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 354b50 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -383100,15 +383100,15 @@ │ │ │ │ cbz r1, 354bd8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 354c44 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 354c1e │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -383210,25 +383210,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 734238 │ │ │ │ + bl 734240 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 354c20 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -383274,15 +383274,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 354d9e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 354d3a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -383298,27 +383298,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 354cdc │ │ │ │ b.n 354d3a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 354cbc │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 354cdc │ │ │ │ b.n 354d3a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (354e28 ) │ │ │ │ @@ -383332,19 +383332,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrb r0, [r3, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r0, #23 │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354e34 : │ │ │ │ cbz r0, 354e42 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -383360,19 +383360,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (354e70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #21 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354e74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -383461,15 +383461,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 354fba │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 354f8e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 354f8e │ │ │ │ @@ -383548,29 +383548,29 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldrh r0, [r0, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r6, sp, #0 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #15 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355060 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383598,19 +383598,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3550bc ) │ │ │ │ ldr r0, [pc, #20] @ (3550c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003550c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383664,19 +383664,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (35515c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355160 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383695,19 +383695,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3551a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3551a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r4, sp, #408 @ 0x198 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003551ac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003551b0 : │ │ │ │ @@ -383787,31 +383787,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (35529c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #656 @ 0x290 │ │ │ │ + add r3, sp, #624 @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r7, #5 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r4, #7 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003552a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384006,19 +384006,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3554a4 ) │ │ │ │ ldr r0, [pc, #20] @ (3554a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003554ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -384084,15 +384084,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (355674 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384111,15 +384111,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 734238 │ │ │ │ + bl 734240 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -384149,15 +384149,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 355616 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 734238 │ │ │ │ + bl 734240 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 3555a8 │ │ │ │ blx 2594b8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 25b9f0 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -384187,25 +384187,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (355684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3555e8 │ │ │ │ strh r4, [r3, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (3558dc ) │ │ │ │ @@ -384255,15 +384255,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35575a │ │ │ │ ldr r0, [pc, #476] @ (3558f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35575a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 3557ae │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -384329,15 +384329,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (3558f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 355740 │ │ │ │ ldr r0, [pc, #300] @ (355900 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 355740 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3556ee │ │ │ │ ldr r3, [pc, #280] @ (355904 ) │ │ │ │ @@ -384348,29 +384348,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (3558f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3556ee │ │ │ │ ldr r0, [pc, #256] @ (355908 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3556ee │ │ │ │ ldr r2, [pc, #252] @ (35590c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3556c4 │ │ │ │ ldr r2, [pc, #208] @ (3558f0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3556c4 │ │ │ │ ldr r0, [pc, #228] @ (355910 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 3556c4 │ │ │ │ ldr r3, [pc, #220] @ (355914 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355782 │ │ │ │ @@ -384381,15 +384381,15 @@ │ │ │ │ bpl.n 355782 │ │ │ │ ldr r0, [pc, #200] @ (355918 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 355782 │ │ │ │ ldr r3, [pc, #136] @ (3558ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35575a │ │ │ │ ldr r3, [pc, #128] @ (3558f0 ) │ │ │ │ @@ -384397,43 +384397,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35575a │ │ │ │ ldr r0, [pc, #156] @ (35591c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35575a │ │ │ │ ldr r3, [pc, #148] @ (355920 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3556ee │ │ │ │ ldr r3, [pc, #84] @ (3558f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3556ee │ │ │ │ ldr r0, [pc, #124] @ (355924 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3556ee │ │ │ │ ldr r3, [pc, #116] @ (355928 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 355740 │ │ │ │ ldr r3, [pc, #48] @ (3558f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 355740 │ │ │ │ ldr r0, [pc, #92] @ (35592c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 355740 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r5, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r4, [r4, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -384441,43 +384441,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r7, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r0, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #20 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r7, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmn r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #21 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00355930 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -384531,19 +384531,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3559c4 ) │ │ │ │ ldr r0, [pc, #20] @ (3559c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #688 @ (adr r5, 355c74 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 355c54 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003559cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384617,19 +384617,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r7, [pc, #408] @ (355c24 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #152] @ (355b2c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r4, pc, #912 @ (adr r4, 355e28 ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 355e08 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355aa0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -384701,19 +384701,19 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ ldr r6, [pc, #584] @ (355da0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (355c30 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r4, pc, #96 @ (adr r4, 355bc4 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 355ba4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355b6c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00355b70 : │ │ │ │ @@ -384734,19 +384734,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (355ba8 ) │ │ │ │ ldr r0, [pc, #20] @ (355bac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r3, pc, #800 @ (adr r3, 355ec8 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 355ea8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355bb0 : │ │ │ │ cbz r0, 355bc0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384763,19 +384763,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355bec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #552 @ (adr r3, 355e10 ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 355df0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355bf0 : │ │ │ │ cbz r0, 355c00 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384792,19 +384792,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355c2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #296 @ (adr r3, 355d50 ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 355d30 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355c30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384842,19 +384842,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (355ca8 ) │ │ │ │ ldr r0, [pc, #20] @ (355cac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r2, pc, #800 @ (adr r2, 355fc8 ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 355fa8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355cb0 : │ │ │ │ cbz r0, 355cd4 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -384877,19 +384877,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355d00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #472 @ (adr r2, 355ed4 ) │ │ │ │ + add r2, pc, #440 @ (adr r2, 355eb4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r1, #6 │ │ │ │ + subs r0, r0, #6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355d04 : │ │ │ │ cbz r0, 355d14 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384906,19 +384906,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355d40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #216 @ (adr r2, 355e14 ) │ │ │ │ + add r2, pc, #184 @ (adr r2, 355df4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + lsls r4, r1, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355d44 : │ │ │ │ cbz r0, 355d54 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384935,19 +384935,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355d80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #984 @ (adr r1, 356154 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 356134 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r1, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r0, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355d84 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00355d88 : │ │ │ │ @@ -385209,15 +385209,15 @@ │ │ │ │ bpl.w 3561ee │ │ │ │ ldr.w r0, [pc, #2300] @ 356994 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3561f0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356e54 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -385372,88 +385372,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 355e24 │ │ │ │ ldr.w r0, [pc, #1796] @ 3569a4 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e50 │ │ │ │ b.n 3561de │ │ │ │ ldr.w r0, [pc, #1764] @ 3569a8 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e48 │ │ │ │ b.n 3561c2 │ │ │ │ ldr.w r0, [pc, #1732] @ 3569ac │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e40 │ │ │ │ b.n 3561a6 │ │ │ │ ldr.w r0, [pc, #1692] @ 3569b0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355efe │ │ │ │ b.n 35616e │ │ │ │ ldr.w r0, [pc, #1656] @ 3569b4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355eb0 │ │ │ │ b.n 3560f4 │ │ │ │ ldr.w r0, [pc, #1632] @ 3569b8 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e50 │ │ │ │ b.n 356082 │ │ │ │ ldr.w r0, [pc, #1600] @ 3569bc │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e48 │ │ │ │ b.n 356064 │ │ │ │ ldr.w r3, [pc, #1568] @ 3569c0 │ │ │ │ @@ -385466,19 +385466,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 356244 │ │ │ │ ldr.w r0, [pc, #1544] @ 3569c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 356244 │ │ │ │ ldr.w r0, [pc, #1532] @ 3569c8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3563e6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385489,15 +385489,15 @@ │ │ │ │ beq.w 355e24 │ │ │ │ b.n 355ffc │ │ │ │ ldr.w r0, [pc, #1480] @ 3569cc │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 356424 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385567,23 +385567,23 @@ │ │ │ │ bpl.w 355f98 │ │ │ │ ldr.w r0, [pc, #1248] @ 3569d4 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3561f0 │ │ │ │ ldr.w r0, [pc, #1228] @ 3569d8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 356574 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -385591,15 +385591,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f96 │ │ │ │ b.n 3564d8 │ │ │ │ ldr.w r0, [pc, #1180] @ 3569dc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 356558 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385636,15 +385636,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 355f98 │ │ │ │ ldr.w r0, [pc, #1056] @ 3569e4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385672,15 +385672,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 355ec8 │ │ │ │ ldr r0, [pc, #960] @ (3569ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355eb0 │ │ │ │ b.n 356600 │ │ │ │ ldr r3, [pc, #940] @ (3569f0 ) │ │ │ │ @@ -385741,20 +385741,20 @@ │ │ │ │ bpl.w 3561ee │ │ │ │ ldr r0, [pc, #784] @ (3569f4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3561f0 │ │ │ │ ldr r0, [pc, #764] @ (3569f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385762,37 +385762,37 @@ │ │ │ │ beq.w 355efe │ │ │ │ b.n 356664 │ │ │ │ ldr r0, [pc, #732] @ (3569fc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e50 │ │ │ │ b.n 3566ce │ │ │ │ ldr r0, [pc, #700] @ (356a00 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e48 │ │ │ │ b.n 3566b2 │ │ │ │ ldr r0, [pc, #672] @ (356a04 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -385881,44 +385881,44 @@ │ │ │ │ bpl.w 3561ee │ │ │ │ ldr r0, [pc, #396] @ (356a10 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3561f0 │ │ │ │ ldr r0, [pc, #376] @ (356a14 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e48 │ │ │ │ b.n 356850 │ │ │ │ ldr r0, [pc, #348] @ (356a18 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355e50 │ │ │ │ b.n 35686c │ │ │ │ ldr r0, [pc, #316] @ (356a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3568f8 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385929,15 +385929,15 @@ │ │ │ │ beq.w 355e24 │ │ │ │ b.n 3567f0 │ │ │ │ ldr r0, [pc, #264] @ (356a20 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 356934 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385972,60 +385972,60 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr14, cr0, {2} │ │ │ │ + cdp2 0, 6, cr0, cr6, cr0, {2} │ │ │ │ ldr r3, [pc, #336] @ (356aec ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ - mcrr2 0, 4, r0, r6, cr0 │ │ │ │ - stc2 0, cr0, [r4], #-256 @ 0xffffff00 │ │ │ │ - cdp2 0, 0, cr0, cr10, cr0, {2} │ │ │ │ - stc2 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ - @ instruction: 0xfbb00040 │ │ │ │ - @ instruction: 0xfb8c0040 │ │ │ │ + stc2l 0, cr0, [r0], #-256 @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [lr], #-256 @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [ip], {64} @ 0x40 │ │ │ │ + cdp2 0, 0, cr0, cr2, cr0, {2} │ │ │ │ + stc2 0, cr0, [r4, #256]! @ 0x100 │ │ │ │ + @ instruction: 0xfba80040 │ │ │ │ + @ instruction: 0xfb840040 │ │ │ │ cmp r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6, #256] @ 0x100 │ │ │ │ - stc2 0, cr0, [sl], #256 @ 0x100 │ │ │ │ - @ instruction: 0xfb040040 │ │ │ │ + stc2l 0, cr0, [lr, #256] @ 0x100 │ │ │ │ + stc2 0, cr0, [r2], #256 @ 0x100 │ │ │ │ + @ instruction: 0xfafc0040 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa160040 │ │ │ │ - ldr??.w r0, [lr, #64] @ 0x40 │ │ │ │ - @ instruction: 0xfb000040 │ │ │ │ + @ instruction: 0xfa0e0040 │ │ │ │ + ldr??.w r0, [r6, #64] @ 0x40 │ │ │ │ + @ instruction: 0xfaf80040 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4c0040 │ │ │ │ + @ instruction: 0xfa440040 │ │ │ │ asrs r4, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [sl], r0 │ │ │ │ + vld4.16 {d16-d19}, [r2], r0 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r4, r0] │ │ │ │ - ldr.w r0, [ip, #64] @ 0x40 │ │ │ │ - @ instruction: 0xf7e80040 │ │ │ │ - @ instruction: 0xf7c80040 │ │ │ │ - @ instruction: 0xf7a80040 │ │ │ │ + ldrb.w r0, [ip, r0] │ │ │ │ + ldr.w r0, [r4, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf7e00040 │ │ │ │ + @ instruction: 0xf7c00040 │ │ │ │ + @ instruction: 0xf7a00040 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6860040 │ │ │ │ - @ instruction: 0xf6700040 │ │ │ │ - movw r0, #51264 @ 0xc840 │ │ │ │ - ldr??.w r0, [r8, r0] │ │ │ │ - @ instruction: 0xf5f40040 │ │ │ │ + @ instruction: 0xf67e0040 │ │ │ │ + @ instruction: 0xf6680040 │ │ │ │ + movw r0, #18496 @ 0x4840 │ │ │ │ + ldr??.w r0, [r0, r0] │ │ │ │ + @ instruction: 0xf5ec0040 │ │ │ │ ldr.w r3, [pc, #1236] @ 356efc │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ strpl r3, [sp, #12] │ │ │ │ @@ -386056,47 +386056,47 @@ │ │ │ │ bpl.w 355ec8 │ │ │ │ ldr.w r0, [pc, #1140] @ 356f00 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3561f0 │ │ │ │ ldr.w r0, [pc, #1116] @ 356f04 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355eb6 │ │ │ │ b.n 356a3c │ │ │ │ ldr.w r0, [pc, #1084] @ 356f08 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ec8 │ │ │ │ b.n 356a74 │ │ │ │ ldr.w r0, [pc, #1052] @ 356f0c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ebe │ │ │ │ b.n 356a58 │ │ │ │ ldr r3, [pc, #996] @ (356efc ) │ │ │ │ @@ -386118,22 +386118,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 355f98 │ │ │ │ ldr r0, [pc, #964] @ (356f10 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3561f0 │ │ │ │ ldr r0, [pc, #944] @ (356f14 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -386182,47 +386182,47 @@ │ │ │ │ bpl.w 355ec8 │ │ │ │ ldr r0, [pc, #788] @ (356f18 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3561f0 │ │ │ │ ldr r0, [pc, #764] @ (356f1c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355eb6 │ │ │ │ b.n 356bb6 │ │ │ │ ldr r0, [pc, #736] @ (356f20 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ec8 │ │ │ │ b.n 356bee │ │ │ │ ldr r0, [pc, #704] @ (356f24 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ebe │ │ │ │ b.n 356bd2 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -386268,52 +386268,52 @@ │ │ │ │ bpl.w 3567b6 │ │ │ │ ldr r0, [pc, #560] @ (356f28 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3561f0 │ │ │ │ ldr r0, [pc, #540] @ (356f2c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3567b6 │ │ │ │ b.n 356ce0 │ │ │ │ ldr r3, [pc, #456] @ (356efc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35679a │ │ │ │ ldr r0, [pc, #496] @ (356f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3567a0 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 355e7e │ │ │ │ ldr r0, [pc, #468] @ (356f34 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3561f0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (356f38 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (356f3c ) │ │ │ │ ldr r0, [pc, #440] @ (356f40 ) │ │ │ │ @@ -386455,91 +386455,91 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, ip, #12582912 @ 0xc00000 │ │ │ │ - orn r0, r0, #12582912 @ 0xc00000 │ │ │ │ - bics.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ - ands.w r0, r6, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf3be0040 │ │ │ │ - usat r0, #0, sl, asr #1 │ │ │ │ - ssat r0, #1, r4, lsl #1 │ │ │ │ - @ instruction: 0xf2ea0040 │ │ │ │ - movt r0, #32832 @ 0x8040 │ │ │ │ - subw r0, r4, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf2120040 │ │ │ │ - @ instruction: 0xf1f80040 │ │ │ │ - sub.w r0, r2, #64 @ 0x40 │ │ │ │ - sub.w r0, r8, #64 @ 0x40 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + orns r0, r4, #12582912 @ 0xc00000 │ │ │ │ + orrs.w r0, r8, #12582912 @ 0xc00000 │ │ │ │ + bics.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ + and.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf3b60040 │ │ │ │ + usat r0, #0, r2, asr #1 │ │ │ │ + @ instruction: 0xf2fc0040 │ │ │ │ + @ instruction: 0xf2e20040 │ │ │ │ + movt r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf29c0040 │ │ │ │ + addw r0, sl, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1f00040 │ │ │ │ + @ instruction: 0xf19a0040 │ │ │ │ + sub.w r0, r0, #64 @ 0x40 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf1380040 │ │ │ │ - ssat r0, #1, sl, asr #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + @ instruction: 0xf1300040 │ │ │ │ + ssat r0, #1, r2, asr #1 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf1200040 │ │ │ │ - @ instruction: 0xf12e0040 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + adds.w r0, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1260040 │ │ │ │ + str r1, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add.w r0, r8, #64 @ 0x40 │ │ │ │ - addw r0, lr, #64 @ 0x40 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + add.w r0, r0, #64 @ 0x40 │ │ │ │ + addw r0, r6, #64 @ 0x40 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0ee0040 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + @ instruction: 0xf0e60040 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0d80040 │ │ │ │ - sbcs.w r0, r6, #64 @ 0x40 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + @ instruction: 0xf0d00040 │ │ │ │ + sbc.w r0, lr, #64 @ 0x40 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0c00040 │ │ │ │ - adcs.w r0, lr, #64 @ 0x40 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + @ instruction: 0xf0b80040 │ │ │ │ + adcs.w r0, r6, #64 @ 0x40 │ │ │ │ + str r1, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0a80040 │ │ │ │ - sub.w r0, lr, #64 @ 0x40 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + @ instruction: 0xf0a00040 │ │ │ │ + sub.w r0, r6, #64 @ 0x40 │ │ │ │ + str r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors.w r0, r0, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf1960040 │ │ │ │ - str r1, [sp, #104] @ 0x68 │ │ │ │ + eor.w r0, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf18e0040 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orns r0, r8, #64 @ 0x40 │ │ │ │ - sbcs.w r0, lr, #64 @ 0x40 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + orns r0, r0, #64 @ 0x40 │ │ │ │ + sbcs.w r0, r6, #64 @ 0x40 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orn r0, r0, #64 @ 0x40 │ │ │ │ - orn r0, lr, #64 @ 0x40 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + orrs.w r0, r8, #64 @ 0x40 │ │ │ │ + orn r0, r6, #64 @ 0x40 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orr.w r0, r8, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf0e60040 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + orr.w r0, r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0de0040 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics.w r0, r0, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf1360040 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + bic.w r0, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf12e0040 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands.w r0, r8, #64 @ 0x40 │ │ │ │ - bic.w r0, r6, #64 @ 0x40 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + ands.w r0, r0, #64 @ 0x40 │ │ │ │ + ands.w r0, lr, #64 @ 0x40 │ │ │ │ + str r0, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - and.w r0, r0, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf1f20040 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + vext.8 q8, q4, q0, #0 │ │ │ │ + @ instruction: 0xf1ea0040 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i32 d16, d8, d0[0] │ │ │ │ - rsbs r0, sl, #64 @ 0x40 │ │ │ │ - str r0, [sp, #456] @ 0x1c8 │ │ │ │ + vmla.i32 d16, d0, d0[0] │ │ │ │ + rsbs r0, r2, #64 @ 0x40 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i16 d16, d0, d0[0] │ │ │ │ - @ instruction: 0xf0d60040 │ │ │ │ + vmla.i d16, d8, d0[0] │ │ │ │ + @ instruction: 0xf0ce0040 │ │ │ │ │ │ │ │ 00356ff4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 35702c │ │ │ │ @@ -386564,18 +386564,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (357048 ) │ │ │ │ ldr r0, [pc, #20] @ (35704c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 8, cr0, cr8, cr0, {2} │ │ │ │ - lsrs r2, r7, #16 │ │ │ │ + cdp 0, 8, cr0, cr0, cr0, {2} │ │ │ │ + lsrs r2, r6, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357050 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386597,18 +386597,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3570a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 3, cr0, cr6, cr0, {2} │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + cdp 0, 2, cr0, cr14, cr0, {2} │ │ │ │ + lsrs r0, r4, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003570a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386629,18 +386629,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3570f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ - lsrs r0, r3, #14 │ │ │ │ + ldcl 0, cr0, [lr, #256] @ 0x100 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003570f4 : │ │ │ │ cbz r0, 357104 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386657,18 +386657,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ - lsrs r4, r2, #13 │ │ │ │ + ldc 0, cr0, [sl, #256] @ 0x100 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357138 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386691,18 +386691,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357184 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r2, #-256] @ 0xffffff00 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + stcl 0, cr0, [sl, #-256] @ 0xffffff00 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357188 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386714,15 +386714,15 @@ │ │ │ │ cbz r2, 3571a8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 3571ca │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -386746,18 +386746,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (357204 ) │ │ │ │ ldr r0, [pc, #20] @ (357208 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [ip], {64} @ 0x40 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + stcl 0, cr0, [r4], {64} @ 0x40 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0035720c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386778,18 +386778,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357254 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r2], {64} @ 0x40 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + ldcl 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357258 : │ │ │ │ cbz r0, 35726e │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -386808,18 +386808,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (357298 ) │ │ │ │ ldr r0, [pc, #20] @ (35729c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r3, #38] @ 0x26 │ │ │ │ + ldrh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ - lsrs r2, r5, #7 │ │ │ │ + ldc 0, cr0, [r0], #-256 @ 0xffffff00 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003572a0 : │ │ │ │ cbz r0, 3572b0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386836,18 +386836,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3572e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xebf60040 │ │ │ │ - lsrs r0, r5, #6 │ │ │ │ + @ instruction: 0xebee0040 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003572e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -386908,15 +386908,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (3573e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 357386 │ │ │ │ ldr r0, [pc, #112] @ (3573f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -386933,19 +386933,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (3573f8 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35733c │ │ │ │ ldr r0, [pc, #56] @ (3573fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 357310 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35736c │ │ │ │ b.n 357386 │ │ │ │ @@ -386956,19 +386956,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 9, cr0, cr0, cr0, {2} │ │ │ │ + cdp 0, 8, cr0, cr8, cr0, {2} │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 8, cr0, cr14, cr0, {2} │ │ │ │ - cdp 0, 0, cr0, cr8, cr0, {2} │ │ │ │ + cdp 0, 8, cr0, cr6, cr0, {2} │ │ │ │ + cdp 0, 0, cr0, cr0, cr0, {2} │ │ │ │ │ │ │ │ 00357400 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #676] @ (3576b8 ) │ │ │ │ @@ -387047,15 +387047,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 35760a │ │ │ │ movs r5, #0 │ │ │ │ b.n 3574f4 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 357656 │ │ │ │ @@ -387082,26 +387082,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (3576d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357460 │ │ │ │ ldr r0, [pc, #432] @ (3576d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357460 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 357682 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3574d4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 3575b2 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -387112,20 +387112,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 722364 │ │ │ │ + bl 72236c │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 722394 │ │ │ │ + bl 72239c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 35759c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -387137,23 +387137,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ b.n 3574f4 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3574d4 │ │ │ │ b.n 35755c │ │ │ │ ldr r3, [pc, #268] @ (3576d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387161,55 +387161,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (3576d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 357438 │ │ │ │ ldr r0, [pc, #248] @ (3576dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357438 │ │ │ │ ldr r3, [pc, #244] @ (3576e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357500 │ │ │ │ ldr r3, [pc, #216] @ (3576d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357500 │ │ │ │ ldr r0, [pc, #228] @ (3576e4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357500 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 357546 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3574d4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 722364 │ │ │ │ + bl 72236c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 722394 │ │ │ │ + bl 72239c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3575a0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -387223,15 +387223,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3576d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 357460 │ │ │ │ ldr r0, [pc, #112] @ (3576ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357460 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 357546 │ │ │ │ ldr r3, [pc, #100] @ (3576f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -387241,15 +387241,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (3576d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 357460 │ │ │ │ ldr r0, [pc, #80] @ (3576f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357460 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 3574f4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -387261,27 +387261,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #230 @ 0xe6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ + stcl 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ cmn r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], #256 @ 0x100 │ │ │ │ + stcl 0, cr0, [r2], #256 @ 0x100 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #256] @ 0x100 │ │ │ │ + stcl 0, cr0, [sl, #256] @ 0x100 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + stcl 0, cr0, [r6], {64} @ 0x40 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4], #256 @ 0x100 │ │ │ │ + stcl 0, cr0, [ip], #256 @ 0x100 │ │ │ │ │ │ │ │ 003576f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -387327,15 +387327,15 @@ │ │ │ │ bhi.n 35776c │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 3577de │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ mov r0, r4 │ │ │ │ bl 355688 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -387346,15 +387346,15 @@ │ │ │ │ bhi.n 3577a0 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 3577d8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 733ff4 │ │ │ │ + bl 733ffc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 357870 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (35791c ) │ │ │ │ ldr r3, [pc, #352] @ (357918 ) │ │ │ │ add r2, pc │ │ │ │ @@ -387403,24 +387403,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357746 │ │ │ │ ldr r0, [pc, #264] @ (35792c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357746 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3578da │ │ │ │ movs r0, #0 │ │ │ │ b.n 3577b4 │ │ │ │ ldr r0, [pc, #244] @ (357930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 357896 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3578f8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -387433,15 +387433,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (357924 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 357834 │ │ │ │ ldr r0, [pc, #208] @ (357938 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357834 │ │ │ │ ldr r3, [pc, #200] @ (35793c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3577b2 │ │ │ │ ldr r3, [pc, #168] @ (357924 ) │ │ │ │ @@ -387450,30 +387450,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3577b2 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (357940 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3577b2 │ │ │ │ cbz r2, 3578b4 │ │ │ │ ldr r3, [pc, #168] @ (357944 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3578b4 │ │ │ │ ldr r3, [pc, #128] @ (357924 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3578b4 │ │ │ │ ldr r0, [pc, #156] @ (357948 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r7, #16 │ │ │ │ b.n 357748 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 357834 │ │ │ │ ldr r3, [pc, #140] @ (35794c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -387482,29 +387482,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (357924 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 357834 │ │ │ │ ldr r0, [pc, #124] @ (357950 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357834 │ │ │ │ ldr r3, [pc, #120] @ (357954 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357834 │ │ │ │ ldr r3, [pc, #60] @ (357924 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 357834 │ │ │ │ ldr r0, [pc, #104] @ (357958 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357834 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578b8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35780e │ │ │ │ b.n 357746 │ │ │ │ @@ -387522,40 +387522,40 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6], #256 @ 0x100 │ │ │ │ - rsbs r0, r2, r0, lsl #1 │ │ │ │ + ldc 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + rsb r0, sl, r0, lsl #1 │ │ │ │ adds r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], {64} @ 0x40 │ │ │ │ + ldc 0, cr0, [r0], {64} @ 0x40 │ │ │ │ strb r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl], {64} @ 0x40 │ │ │ │ + ldcl 0, cr0, [r2], {64} @ 0x40 │ │ │ │ ldr r7, [pc, #80] @ (357998 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb9e0040 │ │ │ │ + @ instruction: 0xeb960040 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, lr, r0, lsl #1 │ │ │ │ + sub.w r0, r6, r0, lsl #1 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, r4, cr0 │ │ │ │ + ldc 0, cr0, [ip], #-256 @ 0xffffff00 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (357974 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (3579d8 ) │ │ │ │ @@ -387586,27 +387586,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357996 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (3579e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 357996 │ │ │ │ nop │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe00040 │ │ │ │ + rsbs r0, r8, r0, lsl #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 35ddf8 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 35df78 │ │ │ │ @@ -387665,35 +387665,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (357bd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #272] @ (357bd8 ) │ │ │ │ ldr r1, [pc, #276] @ (357bdc ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #256] @ (357be0 ) │ │ │ │ ldr r1, [pc, #260] @ (357be4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #244] @ (357be8 ) │ │ │ │ ldr r1, [pc, #244] @ (357bec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (357bf0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 357bf4 │ │ │ │ @@ -387756,61 +387756,61 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (357c1c ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #136 @ (adr r3, 357c6c ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 357c4c ) │ │ │ │ movs r7, r7 │ │ │ │ - mov r8, ip │ │ │ │ + mov r8, fp │ │ │ │ movs r7, r7 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #54 @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xeabc0040 │ │ │ │ + @ instruction: 0xeab40040 │ │ │ │ ble.n 357c6c │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xeaae0040 │ │ │ │ + @ instruction: 0xeaa60040 │ │ │ │ str r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaac0040 │ │ │ │ - @ instruction: 0xead20040 │ │ │ │ - pkhbt r0, r2, r0, lsl #1 │ │ │ │ + @ instruction: 0xeaa40040 │ │ │ │ + pkhbt r0, sl, r0, lsl #1 │ │ │ │ + @ instruction: 0xeaba0040 │ │ │ │ ldrh r4, [r0, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (357cb4 ) │ │ │ │ @@ -387844,15 +387844,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357c3e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (357cc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 357c3e │ │ │ │ ldr r3, [pc, #56] @ (357cc8 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (357ccc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -387871,18 +387871,18 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr, #256]! @ 0x100 │ │ │ │ + ldrd r0, r0, [r6, #256]! @ 0x100 │ │ │ │ ldr r1, [pc, #784] @ (357fdc ) │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r8, r0, lsl #1 │ │ │ │ + ands.w r0, r0, r0, lsl #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 357da4 │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -387924,15 +387924,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 357d22 │ │ │ │ ldr r0, [pc, #100] @ (357db4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357d22 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 357d22 │ │ │ │ ldr r3, [pc, #88] @ (357db8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387941,46 +387941,46 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357d22 │ │ │ │ ldr r0, [pc, #68] @ (357dbc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357d22 │ │ │ │ ldr r3, [pc, #60] @ (357dc0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357d22 │ │ │ │ ldr r3, [pc, #32] @ (357db0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357d22 │ │ │ │ ldr r0, [pc, #40] @ (357dc4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357d22 │ │ │ │ cmp r4, #94 @ 0x5e │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #880] @ (358120 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r4, #256]! @ 0x100 │ │ │ │ + ldrd r0, r0, [ip, #256] @ 0x100 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9800040 │ │ │ │ + ldrd r0, r0, [r8, #-256]! @ 0x100 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [ip, #256] @ 0x100 │ │ │ │ + ldrd r0, r0, [r4, #256] @ 0x100 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (357eec ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #276] @ (357ef0 ) │ │ │ │ @@ -388035,15 +388035,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (357f04 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 357e0a │ │ │ │ ldr r0, [pc, #176] @ (357f08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357e0a │ │ │ │ ldr r3, [pc, #156] @ (357efc ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -388060,15 +388060,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 357e0e │ │ │ │ ldr r0, [pc, #132] @ (357f10 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 357e0e │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -388095,15 +388095,15 @@ │ │ │ │ bpl.n 357e0e │ │ │ │ ldr r0, [pc, #68] @ (357f18 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 357e0e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -388114,21 +388114,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9ba0040 │ │ │ │ + @ instruction: 0xe9b20040 │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r2!, {r6} │ │ │ │ + ldmdb sl, {r6} │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r0, {r6} │ │ │ │ + ldrd r0, r0, [r8], #256 @ 0x100 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (358068 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #312] @ (35806c ) │ │ │ │ @@ -388193,15 +388193,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 358062 │ │ │ │ ldr r0, [pc, #196] @ (358088 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #168] @ (358078 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358018 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 357f64 │ │ │ │ @@ -388238,15 +388238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 357fd6 │ │ │ │ ldr r0, [pc, #100] @ (358094 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 357fd6 │ │ │ │ ldr r3, [pc, #92] @ (358098 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357fea │ │ │ │ ldr r3, [pc, #56] @ (358080 ) │ │ │ │ @@ -388255,15 +388255,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357fea │ │ │ │ ldr r0, [pc, #76] @ (35809c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 357fea │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -388276,23 +388276,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrd r0, r0, [r2], #256 @ 0x100 │ │ │ │ + strd r0, r0, [sl], #256 @ 0x100 │ │ │ │ cmp r1, #94 @ 0x5e │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81a0040 │ │ │ │ + @ instruction: 0xe8120040 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8220040 │ │ │ │ + @ instruction: 0xe81a0040 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (35810c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (358110 ) │ │ │ │ @@ -388300,25 +388300,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (358114 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (358118 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (35811c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (358120 ) │ │ │ │ ldr r2, [pc, #64] @ (358124 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -388329,25 +388329,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8360040 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + @ instruction: 0xe82e0040 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfb2a003e │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + @ instruction: 0xfb22003e │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 3581b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -388357,15 +388357,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (3581c0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #108] @ (3581c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358194 │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -388392,32 +388392,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (3581cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 358160 │ │ │ │ ldr r0, [pc, #36] @ (3581d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 358160 │ │ │ │ nop │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 35810c │ │ │ │ + b.n 3580fc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r2, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #252 @ 0xfc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #480] @ (3583ac ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358088 │ │ │ │ + b.n 358078 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -388429,15 +388429,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a2e8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -388464,19 +388464,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 35d798 │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r1, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358060 │ │ │ │ + b.n 358050 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (358350 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388486,15 +388486,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (35835c ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #200] @ (358360 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 358332 │ │ │ │ @@ -388515,39 +388515,39 @@ │ │ │ │ bl 4a1814 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 396bc0 │ │ │ │ cbnz r0, 3582f0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 395fc4 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 397620 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 3582f2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 396a6c │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -388560,37 +388560,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (358374 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3582a2 │ │ │ │ ldr r0, [pc, #48] @ (358378 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3582a2 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 358034 │ │ │ │ + b.n 358024 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r0, #27] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 357f5c │ │ │ │ + b.n 357f4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #884] @ (358708 ) │ │ │ │ @@ -388610,15 +388610,15 @@ │ │ │ │ ldr r1, [pc, #876] @ (35871c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #860] @ (358720 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 358800 │ │ │ │ @@ -388714,15 +388714,15 @@ │ │ │ │ bl 4a1260 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -388737,15 +388737,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3975cc │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 358514 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -388759,15 +388759,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (358750 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 395e10 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -388825,19 +388825,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (358760 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 4a1698 │ │ │ │ @@ -388910,61 +388910,61 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 35e09c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r5, #170 @ 0xaa │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3581a4 │ │ │ │ + b.n 358194 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r5, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ asrs r4, r0, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 358208 │ │ │ │ + b.n 3581f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3581e0 │ │ │ │ + b.n 3581d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3581ac │ │ │ │ + b.n 35819c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358180 │ │ │ │ + b.n 358170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #2 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r7, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf5f6003e │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + @ instruction: 0xf5ee003e │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r4, pc, #560 @ (adr r4, 358994 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358530 │ │ │ │ ldr r3, [pc, #356] @ (3588dc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -388976,17 +388976,17 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 358530 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ (3588e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 358530 │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 3585a2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35856c │ │ │ │ ldr r3, [pc, #312] @ (3588e8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -388998,15 +388998,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35856c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ (3588ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35856c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 358896 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3586bc │ │ │ │ @@ -389031,15 +389031,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (3588e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3583d0 │ │ │ │ ldr r0, [pc, #216] @ (3588f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3583d0 │ │ │ │ ldr r3, [pc, #208] @ (3588f8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358652 │ │ │ │ @@ -389055,15 +389055,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #168] @ (3588fc ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 358652 │ │ │ │ ldr r3, [pc, #152] @ (358900 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3586bc │ │ │ │ @@ -389071,15 +389071,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3586bc │ │ │ │ ldr r0, [pc, #128] @ (358904 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3586bc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3586bc │ │ │ │ ldr r3, [pc, #104] @ (358900 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -389093,15 +389093,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3588b2 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 3587da │ │ │ │ ldr r0, [pc, #84] @ (358908 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3588ac │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (35890c ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ ldr r0, [pc, #68] @ (358910 ) │ │ │ │ add r0, pc │ │ │ │ @@ -389110,39 +389110,39 @@ │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ nop │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358d50 │ │ │ │ + b.n 358d40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bxns r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358db4 │ │ │ │ + b.n 358da4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358b88 │ │ │ │ + b.n 358b78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [pc, #144] @ (35898c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358db0 │ │ │ │ + b.n 358da0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358df8 │ │ │ │ + b.n 358de8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358d98 │ │ │ │ + b.n 358d88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358c58 │ │ │ │ + b.n 358c48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358b84 │ │ │ │ + b.n 358b74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358c88 │ │ │ │ + b.n 358c78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -389421,15 +389421,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (358c40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389441,15 +389441,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358e10 │ │ │ │ + b.n 358e00 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (358cac ) │ │ │ │ ldr r3, [pc, #104] @ (358cb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -389474,15 +389474,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (358cbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389494,15 +389494,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358de4 │ │ │ │ + b.n 358dd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -389559,26 +389559,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (358d74 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 358d14 │ │ │ │ nop │ │ │ │ adds r6, r4, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 242 @ 0xf2 │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (358de4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -389612,25 +389612,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (358df4 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 358d98 │ │ │ │ subs r0, r0, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + svc 168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (358f18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -389719,40 +389719,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 358e22 │ │ │ │ ldr r0, [pc, #104] @ (358f34 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 358e22 │ │ │ │ ldr r0, [pc, #96] @ (358f38 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 358e1a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 358e88 │ │ │ │ b.n 358e1a │ │ │ │ ldr r0, [pc, #68] @ (358f3c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 358e1e │ │ │ │ ldr r0, [pc, #56] @ (358f40 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 358e1a │ │ │ │ subs r4, r7, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ @@ -389761,21 +389761,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358fe0 │ │ │ │ + b.n 358fd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 358fc0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -389812,26 +389812,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 358f6a │ │ │ │ ldr r0, [pc, #32] @ (358fd0 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 358f6a │ │ │ │ adds r0, r6, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + svc 210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (359048 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -389868,27 +389868,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 358ffa │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (359058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 358ffa │ │ │ │ nop │ │ │ │ adds r2, r4, r5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #688] @ (359304 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 120 @ 0x78 │ │ │ │ + svc 112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (359098 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (35909c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -389909,24 +389909,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35906c │ │ │ │ ldr r0, [pc, #24] @ (3590a8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ adds r2, r5, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 359114 │ │ │ │ mov r3, r2 │ │ │ │ @@ -389957,26 +389957,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3590d0 │ │ │ │ ldr r0, [pc, #36] @ (359124 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3590d0 │ │ │ │ adds r0, r1, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 3591a4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390009,29 +390009,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 359166 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (3591b4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 359166 │ │ │ │ adds r4, r1, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -390116,15 +390116,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (3592e8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359262 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -390134,15 +390134,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #0 │ │ │ │ + ble.n 3592dc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (359340 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ tst.w r1, #3072 @ 0xc00 │ │ │ │ beq.n 359304 │ │ │ │ lsls r1, r2, #25 │ │ │ │ @@ -390160,31 +390160,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (359344 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35930c │ │ │ │ ldr r0, [pc, #32] @ (359348 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r2, [pc, #20] @ (359344 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35930c │ │ │ │ ldr r0, [pc, #20] @ (35934c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ asrs r2, r3, #25 │ │ │ │ lsls r1, r5, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3592e8 │ │ │ │ + ble.n 3592d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 359318 │ │ │ │ + ble.n 359308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -390309,23 +390309,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 35943c │ │ │ │ ldr r0, [pc, #120] @ (359534 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 35943c │ │ │ │ ldr r0, [pc, #100] @ (359538 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -390342,34 +390342,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359470 │ │ │ │ ldr r0, [pc, #44] @ (359540 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359470 │ │ │ │ nop │ │ │ │ asrs r0, r7, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #128] @ (3595b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 359570 │ │ │ │ + ble.n 359560 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 3594bc │ │ │ │ + bgt.n 3594ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 359558 │ │ │ │ + ble.n 359548 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -390461,97 +390461,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (3596c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3595e4 │ │ │ │ ldr r0, [pc, #144] @ (3596c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3595e4 │ │ │ │ ldr r3, [pc, #136] @ (3596cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3595ce │ │ │ │ ldr r3, [pc, #120] @ (3596c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3595ce │ │ │ │ ldr r0, [pc, #120] @ (3596d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3595ce │ │ │ │ ldr r3, [pc, #116] @ (3596d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3595a6 │ │ │ │ ldr r3, [pc, #88] @ (3596c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3595a6 │ │ │ │ ldr r0, [pc, #100] @ (3596d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3595a6 │ │ │ │ ldr r3, [pc, #92] @ (3596dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359610 │ │ │ │ ldr r3, [pc, #60] @ (3596c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359610 │ │ │ │ ldr r0, [pc, #76] @ (3596e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359610 │ │ │ │ ldr r3, [pc, #72] @ (3596e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3595fe │ │ │ │ ldr r3, [pc, #28] @ (3596c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3595fe │ │ │ │ ldr r0, [pc, #56] @ (3596e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3595fe │ │ │ │ asrs r6, r5, #15 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3596fc │ │ │ │ + bgt.n 3596ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 359750 │ │ │ │ + bgt.n 359740 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3596b4 │ │ │ │ + bgt.n 3596a4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 359608 │ │ │ │ + bgt.n 3595f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 35975c │ │ │ │ + bgt.n 35974c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 359744 │ │ │ │ sub sp, #8 │ │ │ │ @@ -390576,27 +390576,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35970e │ │ │ │ ldr r0, [pc, #32] @ (359754 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35970e │ │ │ │ nop │ │ │ │ asrs r0, r1, #9 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 359668 │ │ │ │ + bgt.n 359658 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (359814 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (359818 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -390635,15 +390635,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35977a │ │ │ │ ldr r0, [pc, #104] @ (359824 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r1, [pc, #84] @ (35981c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 359790 │ │ │ │ ldr r1, [pc, #80] @ (359820 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -390655,15 +390655,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (359828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390677,28 +390677,28 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3598bc │ │ │ │ + bgt.n 3598ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 359860 │ │ │ │ + bgt.n 359850 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35996c │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 359982 │ │ │ │ @@ -390782,53 +390782,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 3598da │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 3598a0 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359866 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359870 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35987a │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359884 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35988e │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 35988e │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -390864,19 +390864,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 359a50 │ │ │ │ b.n 3598ee │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (359b90 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -390922,15 +390922,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (359b9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359aec │ │ │ │ ldr r0, [pc, #188] @ (359ba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 35982c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 359aa6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -390956,28 +390956,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 359a90 │ │ │ │ ldr r0, [pc, #124] @ (359bac ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359a90 │ │ │ │ ldr r0, [pc, #112] @ (359bb0 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359aa2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 359ad2 │ │ │ │ b.n 359aec │ │ │ │ @@ -390989,37 +390989,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (359b9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359afe │ │ │ │ ldr r0, [pc, #48] @ (359bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359afe │ │ │ │ lsrs r0, r1, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359c1c │ │ │ │ + bge.n 359c0c │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359be8 │ │ │ │ + bls.n 359bd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 359c44 │ │ │ │ + bls.n 359c34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359b44 │ │ │ │ + bls.n 359b34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 359c80 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391061,15 +391061,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359c02 │ │ │ │ ldr r0, [pc, #96] @ (359c90 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #84] @ (359c94 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359c02 │ │ │ │ ldr r3, [pc, #64] @ (359c8c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -391088,34 +391088,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 359bec │ │ │ │ ldr r0, [pc, #44] @ (359ca0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359bec │ │ │ │ lsrs r0, r7, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359c8c │ │ │ │ + bls.n 359c7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359bb8 │ │ │ │ + bls.n 359ba8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359ca8 │ │ │ │ + bhi.n 359c98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -391187,35 +391187,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 359cfa │ │ │ │ ldr r0, [pc, #84] @ (359db8 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359cfa │ │ │ │ ldr r3, [pc, #72] @ (359dbc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359d22 │ │ │ │ ldr r3, [pc, #52] @ (359db0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359d22 │ │ │ │ ldr r0, [pc, #56] @ (359dc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 359d22 │ │ │ │ ldr r0, [pc, #52] @ (359dc4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 359d4c │ │ │ │ b.n 359cfa │ │ │ │ lsrs r0, r1, #18 │ │ │ │ @@ -391224,21 +391224,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 359d30 │ │ │ │ + bmi.n 359d20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 359d88 │ │ │ │ + bhi.n 359d78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 359df4 │ │ │ │ + bls.n 359de4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (359efc ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -391262,15 +391262,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -391320,15 +391320,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359e10 │ │ │ │ ldr r0, [pc, #112] @ (359f10 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 359e10 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -391336,15 +391336,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 359e8a │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (359f14 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -391360,17 +391360,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #992] @ (35a2e8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 359e24 │ │ │ │ + bhi.n 359e14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bhi.n 359f54 │ │ │ │ + bhi.n 359f44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (359f9c ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -391413,27 +391413,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 359f66 │ │ │ │ ldr r0, [pc, #28] @ (359fac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359f66 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 359ed8 │ │ │ │ + bcc.n 359ec8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 35a4fc │ │ │ │ sub sp, #28 │ │ │ │ @@ -391586,15 +391586,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a082 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (35a518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a082 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 35a16a │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -391633,15 +391633,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 35a082 │ │ │ │ ldr r0, [pc, #856] @ (35a520 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a082 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3572a0 │ │ │ │ @@ -391658,15 +391658,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35a06e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (35a528 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a06e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 35a3dc │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 35a100 │ │ │ │ b.n 35a012 │ │ │ │ @@ -391691,15 +391691,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (35a514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35a012 │ │ │ │ ldr r0, [pc, #728] @ (35a534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a012 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 357050 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35a08a │ │ │ │ @@ -391721,15 +391721,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 35a08a │ │ │ │ ldr r0, [pc, #660] @ (35a53c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a08a │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 357400 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35a46a │ │ │ │ @@ -391760,15 +391760,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (35a514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 35a240 │ │ │ │ ldr r0, [pc, #564] @ (35a544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 35a00c │ │ │ │ ldr r2, [pc, #556] @ (35a548 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -391777,15 +391777,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 35a0c2 │ │ │ │ ldr r0, [pc, #536] @ (35a54c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a0c2 │ │ │ │ ldr r3, [pc, #524] @ (35a550 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35a062 │ │ │ │ @@ -391795,15 +391795,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35a062 │ │ │ │ ldr r0, [pc, #504] @ (35a554 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a062 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a426 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -391866,15 +391866,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 35a188 │ │ │ │ ldr r0, [pc, #336] @ (35a560 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a188 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a4c4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 35a3c4 │ │ │ │ @@ -391886,15 +391886,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (35a514 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35a372 │ │ │ │ ldr r0, [pc, #300] @ (35a568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a372 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a3ba │ │ │ │ ldr r3, [pc, #220] @ (35a52c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -391904,15 +391904,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (35a514 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a3b8 │ │ │ │ ldr r0, [pc, #264] @ (35a56c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a3b8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a3ba │ │ │ │ ldr r2, [pc, #252] @ (35a570 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -391921,19 +391921,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (35a514 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35a3ba │ │ │ │ ldr r0, [pc, #236] @ (35a574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a3b8 │ │ │ │ ldr r0, [pc, #232] @ (35a578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 35a110 │ │ │ │ ldr r1, [pc, #188] @ (35a558 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 35a4ac │ │ │ │ ldr r1, [pc, #112] @ (35a514 ) │ │ │ │ @@ -391943,15 +391943,15 @@ │ │ │ │ bmi.n 35a4de │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 35a3ae │ │ │ │ b.n 35a44c │ │ │ │ ldr r0, [pc, #196] @ (35a57c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 35a0fa │ │ │ │ ldr r2, [pc, #184] @ (35a580 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 35a4d6 │ │ │ │ @@ -391962,21 +391962,21 @@ │ │ │ │ bmi.n 35a4ec │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 35a4ac │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (35a584 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a3a8 │ │ │ │ ldr r0, [pc, #152] @ (35a588 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a3a8 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -391986,71 +391986,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a4dc │ │ │ │ + bvs.n 35a4cc │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a580 │ │ │ │ + bvs.n 35a570 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a4ac │ │ │ │ + bpl.n 35a49c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35a608 │ │ │ │ + bhi.n 35a5f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a4b0 │ │ │ │ + bpl.n 35a4a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a554 │ │ │ │ + bpl.n 35a544 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #592] @ (35a79c ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a4a4 │ │ │ │ + bpl.n 35a494 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35a5a0 │ │ │ │ + bmi.n 35a590 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35a660 │ │ │ │ + bmi.n 35a650 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a5bc │ │ │ │ + bpl.n 35a5ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 35a524 │ │ │ │ + bpl.n 35a514 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a55c │ │ │ │ + bpl.n 35a54c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 35a4d4 │ │ │ │ + bpl.n 35a4c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 35a618 │ │ │ │ + bpl.n 35a608 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a5cc │ │ │ │ + bpl.n 35a5bc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 35a51c │ │ │ │ + bmi.n 35a50c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 35a640 │ │ │ │ mov r3, r0 │ │ │ │ @@ -392109,15 +392109,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a5c8 │ │ │ │ ldr r0, [pc, #48] @ (35a65c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35a5c8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -392128,15 +392128,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35a5f8 │ │ │ │ + bmi.n 35a5e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w sl, [pc, #332] @ 35a7c0 │ │ │ │ @@ -392237,15 +392237,15 @@ │ │ │ │ bpl.n 35a6dc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (35a7d0 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -392264,21 +392264,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35a75c │ │ │ │ + bcc.n 35a74c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 35a8c0 │ │ │ │ + bcc.n 35a8b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #632] @ (35aa6c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392374,19 +392374,19 @@ │ │ │ │ bne.w 35aa04 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 35a876 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (35aa74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392442,15 +392442,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 35a8a2 │ │ │ │ b.n 35a81e │ │ │ │ ldr r0, [pc, #212] @ (35aa84 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 35a826 │ │ │ │ ldr r3, [pc, #196] @ (35aa88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392459,30 +392459,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (35aa78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a96e │ │ │ │ ldr r0, [pc, #180] @ (35aa8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a88e │ │ │ │ ldr r3, [pc, #172] @ (35aa90 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35a880 │ │ │ │ ldr r3, [pc, #136] @ (35aa78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35a880 │ │ │ │ ldr r0, [pc, #152] @ (35aa94 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a880 │ │ │ │ ldr r3, [pc, #144] @ (35aa98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35a8f8 │ │ │ │ ldr r3, [pc, #100] @ (35aa78 ) │ │ │ │ @@ -392491,15 +392491,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35a8f8 │ │ │ │ ldr r0, [pc, #124] @ (35aa9c ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a8f8 │ │ │ │ ldr r2, [pc, #112] @ (35aaa0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35a96e │ │ │ │ ldr r2, [pc, #64] @ (35aa78 ) │ │ │ │ @@ -392507,24 +392507,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a96e │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (35aaa4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a88e │ │ │ │ ldr r0, [pc, #84] @ (35aaa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35a88e │ │ │ │ ldr r0, [pc, #80] @ (35aaac ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 35a93c │ │ │ │ nop │ │ │ │ lsls r4, r2, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -392532,35 +392532,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35aab8 │ │ │ │ + bcc.n 35aaa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35ab20 │ │ │ │ + bcs.n 35ab10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35aa38 │ │ │ │ + bne.n 35aa28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35ab60 │ │ │ │ + bne.n 35ab50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 35aae4 │ │ │ │ + bcs.n 35aad4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392667,19 +392667,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35adbc │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 35aba4 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -392711,15 +392711,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35aafc │ │ │ │ ldr r0, [pc, #400] @ (35ae08 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 35aafc │ │ │ │ ldr r2, [pc, #380] @ (35ae0c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -392749,15 +392749,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35ab58 │ │ │ │ ldr r0, [pc, #316] @ (35ae18 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 35ab58 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -392774,15 +392774,15 @@ │ │ │ │ bpl.w 35ab2a │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (35ae20 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35ad9c │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -392796,15 +392796,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35acb4 │ │ │ │ ldr r0, [pc, #204] @ (35ae24 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -392819,30 +392819,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35abbc │ │ │ │ ldr r0, [pc, #152] @ (35ae2c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35abbc │ │ │ │ ldr r3, [pc, #144] @ (35ae30 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ad28 │ │ │ │ ldr r3, [pc, #92] @ (35ae04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35ad28 │ │ │ │ ldr r0, [pc, #128] @ (35ae34 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35ad28 │ │ │ │ ldr r3, [pc, #120] @ (35ae38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35abf6 │ │ │ │ ldr r3, [pc, #56] @ (35ae04 ) │ │ │ │ @@ -392851,60 +392851,60 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35abf6 │ │ │ │ ldr r0, [pc, #100] @ (35ae3c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35abf6 │ │ │ │ ldr r0, [pc, #88] @ (35ae40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 35ab16 │ │ │ │ nop │ │ │ │ cdp2 0, 7, cr0, cr10, cr8, {3} │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 35ad48 │ │ │ │ + beq.n 35ad38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #128] @ (35ae98 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r7} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 35ae90 │ │ │ │ + beq.n 35ae80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 35ae98 │ │ │ │ + beq.n 35ae88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (35afac ) │ │ │ │ @@ -392950,15 +392950,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 35ae80 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35aeb8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ bl 359128 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35aeb8 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -392982,15 +392982,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 359bbc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35ae74 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 359ca4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35aeaa │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -393032,26 +393032,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35ae9e │ │ │ │ ldr r0, [pc, #32] @ (35afbc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35ae9e │ │ │ │ nop │ │ │ │ @ instruction: 0xfaee0068 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (35b0a4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -393078,43 +393078,43 @@ │ │ │ │ cbnz r3, 35b072 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 35aab0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35affa │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b000 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b006 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b00c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b00c │ │ │ │ ldr r3, [pc, #40] @ (35b0ac ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393123,25 +393123,25 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35afe0 │ │ │ │ ldr r0, [pc, #28] @ (35b0b4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35afe0 │ │ │ │ nop │ │ │ │ ldr??.w r0, [r6, r8, lsl #2] │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (35b1d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -393173,43 +393173,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35aab0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b0f8 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b0fe │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b104 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b10c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b10c │ │ │ │ ldr r3, [pc, #92] @ (35b1e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35b196 │ │ │ │ @@ -393228,22 +393228,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (35b1e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b0dc │ │ │ │ ldr r0, [pc, #60] @ (35b1ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b0dc │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35b1f0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35b19a │ │ │ │ @@ -393254,17 +393254,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (35b354 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393325,46 +393325,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b22c │ │ │ │ ldr r0, [pc, #204] @ (35b364 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 35b272 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 35b26c │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 35b266 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 35b25e │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 35b256 │ │ │ │ ldr r1, [pc, #96] @ (35b368 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393373,15 +393373,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35b242 │ │ │ │ ldr r0, [pc, #80] @ (35b36c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35b242 │ │ │ │ ldr r1, [pc, #64] @ (35b370 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393391,34 +393391,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b242 │ │ │ │ ldr r0, [pc, #44] @ (35b374 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35b242 │ │ │ │ nop │ │ │ │ @ instruction: 0xf73c0068 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r7} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (35b4d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393479,46 +393479,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b3b0 │ │ │ │ ldr r0, [pc, #204] @ (35b4e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 35b3f6 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 35b3f0 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 35b3ea │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 35b3e2 │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 35b3da │ │ │ │ ldr r1, [pc, #92] @ (35b4ec ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393527,15 +393527,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35b3c6 │ │ │ │ ldr r0, [pc, #80] @ (35b4f0 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35b3c6 │ │ │ │ ldr r1, [pc, #60] @ (35b4f4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393545,33 +393545,33 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b3c6 │ │ │ │ ldr r0, [pc, #44] @ (35b4f8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35b3c6 │ │ │ │ subs.w r0, r8, #15204352 @ 0xe80000 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (35b740 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -393624,15 +393624,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35b604 │ │ │ │ ldr r0, [pc, #452] @ (35b754 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b604 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -393667,35 +393667,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35b6f8 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 35b524 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b5ce │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 35b5c8 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 35b5c2 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 35b5bc │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 35b5b4 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 35b5fa │ │ │ │ @@ -393719,15 +393719,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35b524 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (35b760 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b524 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 35b570 │ │ │ │ ldr r2, [pc, #148] @ (35b748 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -393766,15 +393766,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35b604 │ │ │ │ ldr r0, [pc, #92] @ (35b76c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b604 │ │ │ │ ldr r2, [pc, #84] @ (35b770 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35b6ba │ │ │ │ ldr r2, [pc, #40] @ (35b750 ) │ │ │ │ @@ -393783,43 +393783,43 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35b6ba │ │ │ │ ldr r0, [pc, #68] @ (35b774 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35b6ba │ │ │ │ bics.w r0, r8, #15204352 @ 0xe80000 │ │ │ │ - ldr r5, [pc, #48] @ (35b778 ) │ │ │ │ + ldr r5, [pc, #16] @ (35b758 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #528] @ (35b960 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #488] @ (35b944 ) │ │ │ │ + ldr r4, [pc, #456] @ (35b924 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r5, [pc, #528] @ (35b970 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35b418 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -393885,19 +393885,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35be8c │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35b8fe │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -393909,19 +393909,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 35beb4 │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 35b8fe │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -394164,15 +394164,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (35bf04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b9ea │ │ │ │ ldr r0, [pc, #944] @ (35bf08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b9ea │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -394201,15 +394201,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (35bf04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35b9e6 │ │ │ │ ldr r0, [pc, #856] @ (35bf0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b9e6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 354258 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 35b9fc │ │ │ │ @@ -394226,15 +394226,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (35bf04 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 35b9fc │ │ │ │ ldr r0, [pc, #804] @ (35bf14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 35b9fc │ │ │ │ ldr r3, [pc, #796] @ (35bf18 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -394245,15 +394245,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35b9b8 │ │ │ │ ldr r0, [pc, #772] @ (35bf1c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 35b9b8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 35bc34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 35be2a │ │ │ │ @@ -394377,45 +394377,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (35bf04 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35b916 │ │ │ │ ldr r0, [pc, #428] @ (35bf30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b916 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 35b8f2 │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b8de │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b8e8 │ │ │ │ b.n 35bde4 │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b8d4 │ │ │ │ b.n 35bd9a │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b8f2 │ │ │ │ b.n 35bd8a │ │ │ │ movs r2, #1 │ │ │ │ @@ -394480,15 +394480,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35b844 │ │ │ │ ldr r0, [pc, #144] @ (35bf38 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b844 │ │ │ │ ldr r3, [pc, #124] @ (35bf34 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b890 │ │ │ │ @@ -394498,15 +394498,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35b890 │ │ │ │ ldr r0, [pc, #108] @ (35bf3c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35b890 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (35bf40 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (35bf44 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -394517,45 +394517,45 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #768] @ (35c200 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r1, r3} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r6 │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - muls r0, r6 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (35c014 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394626,21 +394626,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [ip, #416]! @ 0x1a0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9ac0068 │ │ │ │ - cmp r4, r0 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 35c03a │ │ │ │ + cbz r6, 35c038 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 35c0e4 │ │ │ │ sub sp, #24 │ │ │ │ @@ -394703,17 +394703,17 @@ │ │ │ │ bl 35b778 │ │ │ │ b.n 35c074 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ stmdb r4, {r3, r5, r6} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8d40068 │ │ │ │ - rors r0, r0 │ │ │ │ + sbcs r0, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r0, r2 │ │ │ │ + sbcs r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394756,26 +394756,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 35c540 │ │ │ │ bl 35720c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ subs r7, r0, r4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ bhi.w 35c588 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r4, #0 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395129,15 +395129,15 @@ │ │ │ │ bhi.n 35c5a8 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ b.n 35c1d4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -395687,15 +395687,15 @@ │ │ │ │ bpl.w 35c718 │ │ │ │ ldr r0, [pc, #316] @ (35cd08 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35c718 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d262 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ @@ -395746,15 +395746,15 @@ │ │ │ │ ldr r0, [pc, #188] @ (35cd14 ) │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35c64c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r3 │ │ │ │ b.n 35ca80 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #18 │ │ │ │ @@ -395789,41 +395789,41 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xe82e0068 │ │ │ │ @ instruction: 0xe82a0068 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r6, #244 @ 0xf4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #68 @ 0x44 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 35d4cc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #872 @ 0x368 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 35cd36 │ │ │ │ + cbnz r0, 35cd34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #82 @ 0x52 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r5, 35cd20 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bmi.w 35d19e │ │ │ │ ldr.w r3, [fp, #716] @ 0x2cc │ │ │ │ ldr.w r1, [fp, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [fp, #712] @ 0x2c8 │ │ │ │ @@ -395831,19 +395831,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d4e2 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -395862,19 +395862,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d5ce │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c558 │ │ │ │ ldr.w r3, [pc, #2296] @ 35d6c0 │ │ │ │ @@ -395887,15 +395887,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35c558 │ │ │ │ ldr.w r0, [pc, #2272] @ 35d6c8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c558 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 35c226 │ │ │ │ ldr.w r3, [pc, #2248] @ 35d6cc │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395906,15 +395906,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35c15e │ │ │ │ ldr.w r0, [pc, #2224] @ 35d6d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c15e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396027,35 +396027,35 @@ │ │ │ │ bmi.w 35d406 │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 35c412 │ │ │ │ mov r0, r4 │ │ │ │ bl 3576f8 │ │ │ │ b.w 35c2fa │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 35c532 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 35c528 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 35c51e │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 35c514 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 35c50a │ │ │ │ mov r0, r5 │ │ │ │ bl 355d84 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -396097,15 +396097,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35ccc4 │ │ │ │ ldr.w r0, [pc, #1656] @ 35d6e4 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35ccc4 │ │ │ │ ldr.w r3, [pc, #1644] @ 35d6e8 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35d092 │ │ │ │ ldr.w r3, [pc, #1596] @ 35d6c4 │ │ │ │ @@ -396128,15 +396128,15 @@ │ │ │ │ ands.w r5, r5, #32768 @ 0x8000 │ │ │ │ beq.w 35c9ea │ │ │ │ ldr.w r0, [pc, #1588] @ 35d6f0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #32768 @ 0x8000 │ │ │ │ b.w 35c6cc │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ @@ -396193,15 +396193,15 @@ │ │ │ │ ldr.w r3, [pc, #1376] @ 35d6c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35c556 │ │ │ │ ldr.w r0, [pc, #1412] @ 35d6f8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c556 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d03a │ │ │ │ b.n 35d01a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ @@ -396222,15 +396222,15 @@ │ │ │ │ ldr.w r3, [pc, #1292] @ 35d6c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35c2b0 │ │ │ │ ldr.w r0, [pc, #1340] @ 35d700 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c2b0 │ │ │ │ lsls r3, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 35ce58 │ │ │ │ b.n 35ce46 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -396270,15 +396270,15 @@ │ │ │ │ ldr.w r3, [pc, #1156] @ 35d6c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35c284 │ │ │ │ ldr.w r0, [pc, #1216] @ 35d70c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c284 │ │ │ │ mov r5, r7 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ b.w 35c6ae │ │ │ │ ldr.w r3, [pc, #1196] @ 35d710 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ @@ -396295,15 +396295,15 @@ │ │ │ │ ldr.w r3, [pc, #1168] @ 35d714 │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r0, [pc, #1164] @ 35d718 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35cbe4 │ │ │ │ ldr.w r3, [pc, #1148] @ 35d71c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c4f6 │ │ │ │ @@ -396311,15 +396311,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35c4f6 │ │ │ │ ldr.w r0, [pc, #1120] @ 35d720 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c4f6 │ │ │ │ ldr.w r3, [pc, #1108] @ 35d724 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c47e │ │ │ │ @@ -396327,15 +396327,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35c47e │ │ │ │ ldr.w r0, [pc, #1084] @ 35d728 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c47e │ │ │ │ ldr.w r1, [pc, #1072] @ 35d72c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35c444 │ │ │ │ @@ -396345,15 +396345,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35c444 │ │ │ │ ldr.w r0, [pc, #1048] @ 35d730 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 35c444 │ │ │ │ @@ -396368,19 +396368,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d5fa │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 35cd74 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35ce58 │ │ │ │ @@ -396395,15 +396395,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35ce58 │ │ │ │ ldr r0, [pc, #908] @ (35d734 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35ce58 │ │ │ │ bl 355d44 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b.n 35d122 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -396425,15 +396425,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35ce58 │ │ │ │ ldr r0, [pc, #832] @ (35d738 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35ce58 │ │ │ │ mov r0, r7 │ │ │ │ bl 3570a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35cf84 │ │ │ │ @@ -396456,15 +396456,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 35d04a │ │ │ │ ldr r0, [pc, #768] @ (35d740 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 35d470 │ │ │ │ @@ -396489,15 +396489,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35ce58 │ │ │ │ ldr r0, [pc, #684] @ (35d744 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35ce58 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ce56 │ │ │ │ @@ -396513,15 +396513,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35ce56 │ │ │ │ ldr r0, [pc, #632] @ (35d748 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35ce58 │ │ │ │ ldr r3, [pc, #616] @ (35d74c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -396533,15 +396533,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35cd3e │ │ │ │ ldr r0, [pc, #592] @ (35d750 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35cd3e │ │ │ │ ldr r3, [pc, #580] @ (35d754 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35d522 │ │ │ │ ldr r3, [pc, #428] @ (35d6c4 ) │ │ │ │ @@ -396589,29 +396589,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35ce58 │ │ │ │ ldr r0, [pc, #464] @ (35d75c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35ce58 │ │ │ │ ldrd r6, r7, [sp, #296] @ 0x128 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ ldr r0, [pc, #444] @ (35d760 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r6, r7, [sp, #288] @ 0x120 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldrd r6, r7, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35c676 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 35d47c │ │ │ │ b.n 35d460 │ │ │ │ ldr r3, [pc, #380] @ (35d74c ) │ │ │ │ @@ -396626,15 +396626,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35cda0 │ │ │ │ ldr r0, [pc, #376] @ (35d764 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 35cda0 │ │ │ │ ldr r3, [pc, #336] @ (35d74c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35d362 │ │ │ │ @@ -396644,19 +396644,19 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35d362 │ │ │ │ ldr r0, [pc, #336] @ (35d768 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d362 │ │ │ │ ldr r0, [pc, #324] @ (35d76c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ @@ -396675,15 +396675,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd lr, r3, [sp, #4] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d55c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 35d4b2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (35d774 ) │ │ │ │ movw r2, #1231 @ 0x4cf │ │ │ │ @@ -396705,111 +396705,111 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3} │ │ │ │ + push {} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 35da1c ) │ │ │ │ + add r2, pc, #800 @ (adr r2, 35d9fc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 35d762 │ │ │ │ + cbz r0, 35d760 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 35d706 │ │ │ │ + cbz r2, 35d704 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 35d776 │ │ │ │ + cbz r6, 35d774 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 35d786 │ │ │ │ + cbz r2, 35d784 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r6, r0 │ │ │ │ + uxth r6, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #992] @ (35db10 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #840 @ (adr r3, 35da7c ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 35da5c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #944 @ (adr r6, 35db04 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 35dae4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 35d768 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 35db48 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 35dabc ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 35da9c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #136 @ 0x88 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 35c0f8 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -396852,26 +396852,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (35d814 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d7b4 │ │ │ │ ldr r0, [pc, #24] @ (35d818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d7b4 │ │ │ │ nop │ │ │ │ bne.n 35d74c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #224] @ (35d8f4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (35d878 ) │ │ │ │ @@ -396899,25 +396899,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (35d888 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d83e │ │ │ │ bne.n 35d8b4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #864] @ (35dbe4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (35da18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -397010,15 +397010,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d8b6 │ │ │ │ ldr r0, [pc, #136] @ (35da28 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d8b6 │ │ │ │ bl 354080 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 35d900 │ │ │ │ ldr r2, [pc, #108] @ (35da2c ) │ │ │ │ @@ -397030,15 +397030,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35d942 │ │ │ │ ldr r0, [pc, #92] @ (35da30 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35d942 │ │ │ │ ldr.w lr, [pc, #84] @ 35da34 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 35d908 │ │ │ │ ldr.w lr, [pc, #52] @ 35da24 │ │ │ │ @@ -397047,35 +397047,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 35d908 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (35da38 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 35d908 │ │ │ │ nop │ │ │ │ beq.n 35d96c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #832] @ (35dd64 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -397118,43 +397118,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 35aab0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35daa0 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35daa6 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35daac │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dab4 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35dab4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0035db30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -397217,46 +397217,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35db7c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (35dc04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35db7c │ │ │ │ ldr r3, [pc, #52] @ (35dc08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35db7a │ │ │ │ ldr r3, [pc, #32] @ (35dc00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35db7a │ │ │ │ ldr r0, [pc, #36] @ (35dc0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35db7a │ │ │ │ ldmia r6!, {r1} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035dc10 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397393,40 +397393,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35dcc0 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (35ddf4 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 35dcc0 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35dd48 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 35dd42 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 35dd3c │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 35dd34 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 35dd2c │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 353e48 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -397436,15 +397436,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035ddf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -397502,15 +397502,15 @@ │ │ │ │ bpl.n 35dea6 │ │ │ │ ldr r0, [pc, #208] @ (35df5c ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35dea6 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 35defe │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -397542,15 +397542,15 @@ │ │ │ │ bpl.n 35de58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (35df68 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35de58 │ │ │ │ ldr r2, [pc, #108] @ (35df6c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35dea6 │ │ │ │ ldr r2, [pc, #76] @ (35df58 ) │ │ │ │ @@ -397560,51 +397560,51 @@ │ │ │ │ bpl.n 35dea6 │ │ │ │ ldr r0, [pc, #92] @ (35df70 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35dea6 │ │ │ │ ldr r0, [pc, #72] @ (35df74 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 35de52 │ │ │ │ nop │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [r5, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035df78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -397654,15 +397654,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 35e00a │ │ │ │ ldr r3, [pc, #120] @ (35e07c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35e048 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397686,15 +397686,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35dfc2 │ │ │ │ ldr r0, [pc, #88] @ (35e090 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 35dfc2 │ │ │ │ ldr r3, [pc, #72] @ (35e094 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35e008 │ │ │ │ @@ -397705,38 +397705,38 @@ │ │ │ │ bpl.n 35e008 │ │ │ │ ldr r0, [pc, #56] @ (35e098 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e008 │ │ │ │ nop │ │ │ │ - ble.n 35e0ac │ │ │ │ + ble.n 35e09c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #88 @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #48] @ (35e0c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e09c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -397764,15 +397764,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ strd r8, r9, [r4, #688] @ 0x2b0 │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ mov.w r9, #1024 @ 0x400 │ │ │ │ @@ -397812,113 +397812,113 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov fp, r7 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #448] @ (35e35c ) │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 259184 │ │ │ │ ldr r3, [pc, #308] @ (35e360 ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 35e24a │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ bl 3548cc │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ add.w r7, fp, #20480 @ 0x5000 │ │ │ │ bl 3548cc │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 355930 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #208] @ (35e364 ) │ │ │ │ ldr r2, [pc, #208] @ (35e368 ) │ │ │ │ mov r4, r9 │ │ │ │ ldr r1, [pc, #208] @ (35e36c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ bl 354018 │ │ │ │ ldr r3, [pc, #172] @ (35e370 ) │ │ │ │ @@ -397965,100 +397965,100 @@ │ │ │ │ ldr r3, [pc, #76] @ (35e37c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35e2d2 │ │ │ │ ldr r0, [pc, #68] @ (35e380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e2d2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r2, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ ldmia r7!, {r0, r3, r4, r5} │ │ │ │ vqrdmlsh.s q13, , d25[0] │ │ │ │ @ instruction: 0xffffba71 │ │ │ │ - vqrdmlsh.s , , d2[0] │ │ │ │ + @ instruction: 0xffff1fba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #768] @ 0x300 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e384 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 35e3aa │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 35e3bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 35e3ce │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 35e3e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 35e3f2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 35e404 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 35e416 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 35e432 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35e420 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 354934 │ │ │ │ @@ -398170,150 +398170,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e736 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 35e534 │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e75e │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 35e524 │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e786 │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 35e51c │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e7ae │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 35e514 │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e7d6 │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 35e50c │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e7fe │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 35e502 │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (35e854 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e826 │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 35e4f8 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 4a1790 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -398328,15 +398328,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e578 │ │ │ │ ldr r0, [pc, #272] @ (35e860 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e578 │ │ │ │ ldr r3, [pc, #248] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e5b0 │ │ │ │ ldr r3, [pc, #240] @ (35e85c ) │ │ │ │ @@ -398345,15 +398345,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35e5b0 │ │ │ │ ldr r0, [pc, #236] @ (35e864 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e5b0 │ │ │ │ ldr r3, [pc, #208] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e5ea │ │ │ │ ldr r3, [pc, #200] @ (35e85c ) │ │ │ │ @@ -398362,15 +398362,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35e5ea │ │ │ │ ldr r0, [pc, #200] @ (35e868 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e5ea │ │ │ │ ldr r3, [pc, #168] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e624 │ │ │ │ ldr r3, [pc, #160] @ (35e85c ) │ │ │ │ @@ -398379,15 +398379,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e624 │ │ │ │ ldr r0, [pc, #164] @ (35e86c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e624 │ │ │ │ ldr r3, [pc, #128] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e65e │ │ │ │ ldr r3, [pc, #120] @ (35e85c ) │ │ │ │ @@ -398396,15 +398396,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35e65e │ │ │ │ ldr r0, [pc, #128] @ (35e870 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e65e │ │ │ │ ldr r3, [pc, #88] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e698 │ │ │ │ ldr r3, [pc, #80] @ (35e85c ) │ │ │ │ @@ -398413,15 +398413,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35e698 │ │ │ │ ldr r0, [pc, #92] @ (35e874 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e698 │ │ │ │ ldr r3, [pc, #48] @ (35e858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e6d2 │ │ │ │ ldr r3, [pc, #40] @ (35e85c ) │ │ │ │ @@ -398430,38 +398430,38 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e6d2 │ │ │ │ ldr r0, [pc, #56] @ (35e878 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35e6d2 │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e87c : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365c9c │ │ │ │ nop │ │ │ │ @@ -398469,15 +398469,15 @@ │ │ │ │ 0035e888 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365b28 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35e89c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ strb.w r0, [r2, r1, lsl #2] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (35e900 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398507,27 +398507,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35e8be │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (35e910 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35e8be │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (35e96c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (35e970 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -398549,30 +398549,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (35e97c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 36605c │ │ │ │ stmia r0!, {r1, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4a17b0 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -398624,35 +398624,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35ead4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (35ead8 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (35eadc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (35eae0 ) │ │ │ │ ldr r1, [pc, #136] @ (35eae4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (35eae8 ) │ │ │ │ ldr r3, [pc, #124] @ (35eaec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (35eaf0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (35eaf4 ) │ │ │ │ @@ -398672,50 +398672,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcs.n 35ebc8 │ │ │ │ + bcs.n 35ebb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #360 @ (adr r6, 35ec40 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 35ec20 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 35ebb8 │ │ │ │ + bvc.n 35eba8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6220061 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #56 @ (adr r0, 35eb38 ) │ │ │ │ + add r0, pc, #24 @ (adr r0, 35eb18 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 35ebd4 │ │ │ │ @@ -398758,15 +398758,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35eb52 │ │ │ │ ldr r0, [pc, #100] @ (35ebe4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35eb52 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35eb52 │ │ │ │ ldr r3, [pc, #88] @ (35ebe8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398775,48 +398775,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35eb52 │ │ │ │ ldr r0, [pc, #68] @ (35ebec ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35eb52 │ │ │ │ ldr r3, [pc, #60] @ (35ebf0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35eb52 │ │ │ │ ldr r3, [pc, #32] @ (35ebe0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35eb52 │ │ │ │ ldr r0, [pc, #40] @ (35ebf4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35eb52 │ │ │ │ bkpt 0x002e │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #880] @ (35ef50 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ + ldrb r4, [r5, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #14] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (35ed1c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -398872,15 +398872,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (35ed34 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35ec3a │ │ │ │ ldr r0, [pc, #176] @ (35ed38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35ec3a │ │ │ │ ldr r3, [pc, #156] @ (35ed2c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -398897,15 +398897,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35ec3e │ │ │ │ ldr r0, [pc, #132] @ (35ed40 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 35ec3e │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -398932,15 +398932,15 @@ │ │ │ │ bpl.n 35ec3e │ │ │ │ ldr r0, [pc, #68] @ (35ed48 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 35ec3e │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -398951,23 +398951,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (35ee98 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -399033,15 +399033,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 35ee92 │ │ │ │ ldr r0, [pc, #196] @ (35eeb8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #168] @ (35eea8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35ee48 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 35ed94 │ │ │ │ @@ -399078,15 +399078,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35ee06 │ │ │ │ ldr r0, [pc, #100] @ (35eec4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35ee06 │ │ │ │ ldr r3, [pc, #92] @ (35eec8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ee1a │ │ │ │ ldr r3, [pc, #56] @ (35eeb0 ) │ │ │ │ @@ -399095,15 +399095,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35ee1a │ │ │ │ ldr r0, [pc, #76] @ (35eecc ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35ee1a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 35ef16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -399116,25 +399116,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 35ef12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r7, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r6, 35ef0a │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (35ef20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -399144,32 +399144,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 39769c │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 396a6c │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #26 │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 35eee8 │ │ │ │ + bcs.n 35eed8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (35ef98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399178,25 +399178,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (35efa0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (35efa4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (35efa8 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (35efac ) │ │ │ │ ldr r2, [pc, #64] @ (35efb0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -399207,27 +399207,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #184 @ (adr r1, 35f064 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 35f044 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 35f020 │ │ │ │ sub sp, #16 │ │ │ │ @@ -399236,15 +399236,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (35f028 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (35f02c ) │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (35f030 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 35effc │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -399261,33 +399261,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35efec │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (35f03c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 35efec │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ movs r7, r7 │ │ │ │ cbnz r0, 35f04a │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #480] @ (35f218 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r5, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 35f0c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -399297,15 +399297,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (35f0d4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #104] @ (35f0d8 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35f0aa │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -399331,31 +399331,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (35f0e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f07a │ │ │ │ ldr r0, [pc, #36] @ (35f0e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f07a │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #8 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb8dc │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -399368,15 +399368,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (35f1c4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #172] @ (35f1c8 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35f192 │ │ │ │ mov r3, r4 │ │ │ │ @@ -399431,32 +399431,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35f126 │ │ │ │ ldr r0, [pc, #44] @ (35f1d4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f126 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #376 @ (adr r7, 35f338 ) │ │ │ │ + add r7, pc, #344 @ (adr r7, 35f318 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xb830 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 35f6e4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -399476,15 +399476,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 35f6f8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [pc, #1236] @ 35f6fc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35f60a │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -399576,15 +399576,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -399596,15 +399596,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 35f5a4 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3975cc │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 35f370 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -399686,19 +399686,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (35f734 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 4a1698 │ │ │ │ @@ -399758,15 +399758,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 365dc0 │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 35f3d8 │ │ │ │ ldr r2, [pc, #496] @ (35f740 ) │ │ │ │ ldr r3, [pc, #416] @ (35f6f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -399790,15 +399790,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35f3a2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (35f74c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f3a2 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a269c │ │ │ │ b.n 35f3ec │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f38a │ │ │ │ @@ -399812,15 +399812,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35f38a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (35f754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f38a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35f696 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -399847,15 +399847,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (35f748 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f23a │ │ │ │ ldr r0, [pc, #308] @ (35f75c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f23a │ │ │ │ ldr r3, [pc, #304] @ (35f760 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f4b2 │ │ │ │ @@ -399871,15 +399871,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (35f764 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f4b2 │ │ │ │ ldr r3, [pc, #244] @ (35f768 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f50a │ │ │ │ @@ -399887,15 +399887,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35f50a │ │ │ │ ldr r0, [pc, #224] @ (35f76c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f50a │ │ │ │ ldr r3, [pc, #208] @ (35f768 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f5dc │ │ │ │ @@ -399903,15 +399903,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f5dc │ │ │ │ ldr r0, [pc, #192] @ (35f770 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f5dc │ │ │ │ ldr r0, [pc, #184] @ (35f774 ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ ldr r0, [pc, #180] @ (35f778 ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ @@ -399922,103 +399922,103 @@ │ │ │ │ ldr r0, [pc, #172] @ (35f784 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb74a │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xb746 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #352 @ (adr r6, 35f85c ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 35f83c ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ cdp 0, 3, cr0, cr12, cr1, {3} │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #152] @ 0x98 │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r2, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r4, 35f7c2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bxns r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [pc, #144] @ (35f7f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #17] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035f788 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365a20 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35f79c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ eors.w r0, lr, r1, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ @@ -400028,15 +400028,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (35f8dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #272] @ (35f8e0 ) │ │ │ │ ldr r2, [pc, #272] @ (35f8e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (35f8e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -400099,15 +400099,15 @@ │ │ │ │ bl 3a0134 │ │ │ │ ldr r3, [pc, #132] @ (35f8f4 ) │ │ │ │ ldr r1, [pc, #132] @ (35f8f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ cbnz r0, 35f8a4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3a3068 │ │ │ │ @@ -400132,36 +400132,36 @@ │ │ │ │ ldr r0, [pc, #56] @ (35f8fc ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ ldr r0, [pc, #52] @ (35f900 ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r8, r1, asr #1 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbz r0, 35f8f6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #64] @ (35f938 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 360608 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -400689,15 +400689,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f974 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 360618 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 35f974 │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401227,15 +401227,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 3606a0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -401246,15 +401246,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r7, r0 │ │ │ │ bl 3a0134 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a00ec │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401277,19 +401277,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 35e87c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 36070a │ │ │ │ + cbnz r6, 360708 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36073c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -401311,15 +401311,15 @@ │ │ │ │ bl 3a0134 │ │ │ │ ldr r3, [pc, #92] @ (360744 ) │ │ │ │ ldr r1, [pc, #96] @ (360748 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d40b8 │ │ │ │ + bl 5d40c0 │ │ │ │ cbnz r0, 36070c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401340,29 +401340,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (360750 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3606d2 │ │ │ │ ldr r0, [pc, #32] @ (360754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3606d2 │ │ │ │ add r2, pc, #544 @ (adr r2, 360960 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #64] @ (360788 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (360804 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401371,35 +401371,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (36080c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (360810 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (360814 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (360818 ) │ │ │ │ ldr r1, [pc, #124] @ (36081c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #108] @ (360820 ) │ │ │ │ ldr r3, [pc, #112] @ (360824 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -401424,34 +401424,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + setpan #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r2, #8] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ - rev r0, r7 │ │ │ │ + rev r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (36087c ) │ │ │ │ @@ -401459,33 +401459,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (360884 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a3194 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a1918 │ │ │ │ mov r0, r4 │ │ │ │ bl 39769c │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 396a6c │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 3608d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -401493,30 +401493,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3608d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ bl 3a0134 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a00ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 35f788 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 3608e4 │ │ │ │ + cbnz r2, 3608e2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -401528,15 +401528,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r9, r0 │ │ │ │ bl 3a0134 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a00ec │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401559,19 +401559,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 35e888 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -401868,15 +401868,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (360cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401888,15 +401888,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (360d3c ) │ │ │ │ ldr r3, [pc, #104] @ (360d40 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -401921,15 +401921,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (360d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401941,15 +401941,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (360dbc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -401983,25 +401983,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (360dcc ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 360d70 │ │ │ │ ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (360ef0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -402090,40 +402090,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 360dfa │ │ │ │ ldr r0, [pc, #104] @ (360f0c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 360dfa │ │ │ │ ldr r0, [pc, #96] @ (360f10 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 360df2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 360e60 │ │ │ │ b.n 360df2 │ │ │ │ ldr r0, [pc, #68] @ (360f14 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 360df6 │ │ │ │ ldr r0, [pc, #56] @ (360f18 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 360df2 │ │ │ │ ldr r3, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #176 @ 0xb0 │ │ │ │ @@ -402132,21 +402132,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r4, [r4, r5] │ │ │ │ + ldrsh r4, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r0, [r4, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 360f98 │ │ │ │ mov r4, r1 │ │ │ │ @@ -402182,26 +402182,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 360f44 │ │ │ │ ldr r0, [pc, #32] @ (360fa8 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 360f44 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -402235,24 +402235,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 360fe8 │ │ │ │ ldr r0, [pc, #24] @ (36102c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sl │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -402330,15 +402330,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3610f6 │ │ │ │ ldr r0, [pc, #104] @ (361184 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 3a013c │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3610cc │ │ │ │ @@ -402358,36 +402358,36 @@ │ │ │ │ ldr r3, [pc, #36] @ (361180 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3610e8 │ │ │ │ ldr r0, [pc, #48] @ (361198 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 3610e8 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add lr, pc │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 361210 │ │ │ │ mov r2, r0 │ │ │ │ @@ -402420,28 +402420,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3611dc │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (361220 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3611dc │ │ │ │ nop │ │ │ │ str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -402547,15 +402547,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (361388 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361302 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402565,15 +402565,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + ldrb r0, [r3, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (3614bc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -402644,23 +402644,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 3613ca │ │ │ │ ldr r0, [pc, #116] @ (3614d0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r1, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 3613ca │ │ │ │ ldr r0, [pc, #96] @ (3614d4 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -402676,33 +402676,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361416 │ │ │ │ ldr r0, [pc, #40] @ (3614dc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361416 │ │ │ │ str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #128] @ (361550 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -402737,26 +402737,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36151e │ │ │ │ ldr r0, [pc, #32] @ (36156c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 36151e │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -402791,26 +402791,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3615ae │ │ │ │ ldr r0, [pc, #32] @ (3615fc ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3615ae │ │ │ │ str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #608] @ (361858 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 361658 │ │ │ │ sub sp, #8 │ │ │ │ @@ -402835,27 +402835,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361622 │ │ │ │ ldr r0, [pc, #32] @ (361668 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 361622 │ │ │ │ nop │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -402906,26 +402906,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3616ca │ │ │ │ ldr r0, [pc, #28] @ (36171c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3616ca │ │ │ │ str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #26] │ │ │ │ + strb r2, [r6, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (3617a8 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -402967,26 +402967,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361742 │ │ │ │ ldr r0, [pc, #36] @ (3617b8 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361742 │ │ │ │ nop │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 361c00 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -403078,15 +403078,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (361c18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3617fc │ │ │ │ ldr r0, [pc, #860] @ (361c1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3617fc │ │ │ │ ldr r3, [pc, #852] @ (361c20 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361822 │ │ │ │ ldr r3, [pc, #836] @ (361c18 ) │ │ │ │ @@ -403103,15 +403103,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 361bce │ │ │ │ ldr r0, [pc, #820] @ (361c28 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 361a6c │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 361a1c │ │ │ │ @@ -403211,15 +403211,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3618a2 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (361c38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 361922 │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 36191a │ │ │ │ movs r1, #1 │ │ │ │ @@ -403347,30 +403347,30 @@ │ │ │ │ beq.w 361926 │ │ │ │ b.n 361a42 │ │ │ │ ldr r0, [pc, #256] @ (361c48 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 361a82 │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 361a86 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 361a26 │ │ │ │ b.n 361b28 │ │ │ │ ldr r0, [pc, #216] @ (361c4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -403390,15 +403390,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (361c50 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361af6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (361c54 ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (361c58 ) │ │ │ │ ldr r0, [pc, #128] @ (361c5c ) │ │ │ │ add r3, pc │ │ │ │ @@ -403426,53 +403426,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 361d78 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 361d58 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, #14] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #0 @ (adr r2, 361c58 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 362038 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r6, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #936 @ (adr r1, 36200c ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 361fec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + strb r0, [r4, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r3, #9] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (361d7c ) │ │ │ │ @@ -403531,15 +403531,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (361d88 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 361cb8 │ │ │ │ ldr r0, [pc, #124] @ (361d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361cb8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 36138c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -403562,47 +403562,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (361d88 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 361cb8 │ │ │ │ ldr r0, [pc, #60] @ (361d94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361cb8 │ │ │ │ ldr r2, [pc, #56] @ (361d98 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 361cb8 │ │ │ │ ldr r2, [pc, #28] @ (361d88 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 361cb8 │ │ │ │ ldr r0, [pc, #40] @ (361d9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361cb8 │ │ │ │ ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -403676,15 +403676,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (361eb4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -403699,15 +403699,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (3621dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -403803,19 +403803,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36211a │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 361fc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 361f98 │ │ │ │ ldr r3, [pc, #476] @ (3621e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -403826,15 +403826,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 361f98 │ │ │ │ ldr r0, [pc, #460] @ (3621ec ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361f98 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 362086 │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -403883,15 +403883,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 361f06 │ │ │ │ ldr r0, [pc, #312] @ (3621f8 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 361f06 │ │ │ │ ldr r3, [pc, #296] @ (3621fc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403901,15 +403901,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 361fc8 │ │ │ │ ldr r0, [pc, #272] @ (362200 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361fc8 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 395dec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 362146 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36219a │ │ │ │ @@ -403929,15 +403929,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 361fe0 │ │ │ │ ldr r0, [pc, #208] @ (362208 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 361fe0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3621ba │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -403957,86 +403957,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 362076 │ │ │ │ ldr r0, [pc, #132] @ (36220c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362076 │ │ │ │ ldr r0, [pc, #124] @ (362210 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36209e │ │ │ │ ldr r3, [pc, #120] @ (362214 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36210a │ │ │ │ ldr r3, [pc, #64] @ (3621e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36210a │ │ │ │ ldr r0, [pc, #104] @ (362218 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36210a │ │ │ │ ldr r3, [pc, #96] @ (36221c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36214a │ │ │ │ ldr r3, [pc, #32] @ (3621e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36214a │ │ │ │ ldr r0, [pc, #80] @ (362220 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36214a │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #18] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r1, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 362320 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -404120,26 +404120,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 362252 │ │ │ │ ldr r0, [pc, #28] @ (362330 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 362252 │ │ │ │ strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -404174,26 +404174,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 362372 │ │ │ │ ldr r0, [pc, #32] @ (3623c0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 362372 │ │ │ │ strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -404228,26 +404228,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 362402 │ │ │ │ ldr r0, [pc, #32] @ (362450 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 362402 │ │ │ │ strh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, ip │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 361eb8 │ │ │ │ @@ -404278,27 +404278,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362486 │ │ │ │ ldr r0, [pc, #32] @ (3624cc ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 362486 │ │ │ │ nop │ │ │ │ strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (36258c ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (362590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -404337,15 +404337,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3624f2 │ │ │ │ ldr r0, [pc, #104] @ (36259c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r1, [pc, #84] @ (362594 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 362508 │ │ │ │ ldr r1, [pc, #80] @ (362598 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -404357,15 +404357,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3625a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404379,40 +404379,40 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #840] @ (3628e8 ) │ │ │ │ + ldr r6, [pc, #808] @ (3628c8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #648] @ (36282c ) │ │ │ │ + ldr r6, [pc, #616] @ (36280c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ b.n 3625dc │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 3625f4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3625d6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 36119c │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 3625dc │ │ │ │ ldr r3, [pc, #316] @ (362734 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -404522,19 +404522,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 362724 │ │ │ │ b.n 362668 │ │ │ │ nop │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (362864 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -404580,15 +404580,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (362870 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3627c0 │ │ │ │ ldr r0, [pc, #188] @ (362878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3625a4 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 36277a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404614,28 +404614,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 362764 │ │ │ │ ldr r0, [pc, #124] @ (362880 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362764 │ │ │ │ ldr r0, [pc, #112] @ (362884 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 362776 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3627a6 │ │ │ │ b.n 3627c0 │ │ │ │ @@ -404647,37 +404647,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (362870 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3627d2 │ │ │ │ ldr r0, [pc, #48] @ (36288c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3627d2 │ │ │ │ strh r4, [r6, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #408] @ (362a14 ) │ │ │ │ + ldr r5, [pc, #376] @ (3629f4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #288] @ (3629a4 ) │ │ │ │ + ldr r4, [pc, #256] @ (362984 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #464] @ (362a58 ) │ │ │ │ + ldr r4, [pc, #432] @ (362a38 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #960] @ (362c50 ) │ │ │ │ + ldr r4, [pc, #928] @ (362c30 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3628b4 │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -404776,15 +404776,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36294a │ │ │ │ ldr r0, [pc, #232] @ (362a8c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36294a │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36290e │ │ │ │ @@ -404798,15 +404798,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36290e │ │ │ │ ldr r0, [pc, #188] @ (362a94 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36290e │ │ │ │ cbnz r0, 362a46 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 3629f6 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -404833,15 +404833,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36294a │ │ │ │ ldr r0, [pc, #96] @ (362a9c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36294a │ │ │ │ ldr r2, [pc, #88] @ (362aa0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3629e8 │ │ │ │ @@ -404850,43 +404850,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3629e8 │ │ │ │ ldr r0, [pc, #68] @ (362aa4 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3629e8 │ │ │ │ nop │ │ │ │ strh r6, [r1, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #400] @ 0x190 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #864] @ (362df4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #88] @ 0x58 │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #896] @ (362e1c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (362ba4 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -404926,15 +404926,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 362b7c │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404955,15 +404955,15 @@ │ │ │ │ bpl.n 362adc │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (362bb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 362adc │ │ │ │ ldr r3, [pc, #56] @ (362bb8 ) │ │ │ │ @@ -404977,31 +404977,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362b16 │ │ │ │ ldr r0, [pc, #40] @ (362bbc ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 362b16 │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #26] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #992] @ (362f90 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #552] @ (362de0 ) │ │ │ │ + ldr r3, [pc, #520] @ (362dc0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #600] @ (362e18 ) │ │ │ │ + ldr r3, [pc, #568] @ (362df8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 362c50 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -405043,25 +405043,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362c1a │ │ │ │ ldr r0, [pc, #28] @ (362c60 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #21] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sl │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (362dac ) │ │ │ │ @@ -405156,15 +405156,15 @@ │ │ │ │ bpl.n 362ccc │ │ │ │ ldr r0, [pc, #80] @ (362dbc ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -405183,21 +405183,21 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 3633f4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -405364,15 +405364,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 36340c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 362e42 │ │ │ │ ldr.w r0, [pc, #1100] @ 363410 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362e42 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 362f06 │ │ │ │ ldr.w r3, [pc, #1084] @ 363414 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405391,15 +405391,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 36340c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 362f06 │ │ │ │ ldr.w r0, [pc, #1028] @ 363418 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362f06 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 362f06 │ │ │ │ @@ -405434,15 +405434,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 362ea6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (363420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362ea6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 363274 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 362ee6 │ │ │ │ b.n 362f06 │ │ │ │ @@ -405485,15 +405485,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 362f8c │ │ │ │ ldr r0, [pc, #776] @ (363428 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362f8c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362f06 │ │ │ │ ldr r3, [pc, #756] @ (36342c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405502,15 +405502,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 362ff2 │ │ │ │ ldr r0, [pc, #732] @ (363430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 362f06 │ │ │ │ b.n 362ff4 │ │ │ │ mov r0, r7 │ │ │ │ bl 355d84 │ │ │ │ @@ -405531,15 +405531,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 362e9a │ │ │ │ ldr r0, [pc, #668] @ (363438 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 362e9a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 363358 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -405598,15 +405598,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 362ff2 │ │ │ │ ldr r0, [pc, #468] @ (363440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 363236 │ │ │ │ ldr r3, [pc, #460] @ (363444 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 36328a │ │ │ │ ldr r3, [pc, #396] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -405625,15 +405625,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3630ea │ │ │ │ ldr r0, [pc, #412] @ (36344c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3630ea │ │ │ │ ldr r3, [pc, #404] @ (363450 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 36330c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -405654,26 +405654,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 362ff2 │ │ │ │ ldr r0, [pc, #340] @ (363454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 36323a │ │ │ │ ldr r3, [pc, #252] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 36304e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (363458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3632c4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362f06 │ │ │ │ ldr r3, [pc, #224] @ (363414 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405682,38 +405682,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 363236 │ │ │ │ ldr r0, [pc, #268] @ (36345c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 363236 │ │ │ │ ldr r3, [pc, #260] @ (363460 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3631b8 │ │ │ │ ldr r3, [pc, #164] @ (36340c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3631b8 │ │ │ │ ldr r0, [pc, #236] @ (363464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3631b8 │ │ │ │ ldr r0, [pc, #232] @ (363468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 362ee2 │ │ │ │ ldr r0, [pc, #220] @ (36346c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 362f06 │ │ │ │ b.n 362ff4 │ │ │ │ ldr r2, [pc, #160] @ (363444 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -405736,20 +405736,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3633ea │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3633b8 │ │ │ │ ldr r0, [pc, #148] @ (363474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3631e8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (363478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3631e8 │ │ │ │ ldrb r4, [r4, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -405757,67 +405757,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1016] @ (36380c ) │ │ │ │ + ldr r2, [pc, #984] @ (3637ec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #696] @ (3636d4 ) │ │ │ │ + ldr r2, [pc, #664] @ (3636b4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r7 │ │ │ │ + bxns r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #592] @ (363678 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, ip │ │ │ │ + cmp sl, fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #48] @ (363474 ) │ │ │ │ + ldr r0, [pc, #16] @ (363454 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + ldrb r2, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + bx lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov ip, sp │ │ │ │ + mov ip, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov r4, pc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov lr, r5 │ │ │ │ + mov lr, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r4 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp ip, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405859,26 +405859,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3634d4 │ │ │ │ ldr r0, [pc, #28] @ (363518 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3634d4 │ │ │ │ nop │ │ │ │ strb r0, [r5, #18] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, r7] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405920,26 +405920,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 363574 │ │ │ │ ldr r0, [pc, #28] @ (3635b8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 363574 │ │ │ │ nop │ │ │ │ strb r0, [r1, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, ip │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405981,26 +405981,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 363614 │ │ │ │ ldr r0, [pc, #28] @ (363658 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 363614 │ │ │ │ nop │ │ │ │ strb r0, [r5, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -406042,26 +406042,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3636b4 │ │ │ │ ldr r0, [pc, #28] @ (3636f8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3636b4 │ │ │ │ nop │ │ │ │ strb r0, [r1, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #608] @ (363954 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r2] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 363854 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -406165,26 +406165,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 36372a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (363864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36372a │ │ │ │ strb r6, [r6, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 36391c │ │ │ │ mov r3, r0 │ │ │ │ @@ -406243,15 +406243,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3638a4 │ │ │ │ ldr r0, [pc, #48] @ (363938 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3638a4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r1, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -406262,15 +406262,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r6 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -406319,28 +406319,28 @@ │ │ │ │ bl 35720c │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 363d78 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 25b008 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -406677,15 +406677,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 36424a │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ b.n 363a30 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 363af6 │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -407007,15 +407007,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 363dca │ │ │ │ ldr r0, [pc, #76] @ (364174 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 363dca │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 363a78 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -407025,27 +407025,27 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #992] @ (364548 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 364b58 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -407110,15 +407110,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36399c │ │ │ │ ldr.w r0, [pc, #2344] @ 364b64 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 36399c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -407445,15 +407445,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 364b60 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3645e0 │ │ │ │ ldr.w r0, [pc, #1436] @ 364b70 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3645e0 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -407637,15 +407637,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (364b78 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3642e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 355bb0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -407686,15 +407686,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 36453c │ │ │ │ ldr r0, [pc, #776] @ (364b80 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36453c │ │ │ │ mov r0, r4 │ │ │ │ bl 3576f8 │ │ │ │ b.w 363f34 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -407708,15 +407708,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (364b60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 364316 │ │ │ │ ldr r0, [pc, #724] @ (364b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 364316 │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 364844 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 364078 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -407786,15 +407786,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 364558 │ │ │ │ ldr r0, [pc, #512] @ (364b94 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 364558 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 364a76 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -407802,22 +407802,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 363d02 │ │ │ │ ldr r0, [pc, #476] @ (364b98 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36453c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (364b9c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 36490c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -407830,15 +407830,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 364b02 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 363e0e │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 363e0e │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -407875,15 +407875,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3649a4 │ │ │ │ ldr r0, [pc, #276] @ (364ba4 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3649a4 │ │ │ │ ldr r2, [pc, #268] @ (364ba8 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 363e58 │ │ │ │ @@ -407906,21 +407906,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 363e58 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (364bb0 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 363dc0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -407943,65 +407943,65 @@ │ │ │ │ ldr r1, [pc, #112] @ (364bb8 ) │ │ │ │ ldr r0, [pc, #112] @ (364bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, #17] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #352] @ (364cec ) │ │ │ │ + ldr r0, [pc, #320] @ (364ccc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #992] @ (364f70 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #34 @ 0x22 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r4, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp lr, pc │ │ │ │ + cmp lr, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 36393c │ │ │ │ @@ -408450,35 +408450,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #768] @ (3653b4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36508a │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 3650e8 │ │ │ │ @@ -408549,15 +408549,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 364ebc │ │ │ │ ldr r0, [pc, #936] @ (365544 ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 364ebc │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 3653d8 │ │ │ │ @@ -408806,15 +408806,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (365540 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 364e16 │ │ │ │ ldr r0, [pc, #200] @ (365554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 364e16 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -408872,33 +408872,33 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #768] @ (36583c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 23f55a │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #8 │ │ │ │ + subs r0, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r6, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #242 @ 0xf2 │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365570 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -408936,26 +408936,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (3655ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36558c │ │ │ │ ldr r0, [pc, #24] @ (3655f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36558c │ │ │ │ nop │ │ │ │ strh r0, [r1, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #224] @ (3656cc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (365650 ) │ │ │ │ @@ -408983,26 +408983,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (365660 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365616 │ │ │ │ nop │ │ │ │ strh r4, [r0, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #864] @ (3659bc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (36571c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -409037,15 +409037,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 365570 │ │ │ │ ldr r0, [pc, #96] @ (365728 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 365696 │ │ │ │ ldr r1, [pc, #84] @ (36572c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 365686 │ │ │ │ @@ -409055,46 +409055,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 365686 │ │ │ │ ldr r0, [pc, #68] @ (365730 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 365686 │ │ │ │ ldr r3, [pc, #52] @ (365734 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3656b8 │ │ │ │ ldr r3, [pc, #24] @ (365724 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3656b8 │ │ │ │ ldr r0, [pc, #36] @ (365738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3656b8 │ │ │ │ strh r2, [r2, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #832] @ (365a70 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #92 @ 0x5c │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -409178,15 +409178,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 365832 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (36587c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 365832 │ │ │ │ ldr r3, [pc, #68] @ (365870 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 365848 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409206,32 +409206,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (365878 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 365830 │ │ │ │ ldr r0, [pc, #36] @ (365884 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365830 │ │ │ │ nop │ │ │ │ str r0, [r3, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #98 @ 0x62 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365888 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409371,15 +409371,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 365968 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (365a1c ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 365968 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 353e48 │ │ │ │ @@ -409389,15 +409389,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365a20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409457,27 +409457,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 365a4a │ │ │ │ ldr r0, [pc, #28] @ (365af8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 365a4a │ │ │ │ nop │ │ │ │ ldr r7, [pc, #80] @ (365b3c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 365b0e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409552,15 +409552,15 @@ │ │ │ │ bpl.n 365bd2 │ │ │ │ ldr r0, [pc, #196] @ (365c80 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365bd2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 365c28 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409592,15 +409592,15 @@ │ │ │ │ bpl.n 365b8a │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #116] @ (365c8c ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365b8a │ │ │ │ ldr r2, [pc, #100] @ (365c90 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 365bd2 │ │ │ │ ldr r2, [pc, #72] @ (365c7c ) │ │ │ │ @@ -409610,50 +409610,50 @@ │ │ │ │ bpl.n 365bd2 │ │ │ │ ldr r0, [pc, #84] @ (365c94 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365bd2 │ │ │ │ ldr r0, [pc, #64] @ (365c98 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 365b84 │ │ │ │ - ldr r2, [pc, #856] @ (365fc0 ) │ │ │ │ + ldr r2, [pc, #824] @ (365fa0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r6, [pc, #24] @ (365c84 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r6, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r4, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #218 @ 0xda │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365c9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -409704,15 +409704,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 365d30 │ │ │ │ ldr r3, [pc, #120] @ (365da0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 365d6e │ │ │ │ movs r1, #0 │ │ │ │ @@ -409736,15 +409736,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 365ce8 │ │ │ │ ldr r0, [pc, #88] @ (365db4 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 365ce8 │ │ │ │ ldr r3, [pc, #72] @ (365db8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 365d2e │ │ │ │ @@ -409755,37 +409755,37 @@ │ │ │ │ bpl.n 365d2e │ │ │ │ ldr r0, [pc, #56] @ (365dbc ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365d2e │ │ │ │ - ldr r1, [pc, #400] @ (365f28 ) │ │ │ │ + ldr r1, [pc, #368] @ (365f08 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #584] @ (365fe4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #248 @ 0xf8 │ │ │ │ + cmp r4, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #48] @ (365de4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365dc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -409813,15 +409813,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ add.w r3, fp, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -409839,15 +409839,15 @@ │ │ │ │ blx 259184 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r8, [r4], #20 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 365e50 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r4, fp, #116 @ 0x74 │ │ │ │ add.w r6, fp, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409856,25 +409856,25 @@ │ │ │ │ bl 3548cc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 365e7a │ │ │ │ add.w r0, fp, #840 @ 0x348 │ │ │ │ add.w r5, r5, #20480 @ 0x5000 │ │ │ │ bl 355930 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d2890 │ │ │ │ ldr r3, [pc, #196] @ (365f64 ) │ │ │ │ ldr r2, [pc, #200] @ (365f68 ) │ │ │ │ ldr r1, [pc, #200] @ (365f6c ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ bl 354018 │ │ │ │ ldr r3, [pc, #164] @ (365f70 ) │ │ │ │ @@ -409921,62 +409921,62 @@ │ │ │ │ ldr r3, [pc, #68] @ (365f7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 365eda │ │ │ │ ldr r0, [pc, #60] @ (365f80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 365eda │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #384] @ (3660d4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #360] @ (3660c4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xf92fffff │ │ │ │ cbz r3, 365fb6 │ │ │ │ - vcvt.u32.f32 d21, d26, #1 │ │ │ │ + vcvt.u32.f32 d21, d18, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itt vs │ │ │ │ - movvs r6, r7 │ │ │ │ - strvs r2, [r4, #48] @ 0x30 │ │ │ │ + itt pl │ │ │ │ + movpl r6, r7 │ │ │ │ + strpl r2, [r3, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #416] @ (366118 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365f84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 365fac │ │ │ │ mov r0, r4 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 365fc8 │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 365fb6 │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -410065,19 +410065,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 366108 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 3660a6 │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 3660f4 │ │ │ │ @@ -410102,31 +410102,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3660c2 │ │ │ │ ldr r0, [pc, #100] @ (366184 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3660c2 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 4a1790 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e104 │ │ │ │ + bl 72e10c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -410135,15 +410135,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #128] @ 366218 │ │ │ │ sub sp, #8 │ │ │ │ @@ -410385,25 +410385,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3663fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.w 5ce718 │ │ │ │ + b.w 5ce720 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -410804,15 +410804,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 3664d8 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3664d8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -410879,49 +410879,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 36691c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 366914 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 366942 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72de1c │ │ │ │ + b.w 72de24 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e104 │ │ │ │ + b.w 72e10c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -411013,25 +411013,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (366b18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (366b1c ) │ │ │ │ ldr r1, [pc, #132] @ (366b20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #116] @ (366b24 ) │ │ │ │ ldr r2, [pc, #120] @ (366b28 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (366b2c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -411042,50 +411042,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #80] @ (366b34 ) │ │ │ │ ldr r1, [pc, #84] @ (366b38 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r5, #5 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 366b7a │ │ │ │ + cbz r6, 366b78 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #232 @ (adr r6, 366c20 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r3, sp, #544 @ 0x220 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -411101,25 +411101,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #316] @ (366cac ) │ │ │ │ ldr r1, [pc, #320] @ (366cb0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (366cb4 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -411163,15 +411163,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (366cbc ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -411191,39 +411191,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dd88 │ │ │ │ + bl 72dd90 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #146 @ 0x92 │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r5, pc, #584 @ (adr r5, 366f00 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ite mi │ │ │ │ lslmi r0, r5, #1 │ │ │ │ lslpl r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411292,25 +411292,25 @@ │ │ │ │ bl 4a1790 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 4a1cf0 │ │ │ │ b.n 366d3c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r7, r0 │ │ │ │ blx 25b9f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 4a1790 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 4a1d28 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ @@ -411338,25 +411338,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (366e44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (366e48 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (366e4c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (366e50 ) │ │ │ │ ldr r2, [pc, #64] @ (366e54 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -411367,27 +411367,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r3, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 366f10 │ │ │ │ + bhi.n 366f00 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #704] @ 0x2c0 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 366eb8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -411395,37 +411395,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (366ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 366ea8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72de1c │ │ │ │ + bl 72de24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a1814 │ │ │ │ nop │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #142 @ 0x8e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -411445,31 +411445,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39aae0 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 366ee8 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #8 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r1, r3] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 366f50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411489,32 +411489,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (366fac ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39aae0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3668f8 │ │ │ │ nop │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (367138 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -411522,15 +411522,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (367140 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -411544,15 +411544,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -411622,23 +411622,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #984 @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r7, r6] │ │ │ │ + str r4, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411689,15 +411689,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -411730,15 +411730,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39aae0 │ │ │ │ @@ -411748,19 +411748,19 @@ │ │ │ │ nop │ │ │ │ adds r7, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #162 @ 0xa2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #200 @ 0xc8 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #944] @ (367658 ) │ │ │ │ + ldr r7, [pc, #912] @ (367638 ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (367450 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -411771,15 +411771,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (367458 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 3672fa │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -411896,19 +411896,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 45599c │ │ │ │ b.n 367382 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #0] @ (36745c ) │ │ │ │ + ldr r6, [pc, #992] @ (36783c ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 367ee0 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -412082,15 +412082,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [pc, #2296] @ 367f00 │ │ │ │ ldr.w r3, [pc, #2264] @ 367ee4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -412111,15 +412111,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 367f0c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 367812 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -412174,15 +412174,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 367f18 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 367818 │ │ │ │ @@ -412381,15 +412381,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -412799,15 +412799,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 746ef8 │ │ │ │ + bl 746f00 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -412864,41 +412864,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #832] @ (368240 ) │ │ │ │ + ldr r3, [pc, #800] @ (368220 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #62 @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + adds r0, r7, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [pc, #120] @ (367f9c ) │ │ │ │ + ldr r0, [pc, #88] @ (367f7c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 367736 │ │ │ │ b.n 367860 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -413332,15 +413332,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 368b60 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -413775,15 +413775,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39aae0 │ │ │ │ @@ -413791,15 +413791,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 3668f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #628] @ (368b70 ) │ │ │ │ ldr r3, [pc, #580] @ (368b44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413825,15 +413825,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (368b7c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #552] @ (368b80 ) │ │ │ │ ldr r3, [pc, #492] @ (368b44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413887,15 +413887,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3668f8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 368154 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (368b8c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (368b44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -413992,33 +413992,33 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #8 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #78 @ 0x4e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r6, r0, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r6, r5, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -414046,15 +414046,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 369210 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369346 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 369346 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -414415,15 +414415,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (36921c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39aae0 │ │ │ │ @@ -414503,15 +414503,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (36922c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 39aae0 │ │ │ │ @@ -414528,15 +414528,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39aae0 │ │ │ │ @@ -414576,39 +414576,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r5, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r4, #23 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, r5, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r6, #19 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r3, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -414694,19 +414694,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 368e12 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 36909a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 369372 │ │ │ │ ldr r0, [pc, #664] @ (369604 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -414931,59 +414931,59 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (369644 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r7, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r4, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r3, #2 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r0, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + movs r2, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, r6 │ │ │ │ + movs r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, r3 │ │ │ │ + movs r6, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, r1 │ │ │ │ + movs r4, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vshr.u32 d16, d31, #6 │ │ │ │ - vshr.u32 d16, d31, #24 │ │ │ │ - vshr.u16 d16, d31, #10 │ │ │ │ - vmvn.i32 d16, #207 @ 0x000000cf │ │ │ │ + vshr.u32 d16, d31, #14 │ │ │ │ + vshr.u32 d16, d31, #32 │ │ │ │ + vshr.u8 d16, d31, #2 │ │ │ │ + vshr.u32 d0, d31, #4 │ │ │ │ ldr r0, [pc, #4] @ (369650 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 4a1814 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5cff54 │ │ │ │ + bl 5cff5c │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 394a98 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -415016,15 +415016,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (369760 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 36972c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3696ca │ │ │ │ @@ -415048,58 +415048,58 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3696ec │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (369770 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3696ec │ │ │ │ ldr r3, [pc, #32] @ (369774 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 3696e2 │ │ │ │ asrs r2, r5, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 d0, d0, d31 │ │ │ │ + vqadd.u16 d0, d8, d31 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 d0, d4, d31 │ │ │ │ - mcr2 0, 7, r0, cr12, cr15, {1} │ │ │ │ + mrc2 0, 7, r0, cr12, cr15, {1} │ │ │ │ + mcr2 0, 7, r0, cr4, cr15, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (369818 ) │ │ │ │ ldr r2, [pc, #144] @ (36981c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (369820 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (369824 ) │ │ │ │ ldr r1, [pc, #132] @ (369828 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #116] @ (36982c ) │ │ │ │ ldr r2, [pc, #120] @ (369830 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (369834 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -415113,38 +415113,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r1, [pc, #72] @ (36983c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r0, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3690f4 │ │ │ │ + b.n 3690e4 │ │ │ │ movs r5, r7 │ │ │ │ - ldr??.w r0, [sl, #69] @ 0x45 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + ldr??.w r0, [r2, #69] @ 0x45 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #26 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ ldrb r2, [r1, #9] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrh r4, [r4, #44] @ 0x2c │ │ │ │ @@ -415162,15 +415162,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (3698a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #52] @ (3698a4 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (3698a8 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -415180,23 +415180,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r4, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -415312,15 +415312,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 39a7c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39aa90 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (369a60 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -415331,20 +415331,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4a1200 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 36995a │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r4, [r3, #1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stc2 0, cr0, [sl], #252 @ 0xfc │ │ │ │ - ldc2 0, cr0, [ip], {63} @ 0x3f │ │ │ │ + stc2 0, cr0, [r2], #252 @ 0xfc │ │ │ │ + ldc2 0, cr0, [r4], {63} @ 0x3f │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -415458,15 +415458,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (369bec ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369b16 │ │ │ │ ldr r0, [pc, #80] @ (369bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 369b16 │ │ │ │ ldr r3, [pc, #72] @ (369bf4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369b56 │ │ │ │ ldr r3, [pc, #52] @ (369bec ) │ │ │ │ @@ -415475,36 +415475,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369b56 │ │ │ │ ldr r0, [pc, #52] @ (369bf8 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 369b56 │ │ │ │ nop │ │ │ │ lsrs r0, r2, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r6, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae8003f │ │ │ │ + @ instruction: 0xfae0003f │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf0003f │ │ │ │ + @ instruction: 0xfae8003f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (369d10 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -415573,15 +415573,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (369d20 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 369c3a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -415600,29 +415600,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 369c70 │ │ │ │ ldr r1, [pc, #36] @ (369d24 ) │ │ │ │ ldr r0, [pc, #36] @ (369d28 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 369c5c │ │ │ │ nop │ │ │ │ lsrs r6, r6, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa5a003f │ │ │ │ - lsrs r6, r2, #6 │ │ │ │ + @ instruction: 0xfa52003f │ │ │ │ + lsrs r6, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e2003f │ │ │ │ + ldr??.w r0, [sl, #63] @ 0x3f │ │ │ │ ldr r1, [pc, #124] @ (369dac ) │ │ │ │ ldr r3, [pc, #128] @ (369db0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 369d46 │ │ │ │ movs r0, #0 │ │ │ │ @@ -415657,15 +415657,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (369dbc ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (369dc0 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -415674,40 +415674,40 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf9c2003f │ │ │ │ - vst1.8 @ instruction: 0xf9c0003f │ │ │ │ + ldrsh.w r0, [sl, #63] @ 0x3f │ │ │ │ + ldrsh.w r0, [r8, #63] @ 0x3f │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (369eb0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (369eb4 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (369eb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #204] @ (369ebc ) │ │ │ │ ldr r1, [pc, #208] @ (369ec0 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (369ec4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #196] @ (369ec8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 369e92 │ │ │ │ @@ -415758,33 +415758,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (369ed0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 369e0e │ │ │ │ ldr r0, [pc, #44] @ (369ed4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 369e0e │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r3, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - vst1.8 @ instruction: 0xf9c6003f │ │ │ │ - ldr??.w r0, [r0, #63] @ 0x3f │ │ │ │ + ldrsh.w r0, [lr, #63] @ 0x3f │ │ │ │ + vst1.8 @ instruction: 0xf9c8003f │ │ │ │ lsrs r2, r1, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [r8 :256] │ │ │ │ + vld4.8 {d0-d3}, [r0 :256] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (36a078 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -415901,30 +415901,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (36a094 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 369fd6 │ │ │ │ ldr r3, [pc, #84] @ (36a098 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369f26 │ │ │ │ ldr r3, [pc, #64] @ (36a090 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 369f26 │ │ │ │ ldr r0, [pc, #60] @ (36a09c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 369f26 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415939,18 +415939,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7c8003f │ │ │ │ + @ instruction: 0xf7c0003f │ │ │ │ subs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf782003f │ │ │ │ + @ instruction: 0xf77a003f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ @@ -416692,15 +416692,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (36aa74 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 36a738 │ │ │ │ ldr r0, [pc, #88] @ (36aa78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36a738 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 369688 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -416717,22 +416717,22 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 q0, q0, q2 │ │ │ │ + vqadd.u8 q0, q4, q2 │ │ │ │ lsls r4, r3, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr14, cr15, {1} │ │ │ │ + mcr 0, 0, r0, cr6, cr15, {1} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ bl 4a17b0 │ │ │ │ @@ -416861,15 +416861,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (36ae78 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36ab80 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 369ed8 │ │ │ │ b.n 36ab80 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -417028,15 +417028,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (36ae84 ) │ │ │ │ ldr r1, [pc, #192] @ (36ae88 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 36ab42 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 4a1790 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -417063,15 +417063,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (36ae90 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36ab80 │ │ │ │ ldr r2, [pc, #96] @ (36ae94 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36ad56 │ │ │ │ @@ -417080,41 +417080,41 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 36ad56 │ │ │ │ ldr r1, [pc, #80] @ (36ae98 ) │ │ │ │ ldr r0, [pc, #80] @ (36ae9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 36ad56 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 8, cr0, cr10, cr7, {3} │ │ │ │ cdp2 0, 7, cr0, cr10, cr7, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa60054 │ │ │ │ - ldcl 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0xfa9e0054 │ │ │ │ + ldcl 0, cr0, [r2], #-252 @ 0xffffff04 │ │ │ │ umaal r0, r0, r2, r7 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe98c003f │ │ │ │ - eor.w r0, r2, pc, rrx │ │ │ │ - ldr??.w r0, [r8, r4, lsl #1] │ │ │ │ - orr.w r0, ip, pc, rrx │ │ │ │ + @ instruction: 0xe984003f │ │ │ │ + orns r0, sl, pc, rrx │ │ │ │ + ldr??.w r0, [r0, r4, lsl #1] │ │ │ │ + orr.w r0, r4, pc, rrx │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, pc, rrx │ │ │ │ - ands.w r0, r0, pc, rrx │ │ │ │ + ldrd r0, r0, [lr, #252]! @ 0xfc │ │ │ │ + and.w r0, r8, pc, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 36b440 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w r1, [pc, #1420] @ 36b444 │ │ │ │ @@ -417319,15 +417319,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 36b162 │ │ │ │ ldr r1, [pc, #760] @ (36b450 ) │ │ │ │ ldr r0, [pc, #760] @ (36b454 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 36aaa0 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -417458,15 +417458,15 @@ │ │ │ │ bl 369360 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (36b45c ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 36aed4 │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36b3d6 │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -417486,15 +417486,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (36b464 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36aeea │ │ │ │ ldr r3, [pc, #196] @ (36b44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417506,30 +417506,30 @@ │ │ │ │ bpl.w 36aeea │ │ │ │ ldr r1, [pc, #200] @ (36b468 ) │ │ │ │ ldr r0, [pc, #200] @ (36b46c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #188] @ (36b470 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36b118 │ │ │ │ ldr r3, [pc, #136] @ (36b448 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36b118 │ │ │ │ ldr r1, [pc, #168] @ (36b474 ) │ │ │ │ ldr r0, [pc, #172] @ (36b478 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36b118 │ │ │ │ ldr r2, [pc, #152] @ (36b470 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36b3e8 │ │ │ │ ldr r2, [pc, #104] @ (36b448 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -417552,61 +417552,61 @@ │ │ │ │ ldr r3, [pc, #56] @ (36b448 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 36b184 │ │ │ │ ldr r0, [pc, #100] @ (36b480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36b184 │ │ │ │ ldr r1, [pc, #92] @ (36b484 ) │ │ │ │ ldr r0, [pc, #96] @ (36b488 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 36b130 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa900067 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b240 │ │ │ │ + b.n 36b230 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b258 │ │ │ │ + b.n 36b248 │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36af80 │ │ │ │ + b.n 36af70 │ │ │ │ movs r7, r7 │ │ │ │ - ssat r0, #21, lr, asr #1 │ │ │ │ - b.n 36afb0 │ │ │ │ + ssat r0, #21, r6, asr #1 │ │ │ │ + b.n 36afa0 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #664 @ (adr r1, 36b704 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 36b6e4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 36ade0 │ │ │ │ + b.n 36add0 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36aeb0 │ │ │ │ + b.n 36aea0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36aed0 │ │ │ │ + b.n 36aec0 │ │ │ │ movs r7, r7 │ │ │ │ add r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36bbec │ │ │ │ + b.n 36bbdc │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #128 @ (adr r1, 36b508 ) │ │ │ │ + add r1, pc, #96 @ (adr r1, 36b4e8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 36ae28 │ │ │ │ + b.n 36ae18 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -417632,15 +417632,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (36b4e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r6, [r4, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -417688,26 +417688,26 @@ │ │ │ │ ldr r2, [pc, #32] @ (36b584 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 36b554 │ │ │ │ ldr r0, [pc, #24] @ (36b588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36b554 │ │ │ │ ldr r0, [pc, #20] @ (36b58c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36b554 │ │ │ │ bic.w r0, r4, #15138816 @ 0xe70000 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36ae58 │ │ │ │ + b.n 36ae48 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36ae90 │ │ │ │ + b.n 36ae80 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (36b644 ) │ │ │ │ @@ -417715,25 +417715,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (36b64c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #152] @ (36b650 ) │ │ │ │ ldr r1, [pc, #152] @ (36b654 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #136] @ (36b658 ) │ │ │ │ ldr r3, [pc, #140] @ (36b65c ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (36b660 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -417750,52 +417750,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [pc, #88] @ (36b66c ) │ │ │ │ ldr r1, [pc, #88] @ (36b670 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2200054 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + @ instruction: 0xf2180054 │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 36b614 │ │ │ │ + bge.n 36b604 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36aee4 │ │ │ │ + b.n 36aed4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36aef0 │ │ │ │ + b.n 36aee0 │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r6, [r0, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -417848,19 +417848,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (36b704 ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ ldr r0, [pc, #16] @ (36b708 ) │ │ │ │ add r0, pc │ │ │ │ bl 440248 │ │ │ │ nop │ │ │ │ - b.n 36bdd4 │ │ │ │ + b.n 36bdc4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36bdc8 │ │ │ │ + b.n 36bdb8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36bdbc │ │ │ │ + b.n 36bdac │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (36b798 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417869,26 +417869,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (36b7a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (36b7a4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (36b7a8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #88] @ (36b7ac ) │ │ │ │ ldr r2, [pc, #92] @ (36b7b0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -417897,42 +417897,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (36b7b4 ) │ │ │ │ ldr r1, [pc, #76] @ (36b7b8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf0a40054 │ │ │ │ - b.n 36be24 │ │ │ │ + eors.w r0, ip, #84 @ 0x54 │ │ │ │ + b.n 36be14 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36be50 │ │ │ │ + b.n 36be40 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 36b83c │ │ │ │ + bls.n 36b82c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - bxns sp │ │ │ │ + bxns ip │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r3, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r2, #9 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (36b874 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -417940,23 +417940,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (36b87c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #152] @ (36b880 ) │ │ │ │ ldr r1, [pc, #156] @ (36b884 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 36b85a │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -417991,22 +417991,22 @@ │ │ │ │ bl 354934 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 355960 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 36b802 │ │ │ │ nop │ │ │ │ - vshr.s32 q8, q2, #12 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ + vshr.s32 q8, q2, #20 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36bd80 │ │ │ │ + b.n 36bd70 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36bdb0 │ │ │ │ + b.n 36bda0 │ │ │ │ movs r7, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 36b8a0 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -418025,15 +418025,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (36b914 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 395dec │ │ │ │ cbz r0, 36b8e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -418050,18 +418050,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - vqadd.s16 q0, q0, q2 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + vqadd.s8 q0, q4, q2 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 36ba1c │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -418078,15 +418078,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -418144,21 +418144,21 @@ │ │ │ │ bl 4a1790 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 4a19e0 │ │ │ │ b.n 36b9c8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mrc 0, 4, r0, cr8, cr4, {2} │ │ │ │ + mrc 0, 4, r0, cr0, cr4, {2} │ │ │ │ ands.w r0, r0, #103 @ 0x67 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r0, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ vmla.i d0, d0, d3[5] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -418193,29 +418193,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (36bac4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 3975cc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36baa6 │ │ │ │ b.n 36ba68 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 36ba78 │ │ │ │ - ldc 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ + stc 0, cr0, [ip, #-336]! @ 0xfffffeb0 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r5, #28 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (36bc40 ) │ │ │ │ @@ -418234,15 +418234,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -418331,21 +418331,21 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], #336 @ 0x150 │ │ │ │ + ldcl 0, cr0, [sl], {84} @ 0x54 │ │ │ │ cdp 0, 5, cr0, cr12, cr7, {3} │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #27 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ stcl 0, cr0, [r8, #-412] @ 0xfffffe64 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ (36bd28 ) │ │ │ │ @@ -418354,15 +418354,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (36bd30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 2594b8 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 36bce4 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -418374,72 +418374,72 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 36bcfc │ │ │ │ ldr r4, [pc, #124] @ (36bd40 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (36bd44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (36bd48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 395fc4 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 354934 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 355960 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 36bc92 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 397620 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36bd0a │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 396a6c │ │ │ │ b.n 36bcc2 │ │ │ │ - adcs.w r0, r8, r4, lsr #1 │ │ │ │ - ble.n 36bd24 │ │ │ │ + adcs.w r0, r0, r4, lsr #1 │ │ │ │ + ble.n 36bd14 │ │ │ │ movs r7, r7 │ │ │ │ - udf #14 │ │ │ │ + udf #6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb260054 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + adds.w r0, lr, r4, lsr #1 │ │ │ │ + str r0, [r4, #20] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xeafc0054 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + @ instruction: 0xeaf40054 │ │ │ │ + str r6, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (36bf08 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -418459,15 +418459,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -418579,26 +418579,26 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (36bf24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 25b298 <__printf_chk@plt+0x4> │ │ │ │ b.n 36bee6 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - orn r0, r4, r4, lsr #1 │ │ │ │ + orrs.w r0, ip, r4, lsr #1 │ │ │ │ rsbs r0, ip, r7, asr #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r0, #8] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r1, #17 │ │ │ │ + lsls r0, r0, #17 │ │ │ │ movs r6, r7 │ │ │ │ eors.w r0, r2, r7, asr #1 │ │ │ │ - blt.n 36be38 │ │ │ │ + blt.n 36be28 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36be48 │ │ │ │ + blt.n 36be38 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (36c250 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418608,15 +418608,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (36c25c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #776] @ (36c260 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -418701,15 +418701,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -418721,15 +418721,15 @@ │ │ │ │ blt.n 36c166 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 3975cc │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36c094 │ │ │ │ @@ -418742,15 +418742,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (36c280 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 4a1260 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -418758,15 +418758,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (36c284 ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -418822,23 +418822,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r2, [pc, #232] @ (36c2a0 ) │ │ │ │ ldr r1, [pc, #236] @ (36c2a4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 39903c │ │ │ │ cbnz r0, 36c22e │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -418875,61 +418875,61 @@ │ │ │ │ ldr r0, [pc, #108] @ (36c2b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia.w r6, {r2, r4, r6} │ │ │ │ - blt.n 36c2a8 │ │ │ │ + ldrd r0, r0, [lr], #-336 @ 0x150 │ │ │ │ + blt.n 36c298 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36c2d4 │ │ │ │ + blt.n 36c2c4 │ │ │ │ movs r7, r7 │ │ │ │ strh r2, [r5, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - blt.n 36c334 │ │ │ │ + blt.n 36c324 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36c2f4 │ │ │ │ + blt.n 36c2e4 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36c294 │ │ │ │ + blt.n 36c284 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36c174 │ │ │ │ + b.n 36c164 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36c0ac │ │ │ │ + b.n 36c09c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 36c2d0 │ │ │ │ + cbnz r2, 36c2ce │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bls.n 36c2b4 │ │ │ │ + bls.n 36c2a4 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 36c1bc │ │ │ │ + bls.n 36c1ac │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 36c204 │ │ │ │ + bls.n 36c1f4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36bef0 │ │ │ │ + b.n 36bee0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r2 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vshr.u32 d16, d29, #20 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + vshr.u32 d16, d29, #28 │ │ │ │ + subs r4, r5, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36bdb8 │ │ │ │ + b.n 36bda8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 36c218 │ │ │ │ + bhi.n 36c208 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -418963,15 +418963,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (36c3f8 ) │ │ │ │ ldr r1, [pc, #236] @ (36c3fc ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 36c334 │ │ │ │ bl 396bcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36c3e0 │ │ │ │ @@ -419000,15 +419000,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (36c408 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 36c390 │ │ │ │ bl 396bcc │ │ │ │ cbnz r0, 36c3c0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -419046,33 +419046,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (36c418 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (36c41c ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - b.n 36bd6c │ │ │ │ + b.n 36bd5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - mrc2 0, 5, r0, cr6, cr13, {1} │ │ │ │ - b.n 36bcb8 │ │ │ │ + mcr2 0, 5, r0, cr14, cr13, {1} │ │ │ │ + b.n 36bca8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ - mrc2 0, 2, r0, cr6, cr13, {1} │ │ │ │ - b.n 36cbf8 │ │ │ │ + mcr2 0, 2, r0, cr14, cr13, {1} │ │ │ │ + b.n 36cbe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 36c458 │ │ │ │ + bvc.n 36c448 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 36c3c4 │ │ │ │ + bvc.n 36c3b4 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 36c434 │ │ │ │ + bvc.n 36c424 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 36c35c │ │ │ │ + bvc.n 36c34c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 36c4bc │ │ │ │ sub sp, #8 │ │ │ │ @@ -419083,15 +419083,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -419124,19 +419124,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 36c2b4 │ │ │ │ - b.n 36cbd8 │ │ │ │ + b.n 36cbc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, r7] │ │ │ │ + ldr r2, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - stc2 0, cr0, [r8, #244] @ 0xf4 │ │ │ │ + stc2 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (36c628 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -419168,15 +419168,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -419247,18 +419247,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36befc │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36cb84 │ │ │ │ + b.n 36cb74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r8], #244 @ 0xf4 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + stc2 0, cr0, [r0], #244 @ 0xf4 │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ b.n 36ccf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -419347,15 +419347,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -419395,15 +419395,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [pc, #1420] @ 36cd70 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 3551b0 │ │ │ │ @@ -419472,15 +419472,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 36cd20 │ │ │ │ ldr.w r0, [pc, #1236] @ 36cd8c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -419534,15 +419534,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 36cd90 │ │ │ │ ldr.w r1, [pc, #1048] @ 36cd94 │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3552e0 │ │ │ │ cbnz r0, 36c9a0 │ │ │ │ @@ -419692,15 +419692,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -419778,15 +419778,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #268] @ (36cd70 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -419876,57 +419876,57 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36d324 │ │ │ │ lsls r7, r4, #1 │ │ │ │ b.n 36d280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 36cf18 │ │ │ │ + b.n 36cf08 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36cf04 │ │ │ │ + b.n 36cef4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfa96003d │ │ │ │ + @ instruction: 0xfa8e003d │ │ │ │ ldr r5, [pc, #768] @ (36d074 ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 36d018 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 104 @ 0x68 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 36cdb4 │ │ │ │ + bcs.n 36cda4 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 36ce70 │ │ │ │ + bcc.n 36ce60 │ │ │ │ movs r7, r7 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36cee0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 36cd9c │ │ │ │ + bcs.n 36cd8c │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ - str.w r0, [sl, sp, lsl #3] │ │ │ │ - bgt.n 36cca8 │ │ │ │ + str.w r0, [r2, sp, lsl #3] │ │ │ │ + bgt.n 36ce98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf680003d │ │ │ │ - blt.n 36cca8 │ │ │ │ + @ instruction: 0xf678003d │ │ │ │ + blt.n 36ce98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - sbcs.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ - bge.n 36cce8 │ │ │ │ + sbcs.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + bge.n 36ccd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 36ccc4 │ │ │ │ + bge.n 36ceb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 36cdde │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36cdec │ │ │ │ @@ -420065,19 +420065,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 36ce36 │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 36ce60 │ │ │ │ nop │ │ │ │ - bls.n 36d03c │ │ │ │ + bls.n 36d02c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r2, r3, r6, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 36dc2c │ │ │ │ @@ -420212,15 +420212,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 3570f4 │ │ │ │ @@ -420279,15 +420279,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -420409,15 +420409,15 @@ │ │ │ │ b.n 36d3b6 │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -420456,15 +420456,15 @@ │ │ │ │ beq.w 36d50a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420791,15 +420791,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420840,15 +420840,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -420877,15 +420877,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 36d436 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -420983,15 +420983,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 36d682 │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -421173,44 +421173,44 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 25919c │ │ │ │ bls.n 36dbf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 36dc30 │ │ │ │ + bvs.n 36dc20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #224] @ (36dd1c ) │ │ │ │ + ldr r5, [pc, #192] @ (36dcfc ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf0f4003d │ │ │ │ - bvs.n 36db88 │ │ │ │ + @ instruction: 0xf0ec003d │ │ │ │ + bvs.n 36db78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 36db70 │ │ │ │ + bvs.n 36db60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #800] @ (36df6c ) │ │ │ │ + ldr r4, [pc, #768] @ (36df4c ) │ │ │ │ movs r6, r7 │ │ │ │ - orns r0, lr, #61 @ 0x3d │ │ │ │ + orns r0, r6, #61 @ 0x3d │ │ │ │ bvs.n 36dc24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [pc, #32] @ (36dc78 ) │ │ │ │ + ldr r3, [pc, #0] @ (36dc58 ) │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 6, r0, cr0, cr13, {1} │ │ │ │ - beq.n 36dd10 │ │ │ │ + mrc 0, 5, r0, cr8, cr13, {1} │ │ │ │ + beq.n 36dd00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov sl, r1 │ │ │ │ movs r6, r7 │ │ │ │ - orr.w r0, lr, sp, rrx │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + orr.w r0, r6, sp, rrx │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp lr, lr │ │ │ │ + cmp lr, sp │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe9b0003d │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xe9a8003d │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ + bkpt 0x00ce │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #84] @ (36dcd4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (36dcd8 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -421236,28 +421236,28 @@ │ │ │ │ ldr r0, [pc, #40] @ (36dcec ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x0066 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r1, r3, r4} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0048 │ │ │ │ - movs r7, r7 │ │ │ │ - itte gt │ │ │ │ - movgt r7, r7 │ │ │ │ - bkpt 0x0032 │ │ │ │ - movle r7, r7 │ │ │ │ - nop {9} │ │ │ │ + bkpt 0x0040 │ │ │ │ movs r7, r7 │ │ │ │ + ittt lt │ │ │ │ + movlt r7, r7 │ │ │ │ + bkpt 0x002a │ │ │ │ + movlt r7, r7 │ │ │ │ + it hi │ │ │ │ + movhi r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 36e138 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ ldr.w r1, [pc, #1076] @ 36e13c │ │ │ │ @@ -421362,15 +421362,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -421451,15 +421451,15 @@ │ │ │ │ bne.w 36f114 │ │ │ │ ldr r1, [pc, #536] @ (36e15c ) │ │ │ │ ldr r0, [pc, #540] @ (36e160 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 4a1790 │ │ │ │ ldr r2, [pc, #504] @ (36e164 ) │ │ │ │ @@ -421573,15 +421573,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (36e174 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -421628,37 +421628,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r4, {r1, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36e86c │ │ │ │ + b.n 36e85c │ │ │ │ movs r5, r7 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r0, 36e1b0 │ │ │ │ + cbnz r0, 36e1ae │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x002e │ │ │ │ movs r7, r7 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36e3dc │ │ │ │ + b.n 36e3cc │ │ │ │ movs r5, r7 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 36e7c0 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 36e7c4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -421671,15 +421671,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -421799,15 +421799,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421846,15 +421846,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 36bac8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421884,15 +421884,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -421992,15 +421992,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (36e7e8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -422081,15 +422081,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (36e7f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36dd32 │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e6f0 │ │ │ │ @@ -422211,47 +422211,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (36e800 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25b294 <__printf_chk@plt> │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36e840 │ │ │ │ + b.n 36e830 │ │ │ │ movs r5, r7 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7b2 │ │ │ │ movs r7, r7 │ │ │ │ stmia r4!, {r1, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 36e6f8 │ │ │ │ + bgt.n 36e8e8 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 36e8e0 │ │ │ │ + blt.n 36e8d0 │ │ │ │ movs r5, r7 │ │ │ │ stmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxtb r2, r2 │ │ │ │ + uxtb r2, r1 │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r6, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -423041,33 +423041,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (36f17c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #32 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + cpsid │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #752 @ 0x2f0 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (36f188 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r3, #230 @ 0xe6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423076,36 +423076,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (36f250 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (36f254 ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (36f258 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #140] @ (36f25c ) │ │ │ │ ldr r1, [pc, #144] @ (36f260 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34cac4 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -423116,15 +423116,15 @@ │ │ │ │ bl 33ea2c │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r4 │ │ │ │ bl 34c898 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (36f264 ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -423133,27 +423133,27 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 4a1790 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a1200 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb7f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #608 @ 0x260 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #632 @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -423163,23 +423163,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (36f2d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #64] @ (36f2d8 ) │ │ │ │ ldr r1, [pc, #68] @ (36f2dc ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (36f2e0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -423188,19 +423188,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ mov lr, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -423217,37 +423217,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (36f348 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d38ac │ │ │ │ + bl 5d38b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d41a4 │ │ │ │ + bl 5d41ac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 36f394 │ │ │ │ sub sp, #8 │ │ │ │ @@ -423258,28 +423258,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (36f39c ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 708e7c │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + b.w 708e84 │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #920 @ 0x398 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 36f448 │ │ │ │ sub sp, #28 │ │ │ │ @@ -423297,23 +423297,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 708e7c │ │ │ │ + bl 708e84 │ │ │ │ cbnz r0, 36f424 │ │ │ │ ldr r2, [pc, #88] @ (36f45c ) │ │ │ │ ldr r3, [pc, #76] @ (36f450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -423332,35 +423332,35 @@ │ │ │ │ bl 43f944 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 36f43a │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.n 36f400 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r1, r2, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36f46c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #216] @ (36f558 ) │ │ │ │ @@ -423416,64 +423416,64 @@ │ │ │ │ ldr r3, [pc, #96] @ (36f564 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36f4dc │ │ │ │ ldr r0, [pc, #88] @ (36f568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36f4dc │ │ │ │ ldr r0, [pc, #84] @ (36f56c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36f4c6 │ │ │ │ ldr r0, [pc, #64] @ (36f564 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f4c6 │ │ │ │ ldr r0, [pc, #68] @ (36f570 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f4c6 │ │ │ │ ldr r3, [pc, #56] @ (36f574 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f4dc │ │ │ │ ldr r3, [pc, #32] @ (36f564 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 36f4dc │ │ │ │ ldr r0, [pc, #40] @ (36f578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36f4dc │ │ │ │ nop │ │ │ │ push {r2, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #424 @ 0x1a8 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #328 @ 0x148 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #136] @ (36f618 ) │ │ │ │ @@ -423481,25 +423481,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36f620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #128] @ (36f624 ) │ │ │ │ ldr r1, [pc, #128] @ (36f628 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #112] @ (36f62c ) │ │ │ │ movw r4, #4203 @ 0x106b │ │ │ │ movt r4, #33 @ 0x21 │ │ │ │ ldr r0, [pc, #104] @ (36f630 ) │ │ │ │ ldr r3, [pc, #108] @ (36f634 ) │ │ │ │ add r1, pc │ │ │ │ @@ -423512,40 +423512,40 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #72] @ (36f63c ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ lsrs r5, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -423615,43 +423615,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #72] @ (36f73c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w ip, [pc, #64] @ 36f740 │ │ │ │ ldr.w r5, [r0, ip] │ │ │ │ ldrh.w ip, [r5] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36f6b8 │ │ │ │ ldr.w ip, [pc, #32] @ 36f734 │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f6b8 │ │ │ │ ldr r0, [pc, #36] @ (36f744 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f6b8 │ │ │ │ uxtb r2, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #104 @ 0x68 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #112] @ (36f7b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #80 @ 0x50 │ │ │ │ @@ -423705,32 +423705,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f798 │ │ │ │ ldr r0, [pc, #44] @ (36f818 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f798 │ │ │ │ ldr r0, [pc, #28] @ (36f81c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36f796 │ │ │ │ cbz r0, 36f840 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #680 @ 0x2a8 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #128] @ 36f8b0 │ │ │ │ cmp r2, #29 │ │ │ │ @@ -423773,33 +423773,33 @@ │ │ │ │ bpl.n 36f84c │ │ │ │ ldr r0, [pc, #44] @ (36f8c0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f84c │ │ │ │ ldr r0, [pc, #28] @ (36f8c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36f84a │ │ │ │ nop │ │ │ │ cbz r2, 36f8b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (36f958 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423846,34 +423846,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f8ec │ │ │ │ ldr r0, [pc, #48] @ (36f968 ) │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f8ec │ │ │ │ ldr r0, [pc, #32] @ (36f96c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ add sp, #440 @ 0x1b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -423927,32 +423927,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f9c0 │ │ │ │ ldr r0, [pc, #44] @ (36fa40 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f9c0 │ │ │ │ ldr r0, [pc, #28] @ (36fa44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36f9be │ │ │ │ add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #664 @ 0x298 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -424005,33 +424005,33 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fa98 │ │ │ │ ldr r0, [pc, #44] @ (36fb18 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36fa98 │ │ │ │ ldr r0, [pc, #28] @ (36fb1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36fa96 │ │ │ │ nop │ │ │ │ add r6, sp, #832 @ 0x340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ subs.w r5, r2, #256 @ 0x100 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424150,15 +424150,15 @@ │ │ │ │ bpl.n 36fb78 │ │ │ │ ldr r0, [pc, #124] @ (36fcf4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ subs.w r2, r1, #260 @ 0x104 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 36fc4a │ │ │ │ movw r3, #4097 @ 0x1001 │ │ │ │ movt r3, #4096 @ 0x1000 │ │ │ │ @@ -424182,32 +424182,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 36fb9e │ │ │ │ ldr r0, [pc, #44] @ (36fcfc ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36fb9e │ │ │ │ add r5, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #752 @ (adr r7, 36fff0 ) │ │ │ │ + add r7, pc, #720 @ (adr r7, 36ffd0 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #120] @ (36fd88 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -424229,15 +424229,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #84] @ (36fd94 ) │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [pc, #68] @ (36fd90 ) │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36fd2a │ │ │ │ ldr r2, [pc, #64] @ (36fd98 ) │ │ │ │ @@ -424250,31 +424250,31 @@ │ │ │ │ bpl.n 36fd2a │ │ │ │ vldr d7, [pc, #24] @ 36fd80 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (36fd9c ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36fd2a │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #200 @ (adr r6, 36fe60 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 36fe40 ) │ │ │ │ movs r7, r7 │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #560 @ (adr r7, 36ffd0 ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 36ffb0 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #604] @ (370010 ) │ │ │ │ @@ -424351,15 +424351,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #412] @ (37001c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36ffaa │ │ │ │ orr.w r5, r6, #65536 @ 0x10000 │ │ │ │ b.n 36fe4e │ │ │ │ ldr r0, [pc, #384] @ (370020 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -424371,15 +424371,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fdf4 │ │ │ │ ldr r0, [pc, #368] @ (370024 ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 36fdf4 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r3, #3132] @ 0xc3c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 36ff9a │ │ │ │ subs r3, r2, #1 │ │ │ │ @@ -424411,15 +424411,15 @@ │ │ │ │ ldr r0, [pc, #264] @ (370014 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fe4e │ │ │ │ ldr r0, [pc, #280] @ (37002c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36fe4e │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movt r3, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 36fef6 │ │ │ │ movw r3, #25104 @ 0x6210 │ │ │ │ @@ -424474,72 +424474,72 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36fe96 │ │ │ │ ldr r0, [pc, #112] @ (370034 ) │ │ │ │ uxth r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36fe96 │ │ │ │ ldr r2, [pc, #104] @ (370038 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36fe44 │ │ │ │ ldr r2, [pc, #56] @ (370014 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 36fe44 │ │ │ │ ldr r0, [pc, #84] @ (37003c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36fe44 │ │ │ │ ldr r3, [pc, #76] @ (370040 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ff94 │ │ │ │ ldr r3, [pc, #20] @ (370014 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 36ff94 │ │ │ │ ldr r0, [pc, #60] @ (370044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 36ff94 │ │ │ │ add r3, sp, #600 @ 0x258 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #736 @ (adr r6, 370300 ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 3702e0 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #680 @ (adr r6, 3702d0 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 3702b0 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #1008 @ (adr r6, 370420 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 370400 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 370070 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 370050 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #392 @ (adr r6, 3701c8 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 3701a8 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #720] @ (370314 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #592 @ (adr r5, 370298 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 370278 ) │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 370084 │ │ │ │ sub sp, #12 │ │ │ │ @@ -424547,25 +424547,25 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (37008c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r0, [r0, #3112] @ 0xc28 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4a1814 │ │ │ │ nop │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #112 @ (adr r6, 3700fc ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 3700dc ) │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #168 @ (adr r6, 370138 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 370118 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (3700fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -424574,25 +424574,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (370104 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #76] @ (370108 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (37010c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #60] @ (370110 ) │ │ │ │ ldr r2, [pc, #64] @ (370114 ) │ │ │ │ add.w r1, r6, #7200 @ 0x1c20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -424603,27 +424603,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 37045c ) │ │ │ │ + add r5, pc, #824 @ (adr r5, 37043c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #904 @ (adr r5, 370490 ) │ │ │ │ + add r5, pc, #872 @ (adr r5, 370470 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r2 │ │ │ │ movs r7, r7 │ │ │ │ - ldc2l 0, cr0, [r0, #248]! @ 0xf8 │ │ │ │ + stc2l 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r2, [r3, #3152] @ 0xc50 │ │ │ │ @@ -424636,44 +424636,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (37018c ) │ │ │ │ ldr r1, [pc, #72] @ (370190 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39aae0 │ │ │ │ ldr.w ip, [pc, #48] @ 370194 │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #48] @ (370198 ) │ │ │ │ ldr r1, [pc, #48] @ (37019c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39aae0 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #520 @ 0x208 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #340] @ 370304 │ │ │ │ mov r5, r0 │ │ │ │ @@ -424734,15 +424734,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #184] @ (370310 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3701d0 │ │ │ │ add.w r1, r5, #24576 @ 0x6000 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r1, #3160] @ 0xc58 │ │ │ │ bfc r3, #0, #16 │ │ │ │ str.w r3, [r1, #3160] @ 0xc58 │ │ │ │ @@ -424785,29 +424785,29 @@ │ │ │ │ ldr.w ip, [r6] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 37020a │ │ │ │ strd r7, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (370318 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37020a │ │ │ │ nop │ │ │ │ add r7, pc, #584 @ (adr r7, 370550 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #280 @ (adr r4, 37042c ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 37040c ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #816 @ (adr r3, 37064c ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 37062c ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #4096 @ 0x1000 │ │ │ │ @@ -424868,15 +424868,15 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #132] @ (37045c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 370366 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r5, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r2, #3148] @ 0xc4c │ │ │ │ bic.w r3, r3, #115 @ 0x73 │ │ │ │ str.w r3, [r2, #3148] @ 0xc4c │ │ │ │ @@ -424902,28 +424902,28 @@ │ │ │ │ ldr.w ip, [r7] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 37039c │ │ │ │ strd r6, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (370464 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37039c │ │ │ │ add r6, pc, #16 @ (adr r6, 370464 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #168 @ (adr r3, 370508 ) │ │ │ │ + add r3, pc, #136 @ (adr r3, 3704e8 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #432] @ (370614 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #904 @ (adr r2, 3707f0 ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 3707d0 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ ldr.w r3, [pc, #1220] @ 370940 │ │ │ │ @@ -424945,15 +424945,15 @@ │ │ │ │ ldr.w r1, [pc, #1192] @ 370954 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ strd r3, r3, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr.w r3, [pc, #1168] @ 370958 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -425241,23 +425241,23 @@ │ │ │ │ ldr r3, [pc, #408] @ (370964 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3707dc │ │ │ │ ldr r0, [pc, #404] @ (37096c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 370702 │ │ │ │ ldr r0, [pc, #396] @ (370970 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ and.w r3, r4, fp │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ands r3, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -425293,21 +425293,21 @@ │ │ │ │ ldr r3, [pc, #272] @ (370964 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370700 │ │ │ │ ldr r0, [pc, #280] @ (370978 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 370700 │ │ │ │ ldr r0, [pc, #272] @ (37097c ) │ │ │ │ add.w r9, r7, #16384 @ 0x4000 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w sl, [r9, #3136] @ 0xc40 │ │ │ │ tst.w sl, #1 │ │ │ │ beq.n 370890 │ │ │ │ add.w r8, r7, #24576 @ 0x6000 │ │ │ │ ldr.w r3, [r8, #3188] @ 0xc74 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -425329,15 +425329,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 370700 │ │ │ │ ldr r0, [pc, #200] @ (370984 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 370700 │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 370a46 │ │ │ │ ldr.w r3, [r8, #3276] @ 0xccc │ │ │ │ cmp r4, r3 │ │ │ │ bne.w 370700 │ │ │ │ @@ -425375,61 +425375,61 @@ │ │ │ │ ldr r3, [pc, #64] @ (370964 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3707dc │ │ │ │ ldr r0, [pc, #96] @ (370990 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3707dc │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #792 @ (adr r4, 370c60 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r4, pc, #760 @ (adr r4, 370c44 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #144 @ (adr r5, 3709e0 ) │ │ │ │ + add r5, pc, #112 @ (adr r5, 3709c0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r3, r5 │ │ │ │ + adds r4, r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r4, pc} │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #280 @ (adr r2, 370a78 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r4, [pc, #432] @ (370b14 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #48 @ (adr r0, 3709a4 ) │ │ │ │ + add r0, pc, #16 @ (adr r0, 370984 ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #128 @ (adr r0, 3709fc ) │ │ │ │ + add r0, pc, #96 @ (adr r0, 3709dc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #424] @ (370b40 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3705ec │ │ │ │ ldr r1, [pc, #416] @ (370b44 ) │ │ │ │ @@ -425437,15 +425437,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3705ec │ │ │ │ ldr r0, [pc, #408] @ (370b48 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ b.n 3705ec │ │ │ │ ldr r3, [pc, #392] @ (370b4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3709d6 │ │ │ │ ldr r3, [pc, #376] @ (370b44 ) │ │ │ │ @@ -425520,15 +425520,15 @@ │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 370824 │ │ │ │ b.n 370846 │ │ │ │ ldr r0, [pc, #212] @ (370b58 ) │ │ │ │ mov r2, fp │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8, #3776] @ 0xec0 │ │ │ │ ands r3, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ bne.w 370556 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -425536,15 +425536,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370916 │ │ │ │ b.n 3707dc │ │ │ │ ldr r0, [pc, #176] @ (370b5c ) │ │ │ │ ldr.w r3, [r8, #3272] @ 0xcc8 │ │ │ │ ldr.w r2, [r8, #3268] @ 0xcc4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8, #3264] @ 0xcc0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 370a52 │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -425557,15 +425557,15 @@ │ │ │ │ movs r2, #3 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ b.n 3708f0 │ │ │ │ ldr r0, [pc, #116] @ (370b60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.n 370b32 │ │ │ │ lsls r4, r3, #26 │ │ │ │ bpl.w 370840 │ │ │ │ @@ -425594,27 +425594,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b.n 370532 │ │ │ │ nop │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ ldrsb r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #164] @ (370c18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425664,28 +425664,28 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370b82 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (370c28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370b82 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #172] @ (370ce8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425735,15 +425735,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370c4a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (370cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370c4a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #0] │ │ │ │ @@ -425753,15 +425753,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #200] @ (370dd4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -425829,26 +425829,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (370de0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370d1c │ │ │ │ ldr r0, [pc, #24] @ (370de4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 370d1c │ │ │ │ nop │ │ │ │ ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 370e20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425856,25 +425856,25 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (370e28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 370cfc │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #552] @ 0x228 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #568] @ (371078 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -425884,25 +425884,25 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #560] @ (371084 ) │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #556] @ (371088 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #26 │ │ │ │ mov r0, sl │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w fp, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #1 │ │ │ │ str.w fp, [r3, #44] @ 0x2c │ │ │ │ mov.w r8, #2097152 @ 0x200000 │ │ │ │ @@ -426039,15 +426039,15 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ bl 39a7c0 │ │ │ │ addw r0, r4, #3116 @ 0xc2c │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #124] @ (3710ac ) │ │ │ │ addw r1, r4, #3116 @ 0xc2c │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ @@ -426071,39 +426071,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #224] @ 0xe0 │ │ │ │ + ldr r0, [sp, #192] @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r5, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, r5, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -426191,15 +426191,15 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 370c2c │ │ │ │ ldr r0, [pc, #256] @ (3712ac ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r1, #28 │ │ │ │ bhi.n 37113c │ │ │ │ add r3, pc, #8 @ (adr r3, 3711c8 ) │ │ │ │ ldr.w r2, [r3, r1, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -426256,33 +426256,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37112c │ │ │ │ ldr r0, [pc, #48] @ (3712b4 ) │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37112c │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 370b64 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r5, [pc, #1812] @ 3719e0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -426368,15 +426368,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1600] @ 371a00 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371872 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ @@ -426521,15 +426521,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [pc, #1160] @ 371a0c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 37145e │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ adds r5, #16 │ │ │ │ ldrd r1, r2, [r5, #-8] │ │ │ │ @@ -426549,15 +426549,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 3719da │ │ │ │ ldr.w r0, [pc, #1084] @ 371a14 │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp.w r8, #25 │ │ │ │ sbcs.w r7, r7, #0 │ │ │ │ itt cs │ │ │ │ addcs.w r4, r4, #12288 @ 0x3000 │ │ │ │ strcs.w r9, [r4, #3188] @ 0xc74 │ │ │ │ bcs.w 371322 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ @@ -426612,15 +426612,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 371362 │ │ │ │ ldr r0, [pc, #900] @ (371a1c ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 371362 │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3715ac │ │ │ │ ldr r2, [pc, #876] @ (371a20 ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ @@ -426631,15 +426631,15 @@ │ │ │ │ ldr r2, [pc, #812] @ (3719ec ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3715ac │ │ │ │ ldr r0, [pc, #856] @ (371a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ b.n 3715ac │ │ │ │ bl 4a1cf0 │ │ │ │ b.n 371656 │ │ │ │ subs r6, #4 │ │ │ │ orrs r6, r1 │ │ │ │ bne.w 371322 │ │ │ │ @@ -426691,15 +426691,15 @@ │ │ │ │ bpl.w 37157a │ │ │ │ ldr r0, [pc, #708] @ (371a30 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrd r2, r3, [sp, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37157a │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp sl, r1 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ mov r3, sl │ │ │ │ @@ -426771,30 +426771,30 @@ │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37162a │ │ │ │ ldr r0, [pc, #512] @ (371a40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37162a │ │ │ │ ldr r3, [pc, #504] @ (371a44 ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371672 │ │ │ │ ldr r3, [pc, #404] @ (3719ec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 371672 │ │ │ │ ldr r0, [pc, #484] @ (371a48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w ip, [r3, #512] @ 0x200 │ │ │ │ b.n 371672 │ │ │ │ ldr r3, [pc, #472] @ (371a4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 371884 │ │ │ │ @@ -426837,15 +426837,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 371416 │ │ │ │ ldr r0, [pc, #372] @ (371a54 ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 371416 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 371322 │ │ │ │ ldr r3, [pc, #356] @ (371a58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -426864,33 +426864,33 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3719da │ │ │ │ ldr r0, [pc, #320] @ (371a60 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ ldr r0, [pc, #304] @ (371a64 ) │ │ │ │ adds r5, #16 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r5, #-8] │ │ │ │ lsls r1, r3, #2 │ │ │ │ bpl.w 37162a │ │ │ │ ldr.w r2, [fp] │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3717f8 │ │ │ │ b.n 37178a │ │ │ │ ldr r0, [pc, #268] @ (371a68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3718ec │ │ │ │ add.w r3, r4, #24576 @ 0x6000 │ │ │ │ @@ -426915,15 +426915,15 @@ │ │ │ │ beq.w 371416 │ │ │ │ b.n 3718c4 │ │ │ │ ldr r0, [pc, #188] @ (371a6c ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ subs r0, r2, #2 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 3717a6 │ │ │ │ @@ -426941,73 +426941,73 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #32 │ │ │ │ + add r6, sp, #0 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #264 @ 0x108 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ ldrsb r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #240] @ (371b38 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #368] @ 0x170 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #596] @ 371cd8 │ │ │ │ @@ -427075,15 +427075,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #444] @ (371ce4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ add.w r3, r6, #24576 @ 0x6000 │ │ │ │ ubfx r2, r5, #0, #10 │ │ │ │ str.w r2, [r3, #3216] @ 0xc90 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427100,15 +427100,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 371ac6 │ │ │ │ ldr r0, [pc, #384] @ (371cec ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 371ac6 │ │ │ │ lsrs r3, r1, #2 │ │ │ │ subs r1, #32 │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ sbc.w ip, r4, #0 │ │ │ │ add.w r3, r3, #6912 @ 0x1b00 │ │ │ │ @@ -427217,24 +427217,24 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #496] @ (371edc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (371cfc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ @ instruction: 0xfab40062 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4a17b0 │ │ │ │ @@ -427262,35 +427262,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (371d90 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (371d94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #44] @ (371d98 ) │ │ │ │ ldr r1, [pc, #48] @ (371d9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #36] @ (371da0 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd724 │ │ │ │ + b.w 5cd72c │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r4, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -427338,17 +427338,17 @@ │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 371e48 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -427366,17 +427366,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 371eb4 │ │ │ │ @@ -427416,17 +427416,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r5, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 371f40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -427434,32 +427434,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (371f48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (372088 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -427514,18 +427514,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 371fd4 │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 371fd4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427549,15 +427549,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (372094 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37202e │ │ │ │ ldr r0, [pc, #60] @ (372098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37202e │ │ │ │ ldr r3, [pc, #56] @ (37209c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37202e │ │ │ │ ldr r3, [pc, #36] @ (372094 ) │ │ │ │ @@ -427565,29 +427565,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37202e │ │ │ │ ldr r0, [pc, #36] @ (3720a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37202e │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #736] @ (372380 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -427658,18 +427658,18 @@ │ │ │ │ ldr.w r2, [r5, #3516] @ 0xdbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bge.n 3720fc │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 3720fc │ │ │ │ add.w r0, r3, #7264 @ 0x1c60 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ adds r0, #8 │ │ │ │ bl 44d24c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ @@ -427683,31 +427683,31 @@ │ │ │ │ bpl.n 3720fc │ │ │ │ ldr.w r1, [r2, #3516] @ 0xdbc │ │ │ │ cmp r1, #0 │ │ │ │ bge.n 3720fc │ │ │ │ ldr.w r0, [r3, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 3720fc │ │ │ │ ldr r3, [pc, #20] @ (3721dc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #20] @ (3721e0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ blx 25919c │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (37224c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -427717,47 +427717,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (372258 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #72] @ (37225c ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2f8114 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f81c4 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r2, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #26] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #18 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 372640 │ │ │ │ @@ -427770,15 +427770,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 37264c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3725f8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -427797,73 +427797,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r2, [pc, #876] @ (372658 ) │ │ │ │ ldr r1, [pc, #880] @ (37265c ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #856] @ (372660 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 372664 │ │ │ │ bl 449908 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (372668 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 37266c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5cd2bc │ │ │ │ + bl 5cd2c4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 372628 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #784] @ (372670 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2f8474 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -427875,49 +427875,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5d4c7c │ │ │ │ + bl 5d4c84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5cd2bc │ │ │ │ + bl 5cd2c4 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2f8474 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8224 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (372678 ) │ │ │ │ @@ -428059,15 +428059,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 44d834 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (3726a0 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -428082,15 +428082,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (3726a4 ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #314 @ 0x13a │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -428104,64 +428104,64 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r2, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 372750 │ │ │ │ + b.n 372740 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r2, #236 @ 0xec │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #20] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf3880062 │ │ │ │ ldr r3, [pc, #64] @ (3726c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r0, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + strh r0, [r1, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428240,19 +428240,19 @@ │ │ │ │ nop │ │ │ │ strh r6, [r7, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (37294c ) │ │ │ │ @@ -428265,33 +428265,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (372950 ) │ │ │ │ ldr r1, [pc, #424] @ (372954 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (372958 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #416] @ (37295c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r1, [pc, #388] @ (372960 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ bl 4490dc │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 37293a │ │ │ │ ldr r5, [pc, #364] @ (372964 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 372968 │ │ │ │ @@ -428325,15 +428325,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 40e8a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 372918 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -428379,24 +428379,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 40e9e4 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3728d0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5c1864 │ │ │ │ + bl 5c186c │ │ │ │ cmp fp, sl │ │ │ │ beq.n 372902 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 372898 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -428407,56 +428407,56 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (37297c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r1, [pc, #84] @ (372980 ) │ │ │ │ ldr r0, [pc, #88] @ (372984 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44bc2c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sbc.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + adcs.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ + strh r6, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00372988 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 41c5bc │ │ │ │ nop │ │ │ │ @@ -428700,15 +428700,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 41b4d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 372b62 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 372c3e │ │ │ │ ldr r3, [pc, #112] @ (372cc8 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (372cd0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -428747,21 +428747,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r6, [r4, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #784] @ (372fdc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00372cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -428779,52 +428779,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r1, [pc, #264] @ (372e28 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 372e2c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #248] @ (372e30 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d262c │ │ │ │ + bl 5d2890 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #208] @ (372e34 ) │ │ │ │ ldr r1, [pc, #212] @ (372e38 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 372dc6 │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 372d9a │ │ │ │ @@ -428884,40 +428884,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (372e4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #16] @ (372e2c ) │ │ │ │ + ldr r6, [pc, #1008] @ (37320c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r7, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bic.w r0, r0, #62 @ 0x3e │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + ands.w r0, r8, #62 @ 0x3e │ │ │ │ + strh r6, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #784] @ (373150 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #16] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00372e50 : │ │ │ │ b.w 41b4d8 │ │ │ │ │ │ │ │ 00372e54 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -428946,25 +428946,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (372eb4 ) │ │ │ │ ldr r0, [pc, #32] @ (372eb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r2, #2] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00372ebc : │ │ │ │ b.w 41be48 │ │ │ │ │ │ │ │ 00372ec0 : │ │ │ │ b.w 41bebc │ │ │ │ @@ -429053,52 +429053,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr.w r8, [pc, #1304] @ 3734c0 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 3734c4 │ │ │ │ ldr.w r7, [pc, #1304] @ 3734c8 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5d2888 │ │ │ │ + bl 5d262c │ │ │ │ + bl 5d2890 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr.w r2, [pc, #1244] @ 3734cc │ │ │ │ ldr.w r1, [pc, #1244] @ 3734d0 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 373018 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -429144,60 +429144,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 3734e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [pc, #1084] @ 3734e4 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5ce734 │ │ │ │ ldr.w r1, [pc, #1056] @ 3734e8 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3730e2 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 373142 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c1804 │ │ │ │ + bl 5c180c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3730dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (3734ec ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ cbz r6, 37310c │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5c1864 │ │ │ │ + bl 5c186c │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 373100 │ │ │ │ ldr r0, [pc, #992] @ (3734f0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r2, [pc, #988] @ (3734f4 ) │ │ │ │ ldr r3, [pc, #912] @ (3734ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -429248,15 +429248,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 373212 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 40e8a8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 37319a │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -429266,15 +429266,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ bl 44bc2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 41bbf4 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -429282,15 +429282,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 372784 │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 37310c │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5c1864 │ │ │ │ + bl 5c186c │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 373204 │ │ │ │ b.n 37310c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 37315e │ │ │ │ @@ -429417,47 +429417,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (37351c ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #460] @ (373520 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ - bl 5ce72c │ │ │ │ + bl 5d262c │ │ │ │ + bl 5ce734 │ │ │ │ ldr r1, [pc, #436] @ (373524 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 4490dc │ │ │ │ bl 44bc2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 3733b0 │ │ │ │ ldr r0, [pc, #396] @ (373528 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 372784 │ │ │ │ b.n 373116 │ │ │ │ movs r4, #0 │ │ │ │ @@ -429487,15 +429487,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373474 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5be79c │ │ │ │ + bl 5be7a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3733e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ce64 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3733e8 │ │ │ │ @@ -429508,25 +429508,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72b8d8 │ │ │ │ + bl 72b8e0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 37346c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5be79c │ │ │ │ + bl 5be7a4 │ │ │ │ cbz r0, 37345e │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 41ce64 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3733b4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429540,15 +429540,15 @@ │ │ │ │ b.n 373274 │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 3733ce │ │ │ │ ldr r0, [pc, #184] @ (373538 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ b.n 373116 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -429556,80 +429556,80 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldrb r4, [r4, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #536] @ (3736cc ) │ │ │ │ + ldr r4, [pc, #504] @ (3736ac ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r6, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [ip, #248] @ 0xf8 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + stc 0, cr0, [r4, #248] @ 0xf8 │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r4, #24] │ │ │ │ + str r4, [r3, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #336] @ (373634 ) │ │ │ │ + ldr r3, [pc, #304] @ (373614 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r0, [r4, r7] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8], #-248 @ 0xffffff08 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + ldcl 0, cr0, [r0], #-248 @ 0xffffff08 │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #784] @ (37381c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #672] @ (3737c0 ) │ │ │ │ + ldr r0, [pc, #640] @ (3737a0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strd r0, r0, [lr, #248] @ 0xf8 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + strd r0, r0, [r6, #248] @ 0xf8 │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037353c : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 373546 │ │ │ │ bx r3 │ │ │ │ @@ -429738,25 +429738,25 @@ │ │ │ │ nop │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r0, #3] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + ldrb r0, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00373664 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -429835,15 +429835,15 @@ │ │ │ │ bge.n 3736e6 │ │ │ │ blx 259aec <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (3737b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 71e6ec │ │ │ │ + bl 71e6f4 │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 373754 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429888,32 +429888,32 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ strb r4, [r2, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r1, #9] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r4, #7] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (3737dc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2200 │ │ │ │ + b.w 5d2208 │ │ │ │ nop │ │ │ │ b.n 373970 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429956,51 +429956,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (3738b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3738b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #72] @ (3738b8 ) │ │ │ │ ldr r3, [pc, #76] @ (3738bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (3738c0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #64] @ (3738c4 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r2, r3 │ │ │ │ + bics r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, r0] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430058,19 +430058,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (373978 ) │ │ │ │ ldr r0, [pc, #20] @ (37397c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r0, #2] │ │ │ │ + ldrb r2, [r7, #1] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #136] @ (373a18 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -430080,25 +430080,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #116] @ (373a24 ) │ │ │ │ ldr r1, [pc, #120] @ (373a28 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #104] @ (373a2c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -430121,23 +430121,23 @@ │ │ │ │ add.w r1, r4, #21376 @ 0x5380 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8114 │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r7, #1 │ │ │ │ + adds r4, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r0, #2 │ │ │ │ movs r6, r7 │ │ │ │ udf #212 @ 0xd4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -430148,22 +430148,22 @@ │ │ │ │ ldr r1, [pc, #132] @ (373acc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r5, r0, #17280 @ 0x4380 │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #28 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a1260 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d287c │ │ │ │ + bl 5d2884 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (373ad0 ) │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ mov r1, r5 │ │ │ │ @@ -430184,19 +430184,19 @@ │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ bl 2e9448 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e9568 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r7, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf3c20067 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 00373ad8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430207,31 +430207,31 @@ │ │ │ │ ldr.w r4, [r0, #996] @ 0x3e4 │ │ │ │ ands r4, r3 │ │ │ │ ldr.w r0, [r5, #996] @ 0x3e4 │ │ │ │ tst.w r4, #3145728 @ 0x300000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movw r3, #32896 @ 0x8080 │ │ │ │ tst r4, r3 │ │ │ │ ldr.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movw r1, #3871 @ 0xf1f │ │ │ │ movt r1, #63431 @ 0xf7c7 │ │ │ │ ldr.w r0, [r5, #1004] @ 0x3ec │ │ │ │ ands r1, r4 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ (373be0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -430239,15 +430239,15 @@ │ │ │ │ movs r3, #135 @ 0x87 │ │ │ │ ldr r1, [pc, #152] @ (373be8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r4, [pc, #140] @ (373bec ) │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #140] @ (373bf0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ add.w ip, lr, #16384 @ 0x4000 │ │ │ │ @@ -430287,23 +430287,23 @@ │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ strh.w r1, [r3, #1008] @ 0x3f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 373ad8 │ │ │ │ nop │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #400 @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430487,19 +430487,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (373e14 ) │ │ │ │ ldr r0, [pc, #20] @ (373e18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r0, #15] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00373e1c : │ │ │ │ movw ip, #329 @ 0x149 │ │ │ │ cmp r2, ip │ │ │ │ beq.n 373e76 │ │ │ │ movw ip, #331 @ 0x14b │ │ │ │ @@ -431220,38 +431220,38 @@ │ │ │ │ b.n 374432 │ │ │ │ ldr r1, [pc, #52] @ (37465c ) │ │ │ │ ldr r0, [pc, #56] @ (374660 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r1, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh.w r2, [sp, #68] @ 0x44 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strh.w r2, [sp, #68] @ 0x44 │ │ │ │ b.n 37441c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (374664 ) │ │ │ │ mov.w r2, #392 @ 0x188 │ │ │ │ ldr r1, [pc, #24] @ (374668 ) │ │ │ │ ldr r0, [pc, #28] @ (37466c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #248] @ 0xf8 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00374670 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431326,15 +431326,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 374710 │ │ │ │ ldr r0, [pc, #4] @ (37475c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ b.n 374ddc │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3747e4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431394,25 +431394,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (37489c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #132] @ (3748a0 ) │ │ │ │ ldr r1, [pc, #132] @ (3748a4 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #116] @ (3748a8 ) │ │ │ │ ldr r3, [pc, #120] @ (3748ac ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -431426,47 +431426,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (3748b4 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r1, [pc, #72] @ (3748b8 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #64] @ (3748bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #238 @ 0xee │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #504] @ (374a98 ) │ │ │ │ + ldr r0, [pc, #472] @ (374a78 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 374878 │ │ │ │ + bpl.n 374868 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf72a0065 │ │ │ │ b.n 374cf4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -431479,15 +431479,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (37496c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 3748f2 │ │ │ │ bl 3799a0 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 37491a │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -431522,19 +431522,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (3749e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431545,27 +431545,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #11 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 396a6c │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ cbz r5, 3749d2 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 397620 │ │ │ │ @@ -431575,19 +431575,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bmi.n 3748f0 │ │ │ │ + bmi.n 374ae0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (374ab4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -431595,15 +431595,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (374abc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 374a2e │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -431634,29 +431634,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 374a64 │ │ │ │ mov r0, r1 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 374970 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 374aa6 │ │ │ │ bl 379974 │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2594b4 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (374dc4 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -431676,15 +431676,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 376f48 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -431749,15 +431749,15 @@ │ │ │ │ bpl.n 374bc8 │ │ │ │ ldr r1, [pc, #556] @ (374de0 ) │ │ │ │ ldr r0, [pc, #560] @ (374de4 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 374c72 │ │ │ │ ldr r3, [pc, #532] @ (374ddc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 374c62 │ │ │ │ @@ -431823,29 +431823,29 @@ │ │ │ │ b.n 374c72 │ │ │ │ ldr r1, [pc, #392] @ (374dec ) │ │ │ │ ldr r0, [pc, #392] @ (374df0 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 374bce │ │ │ │ ldr r3, [pc, #352] @ (374ddc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 374bce │ │ │ │ ldr r1, [pc, #368] @ (374df4 ) │ │ │ │ ldr r0, [pc, #368] @ (374df8 ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 374bce │ │ │ │ movs r7, #0 │ │ │ │ b.n 374bf2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 374c52 │ │ │ │ @@ -431951,41 +431951,41 @@ │ │ │ │ b.n 374d00 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 374c1a │ │ │ │ movs r6, #0 │ │ │ │ b.n 374c06 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r4, #16] │ │ │ │ + str r0, [r3, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r2, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 374e1c │ │ │ │ + bcc.n 374e0c │ │ │ │ movs r5, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #27] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432508,15 +432508,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432579,32 +432579,32 @@ │ │ │ │ bl 39a7c0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #11 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 3970c0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 375544 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d233c │ │ │ │ + bl 5d2344 │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 375714 │ │ │ │ ldr r2, [pc, #708] @ (3757ec ) │ │ │ │ ldr r3, [pc, #676] @ (3757cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432621,15 +432621,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 375576 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 3975cc │ │ │ │ @@ -432657,15 +432657,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (3757fc ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ mov r0, r4 │ │ │ │ bl 374970 │ │ │ │ b.n 37550e │ │ │ │ mov r0, r9 │ │ │ │ blx 25a82c │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 37579c │ │ │ │ @@ -432747,15 +432747,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (375810 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 37551a │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 377450 │ │ │ │ b.n 375650 │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -432847,73 +432847,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 3755be │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ movs r7, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvs.n 3757f8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r1, #24] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r4, r4] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r4, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r2, #13 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r7, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fffaf806 <__bss_end__@@Base+0xff495462> │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r4, #7 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r1, #7 │ │ │ │ lsls r0, r7, #1 │ │ │ │ strh r4, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r2, #6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 375df4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -433029,43 +433029,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 375dea │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 25b008 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -433077,15 +433077,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -433094,15 +433094,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -433113,30 +433113,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433148,30 +433148,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -433182,30 +433182,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433217,30 +433217,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b008 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -433252,30 +433252,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b008 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433287,29 +433287,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25b008 │ │ │ │ mov r0, fp │ │ │ │ blx 25a82c │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -433321,15 +433321,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 25b008 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -433639,15 +433639,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (37637c ) │ │ │ │ ldr r1, [pc, #976] @ (376380 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3748c0 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 375e78 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -433736,15 +433736,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 375e78 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -433798,15 +433798,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (3763a4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 25b9f0 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 376360 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -433855,15 +433855,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (3763b0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 376254 │ │ │ │ movs r1, #2 │ │ │ │ bl 396bf0 │ │ │ │ @@ -433890,15 +433890,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3763bc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 375e78 │ │ │ │ mov r1, r6 │ │ │ │ b.n 3760fa │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -433961,49 +433961,49 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 25b008 │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 3761ce │ │ │ │ - ldr r4, [pc, #288] @ (37649c ) │ │ │ │ + ldr r4, [pc, #256] @ (37647c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r7, #0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r5, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #120] @ (376408 ) │ │ │ │ + ldr r3, [pc, #88] @ (3763e8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r0, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #720] @ (37666c ) │ │ │ │ + ldr r2, [pc, #688] @ (37664c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #432] @ (376550 ) │ │ │ │ + ldr r2, [pc, #400] @ (376530 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r6, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #792] @ (3766c4 ) │ │ │ │ + ldr r1, [pc, #760] @ (3766a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 376424 │ │ │ │ + cbnz r6, 376422 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [pc, #416] @ (376558 ) │ │ │ │ + ldr r1, [pc, #384] @ (376538 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 37641a │ │ │ │ + cbnz r0, 376418 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003763c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -434083,22 +434083,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (3764a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 376466 │ │ │ │ @ instruction: 0xf4b20077 │ │ │ │ - bxns lr │ │ │ │ + bxns sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003764a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -434148,31 +434148,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (37655c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ands.w r0, sl, #16187392 @ 0xf70000 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00376560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -434232,37 +434232,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -434270,15 +434270,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -434287,15 +434287,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -434303,28 +434303,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 25b008 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -434332,15 +434332,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 25b008 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -434361,15 +434361,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (3767a0 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3765ba │ │ │ │ movs r1, #1 │ │ │ │ bl 396bf0 │ │ │ │ @@ -434382,19 +434382,19 @@ │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003767a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -434466,41 +434466,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 25b008 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434511,15 +434511,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -434527,15 +434527,15 @@ │ │ │ │ blx 25b008 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -434544,43 +434544,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b008 │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434588,15 +434588,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -434605,15 +434605,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25b008 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434636,15 +434636,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (376a54 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3767fa │ │ │ │ movs r1, #1 │ │ │ │ bl 396bf0 │ │ │ │ @@ -434657,19 +434657,19 @@ │ │ │ │ nop │ │ │ │ sbcs r0, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adcs r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r0, r6 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {} │ │ │ │ + cbz r0, 376ad2 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00376a58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -434694,15 +434694,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 377170 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 376df2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 376f48 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434778,15 +434778,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (376e10 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 376b28 │ │ │ │ mov r1, r8 │ │ │ │ bl 396bf0 │ │ │ │ b.n 376b28 │ │ │ │ @@ -434800,15 +434800,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434848,27 +434848,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 25b008 │ │ │ │ @@ -434876,15 +434876,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -434893,15 +434893,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434909,15 +434909,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434926,15 +434926,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434943,15 +434943,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434961,15 +434961,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434978,30 +434978,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -435030,19 +435030,19 @@ │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ subs r6, #214 @ 0xd6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r3 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxth r4, r4 │ │ │ │ + uxth r4, r3 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00376e14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -435108,15 +435108,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (376f3c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -435145,19 +435145,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00376f40 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00376f44 : │ │ │ │ @@ -435178,15 +435178,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (377004 ) │ │ │ │ ldr r1, [pc, #156] @ (377008 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 376fe0 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 376fea │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -435225,19 +435225,19 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 25a928 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 376f88 │ │ │ │ nop │ │ │ │ - subs r5, #26 │ │ │ │ + subs r5, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r3, r1] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037700c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -435250,15 +435250,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3770ac ) │ │ │ │ ldr r1, [pc, #128] @ (3770b0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 3770a0 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -435288,19 +435288,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 377090 │ │ │ │ nop │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #840 @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003770b4 : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003770b8 : │ │ │ │ @@ -435432,15 +435432,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (377284 ) │ │ │ │ ldr r1, [pc, #176] @ (377288 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -435464,15 +435464,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 45599c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -435488,19 +435488,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #968] @ (377654 ) │ │ │ │ + ldr r7, [pc, #936] @ (377634 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037728c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -435579,15 +435579,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (3773f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -435612,15 +435612,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 45599c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -435631,19 +435631,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #736] @ (3776d4 ) │ │ │ │ + ldr r6, [pc, #704] @ (3776b4 ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #50 @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003773f8 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003773fc : │ │ │ │ @@ -436113,15 +436113,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (377894 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (377898 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -436149,21 +436149,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r3, #15 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cpsie a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0037789c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -436999,17 +436999,17 @@ │ │ │ │ b.n 377fd8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r4, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #202 @ 0xca │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437026,15 +437026,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b008 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -437084,15 +437084,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 378168 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 378110 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -437105,15 +437105,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437403,21 +437403,21 @@ │ │ │ │ bl 4a1134 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 378438 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a1134 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 378426 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r0, r3, #1 │ │ │ │ beq.n 378492 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 378492 │ │ │ │ @@ -437665,23 +437665,23 @@ │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 3785d4 │ │ │ │ strb.w r2, [r8, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r8, #30] │ │ │ │ b.n 3785d4 │ │ │ │ nop │ │ │ │ - movs r7, #92 @ 0x5c │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #236 @ 0xec │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r2, r6] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (3787b8 ) │ │ │ │ @@ -438523,15 +438523,15 @@ │ │ │ │ nop │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #312] @ (379160 ) │ │ │ │ + ldr r1, [pc, #280] @ (379140 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r1, #244] @ 0xf4 │ │ │ │ cbz r3, 379030 │ │ │ │ str r3, [r0, #80] @ 0x50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -438811,15 +438811,15 @@ │ │ │ │ bne.n 3792b0 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 377a14 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [pc, #120] @ (379358 ) │ │ │ │ ldr r3, [pc, #112] @ (379354 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -438985,18 +438985,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 25b2d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3796d6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add r3, pc, #620 @ (adr r3, 3796f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 259184 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -439041,69 +439041,69 @@ │ │ │ │ b.n 3794d2 │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 25b2d8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 3796dc │ │ │ │ mov r0, sl │ │ │ │ bl 376f40 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 3796ee │ │ │ │ add r3, pc, #432 @ (adr r3, 3796f8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b008 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -439115,15 +439115,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439132,28 +439132,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7341a4 │ │ │ │ + bl 7341ac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734084 │ │ │ │ + bl 73408c │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 25b008 │ │ │ │ @@ -439281,49 +439281,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (3797dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ b.n 37975a │ │ │ │ ldr r3, [pc, #60] @ (3797e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (3797e4 ) │ │ │ │ ldr r1, [pc, #64] @ (3797e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2428 @ 0x97c │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 37979c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ asrs r6, r5, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors r2, r7 │ │ │ │ + eors r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r0 │ │ │ │ + lsls r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1 │ │ │ │ + lsrs r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4 │ │ │ │ + lsls r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003797ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439374,49 +439374,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #80] @ (3798bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ movs r0, #0 │ │ │ │ b.n 37983a │ │ │ │ ldr r3, [pc, #60] @ (3798c0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (3798c4 ) │ │ │ │ ldr r1, [pc, #64] @ (3798c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 37987c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @ instruction: 0xeaa7ffff │ │ │ │ asrs r6, r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #230 @ 0xe6 │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #198 @ 0xc6 │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003798cc : │ │ │ │ ldr r3, [pc, #8] @ (3798d8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -439572,41 +439572,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (379aac ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 376410 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4975a0 │ │ │ │ cbnz r0, 379a76 │ │ │ │ ldr r1, [pc, #100] @ (379ab0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #92] @ (379ab4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #80] @ (379ab8 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f9300 │ │ │ │ + bl 6f9308 │ │ │ │ ldr r2, [pc, #68] @ (379abc ) │ │ │ │ ldr r3, [pc, #44] @ (379aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -439622,21 +439622,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #20] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00379ac0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439650,15 +439650,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (379bdc ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3764a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -439680,19 +439680,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (379be4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #172] @ (379be8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 379bc6 │ │ │ │ ldr.w r9, [pc, #164] @ 379bec │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 379bf0 │ │ │ │ ldr r7, [pc, #160] @ (379bf4 ) │ │ │ │ add r9, pc │ │ │ │ @@ -439706,15 +439706,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (379bfc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (379c00 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 379bc6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 379bb2 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -439744,48 +439744,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 379b96 │ │ │ │ ldr.w ip, [pc, #80] @ 379c10 │ │ │ │ add ip, pc │ │ │ │ b.n 379b9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9378 │ │ │ │ + bl 6f9380 │ │ │ │ b.n 379b04 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r4, r0, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9980040 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + @ instruction: 0xe9900040 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ - movs r7, r7 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #58 @ 0x3a │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #14 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ + movs r7, r7 │ │ │ │ + subs r5, #6 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00379c14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -439798,22 +439798,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #956] @ (37a004 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -439840,15 +439840,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (37a00c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 379fa4 │ │ │ │ ldr r3, [pc, #856] @ (37a010 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 37a014 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -439857,15 +439857,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 379e32 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379e5a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379e80 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -439882,15 +439882,15 @@ │ │ │ │ beq.w 379fc4 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 379fb8 │ │ │ │ ldr r1, [pc, #772] @ (37a01c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 379d68 │ │ │ │ ldr.w r9, [pc, #756] @ 37a020 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439903,21 +439903,21 @@ │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 379fe8 │ │ │ │ ldr r1, [pc, #724] @ (37a024 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 379d68 │ │ │ │ ldr r1, [pc, #712] @ (37a028 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 379db0 │ │ │ │ ldr.w r9, [pc, #696] @ 37a02c │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439930,131 +439930,131 @@ │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 379fdc │ │ │ │ ldr r1, [pc, #664] @ (37a030 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 379db0 │ │ │ │ ldr r1, [pc, #652] @ (37a034 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379f06 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379f32 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 379dd2 │ │ │ │ ldr r1, [pc, #620] @ (37a038 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 379dde │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 379dde │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 379e1c │ │ │ │ ldr r1, [pc, #604] @ (37a03c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 379dfc │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (37a040 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 379e0c │ │ │ │ ldr r1, [pc, #576] @ (37a044 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 379e1c │ │ │ │ ldr r1, [pc, #564] @ (37a048 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r1, [pc, #556] @ (37a04c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 379fa2 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 379ccc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ce0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ce0 │ │ │ │ ldr r1, [pc, #480] @ (37a050 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ce8 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (37a054 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ce8 │ │ │ │ ldr r1, [pc, #444] @ (37a058 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379cf0 │ │ │ │ ldr r1, [pc, #428] @ (37a05c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379cf0 │ │ │ │ ldr r1, [pc, #412] @ (37a060 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379cf0 │ │ │ │ ldr r1, [pc, #404] @ (37a064 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379d96 │ │ │ │ @@ -440064,47 +440064,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379d96 │ │ │ │ ldr r1, [pc, #372] @ (37a068 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dba │ │ │ │ ldr r1, [pc, #356] @ (37a06c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dba │ │ │ │ ldr r1, [pc, #336] @ (37a070 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dc4 │ │ │ │ ldr r1, [pc, #320] @ (37a074 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dc4 │ │ │ │ ldr r1, [pc, #300] @ (37a078 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379dc4 │ │ │ │ ldr r1, [pc, #292] @ (37a07c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379d4e │ │ │ │ @@ -440114,145 +440114,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25ae68 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379d4e │ │ │ │ ldr r1, [pc, #260] @ (37a080 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d68 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 379fd0 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 379fb8 │ │ │ │ ldr r1, [pc, #236] @ (37a084 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d20 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f94a4 │ │ │ │ + bl 6f94ac │ │ │ │ b.n 379c78 │ │ │ │ ldr r1, [pc, #216] @ (37a088 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d20 │ │ │ │ ldr r1, [pc, #208] @ (37a08c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d20 │ │ │ │ ldr r1, [pc, #200] @ (37a090 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d20 │ │ │ │ ldr r1, [pc, #192] @ (37a094 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d20 │ │ │ │ ldr r1, [pc, #184] @ (37a098 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379db0 │ │ │ │ ldr r1, [pc, #176] @ (37a09c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 379d68 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r2, #19 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #228 @ 0xe4 │ │ │ │ + subs r4, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxth r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #108 @ 0x6c │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxtb r2, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #156 @ 0x9c │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ - sxth r0, r7 │ │ │ │ + sxth r0, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #12 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #672] @ (37a334 ) │ │ │ │ + ldr r4, [pc, #640] @ (37a314 ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037a0a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -440265,22 +440265,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e544 │ │ │ │ + bl 70e54c │ │ │ │ ldr r1, [pc, #628] @ (37a348 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e590 │ │ │ │ + bl 70e598 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -440307,27 +440307,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (37a350 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 37a222 │ │ │ │ ldr.w r8, [pc, #528] @ 37a354 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (37a358 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a254 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 37a334 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -440336,51 +440336,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (37a35c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (37a360 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a25a │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a26c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a27e │ │ │ │ ldr r1, [pc, #464] @ (37a364 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 37a1aa │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37a300 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a2de │ │ │ │ ldr r1, [pc, #436] @ (37a368 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (37a36c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 37a1d6 │ │ │ │ ldr r1, [pc, #416] @ (37a370 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 37a1e6 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a2f4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 37a1f4 │ │ │ │ @@ -440397,20 +440397,20 @@ │ │ │ │ bne.n 37a28c │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a2a0 │ │ │ │ ldr r1, [pc, #352] @ (37a374 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37a14c │ │ │ │ mov r0, r9 │ │ │ │ - bl 6f951c │ │ │ │ + bl 6f9524 │ │ │ │ b.n 37a104 │ │ │ │ ldr r2, [pc, #332] @ (37a378 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a176 │ │ │ │ ldr r2, [pc, #328] @ (37a37c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a176 │ │ │ │ @@ -440432,175 +440432,175 @@ │ │ │ │ ldr r2, [pc, #316] @ (37a394 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a176 │ │ │ │ ldr r1, [pc, #316] @ (37a398 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a18c │ │ │ │ ldr r1, [pc, #300] @ (37a39c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a192 │ │ │ │ ldr r1, [pc, #288] @ (37a3a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 37a192 │ │ │ │ ldr r1, [pc, #276] @ (37a3a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a212 │ │ │ │ ldr r1, [pc, #260] @ (37a3a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 37a2d2 │ │ │ │ ldr.w sl, [pc, #252] @ 37a3ac │ │ │ │ add sl, pc │ │ │ │ b.n 37a2c2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 37a2d2 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a2b6 │ │ │ │ ldr r1, [pc, #220] @ (37a3b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 37a212 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a1d6 │ │ │ │ ldr r1, [pc, #204] @ (37a3b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 37a1cc │ │ │ │ ldr r1, [pc, #192] @ (37a3b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 37a1e6 │ │ │ │ ldr r1, [pc, #184] @ (37a3bc ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37a1be │ │ │ │ b.n 37a1c8 │ │ │ │ ldr r1, [pc, #164] @ (37a3c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 37a1f4 │ │ │ │ ldr r1, [pc, #156] @ (37a3c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6935e4 │ │ │ │ + bl 6935ec │ │ │ │ b.n 37a204 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (37a3c8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a176 │ │ │ │ nop │ │ │ │ lsrs r4, r2, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #20 │ │ │ │ + subs r2, #12 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r6, r5] │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #224 @ 0xe0 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #32 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ + movs r7, r7 │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ - movs r7, r7 │ │ │ │ - add r0, pc, #152 @ (adr r0, 37a464 ) │ │ │ │ + add r0, pc, #120 @ (adr r0, 37a444 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -440652,29 +440652,29 @@ │ │ │ │ blt.n 37a47c │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 37a484 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 37a460 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -440773,15 +440773,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 37a744 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 37a9d4 │ │ │ │ ldr r3, [pc, #1008] @ (37a9c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -440902,15 +440902,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 37a5c8 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r2, #1 │ │ │ │ b.n 37a5d0 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -440918,30 +440918,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 37a7ac │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37a5d0 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 37a778 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37a5d0 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -441149,15 +441149,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ │ │ │ │ 0037aa10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -441374,15 +441374,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 37ac68 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37aa64 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 37ad3c │ │ │ │ cbnz r4, 37ac98 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -441521,15 +441521,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 37ae9a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37ac02 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -441575,21 +441575,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 37aea4 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37acb0 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37ac02 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37acb0 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -441619,28 +441619,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37ac3a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ b.n 37acf6 │ │ │ │ mov r4, r2 │ │ │ │ b.n 37adb0 │ │ │ │ mov r4, r2 │ │ │ │ b.n 37ae50 │ │ │ │ mov r4, r2 │ │ │ │ b.n 37aedc │ │ │ │ @@ -441848,15 +441848,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 37b142 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37af8a │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 37af8a │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 37af8a │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -441923,27 +441923,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -441958,15 +441958,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37b250 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r6, [r5, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (37b380 ) │ │ │ │ @@ -441977,24 +441977,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (37b388 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (37b38c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5cfecc │ │ │ │ + bl 5cfed4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 37b1dc │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 37b18c │ │ │ │ @@ -442053,15 +442053,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (37b3a0 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -442070,30 +442070,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa6e0053 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + @ instruction: 0xfa660053 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r2, #8 │ │ │ │ - movs r7, r7 │ │ │ │ cmp r2, #0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #242 @ 0xf2 │ │ │ │ + cmp r1, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ + movs r7, r7 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 37b3ba │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442138,26 +442138,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37b4a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (37b4a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37b4ac ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r1, [pc, #100] @ (37b4b0 ) │ │ │ │ ldr r2, [pc, #104] @ (37b4b4 ) │ │ │ │ ldr r3, [pc, #104] @ (37b4b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -442171,41 +442171,41 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5cea94 │ │ │ │ + bl 5cea9c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str.w r0, [ip, #83] @ 0x53 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + str.w r0, [r4, #83] @ 0x53 │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 37b57c │ │ │ │ + bgt.n 37b56c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r2, #22 │ │ │ │ + lsrs r2, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -442272,50 +442272,50 @@ │ │ │ │ ldr r2, [pc, #36] @ (37b590 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (37b594 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 37a9e8 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf77a0053 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf7720053 │ │ │ │ + movs r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 37b5d8 │ │ │ │ ldr r2, [pc, #44] @ (37b5dc ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (37b5e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 37b1d4 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ - @ instruction: 0xf7360053 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + b.w 5cff5c │ │ │ │ + @ instruction: 0xf72e0053 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r6, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (37b640 ) │ │ │ │ @@ -442324,54 +442324,54 @@ │ │ │ │ ldr r1, [pc, #76] @ (37b648 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (37b64c ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r1, [pc, #64] @ (37b650 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (37b654 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (37b658 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6ec0053 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + @ instruction: 0xf6e40053 │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf33e0066 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #8 │ │ │ │ + movs r7, #0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37b668 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r2, [r4, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -442382,15 +442382,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (37b780 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 39aa90 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442450,43 +442450,43 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (37b798 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r6, #2131 @ 0x853 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + @ instruction: 0xf69e0053 │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r2, #14] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf5e60053 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + rsbs r0, lr, #13828096 @ 0xd30000 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #0 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 37b7b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442543,26 +442543,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37b8bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (37b8c0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37b8c4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (37b8c8 ) │ │ │ │ ldr r3, [pc, #104] @ (37b8cc ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442584,31 +442584,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4fc0053 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + @ instruction: 0xf4f40053 │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 37b964 │ │ │ │ + bhi.n 37b954 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r7, #88] @ 0x58 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #4 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442617,54 +442617,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (37b920 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (37b924 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37a9e8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37a9e8 │ │ │ │ - bics.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + bics.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37b96c ) │ │ │ │ ldr r2, [pc, #52] @ (37b970 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (37b974 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37b1d4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 37b1d4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ - @ instruction: 0xf3f00053 │ │ │ │ - movs r4, #14 │ │ │ │ + b.w 5cff5c │ │ │ │ + @ instruction: 0xf3e80053 │ │ │ │ + movs r4, #6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (37b9f0 ) │ │ │ │ @@ -442673,15 +442673,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (37b9f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (37b9fc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #92] @ (37ba00 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (37ba04 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (37ba08 ) │ │ │ │ @@ -442689,50 +442689,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #68] @ (37ba0c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - usat r0, #19, r0, asr #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + @ instruction: 0xf3980053 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #218 @ 0xda │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ vmla.i32 d0, d10, d6[1] │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (37ba18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrb r6, [r1, #5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -442743,15 +442743,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (37bb30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 39aa90 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442811,43 +442811,43 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (37bb48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbfx r0, r6, #1, #20 │ │ │ │ - movs r3, #188 @ 0xbc │ │ │ │ + @ instruction: 0xf33e0053 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf2860053 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + @ instruction: 0xf27e0053 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 37bb64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442916,26 +442916,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37bc8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (37bc90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37bc94 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (37bc98 ) │ │ │ │ ldr r3, [pc, #104] @ (37bc9c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442957,31 +442957,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - sbcs.w r0, ip, #83 @ 0x53 │ │ │ │ - itee │ │ │ │ - mov r4, r7 │ │ │ │ - bmi.n 37bb94 @ unpredictable │ │ │ │ + sbcs.w r0, r4, #83 @ 0x53 │ │ │ │ + itet al │ │ │ │ + moval r4, r7 │ │ │ │ + bmi.n 37bd84 @ unpredictable > │ │ │ │ lslal r4, r0, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #27] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442990,54 +442990,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (37bcf0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (37bcf4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37a9e8 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37a9e8 │ │ │ │ - @ instruction: 0xf0ba0053 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + @ instruction: 0xf0b20053 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37bd3c ) │ │ │ │ ldr r2, [pc, #52] @ (37bd40 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (37bd44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37b1d4 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 37b1d4 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ - orns r0, r0, #83 @ 0x53 │ │ │ │ - movs r0, #230 @ 0xe6 │ │ │ │ + b.w 5cff5c │ │ │ │ + orn r0, r8, #83 @ 0x53 │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (37bdc0 ) │ │ │ │ @@ -443046,15 +443046,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (37bdc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (37bdcc ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #92] @ (37bdd0 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (37bdd4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (37bdd8 ) │ │ │ │ @@ -443062,46 +443062,46 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #68] @ (37bddc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r0, #83 @ 0x53 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + ands.w r0, r8, #83 @ 0x53 │ │ │ │ + movs r0, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ rsbs r0, sl, r6, asr #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #52 @ 0x34 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037bde0 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -443122,17 +443122,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 37be24 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ │ │ │ │ 0037be2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443317,15 +443317,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -443347,15 +443347,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5cfcfc │ │ │ │ + b.w 5cfd04 │ │ │ │ nop │ │ │ │ │ │ │ │ 0037c0c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -443765,21 +443765,21 @@ │ │ │ │ nop │ │ │ │ strd r0, r0, [lr], #-408 @ 0x198 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe81c0066 │ │ │ │ b.n 37c4f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbc.w r0, ip, r3, lsr #1 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + sbc.w r0, r4, r3, lsr #1 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ - stmia.w lr!, {r0, r1, r4, r6} │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + stmia.w r6!, {r0, r1, r4, r6} │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r2, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037c554 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 37c654 │ │ │ │ @@ -444101,15 +444101,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5cfcfc │ │ │ │ + bl 5cfd04 │ │ │ │ mov r0, r4 │ │ │ │ bl 37c07c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444117,15 +444117,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37c934 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -444136,15 +444136,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (37ca58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 39aa90 │ │ │ │ mov r1, r0 │ │ │ │ @@ -444208,45 +444208,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (37ca70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37c378 │ │ │ │ + b.n 37c368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r4, #30 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + asrs r4, r6, #30 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37d1f8 │ │ │ │ + b.n 37d1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r2, #27 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 37ca94 │ │ │ │ @@ -444295,25 +444295,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (37cb84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (37cb88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37cb8c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #104] @ (37cb90 ) │ │ │ │ ldr r3, [pc, #108] @ (37cb94 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -444336,31 +444336,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ + b.w 5cea9c │ │ │ │ nop │ │ │ │ - b.n 37d158 │ │ │ │ + b.n 37d148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf6b2003c │ │ │ │ + subw r0, sl, #2108 @ 0x83c │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -444392,61 +444392,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (37cc28 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (37cc2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37c07c │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37c07c │ │ │ │ nop │ │ │ │ - b.n 37d004 │ │ │ │ + b.n 37cff4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r2, #20 │ │ │ │ + asrs r6, r1, #20 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (37cc7c ) │ │ │ │ ldr r2, [pc, #60] @ (37cc80 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (37cc84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37c8e0 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 37c8e0 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cff54 │ │ │ │ + b.w 5cff5c │ │ │ │ nop │ │ │ │ - b.n 37cfc0 │ │ │ │ + b.n 37cfb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (37cd04 ) │ │ │ │ @@ -444455,15 +444455,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37cd0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (37cd10 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #96] @ (37cd14 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (37cd18 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (37cd1c ) │ │ │ │ @@ -444472,49 +444472,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ ldr r1, [pc, #72] @ (37cd20 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4e68 │ │ │ │ + bl 5d4e70 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 37cf98 │ │ │ │ + b.n 37cf88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ movs r7, r7 │ │ │ │ bgt.n 37cc48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r3, #3 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 37cd6a │ │ │ │ @@ -444768,44 +444768,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37cf86 │ │ │ │ ldr r0, [pc, #60] @ (37d008 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37cf86 │ │ │ │ ldr r3, [pc, #52] @ (37d00c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37cfa0 │ │ │ │ ldr r3, [pc, #32] @ (37d004 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37cfa0 │ │ │ │ ldr r0, [pc, #32] @ (37d010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37cfa0 │ │ │ │ nop │ │ │ │ bge.n 37d00c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -444949,15 +444949,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 37d11e │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ b.n 37d11e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 37d13c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -444967,19 +444967,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37d1d4 ) │ │ │ │ ldr r0, [pc, #20] @ (37d1d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 37d2ac │ │ │ │ + bgt.n 37d29c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -445016,15 +445016,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 37d228 │ │ │ │ ldr r1, [pc, #108] @ (37d2c4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -445037,15 +445037,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (37d2cc ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 37d20a │ │ │ │ ldr r1, [pc, #80] @ (37d2d0 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37d21e │ │ │ │ @@ -445055,15 +445055,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37d21e │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (37d2d4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37d21e │ │ │ │ ldr r3, [pc, #48] @ (37d2d8 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (37d2dc ) │ │ │ │ ldr r0, [pc, #48] @ (37d2e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -445075,25 +445075,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ movs r7, r7 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #32 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 37d1e0 │ │ │ │ + blt.n 37d3d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #30 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 37d46c │ │ │ │ mov r7, r0 │ │ │ │ @@ -445181,15 +445181,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (37d478 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d39e │ │ │ │ ldr r0, [pc, #144] @ (37d47c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37d39e │ │ │ │ ldr r3, [pc, #140] @ (37d480 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d396 │ │ │ │ ldr r3, [pc, #120] @ (37d478 ) │ │ │ │ @@ -445198,15 +445198,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37d396 │ │ │ │ ldr r0, [pc, #120] @ (37d484 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37d396 │ │ │ │ ldr r3, [pc, #108] @ (37d488 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d30c │ │ │ │ ldr r3, [pc, #76] @ (37d478 ) │ │ │ │ @@ -445214,51 +445214,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d310 │ │ │ │ ldr r0, [pc, #80] @ (37d48c ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37d310 │ │ │ │ ldr r3, [pc, #68] @ (37d490 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d3b2 │ │ │ │ ldr r3, [pc, #32] @ (37d478 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37d3b2 │ │ │ │ ldr r0, [pc, #48] @ (37d494 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ bvs.n 37d510 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ bxns pc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #16] @ (37d494 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (37d58c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -445307,15 +445307,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (37d598 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37d554 │ │ │ │ ldr r0, [pc, #120] @ (37d59c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 37d4d4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -445343,41 +445343,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37d542 │ │ │ │ ldr r0, [pc, #36] @ (37d5a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop │ │ │ │ bmi.n 37d4c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #608] @ (37d7f8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #26 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37d5cc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d21e4 │ │ │ │ + bl 5d21ec │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d21e4 │ │ │ │ + b.w 5d21ec │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -445385,15 +445385,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 37d620 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2594b8 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 37d660 │ │ │ │ @@ -445416,17 +445416,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 44d6c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72b94c │ │ │ │ + bl 72b954 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7161f4 │ │ │ │ + bl 7161fc │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2594b8 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d60c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -445535,21 +445535,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 7162b8 │ │ │ │ + bl 7162c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d7c0 │ │ │ │ ldr r1, [pc, #80] @ (37d7e0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b94c │ │ │ │ + bl 72b954 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 37d7d8 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -445579,21 +445579,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 7162b8 │ │ │ │ + bl 7162c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d83a │ │ │ │ ldr r1, [pc, #76] @ (37d858 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b94c │ │ │ │ + bl 72b954 │ │ │ │ vldr d7, [pc, #56] @ 37d850 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -445621,15 +445621,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445651,15 +445651,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445681,15 +445681,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445713,15 +445713,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445742,15 +445742,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445798,15 +445798,15 @@ │ │ │ │ cbnz r3, 37da58 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (37da88 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 621bb4 │ │ │ │ + bl 621bbc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445823,27 +445823,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37da30 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (37da94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37da30 │ │ │ │ ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ add r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #6 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -445877,15 +445877,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a288 │ │ │ │ + b.w 72a290 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37daec │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37d9dc │ │ │ │ @@ -445912,15 +445912,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 620be8 │ │ │ │ + bl 620bf0 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -445948,15 +445948,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 683954 │ │ │ │ + bl 68395c │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 37dc14 │ │ │ │ ldr r0, [pc, #144] @ (37dc54 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -445976,15 +445976,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (37dc60 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 37db86 │ │ │ │ movs r1, #1 │ │ │ │ b.n 37dc16 │ │ │ │ mov r1, r8 │ │ │ │ @@ -446016,15 +446016,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r5, {r1, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446071,31 +446071,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (37dd10 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ movs r0, #6 │ │ │ │ b.n 37dca8 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bne.n 37ddb8 │ │ │ │ + bne.n 37dda8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 37de58 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -446163,15 +446163,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -446196,15 +446196,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (37de6c ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 37dd7e │ │ │ │ ldr r3, [pc, #44] @ (37de70 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (37de74 ) │ │ │ │ ldr r0, [pc, #44] @ (37de78 ) │ │ │ │ add r3, pc │ │ │ │ @@ -446217,21 +446217,21 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -446264,15 +446264,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 37deb4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72a288 │ │ │ │ + b.w 72a290 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37ded2 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 37df3a │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -446317,25 +446317,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (37dfe8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r2, [pc, #120] @ (37dfec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (37dff0 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2748 │ │ │ │ + bl 5d2750 │ │ │ │ ldr r3, [pc, #104] @ (37dff4 ) │ │ │ │ ldr r1, [pc, #108] @ (37dff8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (37dffc ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (37e000 ) │ │ │ │ @@ -446353,45 +446353,45 @@ │ │ │ │ ldr r0, [pc, #80] @ (37e008 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd724 │ │ │ │ + bl 5cd72c │ │ │ │ ldr r3, [pc, #64] @ (37e00c ) │ │ │ │ ldr r1, [pc, #68] @ (37e010 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cea94 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + b.w 5cea9c │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 37dff4 │ │ │ │ + cbz r6, 37dff2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #138 @ 0x8a │ │ │ │ movs r5, r7 │ │ │ │ - b.n 37e490 │ │ │ │ + b.n 37e480 │ │ │ │ movs r4, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 25dffe │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r1, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446413,23 +446413,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 708958 │ │ │ │ + bl 708960 │ │ │ │ ldr r2, [pc, #60] @ (37e0b0 ) │ │ │ │ ldr r3, [pc, #48] @ (37e0a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -446440,23 +446440,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -446472,15 +446472,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 37e11e │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 37e11a │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -446640,15 +446640,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37e280 │ │ │ │ ldr r0, [pc, #252] @ (37e3b4 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e280 │ │ │ │ ldr r1, [pc, #216] @ (37e3a0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37e200 │ │ │ │ ldr r1, [pc, #228] @ (37e3b8 ) │ │ │ │ @@ -446661,15 +446661,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37e200 │ │ │ │ ldr r0, [pc, #208] @ (37e3bc ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e200 │ │ │ │ ldr r3, [pc, #192] @ (37e3c0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e242 │ │ │ │ ldr r3, [pc, #164] @ (37e3b0 ) │ │ │ │ @@ -446677,15 +446677,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37e242 │ │ │ │ ldr r0, [pc, #172] @ (37e3c4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e242 │ │ │ │ ldr r3, [pc, #164] @ (37e3c8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e262 │ │ │ │ ldr r3, [pc, #128] @ (37e3b0 ) │ │ │ │ @@ -446693,15 +446693,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37e262 │ │ │ │ ldr r0, [pc, #144] @ (37e3cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e262 │ │ │ │ ldr r3, [pc, #132] @ (37e3d0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e222 │ │ │ │ ldr r3, [pc, #88] @ (37e3b0 ) │ │ │ │ @@ -446709,63 +446709,63 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37e222 │ │ │ │ ldr r0, [pc, #108] @ (37e3d4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e222 │ │ │ │ ldr r1, [pc, #100] @ (37e3d8 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37e200 │ │ │ │ ldr r1, [pc, #44] @ (37e3b0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 37e200 │ │ │ │ ldr r0, [pc, #76] @ (37e3dc ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37e200 │ │ │ │ stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u8 d0, d30, #8 │ │ │ │ + vmvn.i32 d0, #142 @ 0x0000008e │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #11 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #7 │ │ │ │ + lsls r6, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ add r4, pc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #6 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r5, #7 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -446799,18 +446799,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (37e44c ) │ │ │ │ ldr r0, [pc, #20] @ (37e450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #248] @ 0xf8 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + ldc2l 0, cr0, [r6, #248] @ 0xf8 │ │ │ │ + lsls r2, r6, #9 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (37e47c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446818,17 +446818,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (37e4ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446836,17 +446836,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 25919c │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #2] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 37e53e │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -446968,15 +446968,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72a288 │ │ │ │ + b.w 72a290 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 37e60a │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 37e5bc │ │ │ │ b.n 37e5de │ │ │ │ @@ -446996,15 +446996,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -447057,15 +447057,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37e61a │ │ │ │ ldr r0, [pc, #100] @ (37e740 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 37e61a │ │ │ │ ldr r3, [pc, #88] @ (37e744 ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (37e748 ) │ │ │ │ ldr r0, [pc, #88] @ (37e74c ) │ │ │ │ @@ -447099,30 +447099,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r6, #2 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u16 d16, d0, d30 │ │ │ │ - lsls r4, r6, #1 │ │ │ │ + vqadd.u8 d16, d8, d30 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u64 d0, d10, d30 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + vqadd.u64 d0, d2, d30 │ │ │ │ + movs r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u32 d0, d4, d30 │ │ │ │ - movs r0, r3 │ │ │ │ + vqadd.u16 d0, d12, d30 │ │ │ │ + movs r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 37e7fa │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 37e7fa │ │ │ │ push {r4, lr} │ │ │ │ @@ -447156,15 +447156,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447313,29 +447313,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 25b008 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -447389,26 +447389,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37e9fa │ │ │ │ ldr r0, [pc, #28] @ (37ea74 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 37e9fa │ │ │ │ stmia r0!, {r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #-248]! @ 0xffffff08 │ │ │ │ + stc2l 0, cr0, [r0, #-248]! @ 0xffffff08 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (37ebac ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #288] @ (37ebb0 ) │ │ │ │ @@ -447425,23 +447425,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 708958 │ │ │ │ + bl 708960 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37eb50 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -447512,37 +447512,37 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37ebcc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 37eb50 │ │ │ │ movs r2, #0 │ │ │ │ b.n 37eb40 │ │ │ │ movs r2, #2 │ │ │ │ b.n 37eb40 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x00b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf774003e │ │ │ │ + @ instruction: 0xf76c003e │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r2], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0xf68a003e │ │ │ │ + stc2l 0, cr0, [sl], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0xf682003e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (37ec60 ) │ │ │ │ @@ -447593,29 +447593,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ec2a │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (37ec78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37ec2a │ │ │ │ nop │ │ │ │ pop {r1, r2, r5, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - addw r0, r4, #2110 @ 0x83e │ │ │ │ + @ instruction: 0xf5fc003e │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r2, #62] @ 0x3e │ │ │ │ + str.w r0, [sl, #62] @ 0x3e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -447673,15 +447673,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ b.n 37ecb8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -447715,18 +447715,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (37eda8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r0!, {r5, r7} │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eor.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + eor.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (37ee38 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -447735,26 +447735,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (37ee40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #104] @ (37ee44 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (37ee48 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #88] @ (37ee4c ) │ │ │ │ ldr r2, [pc, #88] @ (37ee50 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -447767,40 +447767,40 @@ │ │ │ │ ldr r2, [pc, #72] @ (37ee5c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (37ee60 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5d38ac │ │ │ │ + bl 5d38b4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - add r7, pc, #784 @ (adr r7, 37f154 ) │ │ │ │ + orr.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + add r7, pc, #752 @ (adr r7, 37f134 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #680 @ (adr r2, 37f0f4 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 37f0d4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfa30003e │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + @ instruction: 0xfa28003e │ │ │ │ + asrs r4, r0, #3 │ │ │ │ movs r6, r7 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bl 57ce5a │ │ │ │ - ldr r6, [pc, #736] @ (37f140 ) │ │ │ │ + ldr r6, [pc, #704] @ (37f120 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa1e003e │ │ │ │ + @ instruction: 0xfa16003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ @@ -448018,22 +448018,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (37f16c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #188] @ (37f170 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (37f174 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 37f0fa │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -448086,27 +448086,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (37f17c ) │ │ │ │ ldr r0, [pc, #40] @ (37f180 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf798003e │ │ │ │ + @ instruction: 0xf790003e │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r6, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf0c4003e │ │ │ │ - @ instruction: 0xf706003e │ │ │ │ + @ instruction: 0xf0bc003e │ │ │ │ + @ instruction: 0xf6fe003e │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 37f1b0 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 37f1a0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448153,18 +448153,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (37f21c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25c16c │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ - @ instruction: 0xf532003e │ │ │ │ + bics.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf52a003e │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -448327,30 +448327,30 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - hlt 0x0032 │ │ │ │ + hlt 0x002a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movt r0, #16446 @ 0x403e │ │ │ │ - @ instruction: 0xf2e8003e │ │ │ │ - hlt 0x001c │ │ │ │ + @ instruction: 0xf2bc003e │ │ │ │ + @ instruction: 0xf2e0003e │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subw r0, lr, #62 @ 0x3e │ │ │ │ - @ instruction: 0xf3a2003e │ │ │ │ - hlt 0x0006 │ │ │ │ + subw r0, r6, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf39a003e │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf298003e │ │ │ │ - @ instruction: 0xf4be003e │ │ │ │ - rev16 r6, r5 │ │ │ │ + @ instruction: 0xf290003e │ │ │ │ + @ instruction: 0xf4b6003e │ │ │ │ + rev16 r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf280003e │ │ │ │ - @ instruction: 0xf28a003e │ │ │ │ + @ instruction: 0xf278003e │ │ │ │ + @ instruction: 0xf282003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ mov r5, r0 │ │ │ │ @@ -448361,15 +448361,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 37f47a │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37f466 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -448439,15 +448439,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 37f52c │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 37f552 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 734a84 │ │ │ │ + bl 734a8c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 37f578 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (37f5f8 ) │ │ │ │ ldr r3, [pc, #188] @ (37f5ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -448462,15 +448462,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 734a50 │ │ │ │ + bl 734a58 │ │ │ │ b.n 37f526 │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -448490,29 +448490,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (37f600 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f512 │ │ │ │ ldr r0, [pc, #108] @ (37f604 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37f512 │ │ │ │ ldr r3, [pc, #88] @ (37f5fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f512 │ │ │ │ ldr r3, [pc, #84] @ (37f600 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37f512 │ │ │ │ ldr r0, [pc, #80] @ (37f608 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37f512 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (37f60c ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (37f610 ) │ │ │ │ ldr r0, [pc, #72] @ (37f614 ) │ │ │ │ add r3, pc │ │ │ │ @@ -448533,20 +448533,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf308003e │ │ │ │ - @ instruction: 0xf2ea003e │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xf300003e │ │ │ │ + @ instruction: 0xf2e2003e │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcrr 0, 3, r0, lr, cr14 │ │ │ │ - mrrc 0, 3, r0, r8, cr14 │ │ │ │ + mcrr 0, 3, r0, r6, cr14 │ │ │ │ + mrrc 0, 3, r0, r0, cr14 @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (37f80c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -448603,15 +448603,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 621b6c │ │ │ │ + bl 621b74 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448627,15 +448627,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72a288 │ │ │ │ + b.w 72a290 │ │ │ │ ldr r2, [pc, #272] @ (37f81c ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 37f75a │ │ │ │ ldr r2, [pc, #264] @ (37f820 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -448643,15 +448643,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37f75a │ │ │ │ ldr r0, [pc, #260] @ (37f824 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 37f7d6 │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -448690,15 +448690,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f7d0 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 37f7d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 37f7d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -448706,15 +448706,15 @@ │ │ │ │ bpl.n 37f7d0 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 37f6e6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f7d0 │ │ │ │ ldr r3, [pc, #76] @ (37f82c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -448727,37 +448727,37 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37f7d0 │ │ │ │ ldr r0, [pc, #56] @ (37f830 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 37f6e6 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 37f6ec │ │ │ │ cbz r6, 37f856 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2f4003e │ │ │ │ + @ instruction: 0xf2ec003e │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, #62 @ 0x3e │ │ │ │ + subs.w r0, r6, #62 @ 0x3e │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, #62 @ 0x3e │ │ │ │ + add.w r0, lr, #62 @ 0x3e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -448811,15 +448811,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448838,15 +448838,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 396bcc │ │ │ │ cbnz r0, 37f92e │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 37f942 │ │ │ │ @@ -448866,19 +448866,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 39aae0 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (37fa24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -448925,15 +448925,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37f998 │ │ │ │ ldr r0, [pc, #76] @ (37fa34 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f998 │ │ │ │ ldr r2, [pc, #60] @ (37fa38 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37f9b4 │ │ │ │ @@ -448943,30 +448943,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f9b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37fa3c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37f9b4 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 37f990 │ │ │ │ add r7, sp, #792 @ 0x318 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #992] @ (37fe10 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d30, #22 │ │ │ │ + vshr.s32 d0, d30, #30 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d0, d30, #2 │ │ │ │ + vshr.s16 d0, d30, #10 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (37fb70 ) │ │ │ │ mov r5, r3 │ │ │ │ sub sp, #28 │ │ │ │ @@ -448988,15 +448988,15 @@ │ │ │ │ bcs.n 37fae8 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 37fab6 │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 37fb4e │ │ │ │ add sp, #28 │ │ │ │ @@ -449042,15 +449042,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37fad6 │ │ │ │ ldr r0, [pc, #108] @ (37fb80 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 37fad6 │ │ │ │ ldr r3, [pc, #100] @ (37fb84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37faf0 │ │ │ │ ldr r3, [pc, #80] @ (37fb7c ) │ │ │ │ @@ -449061,15 +449061,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 37fb68 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (37fb88 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 37faf0 │ │ │ │ ldr r3, [pc, #60] @ (37fb8c ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (37fb90 ) │ │ │ │ ldr r0, [pc, #60] @ (37fb94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -449083,23 +449083,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 6, r0, cr14, cr14, {1} │ │ │ │ + mcr 0, 6, r0, cr6, cr14, {1} │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr14, cr14, {1} │ │ │ │ - uxtb r0, r3 │ │ │ │ + mcr 0, 0, r0, cr6, cr14, {1} │ │ │ │ + uxtb r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 37f918 │ │ │ │ + b.n 37f908 │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 5, r0, cr4, cr14, {1} │ │ │ │ + mcr 0, 5, r0, cr12, cr14, {1} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ subs r3, #1 │ │ │ │ @@ -449188,26 +449188,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (37fcb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 37fcd0 │ │ │ │ + cbz r6, 37fcce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r8, #248]! @ 0xf8 │ │ │ │ - @ instruction: 0xeaec003e │ │ │ │ - cbz r0, 37fcd4 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r2, #248] @ 0xf8 │ │ │ │ - @ instruction: 0xeade003e │ │ │ │ - cbz r2, 37fcda │ │ │ │ + ldrd r0, r0, [r0, #248]! @ 0xf8 │ │ │ │ + @ instruction: 0xeae4003e │ │ │ │ + cbz r0, 37fcd2 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + strd r0, r0, [sl, #248] @ 0xf8 │ │ │ │ + @ instruction: 0xead6003e │ │ │ │ + cbz r2, 37fcd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe9bc003e │ │ │ │ - @ instruction: 0xeae0003e │ │ │ │ + @ instruction: 0xe9b4003e │ │ │ │ + @ instruction: 0xead8003e │ │ │ │ b.n 37fb98 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #184] @ (37fd88 ) │ │ │ │ @@ -449220,22 +449220,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 72a9c8 │ │ │ │ + bl 72a9d0 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 37fd30 │ │ │ │ mov r0, r8 │ │ │ │ bl 396bcc │ │ │ │ cbz r0, 37fd16 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 37fd74 │ │ │ │ @@ -449261,33 +449261,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 44d6c8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72b94c │ │ │ │ + bl 72b954 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7161f4 │ │ │ │ + bl 7161fc │ │ │ │ b.n 37fd0a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2594b4 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 397620 │ │ │ │ b.n 37fd16 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cbz r2, 37fda2 │ │ │ │ + cbz r2, 37fda0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -449298,15 +449298,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (37fe70 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (37fe74 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449353,34 +449353,34 @@ │ │ │ │ bpl.n 37fe28 │ │ │ │ ldr r0, [pc, #52] @ (37fe84 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #0 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r4!, {r3} │ │ │ │ movs r4, r7 │ │ │ │ add r3, sp, #472 @ 0x1d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, ip, lr, rrx │ │ │ │ + rsbs r0, r4, lr, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (37ff60 ) │ │ │ │ @@ -449390,15 +449390,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (37ff68 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (37ff6c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449445,35 +449445,35 @@ │ │ │ │ bpl.n 37ff1c │ │ │ │ ldr r0, [pc, #56] @ (37ff7c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #560 @ 0x230 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r2, #5 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r2, r3, r4} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ movs r4, r7 │ │ │ │ add r2, sp, #520 @ 0x208 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r8, lr, rrx │ │ │ │ + adds.w r0, r0, lr, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [pc, #284] @ (3800b4 ) │ │ │ │ @@ -449490,15 +449490,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 396bcc │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449554,22 +449554,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3800c8 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #88] @ (3800cc ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3800d0 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72b7fc │ │ │ │ + bl 72b804 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449581,27 +449581,27 @@ │ │ │ │ bne.n 38004a │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 38004a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 3975cc │ │ │ │ b.n 37ffda │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ands.w r0, r8, lr, rrx │ │ │ │ + ands.w r0, r0, lr, rrx │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3800e6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -449621,15 +449621,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 396bcc │ │ │ │ cbnz r0, 380148 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 38015c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -449654,32 +449654,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (38017c ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (380180 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r0, #4 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3802e8 │ │ │ │ + b.n 3802d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldmdb r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmdb lr!, {r1, r2, r3, r4, r5} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ cbnz r0, 3801b6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449691,28 +449691,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3801d8 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3801ec │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3800d4 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (38039c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -449725,15 +449725,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (3803a8 ) │ │ │ │ @@ -449751,24 +449751,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38036a │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3802fe │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3802e6 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2594b8 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -449800,15 +449800,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 38f6e4 │ │ │ │ cbz r0, 38033e │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 380284 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 259844 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449824,15 +449824,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 380284 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3803b8 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 380284 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -449862,15 +449862,15 @@ │ │ │ │ bpl.w 38026c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3803c0 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38026c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #184 @ (adr r7, 380458 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -449880,19 +449880,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #560 @ (adr r6, 3805e0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3800b8 │ │ │ │ + b.n 3800a8 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380208 │ │ │ │ + b.n 3801f8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -449910,15 +449910,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #164] @ (3804b4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38048a │ │ │ │ cbnz r6, 38047e │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -449929,29 +449929,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 25b9f0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r1, [pc, #104] @ (3804b8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449972,26 +449972,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38041a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3804c4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38041a │ │ │ │ add r5, pc, #416 @ (adr r5, 380654 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380170 │ │ │ │ + b.n 380160 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003804c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -450007,32 +450007,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (3807c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #700] @ (3807cc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38074a │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3806c6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 380554 │ │ │ │ bls.w 3806e6 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -450058,17 +450058,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 71de08 │ │ │ │ + bl 71de10 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380694 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -450090,15 +450090,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3806cc │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 3807a8 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -450126,15 +450126,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 380694 │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 380770 │ │ │ │ @@ -450172,15 +450172,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37d1dc │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ b.n 38058e │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -450202,15 +450202,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38056a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (3807e8 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38056a │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -450238,15 +450238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38051c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (3807f0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38051c │ │ │ │ ldr r1, [pc, #128] @ (3807f4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 380664 │ │ │ │ ldr r1, [pc, #100] @ (3807e4 ) │ │ │ │ @@ -450255,15 +450255,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 380664 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (3807f8 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 380664 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ @@ -450280,41 +450280,41 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #344 @ (adr r4, 380924 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3803a0 │ │ │ │ + b.n 380390 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 38071c │ │ │ │ + bgt.n 38070c │ │ │ │ movs r6, r7 │ │ │ │ add r2, pc, #720 @ (adr r2, 380ab0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380d30 │ │ │ │ + b.n 380d20 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380f7c │ │ │ │ + b.n 380f6c │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380fa4 │ │ │ │ + b.n 380f94 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #504 @ (adr r6, 3809f8 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 3809d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 3808d4 │ │ │ │ + bge.n 3808c4 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r4, #22 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (380ba0 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -450355,15 +450355,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 380994 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 380a44 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -450383,15 +450383,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -450470,15 +450470,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 380b32 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -450502,24 +450502,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 45599c │ │ │ │ mov r0, r5 │ │ │ │ bl 37fd94 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 380878 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 380964 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 380922 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 380976 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 72a9c4 │ │ │ │ + bl 72a9cc │ │ │ │ b.n 380976 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 380ae2 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -450536,15 +450536,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (380bd0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 380ad4 │ │ │ │ bl 396bcc │ │ │ │ ldr r3, [pc, #316] @ (380bc4 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450625,15 +450625,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3809b2 │ │ │ │ ldr r0, [pc, #152] @ (380be4 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3809b2 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 380c76 │ │ │ │ ldr r2, [pc, #132] @ (380be8 ) │ │ │ │ ldr r3, [pc, #68] @ (380ba8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -450660,43 +450660,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #168 @ (adr r1, 380c4c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r1, pc, #160 @ (adr r1, 380c48 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #888 @ (adr r5, 380f28 ) │ │ │ │ + add r5, pc, #856 @ (adr r5, 380f08 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 380f04 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 380ee4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 380bd4 │ │ │ │ + cbnz r0, 380bd2 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 380bcc │ │ │ │ + cbnz r2, 380bca │ │ │ │ movs r4, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #808 @ (adr r3, 380ef4 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 380ed4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb750 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380c80 │ │ │ │ + b.n 380c70 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #236] @ (380cdc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450715,30 +450715,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 380cbe │ │ │ │ ldr r0, [pc, #208] @ (380cec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [pc, #200] @ (380cf0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 380c50 │ │ │ │ ldr r3, [pc, #176] @ (380ce0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 380b1c │ │ │ │ ldr r0, [pc, #180] @ (380cf4 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 380b1c │ │ │ │ ldr r3, [pc, #164] @ (380cf8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -450748,29 +450748,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 380b1c │ │ │ │ ldr r0, [pc, #140] @ (380cfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 380b1c │ │ │ │ ldr r3, [pc, #136] @ (380d00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 380b60 │ │ │ │ ldr r3, [pc, #92] @ (380ce0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 380b60 │ │ │ │ ldr r0, [pc, #116] @ (380d04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 380b60 │ │ │ │ ldr r3, [pc, #108] @ (380d08 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450778,15 +450778,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (380ce0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 380a96 │ │ │ │ ldr r0, [pc, #84] @ (380d0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 380a96 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (380d10 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (380d14 ) │ │ │ │ ldr r0, [pc, #76] @ (380d18 ) │ │ │ │ add r3, pc │ │ │ │ @@ -450799,37 +450799,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380db4 │ │ │ │ + b.n 380da4 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #336] @ (380e54 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - svc 162 @ 0xa2 │ │ │ │ + svc 154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #400 @ (adr r1, 380ea4 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 380e84 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 380db4 │ │ │ │ + bpl.n 380da4 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 380cb4 │ │ │ │ + ble.n 380ca4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (380fd0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -450841,15 +450841,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 380d62 │ │ │ │ bl 391784 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -450929,15 +450929,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (380fe4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380f48 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 3a00ec │ │ │ │ @@ -450971,30 +450971,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (380ff0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380f98 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a0134 │ │ │ │ ldr r3, [pc, #276] @ (380ff4 ) │ │ │ │ ldr r2, [pc, #280] @ (380ff8 ) │ │ │ │ ldr r1, [pc, #280] @ (380ffc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380f8c │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 3a00ec │ │ │ │ @@ -451062,37 +451062,37 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 380e0a │ │ │ │ - add r0, pc, #992 @ (adr r0, 3813b4 ) │ │ │ │ + add r0, pc, #960 @ (adr r0, 381394 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #3 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ movs r5, r7 │ │ │ │ - push {r2, r3, r7} │ │ │ │ + push {r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 380fd4 │ │ │ │ + bvc.n 380fc4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 381034 │ │ │ │ + uxtb r6, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 3810b4 │ │ │ │ + bvc.n 3810a4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #52] @ 0x34 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (381078 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451100,24 +451100,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (381080 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #88] @ (381084 ) │ │ │ │ ldr r1, [pc, #92] @ (381088 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (38108c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [pc, #76] @ (381090 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 381058 │ │ │ │ movs r1, #0 │ │ │ │ @@ -451133,36 +451133,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (381098 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38104c │ │ │ │ ldr r0, [pc, #44] @ (38109c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38104c │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r4, #23 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r4, 3810ae │ │ │ │ + cbz r4, 3810ac │ │ │ │ movs r4, r7 │ │ │ │ - bne.n 381050 │ │ │ │ + bne.n 381040 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 381104 │ │ │ │ + bgt.n 3810f4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (3811c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451173,15 +451173,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (3811cc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 38112c │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -451265,34 +451265,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (3811d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r3, r0 │ │ │ │ b.n 381106 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 380d1c │ │ │ │ b.n 38111c │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 3811ce │ │ │ │ + cbz r4, 3811cc │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r0, #21 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 3812c8 │ │ │ │ + beq.n 3812b8 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r4, #30] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -451324,15 +451324,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (381298 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a01ac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 38126a │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -451355,19 +451355,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 3a3e6c │ │ │ │ b.n 38120e │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r3, #26] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (3813e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451376,15 +451376,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (3813ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 380d1c │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -451473,25 +451473,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3813f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3813e4 │ │ │ │ + bhi.n 3813d4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 382158 │ │ │ │ @@ -451513,33 +451513,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r2, [pc, #3352] @ 382170 │ │ │ │ ldr.w r1, [pc, #3352] @ 382174 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a0134 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3815ae │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -451561,15 +451561,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 25b7d8 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5d2cc8 │ │ │ │ + bl 5d2cd0 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 381598 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 381506 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -451615,19 +451615,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 382180 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 3815e4 │ │ │ │ ldr.w r0, [pc, #3048] @ 382184 │ │ │ │ add r0, pc │ │ │ │ - bl 71e758 │ │ │ │ + bl 71e760 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3814f8 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 381494 │ │ │ │ @@ -451640,15 +451640,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 382190 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldr.w r2, [pc, #2988] @ 382194 │ │ │ │ ldr.w r3, [pc, #2936] @ 382164 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -451668,28 +451668,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 3821a0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 3815e4 │ │ │ │ ldr.w r3, [pc, #2920] @ 3821a4 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 3821a8 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 3821ac │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.n 3815e4 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 4650c0 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 381ec4 │ │ │ │ @@ -451741,15 +451741,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5cbe44 │ │ │ │ + bl 5cbe4c │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 381fea │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -451780,15 +451780,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 3821b8 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 3821bc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3820cc │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0134 │ │ │ │ ldr.w r3, [pc, #2580] @ 3821c0 │ │ │ │ @@ -451796,15 +451796,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 3821c8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382110 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a00ec │ │ │ │ @@ -451834,22 +451834,22 @@ │ │ │ │ blx 259354 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 259354 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -451984,15 +451984,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 3821d8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452125,15 +452125,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 39a7c0 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 44d9f0 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -452143,15 +452143,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 3821f0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382474 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a00ec │ │ │ │ @@ -452184,26 +452184,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 3821f8 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 7131c8 │ │ │ │ + bl 7131d0 │ │ │ │ ldr.w r2, [pc, #1420] @ 3821fc │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 7131c8 │ │ │ │ + bl 7131d0 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 7131c8 │ │ │ │ + bl 7131d0 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -452276,15 +452276,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382484 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 713218 │ │ │ │ + bl 713220 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -452353,65 +452353,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (382208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #868] @ (38220c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (382210 ) │ │ │ │ ldr r1, [pc, #872] @ (382214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #848] @ (382218 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (38221c ) │ │ │ │ ldr r1, [pc, #852] @ (382220 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #828] @ (382224 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (382228 ) │ │ │ │ ldr r1, [pc, #832] @ (38222c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #808] @ (382230 ) │ │ │ │ ldr r2, [pc, #812] @ (382234 ) │ │ │ │ ldr r1, [pc, #812] @ (382238 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71e1a4 │ │ │ │ + bl 71e1ac │ │ │ │ b.w 3815e4 │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 382670 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3819dc │ │ │ │ @@ -452465,41 +452465,41 @@ │ │ │ │ beq.w 38211e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 38191c │ │ │ │ b.n 381914 │ │ │ │ - bl 71dbb0 │ │ │ │ + bl 71dbb8 │ │ │ │ b.n 3819a6 │ │ │ │ ldr.w fp, [pc, #592] @ 38223c │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce38c │ │ │ │ + bl 5ce394 │ │ │ │ ldr r1, [pc, #584] @ (382240 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2f8 │ │ │ │ + bl 5cd300 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce5dc │ │ │ │ + bl 5ce5e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3815e4 │ │ │ │ ldr r3, [pc, #556] @ (382244 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (382248 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 38175a │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a2a40 │ │ │ │ b.n 3819be │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -452516,15 +452516,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 382080 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 3818e2 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3818c6 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -452539,15 +452539,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 3820c6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 3818d0 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3817a4 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -452596,131 +452596,131 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 381cba │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #120] @ 0x78 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 382100 │ │ │ │ + bhi.n 3820f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4, {r4, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 382268 │ │ │ │ + bvc.n 382258 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38227c │ │ │ │ + bvc.n 38226c │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [sp, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 382190 │ │ │ │ + bvc.n 382180 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38223c │ │ │ │ + bvc.n 38222c │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 382234 │ │ │ │ + bge.n 382224 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r2, #14] │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 3821b0 │ │ │ │ + bvs.n 3821a0 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r3, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r2, [r2, #11] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #384] @ 0x180 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #120] @ 0x78 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3822c0 │ │ │ │ + bpl.n 3822b0 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 3822c8 │ │ │ │ + bcs.n 3822b8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 382230 │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 382160 │ │ │ │ + bcs.n 382150 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + stmia r3!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 38231c │ │ │ │ + bne.n 38230c │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 382318 │ │ │ │ + bne.n 382308 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 381b1e │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 381b1e │ │ │ │ @@ -452781,30 +452781,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 39f8d8 │ │ │ │ b.w 381b1e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 71dee4 │ │ │ │ + bl 71deec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 381b14 │ │ │ │ ldr r3, [pc, #852] @ (38268c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (382690 ) │ │ │ │ ldr r1, [pc, #856] @ (382694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -452912,27 +452912,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 25af74 <__snprintf_chk@plt> │ │ │ │ b.n 381daa │ │ │ │ mov r0, r2 │ │ │ │ - bl 5d4f34 │ │ │ │ + bl 5d4f3c │ │ │ │ ldr r3, [pc, #516] @ (3826ac ) │ │ │ │ ldr r2, [pc, #516] @ (3826b0 ) │ │ │ │ ldr r1, [pc, #520] @ (3826b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -452957,15 +452957,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (3826c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 38191c │ │ │ │ ldr r3, [pc, #400] @ (3826c8 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -452973,54 +452973,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (3826d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 382408 │ │ │ │ ldr r3, [pc, #372] @ (3826d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (3826d8 ) │ │ │ │ ldr r1, [pc, #376] @ (3826dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #352] @ (3826e0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (3826e4 ) │ │ │ │ ldr r1, [pc, #356] @ (3826e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #332] @ (3826ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (3826f0 ) │ │ │ │ ldr r1, [pc, #336] @ (3826f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3822c2 │ │ │ │ ldr r3, [pc, #304] @ (3826f8 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -453028,164 +453028,164 @@ │ │ │ │ ldr r1, [pc, #304] @ (382700 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #280] @ (382704 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (382708 ) │ │ │ │ ldr r1, [pc, #284] @ (38270c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #260] @ (382710 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (382714 ) │ │ │ │ ldr r1, [pc, #264] @ (382718 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #240] @ (38271c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (382720 ) │ │ │ │ ldr r1, [pc, #244] @ (382724 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (382728 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (38272c ) │ │ │ │ ldr r1, [pc, #216] @ (382730 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 71dd8c │ │ │ │ + bl 71dd94 │ │ │ │ b.w 3815e4 │ │ │ │ ldr r3, [pc, #192] @ (382734 ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (382738 ) │ │ │ │ ldr r0, [pc, #192] @ (38273c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r6, #10] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x00d6 │ │ │ │ + bkpt 0x00ce │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r2, #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r6, r3, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r6, [r2, #5] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r3, r6} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r7, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh.w r0, [sl, ip, lsl #3] │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + ldrh.w r0, [r2, ip, lsl #3] │ │ │ │ + pop {r5, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r0, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1} │ │ │ │ + cbnz r2, 38279a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 3827a0 │ │ │ │ + cbnz r0, 38279e │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r2, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 3827a2 │ │ │ │ + cbnz r2, 3827a0 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3827a4 │ │ │ │ + cbnz r0, 3827a2 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (382a2c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -453217,30 +453217,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (382a3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38286c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a0134 │ │ │ │ ldr r3, [pc, #652] @ (382a40 ) │ │ │ │ ldr r2, [pc, #652] @ (382a44 ) │ │ │ │ ldr r1, [pc, #656] @ (382a48 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 382876 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -453279,15 +453279,15 @@ │ │ │ │ bpl.n 38285a │ │ │ │ ldr r0, [pc, #544] @ (382a54 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38285a │ │ │ │ ldr r3, [pc, #520] @ (382a50 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3829d4 │ │ │ │ @@ -453382,37 +453382,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (382a5c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (382a60 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38277c │ │ │ │ ldr r3, [pc, #252] @ (382a50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 38277c │ │ │ │ ldr r1, [pc, #260] @ (382a64 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (382a68 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38277c │ │ │ │ bl 37e484 │ │ │ │ ldr r0, [pc, #244] @ (382a6c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 382a20 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 38277c │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -453426,38 +453426,38 @@ │ │ │ │ beq.n 382956 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 382956 │ │ │ │ ldr r0, [pc, #196] @ (382a74 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 382956 │ │ │ │ ldr r1, [pc, #184] @ (382a78 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (382a7c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38285a │ │ │ │ ldr r2, [pc, #168] @ (382a80 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 382854 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 382854 │ │ │ │ ldr r0, [pc, #156] @ (382a84 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 382854 │ │ │ │ ldr r3, [pc, #88] @ (382a50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (382a88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -453467,70 +453467,70 @@ │ │ │ │ beq.n 382934 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 382934 │ │ │ │ ldr r0, [pc, #124] @ (382a8c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 382934 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3829fc │ │ │ │ b.n 382a1a │ │ │ │ nop │ │ │ │ strh r4, [r6, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf674003c │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + @ instruction: 0xf66c003c │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x007e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r5} │ │ │ │ + ldmia r1!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #704] @ (382d34 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 383718 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -453558,30 +453558,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 383730 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382c16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a0134 │ │ │ │ ldr.w r3, [pc, #3108] @ 383734 │ │ │ │ ldr.w r2, [pc, #3108] @ 383738 │ │ │ │ ldr.w r1, [pc, #3108] @ 38373c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382d2c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -453600,15 +453600,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 383748 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -453650,15 +453650,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 382b06 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -453669,15 +453669,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 383764 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -453757,15 +453757,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 383770 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38392c │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -453797,15 +453797,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 383a82 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 383ac2 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 3839ce │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 382e4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -453879,30 +453879,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 383780 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r1, [pc, #2224] @ 383784 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 382adc │ │ │ │ ldr.w r1, [pc, #2152] @ 38374c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 382adc │ │ │ │ ldr.w r0, [pc, #2200] @ 383788 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 382adc │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 382bbe │ │ │ │ add r3, pc, #8 @ (adr r3, 382f14 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -454050,15 +454050,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 384022 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72a9c4 │ │ │ │ + b.w 72a9cc │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 38374c │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -454072,15 +454072,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 383794 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 382c90 │ │ │ │ ldr.w r3, [pc, #1552] @ 38374c │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -454090,15 +454090,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 383798 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 38379c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 382c88 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 38317e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -454164,15 +454164,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 3837a8 │ │ │ │ ldr.w r0, [pc, #1392] @ 3837ac │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 382e54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 382e54 │ │ │ │ ldr.w r3, [pc, #1260] @ 38374c │ │ │ │ @@ -454265,15 +454265,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 382bd0 │ │ │ │ ldr.w r0, [pc, #1140] @ 3837d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 382bd0 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 382e54 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 382e54 │ │ │ │ @@ -454425,15 +454425,15 @@ │ │ │ │ bne.w 384022 │ │ │ │ ldr r0, [pc, #724] @ (3837fc ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3834ec │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3834ec │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3834ec │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -454497,15 +454497,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (383808 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382e54 │ │ │ │ ldr r3, [pc, #508] @ (38380c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454600,147 +454600,147 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3836b0 │ │ │ │ ldr r0, [pc, #280] @ (383820 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3836b0 │ │ │ │ ldrb r0, [r4, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf31c003c │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + @ instruction: 0xf314003c │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #24] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 383784 │ │ │ │ + cbnz r6, 383782 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf29c003c │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + @ instruction: 0xf294003c │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ movs r4, r7 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r6, #16] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3836e8 │ │ │ │ + bls.n 3836d8 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, r6, #60 @ 0x3c │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + subs.w r0, lr, #60 @ 0x3c │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, #6] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf0be003c │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + @ instruction: 0xf0b6003c │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r0, [r6, #11] │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r2, #19] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r0, #31] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r2, [r5, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r5, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 38377c │ │ │ │ + bcs.n 38376c │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r1, #27] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r3, #14] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 383778 │ │ │ │ + bne.n 383768 │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r1, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 3837b4 │ │ │ │ + beq.n 3837a4 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r4, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r5, #11] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3837fc │ │ │ │ + bcs.n 3837ec │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r6, #19] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ movs r6, r7 │ │ │ │ strb r2, [r7, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #13] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2, {r2, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r3, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ite ge │ │ │ │ + itt ge │ │ │ │ movge r6, r7 │ │ │ │ - movwlt r3, #19813 @ 0x4d65 │ │ │ │ + movwge r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 382e54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -454764,15 +454764,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 384022 │ │ │ │ ldr.w r0, [pc, #2780] @ 384358 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382e54 │ │ │ │ ldr.w r3, [pc, #2756] @ 38435c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454848,15 +454848,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 38437c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 7238bc │ │ │ │ + b.w 7238c4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383684 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3841de │ │ │ │ ldr.w r2, [pc, #2544] @ 384380 │ │ │ │ ldr.w r3, [pc, #2496] @ 384354 │ │ │ │ @@ -454878,15 +454878,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38419a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 383670 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 72a9c4 │ │ │ │ + bl 72a9cc │ │ │ │ b.w 382de6 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 44d9f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -454957,15 +454957,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 384394 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 384398 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383a48 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 382e54 │ │ │ │ ldr.w r3, [pc, #2264] @ 38439c │ │ │ │ @@ -454978,15 +454978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 382dd6 │ │ │ │ ldr.w r0, [pc, #2240] @ 3843a0 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 382dd6 │ │ │ │ ldr.w r1, [pc, #2224] @ 3843a4 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38306e │ │ │ │ @@ -454996,45 +454996,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 38306e │ │ │ │ ldr.w r0, [pc, #2200] @ 3843a8 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 38306e │ │ │ │ ldr.w r2, [pc, #2180] @ 3843ac │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383116 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 383116 │ │ │ │ ldr.w r0, [pc, #2164] @ 3843b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 383116 │ │ │ │ ldr.w r2, [pc, #2144] @ 3843b4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38314e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38314e │ │ │ │ ldr.w r0, [pc, #2128] @ 3843b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 38314e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3841bc │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -455081,15 +455081,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 3843c4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384076 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a00ec │ │ │ │ @@ -455100,15 +455100,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 3843d0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384082 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3845e4 │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -455181,19 +455181,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3844f8 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 383d88 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -455256,27 +455256,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383214 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 383214 │ │ │ │ ldr.w r0, [pc, #1452] @ 3843d8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383214 │ │ │ │ ldr.w r2, [pc, #1440] @ 3843dc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383488 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 383488 │ │ │ │ ldr.w r0, [pc, #1424] @ 3843e0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383488 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 384300 │ │ │ │ ldr.w r3, [pc, #1248] @ 38434c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -455286,15 +455286,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3836de │ │ │ │ ldr.w r1, [pc, #1384] @ 3843e4 │ │ │ │ ldr.w r0, [pc, #1384] @ 3843e8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3836de │ │ │ │ ldr.w r3, [pc, #1368] @ 3843ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383552 │ │ │ │ ldr.w r3, [pc, #1196] @ 38434c │ │ │ │ @@ -455302,15 +455302,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 383552 │ │ │ │ ldr.w r0, [pc, #1344] @ 3843f0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 383552 │ │ │ │ ldr.w r3, [pc, #1332] @ 3843f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3836b0 │ │ │ │ ldr.w r3, [pc, #1148] @ 38434c │ │ │ │ @@ -455319,15 +455319,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3836b0 │ │ │ │ ldr.w r0, [pc, #1308] @ 3843f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 3836b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 384324 │ │ │ │ ldr.w r3, [pc, #1104] @ 38434c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455336,38 +455336,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 38369a │ │ │ │ ldr.w r1, [pc, #1260] @ 3843fc │ │ │ │ ldr.w r0, [pc, #1260] @ 384400 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38369a │ │ │ │ ldr.w r2, [pc, #1244] @ 384404 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383452 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 383452 │ │ │ │ ldr.w r0, [pc, #1228] @ 384408 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383452 │ │ │ │ ldr.w r2, [pc, #1216] @ 38440c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383320 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 383320 │ │ │ │ ldr.w r0, [pc, #1200] @ 384410 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383320 │ │ │ │ ldr.w r3, [pc, #1188] @ 384414 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38365c │ │ │ │ @@ -455376,38 +455376,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38365c │ │ │ │ ldr.w r0, [pc, #1168] @ 384418 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38365c │ │ │ │ ldr.w r2, [pc, #1152] @ 38441c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383270 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383270 │ │ │ │ ldr.w r0, [pc, #1136] @ 384420 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383270 │ │ │ │ ldr.w r2, [pc, #1124] @ 384424 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3832b0 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3832b0 │ │ │ │ ldr.w r0, [pc, #1108] @ 384428 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3832b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 384570 │ │ │ │ ldr r3, [pc, #868] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455444,15 +455444,15 @@ │ │ │ │ bpl.n 383ff6 │ │ │ │ ldr r1, [pc, #1012] @ (384430 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (384434 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383ff6 │ │ │ │ ldr r3, [pc, #1000] @ (384438 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383932 │ │ │ │ ldr r3, [pc, #752] @ (38434c ) │ │ │ │ @@ -455461,15 +455461,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38393a │ │ │ │ ldr r0, [pc, #976] @ (38443c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38393a │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 383c26 │ │ │ │ b.n 383c38 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455484,15 +455484,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3839fe │ │ │ │ ldr r0, [pc, #920] @ (384444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3839fe │ │ │ │ ldr r3, [pc, #916] @ (384448 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383a88 │ │ │ │ ldr r3, [pc, #652] @ (38434c ) │ │ │ │ @@ -455501,23 +455501,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 383a90 │ │ │ │ ldr r0, [pc, #892] @ (38444c ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383a90 │ │ │ │ ldr r1, [pc, #884] @ (384450 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (384454 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383a48 │ │ │ │ ldr r1, [pc, #872] @ (384458 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 383a36 │ │ │ │ ldr r1, [pc, #592] @ (38434c ) │ │ │ │ @@ -455527,15 +455527,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 383a3e │ │ │ │ ldr r0, [pc, #848] @ (38445c ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 383a3e │ │ │ │ ldr r3, [pc, #836] @ (384460 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3838f2 │ │ │ │ @@ -455543,15 +455543,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3838fa │ │ │ │ ldr r0, [pc, #812] @ (384464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 3838fa │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3845c2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 383684 │ │ │ │ @@ -455565,15 +455565,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38414a │ │ │ │ ldr r0, [pc, #764] @ (38446c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38414a │ │ │ │ ldr r3, [pc, #752] @ (384470 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455581,71 +455581,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38414a │ │ │ │ ldr r0, [pc, #736] @ (384474 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38414a │ │ │ │ ldr r3, [pc, #732] @ (384478 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3839c4 │ │ │ │ ldr r3, [pc, #420] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3839c4 │ │ │ │ ldr r0, [pc, #712] @ (38447c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3839c4 │ │ │ │ ldr r3, [pc, #704] @ (384480 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383b86 │ │ │ │ ldr r3, [pc, #384] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 383b86 │ │ │ │ ldr r0, [pc, #684] @ (384484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383b86 │ │ │ │ ldr r3, [pc, #680] @ (384488 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38398c │ │ │ │ ldr r3, [pc, #352] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38398c │ │ │ │ ldr r0, [pc, #660] @ (38448c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38398c │ │ │ │ ldr r3, [pc, #652] @ (384490 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383e06 │ │ │ │ ldr r3, [pc, #316] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383e06 │ │ │ │ ldr r0, [pc, #632] @ (384494 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383e06 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38414a │ │ │ │ ldr r3, [pc, #616] @ (384498 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455655,15 +455655,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 38414a │ │ │ │ ldr r0, [pc, #600] @ (38449c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #584] @ (3844a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455674,15 +455674,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #564] @ (3844a4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #544] @ (3844a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455691,15 +455691,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #524] @ (3844ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #508] @ (3844b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455709,15 +455709,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #488] @ (3844b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #472] @ (3844b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455726,239 +455726,239 @@ │ │ │ │ ldr r3, [pc, #96] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #452] @ (3844bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr r3, [pc, #444] @ (3844c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383e68 │ │ │ │ ldr r3, [pc, #60] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 383e70 │ │ │ │ ldr r0, [pc, #424] @ (3844c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383e70 │ │ │ │ ldr r3, [pc, #408] @ (3844c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383efa │ │ │ │ ldr r3, [pc, #24] @ (38434c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 383f02 │ │ │ │ ldr r0, [pc, #392] @ (3844c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383f02 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r0, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r1, #20] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r0, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5!, {} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r0, #16] │ │ │ │ + strb r6, [r7, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3843f0 │ │ │ │ + cbnz r4, 3843ee │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3843c4 │ │ │ │ + cbnz r2, 3843c2 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 384750 │ │ │ │ + b.n 384740 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #1008] @ (3847d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89a │ │ │ │ + @ instruction: 0xb892 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r6, r7 │ │ │ │ sbcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #320] @ (384568 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r0, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r6, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ orrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb76e │ │ │ │ + @ instruction: 0xb766 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [pc, #576] @ (3846b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3844d4 │ │ │ │ + cbnz r2, 3844d2 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb68c │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb63a │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3844f4 │ │ │ │ + cbnz r4, 3844f2 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 3844e2 │ │ │ │ + cbnz r0, 3844e0 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d8 │ │ │ │ + @ instruction: 0xb7d0 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb722 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #656] @ (38473c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb85a │ │ │ │ + @ instruction: 0xb852 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #1008] @ (3848b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r2 │ │ │ │ + uxtb r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - uxth r4, r5 │ │ │ │ + uxth r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #324] @ (38461c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455967,15 +455967,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (384620 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #308] @ (384624 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr r3, [pc, #300] @ (384628 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383d46 │ │ │ │ ldr r3, [pc, #280] @ (384620 ) │ │ │ │ @@ -455983,15 +455983,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 383d46 │ │ │ │ ldr r0, [pc, #280] @ (38462c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383d46 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #260] @ (384630 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -456000,15 +456000,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (384620 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #240] @ (384634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr r3, [pc, #236] @ (384638 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38402c │ │ │ │ ldr r3, [pc, #200] @ (384620 ) │ │ │ │ @@ -456016,15 +456016,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 384032 │ │ │ │ ldr r0, [pc, #212] @ (38463c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384032 │ │ │ │ ldr r3, [pc, #204] @ (384640 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383fe6 │ │ │ │ ldr r3, [pc, #160] @ (384620 ) │ │ │ │ @@ -456032,23 +456032,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 383fec │ │ │ │ ldr r0, [pc, #184] @ (384644 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383fec │ │ │ │ ldr r1, [pc, #176] @ (384648 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (38464c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 383ff6 │ │ │ │ ldr r3, [pc, #164] @ (384650 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (384654 ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -456063,15 +456063,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (384620 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #128] @ (38465c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38414a │ │ │ │ ldr r3, [pc, #112] @ (384660 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -456082,55 +456082,55 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38414a │ │ │ │ ldr r0, [pc, #92] @ (384664 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384174 │ │ │ │ bl 25c264 │ │ │ │ bl 25c13c │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6f8 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #1008] @ (384a24 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ movs r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3846b8 │ │ │ │ + cbz r0, 3846b6 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r6 │ │ │ │ + sxtb r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -456186,15 +456186,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (384848 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -456281,19 +456281,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 259fcc │ │ │ │ b.n 384800 │ │ │ │ bl 25c13c │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 384834 │ │ │ │ + bvs.n 384824 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -456472,15 +456472,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (384b94 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -456601,25 +456601,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (384ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25c13c │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 384c88 │ │ │ │ + bpl.n 384c78 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #648] @ 0x288 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (384f44 ) │ │ │ │ @@ -456756,15 +456756,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 384dda │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ b.n 384bbe │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 384da0 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -456872,15 +456872,15 @@ │ │ │ │ bl 44d24c │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ b.n 384bbe │ │ │ │ ldr r3, [pc, #172] @ (384f50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384cb6 │ │ │ │ ldr r3, [pc, #156] @ (384f4c ) │ │ │ │ @@ -456893,15 +456893,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 384cb6 │ │ │ │ ldr r0, [pc, #128] @ (384f58 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -456913,63 +456913,63 @@ │ │ │ │ bpl.w 384be6 │ │ │ │ ldr r0, [pc, #108] @ (384f5c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 384be6 │ │ │ │ movs r3, #0 │ │ │ │ b.n 384c8e │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 384cd4 │ │ │ │ ldr r1, [pc, #76] @ (384f60 ) │ │ │ │ ldr r0, [pc, #80] @ (384f64 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384e02 │ │ │ │ ldr r2, [pc, #68] @ (384f68 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 384dfc │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 384dfc │ │ │ │ ldr r0, [pc, #52] @ (384f6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 384dfc │ │ │ │ bl 25c13c │ │ │ │ ldrb r4, [r2, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 384fdc │ │ │ │ + cbnz r0, 384fda │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ eors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1} │ │ │ │ + cbnz r2, 384fee │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -456983,15 +456983,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 385388 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (38538c ) │ │ │ │ @@ -457032,15 +457032,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 385044 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3850d2 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 38508a │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -457069,24 +457069,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (385398 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #756] @ (38539c ) │ │ │ │ ldr r1, [pc, #756] @ (3853a0 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 443c1c │ │ │ │ @@ -457196,15 +457196,15 @@ │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 385206 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 385226 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b008 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457253,15 +457253,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (3853ac ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 384fd4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38530c │ │ │ │ movs r6, #4 │ │ │ │ b.n 3851e6 │ │ │ │ @@ -457290,29 +457290,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (3853a8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3851e2 │ │ │ │ ldr r0, [pc, #212] @ (3853b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3851e2 │ │ │ │ ldr r1, [pc, #200] @ (3853b0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3851e2 │ │ │ │ ldr r1, [pc, #176] @ (3853a8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3851e2 │ │ │ │ ldr r0, [pc, #180] @ (3853b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3851e2 │ │ │ │ ldr r3, [pc, #172] @ (3853bc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385298 │ │ │ │ ldr r3, [pc, #140] @ (3853a8 ) │ │ │ │ @@ -457320,15 +457320,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 385298 │ │ │ │ ldr r0, [pc, #152] @ (3853c0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 385298 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 385298 │ │ │ │ ldr r1, [pc, #124] @ (3853bc ) │ │ │ │ @@ -457339,67 +457339,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (3853a8 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 385298 │ │ │ │ ldr r0, [pc, #108] @ (3853c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 385298 │ │ │ │ ldr r3, [pc, #100] @ (3853c8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3852ae │ │ │ │ ldr r3, [pc, #56] @ (3853a8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3852ae │ │ │ │ ldr r0, [pc, #80] @ (3853cc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3852ae │ │ │ │ bl 25c13c │ │ │ │ ldr r6, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + ldrb r4, [r2, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3853be │ │ │ │ + cbnz r2, 3853bc │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3853ca │ │ │ │ + cbnz r6, 3853c8 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 3853c6 │ │ │ │ + cbnz r0, 3853c4 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 3853d0 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (3854b4 ) │ │ │ │ @@ -457478,27 +457478,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3854ac │ │ │ │ ldr r0, [pc, #32] @ (3854c4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 385410 │ │ │ │ nop │ │ │ │ strb r0, [r5, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb812 │ │ │ │ movs r6, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -457566,15 +457566,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3855f0 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 385684 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -457626,24 +457626,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (385910 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #704] @ (385914 ) │ │ │ │ ldr r1, [pc, #704] @ (385918 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 443c1c │ │ │ │ movs r3, #3 │ │ │ │ @@ -457794,15 +457794,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 385698 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 38573e │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 385754 │ │ │ │ ldr r3, [pc, #256] @ (385920 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -457815,15 +457815,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (385928 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38553a │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 385762 │ │ │ │ ldr r3, [pc, #212] @ (38592c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457835,15 +457835,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38573c │ │ │ │ ldr r0, [pc, #188] @ (385930 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38573c │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 385762 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38573c │ │ │ │ @@ -457858,15 +457858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38573c │ │ │ │ ldr r0, [pc, #136] @ (385934 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38573c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -457891,37 +457891,37 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r0, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r4, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 385998 │ │ │ │ + cbz r2, 385996 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 38598e │ │ │ │ + cbz r0, 38598c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (385b38 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -457968,15 +457968,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 385a24 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -458033,25 +458033,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (385b50 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (385b54 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 443c1c │ │ │ │ movs r3, #3 │ │ │ │ @@ -458096,34 +458096,34 @@ │ │ │ │ beq.w 3859f8 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 3859f8 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 385ae2 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bl 25c13c │ │ │ │ nop │ │ │ │ ldr r7, [pc, #1008] @ (385f2c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #320] @ (385c84 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #252 @ 0xfc │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -458390,15 +458390,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (385e3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 385d68 │ │ │ │ ldr r0, [pc, #48] @ (385e40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 385d6a │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #96] @ (385e88 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -458410,15 +458410,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #616] @ (3860a0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #24 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (385f8c ) │ │ │ │ @@ -458668,15 +458668,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 385fbe │ │ │ │ ldr r0, [pc, #132] @ (386154 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 385fbe │ │ │ │ cbnz r6, 3860fa │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3860fa │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -458720,15 +458720,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #472 @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -458787,41 +458787,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 2594b8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 386320 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72a288 │ │ │ │ + b.w 72a290 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3863e2 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -458874,18 +458874,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 386204 │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3864ce │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ b.n 38624e │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -459060,40 +459060,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 2597a0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (386694 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459133,15 +459133,15 @@ │ │ │ │ bpl.w 3864dc │ │ │ │ ldr r0, [pc, #140] @ (3866a0 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3864dc │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3864ce │ │ │ │ @@ -459173,32 +459173,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (3866a8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38663c │ │ │ │ blx 25b43c │ │ │ │ blx fp │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #384 @ (adr r7, 386824 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 386804 ) │ │ │ │ movs r6, r7 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -459308,18 +459308,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -459329,15 +459329,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (386858 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459534,39 +459534,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (386bbc ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 3869e6 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -459630,15 +459630,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 386920 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (386bc8 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 386920 │ │ │ │ ldr r0, [pc, #92] @ (386bcc ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3869d4 │ │ │ │ ldr r0, [pc, #72] @ (386bc4 ) │ │ │ │ @@ -459648,15 +459648,15 @@ │ │ │ │ bpl.w 3869d4 │ │ │ │ ldr r0, [pc, #68] @ (386bd0 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3869d4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ blx 25b43c │ │ │ │ nop │ │ │ │ lsrs r0, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -459668,19 +459668,19 @@ │ │ │ │ subs r7, #98 @ 0x62 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r3, [pc, #768] @ (386ec4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #288 @ (adr r2, 386cec ) │ │ │ │ + add r2, pc, #256 @ (adr r2, 386ccc ) │ │ │ │ movs r6, r7 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 386ca4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 386ca4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -459708,24 +459708,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -459734,15 +459734,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (386cac ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459828,15 +459828,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #696] @ (387024 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386e58 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 386e34 │ │ │ │ @@ -459926,15 +459926,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 386d76 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (387034 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 386d76 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 385938 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -459954,15 +459954,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (38703c ) │ │ │ │ ldr r3, [pc, #332] @ (38701c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -459973,15 +459973,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 386dda │ │ │ │ ldr r1, [pc, #320] @ (387040 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -460014,15 +460014,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (387048 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 386eca │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 386ff2 │ │ │ │ ldr r7, [pc, #220] @ (38704c ) │ │ │ │ ldr r2, [pc, #224] @ (387050 ) │ │ │ │ @@ -460030,24 +460030,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #208] @ (387058 ) │ │ │ │ ldr r1, [pc, #208] @ (38705c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 443c1c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460070,23 +460070,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 386eca │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 386fae │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 386e92 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bl 25c1fc │ │ │ │ bl 25c230 │ │ │ │ nop │ │ │ │ subs r4, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -460098,31 +460098,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff3a7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - @ instruction: 0xffff3ebe │ │ │ │ + @ instruction: 0xffff3eb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #608 @ 0x260 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (387428 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -460216,23 +460216,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ ldr r2, [pc, #128] @ (3871f0 ) │ │ │ │ ldr r1, [pc, #132] @ (3871f4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 443c1c │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -460247,39 +460247,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3871c8 │ │ │ │ bl 443cd4 │ │ │ │ b.n 3870f4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 387190 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 3870f4 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #42 @ 0x2a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -460380,15 +460380,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 387588 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 38783e │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -460466,17 +460466,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 387064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 387662 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #2 │ │ │ │ - bl 61b978 │ │ │ │ + bl 61b980 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -460611,15 +460611,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6218c8 │ │ │ │ + bl 6218d0 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -460668,32 +460668,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (387890 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3872b8 │ │ │ │ ldr r2, [pc, #580] @ (387894 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3872a6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 38fa88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 38783a │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3876d2 │ │ │ │ ldr r1, [pc, #528] @ (387898 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -460731,15 +460731,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ b.n 3875be │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3877ec │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -460803,15 +460803,15 @@ │ │ │ │ bpl.n 38776e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (3878b0 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38776e │ │ │ │ ldr r3, [pc, #260] @ (3878b4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38760e │ │ │ │ ldr r3, [pc, #208] @ (38788c ) │ │ │ │ @@ -460823,15 +460823,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (3878b8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38760e │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 387818 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 387424 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -460846,101 +460846,101 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38776e │ │ │ │ ldr r0, [pc, #176] @ (3878c0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38776e │ │ │ │ ldr r3, [pc, #168] @ (3878c4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3877e6 │ │ │ │ ldr r3, [pc, #100] @ (38788c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3877e6 │ │ │ │ ldr r0, [pc, #148] @ (3878c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3877e6 │ │ │ │ bl 25c230 │ │ │ │ ldr r3, [pc, #140] @ (3878cc ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (3878d0 ) │ │ │ │ ldr r0, [pc, #140] @ (3878d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #50 @ 0x32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ bl 30b86a │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ bl 22789a │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #296] @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r6, r7 │ │ │ │ bl 1d98a6 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #5] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [pc, #304] @ (3879f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r5, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -461144,15 +461144,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 387b5a │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -461174,15 +461174,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 387938 │ │ │ │ ldr r0, [pc, #124] @ (387bf8 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 387938 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 37d498 │ │ │ │ b.n 387a66 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -461221,25 +461221,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #126 @ 0x7e │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #100] @ 0x64 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, #100] @ 0x64 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 388838 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -461358,17 +461358,17 @@ │ │ │ │ bl 387064 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388902 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61b978 │ │ │ │ + bl 61b980 │ │ │ │ b.n 387efc │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 38883c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -461457,39 +461457,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b9f0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 388840 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 387efc │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -461588,39 +461588,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 25b9f0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 388844 │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 387ec2 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 387efa │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 388346 │ │ │ │ @@ -461718,15 +461718,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 38884c │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 623684 │ │ │ │ + bl 62368c │ │ │ │ ldr.w r3, [pc, #1748] @ 38883c │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -461777,15 +461777,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38854c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, sl │ │ │ │ - bl 72a288 │ │ │ │ + bl 72a290 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461883,15 +461883,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 388346 │ │ │ │ ldr.w r0, [pc, #1308] @ 388858 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462014,15 +462014,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (388868 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 623684 │ │ │ │ + bl 62368c │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -462142,15 +462142,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 386158 │ │ │ │ @@ -462187,15 +462187,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (388870 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388436 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 37ec7c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462217,15 +462217,15 @@ │ │ │ │ bpl.w 387d60 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (388878 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 387d60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 37dc68 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462248,15 +462248,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (388880 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 387da6 │ │ │ │ ldr r3, [pc, #308] @ (388884 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38818a │ │ │ │ @@ -462269,15 +462269,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (388888 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38818a │ │ │ │ ldr r2, [pc, #260] @ (38888c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 387f4a │ │ │ │ ldr r2, [pc, #192] @ (388854 ) │ │ │ │ @@ -462291,15 +462291,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (388890 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 387f4a │ │ │ │ ldr r3, [pc, #208] @ (388894 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 387cdc │ │ │ │ @@ -462315,15 +462315,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 387cdc │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3882fe │ │ │ │ ldr r3, [pc, #144] @ (38889c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -462334,15 +462334,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 387ef4 │ │ │ │ ldr r0, [pc, #120] @ (3888a0 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 387ef4 │ │ │ │ nop │ │ │ │ cmp r5, #34 @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -462352,50 +462352,50 @@ │ │ │ │ vmls.i , , d6[0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vqshrn.u64 d17, q8, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ sub sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vsubl.u q10, d15, d8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #44] @ 0x2c │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #112] @ (3888e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #12] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ movs r6, r7 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3882fe │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -462418,30 +462418,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 384f70 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3882c6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ b.n 388588 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 388492 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 61b7e8 │ │ │ │ + bl 61b7f0 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 388af0 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 3889dc │ │ │ │ ldr r1, [pc, #452] @ (388af8 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -462456,15 +462456,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 387ec2 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72a288 │ │ │ │ + bl 72a290 │ │ │ │ b.w 387efc │ │ │ │ movs r6, #2 │ │ │ │ b.n 38895a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -462499,25 +462499,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 38853e │ │ │ │ ldr r0, [pc, #312] @ (388b04 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 38820e │ │ │ │ ldr r1, [pc, #296] @ (388b08 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 387ec2 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 38820e │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388346 │ │ │ │ @@ -462530,15 +462530,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 388346 │ │ │ │ ldr r0, [pc, #232] @ (388b10 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388346 │ │ │ │ movs r6, #2 │ │ │ │ b.n 388492 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -462561,15 +462561,15 @@ │ │ │ │ bpl.w 388436 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (388b18 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388436 │ │ │ │ ldr r3, [pc, #128] @ (388b14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388426 │ │ │ │ ldr r3, [pc, #92] @ (388b00 ) │ │ │ │ @@ -462581,52 +462581,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388426 │ │ │ │ ldr r3, [pc, #64] @ (388b0c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388416 │ │ │ │ ldr r3, [pc, #40] @ (388b00 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 388416 │ │ │ │ ldr r0, [pc, #56] @ (388b20 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388416 │ │ │ │ bl 25c1fc │ │ │ │ blx 25b43c │ │ │ │ b.n 3892e2 │ │ │ │ vmls.i , , d16[0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ b.n 3891a2 │ │ │ │ vqshrn.u64 d17, q8, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 389674 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -462794,15 +462794,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 389504 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 388ec2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 37f220 │ │ │ │ @@ -462980,15 +462980,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 3896bc │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 3896c0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 72a238 │ │ │ │ + bl 72a240 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -463039,19 +463039,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 3896cc │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 388ef2 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 72a288 │ │ │ │ + bl 72a290 │ │ │ │ b.n 388d70 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 388fc2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -463100,15 +463100,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 746c80 │ │ │ │ + bl 746c88 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 259184 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -463265,15 +463265,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 3896b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3891d6 │ │ │ │ ldr.w r0, [pc, #1240] @ 3896d8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3891d6 │ │ │ │ ldr.w r3, [pc, #1144] @ 389684 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388bce │ │ │ │ ldr.w r2, [pc, #1220] @ 3896dc │ │ │ │ @@ -463429,15 +463429,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (3896e4 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 623684 │ │ │ │ + bl 62368c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -463458,15 +463458,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 389616 │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 389610 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -463555,29 +463555,29 @@ │ │ │ │ bpl.w 388ec2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (3896f4 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388ec2 │ │ │ │ ldr r3, [pc, #496] @ (3896d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3891d6 │ │ │ │ ldr r3, [pc, #456] @ (3896b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3891d6 │ │ │ │ ldr r0, [pc, #508] @ (3896f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3891d6 │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 388d70 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -463621,15 +463621,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 389616 │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 389610 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -463665,15 +463665,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (3896b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 388ec2 │ │ │ │ ldr r0, [pc, #272] @ (389700 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 388ec2 │ │ │ │ mov r6, r8 │ │ │ │ b.w 388d70 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3890d2 │ │ │ │ movs r2, #15 │ │ │ │ @@ -463716,102 +463716,102 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3892b6 │ │ │ │ ldr r0, [pc, #164] @ (389708 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3892b6 │ │ │ │ subs r4, r1, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ add r4, fp │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r2, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ - movs r6, r7 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ + strh r4, [r5, #0] │ │ │ │ + movs r6, r7 │ │ │ │ subs r6, r1, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ movs r6, r7 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #560 @ (adr r6, 3898f0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff19dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ movs r6, r7 │ │ │ │ add r2, pc, #8 @ (adr r2, 3896ec ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ vcvt.u16.f16 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r2, #17] │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #648] @ (389998 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3892a2 │ │ │ │ ldr r3, [pc, #640] @ (38999c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3892a2 │ │ │ │ ldr r0, [pc, #632] @ (3899a0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3892a2 │ │ │ │ ldr r3, [pc, #624] @ (3899a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38938c │ │ │ │ ldr r3, [pc, #604] @ (38999c ) │ │ │ │ @@ -463822,15 +463822,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (3899a8 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38938c │ │ │ │ ldr r3, [pc, #588] @ (3899ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38934e │ │ │ │ ldr r3, [pc, #560] @ (38999c ) │ │ │ │ @@ -463841,15 +463841,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (3899b0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38934e │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 389602 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 388d70 │ │ │ │ @@ -463865,15 +463865,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 389336 │ │ │ │ ldr r0, [pc, #508] @ (3899b8 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389336 │ │ │ │ ldr r3, [pc, #492] @ (3899bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389546 │ │ │ │ ldr r3, [pc, #448] @ (38999c ) │ │ │ │ @@ -463884,15 +463884,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (3899c0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389546 │ │ │ │ ldr r3, [pc, #448] @ (3899bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3893d0 │ │ │ │ ldr r3, [pc, #404] @ (38999c ) │ │ │ │ @@ -463903,15 +463903,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (3899c4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 3893d0 │ │ │ │ ldr r3, [pc, #384] @ (3899ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38978c │ │ │ │ ldr r3, [pc, #360] @ (38999c ) │ │ │ │ @@ -463939,15 +463939,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (3899cc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389430 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 37cf28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3892a4 │ │ │ │ @@ -463980,15 +463980,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388d70 │ │ │ │ ldr r0, [pc, #240] @ (3899d4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 388d70 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (3899d8 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (3899dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -464007,15 +464007,15 @@ │ │ │ │ bpl.w 389450 │ │ │ │ ldr r0, [pc, #192] @ (3899e4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 389450 │ │ │ │ ldr r3, [pc, #172] @ (3899e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389628 │ │ │ │ @@ -464024,26 +464024,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 389628 │ │ │ │ ldr r0, [pc, #152] @ (3899ec ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 388d70 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 38961e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (3899f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38983e │ │ │ │ ldr r3, [pc, #116] @ (3899f4 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (3899f8 ) │ │ │ │ ldr r0, [pc, #116] @ (3899fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -464052,61 +464052,61 @@ │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ bl 25c1cc │ │ │ │ nop │ │ │ │ movs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ movs r6, r7 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r7, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #7] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #120] @ (389a58 ) │ │ │ │ + ldr r1, [pc, #88] @ (389a38 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r3, #3] │ │ │ │ movs r6, r7 │ │ │ │ movs r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #7] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r7, #11] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #752] @ (389cec ) │ │ │ │ + ldr r4, [pc, #720] @ (389ccc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #896] @ (389d80 ) │ │ │ │ + ldr r4, [pc, #864] @ (389d60 ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (389ac4 ) │ │ │ │ @@ -464134,15 +464134,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 389a86 │ │ │ │ ldr r2, [pc, #120] @ (389acc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7131c8 │ │ │ │ + bl 7131d0 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -464175,15 +464175,15 @@ │ │ │ │ bl 37f48c │ │ │ │ b.n 389a86 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r0, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -464287,15 +464287,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389b78 │ │ │ │ ldr r0, [pc, #44] @ (389c24 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389b78 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r3, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ @@ -464304,15 +464304,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [pc, #640] @ (389ea0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -464442,15 +464442,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (389dcc ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389d74 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #19 │ │ │ │ @@ -464459,15 +464459,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, sp │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -464553,15 +464553,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (389ef4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389e24 │ │ │ │ ldr r0, [pc, #44] @ (389ef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 389e24 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r4, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -464571,15 +464571,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -464705,15 +464705,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 389f56 │ │ │ │ ldr r0, [pc, #40] @ (38a08c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 389f56 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r6, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #8 │ │ │ │ @@ -464722,15 +464722,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (38a1b8 ) │ │ │ │ @@ -464765,15 +464765,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 38a120 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -464839,15 +464839,15 @@ │ │ │ │ bl 37d014 │ │ │ │ b.n 38a142 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r3, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464920,15 +464920,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 38a1f0 │ │ │ │ ldr r0, [pc, #76] @ (38a2dc ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 38a1f0 │ │ │ │ cbz r2, 38a2be │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 38a2be │ │ │ │ @@ -464946,15 +464946,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -465097,15 +465097,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (38a4a4 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38a450 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r1, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r2, r6, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ @@ -465114,15 +465114,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, sp │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -465238,15 +465238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38a506 │ │ │ │ ldr r0, [pc, #52] @ (38a624 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38a506 │ │ │ │ movs r2, #0 │ │ │ │ b.n 38a560 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r0, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -465258,15 +465258,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -465400,15 +465400,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38a682 │ │ │ │ ldr r0, [pc, #44] @ (38a7cc ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38a682 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r0, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #11 │ │ │ │ @@ -465417,15 +465417,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #100] @ 0x64 │ │ │ │ + ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 38a8dc │ │ │ │ mov r6, r0 │ │ │ │ @@ -465499,15 +465499,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 38a7f8 │ │ │ │ ldr r0, [pc, #76] @ (38a8ec ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 38a7f8 │ │ │ │ cbnz r2, 38a8cc │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 38a8cc │ │ │ │ @@ -465525,15 +465525,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -465598,15 +465598,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 38a9ec │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 38a9ec │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -465634,32 +465634,32 @@ │ │ │ │ b.n 38a9a4 │ │ │ │ add r3, pc, #164 @ (adr r3, 38aaa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 38aaa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 38aaa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 38aaa8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -465759,15 +465759,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38acde │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 722488 │ │ │ │ + bl 722490 │ │ │ │ cbnz r0, 38abc0 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -465866,15 +465866,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38ab32 │ │ │ │ ldr r0, [pc, #48] @ (38ad04 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38ab32 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 38ac0c │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 7, cr0, cr2, cr5, {3} │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -465882,15 +465882,15 @@ │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r6, #-404]! @ 0xfffffe6c │ │ │ │ subs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (38af50 ) │ │ │ │ @@ -465927,15 +465927,15 @@ │ │ │ │ bhi.w 38af46 │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38af46 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -465960,23 +465960,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -465986,29 +465986,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 38aec8 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 38aec8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7477d8 │ │ │ │ + bl 7477e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38af3c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -466059,15 +466059,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 38af34 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -466204,15 +466204,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38b062 │ │ │ │ ldr.w r0, [pc, #1704] @ 38b700 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 38b704 │ │ │ │ ldr.w r3, [pc, #1664] @ 38b6ec │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -466242,15 +466242,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 38b70c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38afbe │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 38b0d8 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38b616 │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -466265,15 +466265,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38b062 │ │ │ │ ldr.w r0, [pc, #1556] @ 38b710 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38b062 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38b062 │ │ │ │ ldr.w r3, [pc, #1540] @ 38b714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -466283,15 +466283,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38b062 │ │ │ │ ldr.w r0, [pc, #1520] @ 38b718 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38b062 │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b008 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -466851,26 +466851,26 @@ │ │ │ │ vst1.8 {d16[3]}, [ip], r5 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r0, [lr, #101] @ 0x65 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 38c32c │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -467005,15 +467005,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38b852 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 72a9c4 │ │ │ │ + bl 72a9cc │ │ │ │ ldr.w r2, [pc, #2692] @ 38c338 │ │ │ │ ldr.w r3, [pc, #2684] @ 38c334 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -467032,15 +467032,15 @@ │ │ │ │ bne.n 38b840 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 746edc │ │ │ │ + bl 746ee4 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38bb8a │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -467111,15 +467111,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 38c348 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -467720,15 +467720,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 72a238 │ │ │ │ + bl 72a240 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -467767,15 +467767,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (38c3a0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -467925,15 +467925,15 @@ │ │ │ │ bpl.w 38bb78 │ │ │ │ ldr r0, [pc, #508] @ (38c3ac ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38bb78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -468061,70 +468061,70 @@ │ │ │ │ @ instruction: 0xf2100065 │ │ │ │ addw r0, lr, #101 @ 0x65 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r4, #101 @ 0x65 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, #13762560 @ 0xd20000 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ + orrs.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, r3] │ │ │ │ + ldr r0, [r1, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r3, r3] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, r4] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r5, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r3, #25] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vcvt.f32.u32 q15, q1, #1 │ │ │ │ + vqrdmlah.s q15, , d10[0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r4, #7 │ │ │ │ + lsls r6, r3, #7 │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldc2 0, cr0, [ip], #328 @ 0x148 │ │ │ │ - subs.w r0, r2, r2, lsr #1 │ │ │ │ + ldc2 0, cr0, [r4], #328 @ 0x148 │ │ │ │ + sub.w r0, sl, r2, lsr #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ uxtb.w r9, r3 │ │ │ │ @@ -468287,15 +468287,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 38c598 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38e398 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 621ad4 │ │ │ │ + bl 621adc │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38c584 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -468460,15 +468460,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 38ceb0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2624 │ │ │ │ + bl 5d262c │ │ │ │ bl 396bcc │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -468587,15 +468587,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 38c8c8 │ │ │ │ ldr.w r0, [pc, #1536] @ 38cec0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 37d1dc │ │ │ │ b.w 38b9a4 │ │ │ │ ldr.w r3, [pc, #1508] @ 38cec4 │ │ │ │ @@ -468790,15 +468790,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 38bb78 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 38bb78 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 72a288 │ │ │ │ + bl 72a290 │ │ │ │ b.w 38bb78 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38cc30 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 38d1a6 │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -468838,15 +468838,15 @@ │ │ │ │ b.w 38c310 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (38ced8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 38bc16 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -468864,15 +468864,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38c8ec │ │ │ │ ldr r0, [pc, #788] @ (38cee0 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c8ec │ │ │ │ ldr r3, [pc, #772] @ (38cee4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -468882,15 +468882,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c8ec │ │ │ │ ldr r0, [pc, #748] @ (38cee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38c8ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 38cc28 │ │ │ │ ldr r3, [pc, #736] @ (38ceec ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -468900,15 +468900,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38cc28 │ │ │ │ ldr r0, [pc, #720] @ (38cef0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 38bb78 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 38cb2c │ │ │ │ add r2, pc, #8 @ (adr r2, 38cc44 ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -469022,23 +469022,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 38cd82 │ │ │ │ ldr r0, [pc, #384] @ (38cefc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38bb78 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 621b18 │ │ │ │ + bl 621b20 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cd56 │ │ │ │ ldr r3, [pc, #344] @ (38cf00 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -469050,15 +469050,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38cd56 │ │ │ │ ldr r0, [pc, #324] @ (38cf04 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38cd56 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38cd56 │ │ │ │ ldr r3, [pc, #312] @ (38cf08 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -469068,15 +469068,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38cd56 │ │ │ │ ldr r0, [pc, #296] @ (38cf0c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38cd56 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cd82 │ │ │ │ ldr r3, [pc, #280] @ (38cf10 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -469088,15 +469088,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38cd82 │ │ │ │ ldr r0, [pc, #260] @ (38cf14 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38cd82 │ │ │ │ ldr r3, [pc, #252] @ (38cf18 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 38ce2e │ │ │ │ ldr r3, [pc, #148] @ (38ceb8 ) │ │ │ │ @@ -469119,15 +469119,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (38ceb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38ce48 │ │ │ │ ldr r0, [pc, #196] @ (38cf20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38ce48 │ │ │ │ ldr r3, [pc, #188] @ (38cf24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38b9c0 │ │ │ │ ldr r3, [pc, #68] @ (38ceb8 ) │ │ │ │ @@ -469135,85 +469135,85 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38b9c0 │ │ │ │ ldr r0, [pc, #168] @ (38cf28 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38b9c0 │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 38c448 │ │ │ │ nop │ │ │ │ - orrs.w r0, r8, r2, lsr #1 │ │ │ │ - @ instruction: 0xfb360052 │ │ │ │ - bic.w r0, ip, r2, lsr #1 │ │ │ │ - b.n 38cc58 │ │ │ │ + orrs.w r0, r0, r2, lsr #1 │ │ │ │ + @ instruction: 0xfb2e0052 │ │ │ │ + bic.w r0, r4, r2, lsr #1 │ │ │ │ + b.n 38cc48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfa6a003b │ │ │ │ + @ instruction: 0xfa62003b │ │ │ │ asrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf61a0052 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + @ instruction: 0xf6120052 │ │ │ │ + adds r2, r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #216] @ (38cfac ) │ │ │ │ + ldr r4, [pc, #184] @ (38cf8c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #88] @ (38cf30 ) │ │ │ │ + ldr r4, [pc, #56] @ (38cf10 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #424] @ (38d084 ) │ │ │ │ + ldr r5, [pc, #392] @ (38d064 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r7 │ │ │ │ + ands r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #0 │ │ │ │ + subs r0, r7, #7 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #904] @ (38d27c ) │ │ │ │ + ldr r7, [pc, #872] @ (38d25c ) │ │ │ │ movs r6, r7 │ │ │ │ - movw r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xf2380052 │ │ │ │ cmp r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #944] @ (38d2b8 ) │ │ │ │ + ldr r4, [pc, #912] @ (38d298 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #744] @ (38d1f8 ) │ │ │ │ + ldr r3, [pc, #712] @ (38d1d8 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #976] @ (38d2e8 ) │ │ │ │ + ldr r4, [pc, #944] @ (38d2c8 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -469315,15 +469315,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38ccb0 │ │ │ │ ldr.w r0, [pc, #3032] @ 38dc30 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ b.w 38bf14 │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 2594b8 │ │ │ │ b.w 38bb78 │ │ │ │ @@ -469348,15 +469348,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38c322 │ │ │ │ ldr.w r0, [pc, #2948] @ 38dc38 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38c322 │ │ │ │ ldr.w r3, [pc, #2936] @ 38dc3c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c3d0 │ │ │ │ @@ -469369,15 +469369,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38c3d0 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 38bb74 │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -469421,15 +469421,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38c2d4 │ │ │ │ ldr.w r0, [pc, #2752] @ 38dc48 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38c2d4 │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 38c2d4 │ │ │ │ ldr.w r3, [pc, #2724] @ 38dc4c │ │ │ │ @@ -469451,15 +469451,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38bb74 │ │ │ │ ldr.w r0, [pc, #2676] @ 38dc54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38bb74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38d23a │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -469476,15 +469476,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38d1f4 │ │ │ │ ldr.w r0, [pc, #2620] @ 38dc5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d1f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38d262 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 38bb78 │ │ │ │ ldr.w r3, [pc, #2588] @ 38dc58 │ │ │ │ @@ -469497,15 +469497,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38d1f4 │ │ │ │ ldr.w r0, [pc, #2568] @ 38dc60 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d1f4 │ │ │ │ ldr.w r3, [pc, #2560] @ 38dc64 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d232 │ │ │ │ @@ -469514,15 +469514,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38d232 │ │ │ │ ldr.w r0, [pc, #2536] @ 38dc68 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d232 │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 38d06e │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 38d06e │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 38d016 │ │ │ │ @@ -469552,26 +469552,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38cd56 │ │ │ │ ldr.w r0, [pc, #2444] @ 38dc74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38cd56 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 38dc78 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 38c706 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469587,15 +469587,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cd82 │ │ │ │ ldr.w r0, [pc, #2360] @ 38dc80 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38cd82 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 38a1c8 │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bb78 │ │ │ │ @@ -469673,15 +469673,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 38dc8c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 38c1e4 │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -469832,22 +469832,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 37f48c │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bb78 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -469897,15 +469897,15 @@ │ │ │ │ b.n 38d6b8 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 38d708 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d6b4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6224ec │ │ │ │ + bl 6224f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38d6b4 │ │ │ │ ldr.w r1, [pc, #1480] @ 38dc94 │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469920,15 +469920,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 38dc2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38c2d4 │ │ │ │ ldr.w r0, [pc, #1440] @ 38dc9c │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38c2d4 │ │ │ │ ldr.w r1, [pc, #1428] @ 38dca0 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 38d6d2 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -469988,15 +469988,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38d3b6 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 38dca8 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d3b6 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 38c2d4 │ │ │ │ movs r5, #0 │ │ │ │ b.w 38c2d4 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -470024,15 +470024,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38d64e │ │ │ │ ldr.w r0, [pc, #1156] @ 38dcb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d64e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470136,15 +470136,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (38dcb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 38da6c │ │ │ │ add r3, pc, #8 @ (adr r3, 38d95c ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -470244,15 +470244,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 37f48c │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r0, [pc, #632] @ (38dcc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38d9f6 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470276,20 +470276,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38bb74 │ │ │ │ ldr r0, [pc, #564] @ (38dcc8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38bb74 │ │ │ │ ldr r0, [pc, #556] @ (38dccc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 38c224 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -470390,19 +470390,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38dcf4 │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 72e1d8 │ │ │ │ + bl 72e1e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747738 │ │ │ │ + bl 747740 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [pc, #216] @ (38dcd0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -470411,104 +470411,104 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38dae2 │ │ │ │ ldr r0, [pc, #192] @ (38dcd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38dae2 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 38bb78 │ │ │ │ - vqadd.s64 q0, q6, q1 │ │ │ │ + vqadd.s64 q0, q2, q1 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ blx r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #1008] @ (38e02c ) │ │ │ │ + ldr r3, [pc, #976] @ (38e00c ) │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #248] @ (38dd3c ) │ │ │ │ + ldr r7, [pc, #216] @ (38dd1c ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldcl 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ + ldcl 0, cr0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #992] @ (38e038 ) │ │ │ │ + ldr r4, [pc, #960] @ (38e018 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #400] @ (38ddf0 ) │ │ │ │ + ldr r4, [pc, #368] @ (38ddd0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #184] @ (38dd1c ) │ │ │ │ + ldr r4, [pc, #152] @ (38dcfc ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #704] @ (38df2c ) │ │ │ │ + ldr r3, [pc, #672] @ (38df0c ) │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ bx r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #680] @ (38df20 ) │ │ │ │ + ldr r2, [pc, #648] @ (38df00 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #928] @ (38e01c ) │ │ │ │ + ldr r1, [pc, #896] @ (38dffc ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #40] @ (38dcac ) │ │ │ │ + ldr r2, [pc, #8] @ (38dc8c ) │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r9 │ │ │ │ + add r8, r8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #984] @ (38e068 ) │ │ │ │ + ldr r5, [pc, #952] @ (38e048 ) │ │ │ │ movs r6, r7 │ │ │ │ - orr.w r0, r4, r2, lsr #1 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + bics.w r0, ip, r2, lsr #1 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r7, [pc, #752] @ (38df8c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #376] @ (38de18 ) │ │ │ │ + ldr r2, [pc, #344] @ (38ddf8 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, sp │ │ │ │ + cmp lr, ip │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp r6, sp │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp r4, r9 │ │ │ │ movs r6, r7 │ │ │ │ - bx r8 │ │ │ │ + bx r7 │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r7 │ │ │ │ + add ip, r6 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470529,15 +470529,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38dbd2 │ │ │ │ ldr.w r0, [pc, #1748] @ 38e3e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38dbd2 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 38bb78 │ │ │ │ mov r8, r3 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -470627,29 +470627,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 38de3e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6224f4 │ │ │ │ + bl 6224fc │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 38de5e │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 38de3a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38de32 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6224ec │ │ │ │ + bl 6224f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38de32 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 687870 │ │ │ │ + bl 687878 │ │ │ │ b.n 38de32 │ │ │ │ mov r4, r9 │ │ │ │ b.w 38bb78 │ │ │ │ ldr.w r0, [pc, #1412] @ 38e3ec │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -470661,15 +470661,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 38de0e │ │ │ │ ldr.w r0, [pc, #1392] @ 38e3f0 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 38de0e │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 38bb78 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 38df14 │ │ │ │ @@ -470770,15 +470770,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c57e │ │ │ │ ldr.w r0, [pc, #1056] @ 38e3f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 38c57e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 38aabc │ │ │ │ @@ -470857,15 +470857,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (38e400 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38c4bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cc28 │ │ │ │ @@ -470879,15 +470879,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38cc28 │ │ │ │ ldr r0, [pc, #788] @ (38e408 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38cc28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38e10e │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [pc, #764] @ (38e40c ) │ │ │ │ @@ -470900,15 +470900,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38e106 │ │ │ │ ldr r0, [pc, #744] @ (38e410 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38e106 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e0d8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -471055,15 +471055,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 38c26a │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -471090,15 +471090,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38bb74 │ │ │ │ ldr r0, [pc, #240] @ (38e428 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38bb74 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38d232 │ │ │ │ ldr r2, [pc, #220] @ (38e42c ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -471110,15 +471110,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 38d232 │ │ │ │ ldr r0, [pc, #196] @ (38e430 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.w 38d232 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ b.w 38bb78 │ │ │ │ ldr r3, [pc, #176] @ (38e434 ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (38e438 ) │ │ │ │ @@ -471155,78 +471155,78 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 259704 <__assert_fail@plt> │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #6 │ │ │ │ + subs r6, r4, #6 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #94 @ 0x5e │ │ │ │ + subs r1, #86 @ 0x56 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #32 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #68 @ 0x44 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 38e374 │ │ │ │ + blt.n 38e364 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrc2 0, 4, r0, cr0, cr13, {1} │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + mcr2 0, 4, r0, cr8, cr13, {1} │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrc2 0, 3, r0, cr8, cr13, {1} │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + mrc2 0, 3, r0, cr0, cr13, {1} │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 38e52c │ │ │ │ + blt.n 38e51c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcr2 0, 3, r0, cr0, cr13, {1} │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + mrc2 0, 2, r0, cr8, cr13, {1} │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 38e508 │ │ │ │ + blt.n 38e4f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcr2 0, 2, r0, cr8, cr13, {1} │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + mcr2 0, 2, r0, cr0, cr13, {1} │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7163ac │ │ │ │ + bl 7163b4 │ │ │ │ cbnz r0, 38e488 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -471294,15 +471294,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (38e6c0 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r3, [pc, #348] @ (38e6c4 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38e612 │ │ │ │ @@ -471325,19 +471325,19 @@ │ │ │ │ bne.n 38e694 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38e636 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ b.n 38e5b6 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -471349,15 +471349,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2594b4 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 259844 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -471375,15 +471375,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38e572 │ │ │ │ ldr r0, [pc, #168] @ (38e6d0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38e572 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -471395,28 +471395,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 25b9f0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7344ec │ │ │ │ + bl 7344f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r1, [pc, #92] @ (38e6d4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 38e5e2 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 38e5b6 │ │ │ │ @@ -471431,31 +471431,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38e60e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (38e6dc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38e60e │ │ │ │ stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038e6e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -471514,15 +471514,15 @@ │ │ │ │ bl 38484c │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ b.n 38e71e │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (38e9e0 ) │ │ │ │ @@ -471550,15 +471550,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 623680 │ │ │ │ + bl 623688 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (38e9ec ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -471587,19 +471587,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38e8de │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 38e852 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2594b8 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r5 │ │ │ │ blx 2594b8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -471625,43 +471625,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 61b974 │ │ │ │ + bl 61b97c │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 259844 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38e9b6 │ │ │ │ movs r7, #0 │ │ │ │ b.n 38e852 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 61b970 │ │ │ │ + bl 61b978 │ │ │ │ b.n 38e852 │ │ │ │ ldr r3, [pc, #264] @ (38e9f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e812 │ │ │ │ ldr r3, [pc, #260] @ (38e9f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38e812 │ │ │ │ ldr r0, [pc, #252] @ (38e9fc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38e812 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -471742,15 +471742,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 38e8da │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (38ea04 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38e8da │ │ │ │ blx 259734 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -471760,19 +471760,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d29, #30 │ │ │ │ + vshr.u16 d16, d29, #6 │ │ │ │ │ │ │ │ 0038ea08 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 38ea0e │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ str r1, [r3, #0] │ │ │ │ @@ -471821,25 +471821,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (38eaec ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #88] @ (38eaf0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38eaca │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2594b8 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 7349ac │ │ │ │ + bl 7349b4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 2594b8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2594b8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -471854,25 +471854,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38ea9e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (38eafc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38ea9e │ │ │ │ bkpt 0x00c2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -471890,15 +471890,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #164] @ (38ebf0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38ebc6 │ │ │ │ cbnz r6, 38ebba │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -471909,29 +471909,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 25b9f0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734a04 │ │ │ │ + bl 734a0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734554 │ │ │ │ + bl 73455c │ │ │ │ ldr r1, [pc, #104] @ (38ebf4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a3c │ │ │ │ + bl 621a44 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471952,27 +471952,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38eb56 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (38ec00 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38eb56 │ │ │ │ bkpt 0x002c │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #164 @ 0xa4 │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -471990,15 +471990,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 6209c4 │ │ │ │ + bl 6209cc │ │ │ │ ldr r3, [pc, #124] @ (38ecc8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38ec9c │ │ │ │ cbnz r6, 38ec90 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -472008,15 +472008,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a88 │ │ │ │ + bl 621a90 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -472037,27 +472037,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38ec54 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (38ecd8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38ec54 │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ ldr r1, [pc, #480] @ (38eeb4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038ecdc : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -472346,15 +472346,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (38f068 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38eeca │ │ │ │ ldr r1, [pc, #92] @ (38f06c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38edb2 │ │ │ │ ldr r1, [pc, #72] @ (38f064 ) │ │ │ │ @@ -472366,38 +472366,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (38f070 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ b.n 38edb2 │ │ │ │ blx 25b43c │ │ │ │ cbnz r2, 38f0c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 38efe4 │ │ │ │ + bge.n 38efd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 38efdc │ │ │ │ + bge.n 38efcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 38efb0 │ │ │ │ + bls.n 38efa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 38efb0 │ │ │ │ + bls.n 38efa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #24 │ │ │ │ + adds r5, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -472705,15 +472705,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38f250 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (38f6a4 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 38f250 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 38f178 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -472741,15 +472741,15 @@ │ │ │ │ bpl.w 38f250 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (38f6ac ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 38f250 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -472850,15 +472850,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 38f22e │ │ │ │ ldr r0, [pc, #364] @ (38f6b4 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 38f22e │ │ │ │ ldr r3, [pc, #340] @ (38f6b8 ) │ │ │ │ @@ -472871,15 +472871,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38f314 │ │ │ │ ldr r0, [pc, #316] @ (38f6bc ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 7238bc │ │ │ │ + bl 7238c4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 38f314 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -472897,15 +472897,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ld TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes